JP2002264408A - オーバレイ印刷方法及びオーバレイ印刷制御装置 - Google Patents
オーバレイ印刷方法及びオーバレイ印刷制御装置Info
- Publication number
- JP2002264408A JP2002264408A JP2001066477A JP2001066477A JP2002264408A JP 2002264408 A JP2002264408 A JP 2002264408A JP 2001066477 A JP2001066477 A JP 2001066477A JP 2001066477 A JP2001066477 A JP 2001066477A JP 2002264408 A JP2002264408 A JP 2002264408A
- Authority
- JP
- Japan
- Prior art keywords
- data
- overlay
- memory
- drawing data
- buffers
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Information Transfer Systems (AREA)
- Record Information Processing For Printing (AREA)
Abstract
(57)【要約】
【課題】 メモリ素子の物量を削減し、印刷速度を落と
すことなくオーバレイ印刷を可能とすること。 【解決手段】 描画データ用メモリとオーバレイ用メモ
リをまとめてメモリモジュール化し、このメモリとパラ
レル・シリアル変換回路間にバッファを設ける。描画デ
ータとオーバレイデータを前記メモリから時分割に読み
出し一旦異なるバッファに書込む。印字時には、描画デ
ータとオーバレイデータをバッファから同時に読出す。
前記バッファへの書き込み後で印字を指令する紙送り垂
直同期信号が来る前に、次頁の描画データをメモリモジ
ュールに書込む。
すことなくオーバレイ印刷を可能とすること。 【解決手段】 描画データ用メモリとオーバレイ用メモ
リをまとめてメモリモジュール化し、このメモリとパラ
レル・シリアル変換回路間にバッファを設ける。描画デ
ータとオーバレイデータを前記メモリから時分割に読み
出し一旦異なるバッファに書込む。印字時には、描画デ
ータとオーバレイデータをバッファから同時に読出す。
前記バッファへの書き込み後で印字を指令する紙送り垂
直同期信号が来る前に、次頁の描画データをメモリモジ
ュールに書込む。
Description
【0001】
【発明の属する技術分野】本発明は、ホストCPUから
転送される描画データに、印刷速度を落とすことなくオ
ーバレイ(overlay)データを重ね合わせて印刷するオ
ーバレイ印刷方法及びオーバレイ印刷制御装置の改良に
関するものである。
転送される描画データに、印刷速度を落とすことなくオ
ーバレイ(overlay)データを重ね合わせて印刷するオ
ーバレイ印刷方法及びオーバレイ印刷制御装置の改良に
関するものである。
【0002】
【従来の技術】従来のオーバレイ印刷では、それぞれが
1頁分の容量を持つ第1〜第3のフルドットメモリ(fu
ll dot memory:以下単にメモリ)を備えている。そし
てまず、1頁目の描画データを第1メモリへ格納する。
次に、この描画データを第1メモリから読み出してシリ
アルデータに変換し、プリンタエンジンに出力し印刷す
る。この間に、2頁目の描画データを第2のメモリに格
納する。このように、1頁分の容量を持つフルドットメ
モリが別々のアドレスラインとデータラインを持って、
頁単位で交互に描画データの格納と読み出しを繰り返
し、印刷を行う。そして、オーバレイ印刷時には、指定
されたオーバレイデータを、第3のメモリに格納する。
オーバレイデータを重ね合わせて印刷する必要がある頁
では、前記第1又は第2の描画データ用メモリとオーバ
レイデータ用の第3のメモリを並列に同時にアクセス
し、描画及びオーバレイデータを同時に読み出す。読み
出した両データをオア回路で重ね合わせてシリアルデー
タに変換後、プリンタエンジンに出力し印刷する。
1頁分の容量を持つ第1〜第3のフルドットメモリ(fu
ll dot memory:以下単にメモリ)を備えている。そし
てまず、1頁目の描画データを第1メモリへ格納する。
次に、この描画データを第1メモリから読み出してシリ
アルデータに変換し、プリンタエンジンに出力し印刷す
る。この間に、2頁目の描画データを第2のメモリに格
納する。このように、1頁分の容量を持つフルドットメ
モリが別々のアドレスラインとデータラインを持って、
頁単位で交互に描画データの格納と読み出しを繰り返
し、印刷を行う。そして、オーバレイ印刷時には、指定
されたオーバレイデータを、第3のメモリに格納する。
オーバレイデータを重ね合わせて印刷する必要がある頁
では、前記第1又は第2の描画データ用メモリとオーバ
レイデータ用の第3のメモリを並列に同時にアクセス
し、描画及びオーバレイデータを同時に読み出す。読み
出した両データをオア回路で重ね合わせてシリアルデー
タに変換後、プリンタエンジンに出力し印刷する。
【0003】
【発明が解決しようとする課題】このような従来技術で
は、描画データとオーバレイデータを同時に読み出すた
めに、フルドットメモリを別々に持つ必要があり、実装
するメモリ素子の物量が多くなっていた。また、近年の
記憶容量の大きいメモリ素子を使用した場合、オーバレ
イデータは1頁分の容量しか必要ではなく、使用しない
ムダなメモリ領域が多くなってしまう問題がある。
は、描画データとオーバレイデータを同時に読み出すた
めに、フルドットメモリを別々に持つ必要があり、実装
するメモリ素子の物量が多くなっていた。また、近年の
記憶容量の大きいメモリ素子を使用した場合、オーバレ
イデータは1頁分の容量しか必要ではなく、使用しない
ムダなメモリ領域が多くなってしまう問題がある。
【0004】本発明の目的は、メモリ素子の物量を削減
するとともに、オーバレイデータの重ね合わせ印刷時に
も印刷速度を落とすことのないオーバレイ印刷方法及び
オーバレイ印刷制御装置を提供することである。
するとともに、オーバレイデータの重ね合わせ印刷時に
も印刷速度を落とすことのないオーバレイ印刷方法及び
オーバレイ印刷制御装置を提供することである。
【0005】
【課題を解決するための手段】本発明の主特徴とすると
ころは、描画データ用とオーバレイデータ用のメモリを
まとめた1つのメモリモジュールを設け、描画データと
オーバレイデータをこのメモリモジュールから時分割で
読み出し、それぞれを異なるバッファに一旦格納し、印
刷時には、これらのバッファから描画データとオーバレ
イデータを同時に読み出し、重ね合わせてプリンタエン
ジンに出力するようにしたことである。
ころは、描画データ用とオーバレイデータ用のメモリを
まとめた1つのメモリモジュールを設け、描画データと
オーバレイデータをこのメモリモジュールから時分割で
読み出し、それぞれを異なるバッファに一旦格納し、印
刷時には、これらのバッファから描画データとオーバレ
イデータを同時に読み出し、重ね合わせてプリンタエン
ジンに出力するようにしたことである。
【0006】このようにして、オーバレイ印刷の速度を
落とすことなく、記憶容量の大きなメモリを有効に利用
し、メモリの物量を減らすことができる。
落とすことなく、記憶容量の大きなメモリを有効に利用
し、メモリの物量を減らすことができる。
【0007】
【発明の実施の形態】図1に、本発明の一実施例による
オーバレイ印刷制御装置の機能ブロック図を示す。
オーバレイ印刷制御装置の機能ブロック図を示す。
【0008】受信制御回路1は、ホストCPUから転送
された印刷情報と描画データを受信し格納する。プリン
タ全体を制御するCPU2は、格納された印刷情報と描
画データを印刷制御回路3へ送る。印刷制御回路3は、
まず、次への展開のために印刷情報と描画データを解析
・編集し、次に、解析・編集済み印刷情報と描画データ
をデータ展開制御回路4へ送る。データ展開制御回路4
は、印刷位置等の印刷情報及び印刷する文字等の描画デ
ータを基に、ラスタ(raster)パターンストレージ5を
使って、描画データを走査印刷のためのラスタパターン
データに変換する。そして、このラスタライズした描画
データの1頁分をメモリモジュール6内の描画データ用
のフルドットメモリ(領域)61へ格納する。
された印刷情報と描画データを受信し格納する。プリン
タ全体を制御するCPU2は、格納された印刷情報と描
画データを印刷制御回路3へ送る。印刷制御回路3は、
まず、次への展開のために印刷情報と描画データを解析
・編集し、次に、解析・編集済み印刷情報と描画データ
をデータ展開制御回路4へ送る。データ展開制御回路4
は、印刷位置等の印刷情報及び印刷する文字等の描画デ
ータを基に、ラスタ(raster)パターンストレージ5を
使って、描画データを走査印刷のためのラスタパターン
データに変換する。そして、このラスタライズした描画
データの1頁分をメモリモジュール6内の描画データ用
のフルドットメモリ(領域)61へ格納する。
【0009】ラスタライズされた描画データのフルドッ
トメモリ領域61への格納が終了している状態で、パラ
レル・シリアル変換回路7は、1頁目の描画データをフ
ルドットメモリ領域61から1ラスタ分読み出し、ライ
ト信号WR1をイネーブルにして描画データ用バッファ
81に書き込む。次に、プリンタエンジンから入力され
る印刷データ要求信号である紙送り垂直同期信号をトリ
ガとして、リード制御信号RD1〜RD4をイネーブル
にし、描画データ用バッファ81から描画データを読み
出す。読み出された描画データはオア回路9を通ってパ
ラレル・シリアル変換回路7で、プリントクロックに合
わせてシリアルデータに変換され、プリンタエンジンへ
出力される。
トメモリ領域61への格納が終了している状態で、パラ
レル・シリアル変換回路7は、1頁目の描画データをフ
ルドットメモリ領域61から1ラスタ分読み出し、ライ
ト信号WR1をイネーブルにして描画データ用バッファ
81に書き込む。次に、プリンタエンジンから入力され
る印刷データ要求信号である紙送り垂直同期信号をトリ
ガとして、リード制御信号RD1〜RD4をイネーブル
にし、描画データ用バッファ81から描画データを読み
出す。読み出された描画データはオア回路9を通ってパ
ラレル・シリアル変換回路7で、プリントクロックに合
わせてシリアルデータに変換され、プリンタエンジンへ
出力される。
【0010】1ラスタ分の描画データの読み出し完了
後、引き続いて、次の紙送り垂直同期信号がプリンタエ
ンジンから入力される前に、パラレル・シリアル変換回
路7は、次の1ラスタ分の描画データを描画データ用フ
ルドットメモリ領域61から読み出し、描画データ用バ
ッファ81に書き込む。更に、この処理が完了すると、
引き続いて、データ展開制御回路4は、次頁の描画デー
タをラスタパターンに変換し、メモリモジュール6の2
頁目の描画データ用フルドットメモリ領域62に格納す
る。この格納処理は、1ラスタ文の印刷の都度、空き時
間に実行されており、次の紙送り垂直同期信号がプリン
タエンジンから入力されると中断され、次回に再開され
る。
後、引き続いて、次の紙送り垂直同期信号がプリンタエ
ンジンから入力される前に、パラレル・シリアル変換回
路7は、次の1ラスタ分の描画データを描画データ用フ
ルドットメモリ領域61から読み出し、描画データ用バ
ッファ81に書き込む。更に、この処理が完了すると、
引き続いて、データ展開制御回路4は、次頁の描画デー
タをラスタパターンに変換し、メモリモジュール6の2
頁目の描画データ用フルドットメモリ領域62に格納す
る。この格納処理は、1ラスタ文の印刷の都度、空き時
間に実行されており、次の紙送り垂直同期信号がプリン
タエンジンから入力されると中断され、次回に再開され
る。
【0011】データ展開制御回路4は、2頁目のラスタ
パターンデータの格納終了後、パラレル・シリアル変換
回路7による1頁目の読み出しが終了し、格納済みの2
頁目を読み出すと、先に1頁目を格納していたフルドッ
トメモリ領域61に3頁目の描画データを格納する。
パターンデータの格納終了後、パラレル・シリアル変換
回路7による1頁目の読み出しが終了し、格納済みの2
頁目を読み出すと、先に1頁目を格納していたフルドッ
トメモリ領域61に3頁目の描画データを格納する。
【0012】このように、それぞれが1頁分の容量を持
つフルドットメモリ領域61と62が、同一のアドレス
ラインで使い分けられ、同一の32ビットのデータライ
ンを用いて2頁分のメモリ領域を構成し、頁単位で交互
に描画データの格納と読み出しを繰り返し、印刷を行っ
ていく。
つフルドットメモリ領域61と62が、同一のアドレス
ラインで使い分けられ、同一の32ビットのデータライ
ンを用いて2頁分のメモリ領域を構成し、頁単位で交互
に描画データの格納と読み出しを繰り返し、印刷を行っ
ていく。
【0013】次に、本発明の要点であるオーバレイデー
タの重ね合わせ動作について説明する。印刷開始前にホ
ストCPUからオーバレイデータをダウンロードし、受
信制御回路1で受信後、CPU2により、IDナンバー
をつけてハードディスク12に格納する。次に、操作パ
ネル11で印刷したいオーバレイデータのIDを1つ選
択する。指定されたオーバレイデータはCPU2、印刷
制御回路3及びデータ展開制御回路4を介してメモリモ
ジュール6のオーバレイフルドットメモリ領域63に格
納される。ホストCPUから送信される描画データは、
前記の如く受信制御回路1、CPU2、印刷制御回路
3、データ展開制御回路4により印刷情報に基づいてラ
スタパターンデータに変換され、メモリモジュール6の
描画データ用フルドットメモリ領域61又は62へ格納
される。
タの重ね合わせ動作について説明する。印刷開始前にホ
ストCPUからオーバレイデータをダウンロードし、受
信制御回路1で受信後、CPU2により、IDナンバー
をつけてハードディスク12に格納する。次に、操作パ
ネル11で印刷したいオーバレイデータのIDを1つ選
択する。指定されたオーバレイデータはCPU2、印刷
制御回路3及びデータ展開制御回路4を介してメモリモ
ジュール6のオーバレイフルドットメモリ領域63に格
納される。ホストCPUから送信される描画データは、
前記の如く受信制御回路1、CPU2、印刷制御回路
3、データ展開制御回路4により印刷情報に基づいてラ
スタパターンデータに変換され、メモリモジュール6の
描画データ用フルドットメモリ領域61又は62へ格納
される。
【0014】メモリモジュール6は、2頁分の容量の描
画データ用フルドットメモリ領域61,62のほかに、
1頁分の容量のオーバレイデータ用フルドットメモリ領
域63を持ち、これらのメモリ領域は、同一のアドレス
ライン(図示する実線)で使い分けられる。この実施例
では、データ幅32ビットのメモリモジュール6を用い
ている。また、中間バッファとして、読み出しと書き込
みが非同期で行える先入れ先出しバッファ(Fifo)8を
使用し、前述した描画データ用バッファ81のほかに、
オーバレイデータ用バッファ82を備えている。
画データ用フルドットメモリ領域61,62のほかに、
1頁分の容量のオーバレイデータ用フルドットメモリ領
域63を持ち、これらのメモリ領域は、同一のアドレス
ライン(図示する実線)で使い分けられる。この実施例
では、データ幅32ビットのメモリモジュール6を用い
ている。また、中間バッファとして、読み出しと書き込
みが非同期で行える先入れ先出しバッファ(Fifo)8を
使用し、前述した描画データ用バッファ81のほかに、
オーバレイデータ用バッファ82を備えている。
【0015】データ展開制御回路4とメモリモジュール
6間は32ビットのデータライン(破線)で接続し、メ
モリモジュール6と描画データ用バッファ81及びオー
バレイデータ用バッファ82間も32ビットのデータラ
イン(破線)で接続する。
6間は32ビットのデータライン(破線)で接続し、メ
モリモジュール6と描画データ用バッファ81及びオー
バレイデータ用バッファ82間も32ビットのデータラ
イン(破線)で接続する。
【0016】さて、データ展開制御回路4によって、1
頁目の描画データを描画データ用メモリ領域61に格納
後、パラレル・シリアル変換回路7は、1頁目の描画デ
ータをフルドットメモリ領域61から1ラスタ分読み出
し、ライト信号WR1をイネーブルにして描画データ用
バッファ81に書き込む。次に、オーバレイデータ用の
メモリ領域63から、オーバレイデータを1ラスタ分読
み出し、ライト信号WR2をイネーブルにしてオーバレ
イ用バッファ82に書き込む。パラレル・シリアル変換
回路7は、プリンタエンジンから入力される印刷データ
要求信号である紙送り垂直同期信号に同期して、リード
制御信号RD1〜RD8をイネーブルにし、描画データ
用バッファ81とオーバレイデータ用バッファ82から
描画データとオーバレイデータを同時に読み出す。読み
出された描画データとオーバレイデータはオア回路9に
て重ね合わされ、パラレル・シリアル変換回路7で、プ
リントクロックに合わせてシリアルデータに変換され、
プリンタエンジンへ出力される。
頁目の描画データを描画データ用メモリ領域61に格納
後、パラレル・シリアル変換回路7は、1頁目の描画デ
ータをフルドットメモリ領域61から1ラスタ分読み出
し、ライト信号WR1をイネーブルにして描画データ用
バッファ81に書き込む。次に、オーバレイデータ用の
メモリ領域63から、オーバレイデータを1ラスタ分読
み出し、ライト信号WR2をイネーブルにしてオーバレ
イ用バッファ82に書き込む。パラレル・シリアル変換
回路7は、プリンタエンジンから入力される印刷データ
要求信号である紙送り垂直同期信号に同期して、リード
制御信号RD1〜RD8をイネーブルにし、描画データ
用バッファ81とオーバレイデータ用バッファ82から
描画データとオーバレイデータを同時に読み出す。読み
出された描画データとオーバレイデータはオア回路9に
て重ね合わされ、パラレル・シリアル変換回路7で、プ
リントクロックに合わせてシリアルデータに変換され、
プリンタエンジンへ出力される。
【0017】1ラスタ分の描画データとオーバレイデー
タの読み出し完了後、次の紙送り垂直同期信号がプリン
タエンジンから入力される前に、パラレル・シリアル変
換回路7は、次の1ラスタ分の描画データを描画データ
用メモリ領域61から読み出し、オーバレイデータをオ
ーバレイデータ用メモリ領域63から読み出し、それぞ
れ描画データ用バッファ81とオーバレイデータ用バッ
ファ82に書き込む。
タの読み出し完了後、次の紙送り垂直同期信号がプリン
タエンジンから入力される前に、パラレル・シリアル変
換回路7は、次の1ラスタ分の描画データを描画データ
用メモリ領域61から読み出し、オーバレイデータをオ
ーバレイデータ用メモリ領域63から読み出し、それぞ
れ描画データ用バッファ81とオーバレイデータ用バッ
ファ82に書き込む。
【0018】これらの一連の処理に引き続き、次の紙送
り垂直同期信号がプリンタエンジンから入力されるまで
の空き時間に、データ展開制御回路4は、次頁の描画デ
ータをラスタパターンに変換し、2頁目の描画データ用
メモリ領域62に格納する。この描画データの格納処理
は毎回の1ラスタ印刷毎の空き時間に実行しており、空
き時間が無い場合は格納処理を実行せず、次回に再開
し、2頁目の描画データの格納を終了するまで繰返す。
り垂直同期信号がプリンタエンジンから入力されるまで
の空き時間に、データ展開制御回路4は、次頁の描画デ
ータをラスタパターンに変換し、2頁目の描画データ用
メモリ領域62に格納する。この描画データの格納処理
は毎回の1ラスタ印刷毎の空き時間に実行しており、空
き時間が無い場合は格納処理を実行せず、次回に再開
し、2頁目の描画データの格納を終了するまで繰返す。
【0019】この実施例においては、ラスタライズされ
た描画データをメモリ6に格納する手段4と、前記描画
データに重ね合わせて印刷するためにラスタライズされ
たオーバレイデータをメモリに格納する手段4と、これ
らの描画データとオーバレイデータをメモリから読み出
し印刷データとして出力する手段7を備えたオーバレイ
印刷制御装置において、前記オーバレイデータを前記描
画データと同一メモリに格納する手段4と、前記描画デ
ータ及び前記オーバレイデータ用に用意された2つのバ
ッファ81,82と、前記メモリ6から前記描画データ
と前記オーバレイデータとを時分割に読み出し前記2つ
のバッファ81,82にそれぞれ書き込む手段7と、こ
れらの2つのバッファ81,82から前記描画データと
前記オーバレイデータとを同時に読み出して両データを
重ね合わせる手段7と、前記書き込む手段と前記重ね合
わせる手段の実行中を除く空き時間に,次頁用の前記描
画データを前記メモリに書き込む手段4と、前記重ね合
わされたデータをシリアルデータに変換してプリンタエ
ンジンへ出力する手段7を備えて構成されている。
た描画データをメモリ6に格納する手段4と、前記描画
データに重ね合わせて印刷するためにラスタライズされ
たオーバレイデータをメモリに格納する手段4と、これ
らの描画データとオーバレイデータをメモリから読み出
し印刷データとして出力する手段7を備えたオーバレイ
印刷制御装置において、前記オーバレイデータを前記描
画データと同一メモリに格納する手段4と、前記描画デ
ータ及び前記オーバレイデータ用に用意された2つのバ
ッファ81,82と、前記メモリ6から前記描画データ
と前記オーバレイデータとを時分割に読み出し前記2つ
のバッファ81,82にそれぞれ書き込む手段7と、こ
れらの2つのバッファ81,82から前記描画データと
前記オーバレイデータとを同時に読み出して両データを
重ね合わせる手段7と、前記書き込む手段と前記重ね合
わせる手段の実行中を除く空き時間に,次頁用の前記描
画データを前記メモリに書き込む手段4と、前記重ね合
わされたデータをシリアルデータに変換してプリンタエ
ンジンへ出力する手段7を備えて構成されている。
【0020】特に、(1)シリアル・パラレル変換回路
7が、描画データ用バッファ81とオーバレイデータ用
バッファ82から同時に読み出して、オア回路9にて描
画データにオーバレイデータを重ね合わせて、プリンタ
エンジンに出力するタイミングと、(2)シリアル・パ
ラレル変換回路7が、メモリモジュール6から描画デー
タとオーバレイデータを時分割で読み出し、描画データ
用バッファ81とオーバレイデータ用バッファ82に時
分割で書き込むタイミングと、(3)データ展開制御回
路4が、次の1ラスタ印刷開始までの空き時間で、次頁
の描画データを編集しメモリモジュール6に格納するタ
イミング、とを紙送り垂直同期信号をトリガとして、こ
れに同期させて制御するようにしている。
7が、描画データ用バッファ81とオーバレイデータ用
バッファ82から同時に読み出して、オア回路9にて描
画データにオーバレイデータを重ね合わせて、プリンタ
エンジンに出力するタイミングと、(2)シリアル・パ
ラレル変換回路7が、メモリモジュール6から描画デー
タとオーバレイデータを時分割で読み出し、描画データ
用バッファ81とオーバレイデータ用バッファ82に時
分割で書き込むタイミングと、(3)データ展開制御回
路4が、次の1ラスタ印刷開始までの空き時間で、次頁
の描画データを編集しメモリモジュール6に格納するタ
イミング、とを紙送り垂直同期信号をトリガとして、こ
れに同期させて制御するようにしている。
【0021】図2は、この実施例における各処理
(1)、(2)及び(3)の順序を示すタイムチャート
である。この図から明らかなように、紙送り垂直同期信
号をトリガとして(1)のバッファ81,82からの並
列読み出し、シリアルデータ変換、プリンタエンジンへ
の出力を行い、引き続いて、(2)のメモリモジュール
6からバッファ81,82へのデータの再書き込み(時
分割)を行う。これが終了すると、(3)のメモリモジ
ュール6の次頁分への格納処理を行うが、再び、紙送り
垂直同期信号が発生すれば(3)を中断し、あるいは
(3)を実行することなく、再び(1)の処理を行って
いる。
(1)、(2)及び(3)の順序を示すタイムチャート
である。この図から明らかなように、紙送り垂直同期信
号をトリガとして(1)のバッファ81,82からの並
列読み出し、シリアルデータ変換、プリンタエンジンへ
の出力を行い、引き続いて、(2)のメモリモジュール
6からバッファ81,82へのデータの再書き込み(時
分割)を行う。これが終了すると、(3)のメモリモジ
ュール6の次頁分への格納処理を行うが、再び、紙送り
垂直同期信号が発生すれば(3)を中断し、あるいは
(3)を実行することなく、再び(1)の処理を行って
いる。
【0022】これにより、印刷速度を低下させることな
く、描画データにオーバレイデータを重ね合わせて印刷
することができ、メモリ素子自体の記憶容量が増えたと
しても、メモリ容量の絶対量を増やすことなく、適切な
メモリ容量で対応できる。
く、描画データにオーバレイデータを重ね合わせて印刷
することができ、メモリ素子自体の記憶容量が増えたと
しても、メモリ容量の絶対量を増やすことなく、適切な
メモリ容量で対応できる。
【0023】本発明の他の実施例として、頁によって異
なるオーバレイが要求される場合には、図1の左下に示
すようにして対応できる。すなわち、オーバレイフルド
ットメモリ領域63の頁数を増やして631,632と
し、数種類のオーバレイデータを格納し、その中の任意
のオーバレイデータ領域631又は632を選択し、オ
ーバレイデータ用バッファ82に書き込むことで、任意
のオーバレイを描画データに重ね合わせて印刷すること
ができる。
なるオーバレイが要求される場合には、図1の左下に示
すようにして対応できる。すなわち、オーバレイフルド
ットメモリ領域63の頁数を増やして631,632と
し、数種類のオーバレイデータを格納し、その中の任意
のオーバレイデータ領域631又は632を選択し、オ
ーバレイデータ用バッファ82に書き込むことで、任意
のオーバレイを描画データに重ね合わせて印刷すること
ができる。
【0024】図3は、従来のオーバレイ印刷制御装置の
機能ブロック図である。図1と同一符号は同一物を表し
説明を省略し,本発明の効果を明確にするため、異なる
点のみを簡単に説明する。
機能ブロック図である。図1と同一符号は同一物を表し
説明を省略し,本発明の効果を明確にするため、異なる
点のみを簡単に説明する。
【0025】描画データは、第1頁分がフルドットメモ
リ13に、第2頁分が第2のフルドットメモリ14へ格
納される。指定されたオーバレイデータは、オーバレイ
データ用の第3のフルドットメモリ15に格納される。
オーバレイ印刷が必要な頁には、フルドットメモリ13
や14と同じアドレスを、フルドットメモリ15へ出力
可能となるようにセットし、フルドットメモリ13又は
14とオーバレイ用フルドットメモリ15を同時にアク
セスし、描画データとオーバレイデータを同時に読み出
す。読み出された描画データとオーバレイデータはオア
回路9にて重ね合わされてパラレル・シリアル変換回路
7に入力され、シリアルデータに変換後、プリンタエン
ジンに出力される。
リ13に、第2頁分が第2のフルドットメモリ14へ格
納される。指定されたオーバレイデータは、オーバレイ
データ用の第3のフルドットメモリ15に格納される。
オーバレイ印刷が必要な頁には、フルドットメモリ13
や14と同じアドレスを、フルドットメモリ15へ出力
可能となるようにセットし、フルドットメモリ13又は
14とオーバレイ用フルドットメモリ15を同時にアク
セスし、描画データとオーバレイデータを同時に読み出
す。読み出された描画データとオーバレイデータはオア
回路9にて重ね合わされてパラレル・シリアル変換回路
7に入力され、シリアルデータに変換後、プリンタエン
ジンに出力される。
【0026】このように、描画データとオーバレイデー
タを並列に同時に読み出す必要上、描画データ用とオー
バレイデータ用のフルドットメモリを別々に持たざるを
得ず、実装するメモリ素子の物量が多くなっていた。
タを並列に同時に読み出す必要上、描画データ用とオー
バレイデータ用のフルドットメモリを別々に持たざるを
得ず、実装するメモリ素子の物量が多くなっていた。
【0027】これに対して、上記した本発明の実施例に
よれば、フルドットメモリとオーバレイフルドットメモ
リを同一メモリモジュール内に設け、フルドットメモリ
とオーバレイフルドットメモリから交互に読み出し、そ
れぞれを一旦バッファに書き込んでおき、これらを同時
にバッファから読み出してシリアル化してプリンタエン
ジンに出力するようにしたので、メモリ素子の物量を削
減することができる。また、(1)パラレル・シリアル
変換するためにバッファから読み出すタイミングと、
(2)バッファへの時分割書き込みタイミング、及び
(3)次頁目の描画データをラスタパターンにフルドッ
トメモリに展開するタイミング、とをプリンタエンジン
から入力される紙送り垂直同期信号に同期して処理する
ことで、オーバレイ印刷時でも印刷速度を低下させるこ
となく描画データにオーバレイを重ね合わせて印刷する
ことができる。
よれば、フルドットメモリとオーバレイフルドットメモ
リを同一メモリモジュール内に設け、フルドットメモリ
とオーバレイフルドットメモリから交互に読み出し、そ
れぞれを一旦バッファに書き込んでおき、これらを同時
にバッファから読み出してシリアル化してプリンタエン
ジンに出力するようにしたので、メモリ素子の物量を削
減することができる。また、(1)パラレル・シリアル
変換するためにバッファから読み出すタイミングと、
(2)バッファへの時分割書き込みタイミング、及び
(3)次頁目の描画データをラスタパターンにフルドッ
トメモリに展開するタイミング、とをプリンタエンジン
から入力される紙送り垂直同期信号に同期して処理する
ことで、オーバレイ印刷時でも印刷速度を低下させるこ
となく描画データにオーバレイを重ね合わせて印刷する
ことができる。
【0028】更に、メモリ素子の記憶容量を増やすこと
で、メモリ素子の物量を増やすことなくメモリモジュー
ルの記憶容量を増やすことができるので、オーバレイフ
ルドットメモリの頁数を増やして一度に数種類のオーバ
レイデータを展開し、その中の任意のオーバレイを描画
データに印刷することができる。
で、メモリ素子の物量を増やすことなくメモリモジュー
ルの記憶容量を増やすことができるので、オーバレイフ
ルドットメモリの頁数を増やして一度に数種類のオーバ
レイデータを展開し、その中の任意のオーバレイを描画
データに印刷することができる。
【0029】
【発明の効果】本発明によれば、メモリ素子の物量を削
減することができ、また、オーバレイ印刷時でも印刷速
度を低下させることなく描画データにオーバレイを重ね
合わせて印刷することもできる。更に、メモリ素子の記
憶容量さえあれば一度に数種類のオーバレイデータの中
の任意のオーバレイを描画データに重ね合わせて印刷す
ることもできる。
減することができ、また、オーバレイ印刷時でも印刷速
度を低下させることなく描画データにオーバレイを重ね
合わせて印刷することもできる。更に、メモリ素子の記
憶容量さえあれば一度に数種類のオーバレイデータの中
の任意のオーバレイを描画データに重ね合わせて印刷す
ることもできる。
【図1】本発明の一実施例によるオーバレイ印刷制御装
置の機能ブロック図である。
置の機能ブロック図である。
【図2】図1における動作タイミングを示すタイムチャ
ートである。
ートである。
【図3】従来のオーバレイ印刷制御装置の機能ブロック
図である。
図である。
1…受信制御回路、2…CPU、3…印刷制御回路、4
…データ展開制御回路 5…ラスタパターンストレージ、6…メモリモジュー
ル、61…第1の描画データ用フルドットメモリ領域、
62…第2の描画データ用フルドットメモリ領域、6
3,631,632…オーバレイデータ用フルドットメ
モリ領域、7…パラレル・シリアル変換回路、8…バッ
ファ、81…描画データ用バッファ、82…オーバレイ
データ用バッファ、9…オア回路、11…操作パネル、
12…ハードディスク。
…データ展開制御回路 5…ラスタパターンストレージ、6…メモリモジュー
ル、61…第1の描画データ用フルドットメモリ領域、
62…第2の描画データ用フルドットメモリ領域、6
3,631,632…オーバレイデータ用フルドットメ
モリ領域、7…パラレル・シリアル変換回路、8…バッ
ファ、81…描画データ用バッファ、82…オーバレイ
データ用バッファ、9…オア回路、11…操作パネル、
12…ハードディスク。
Claims (8)
- 【請求項1】描画データとオーバレイデータとを重ね合
わせて印刷するオーバレイ印刷方法において、描画デー
タとオーバレイデータとを同一メモリに記憶させるステ
ップと、前記メモリから前記描画データと前記オーバレ
イデータとを時分割に読み出し2つのバッファにそれぞ
れ書き込むステップと、これらの2つのバッファから前
記描画データと前記オーバレイデータとを同時に読み出
して両データを重ね合わせるステップと、この重ね合わ
されたデータをシリアルデータに変換してプリンタエン
ジンへ出力するステップとを含むことを特徴とするオー
バレイ印刷方法。 - 【請求項2】描画データとオーバレイデータとを重ね合
わせて印刷するオーバレイ印刷方法において、描画デー
タとオーバレイデータとを同一メモリに記憶させるステ
ップと、前記メモリから前記描画データと前記オーバレ
イデータとを時分割に読み出し2つのバッファにそれぞ
れ書き込むステップと、これらの2つのバッファから前
記描画データと前記オーバレイデータとを同時に読み出
して両データを重ね合わせるステップと、前記書き込む
ステップと前記重ね合わせるステップの実行中を除く空
き時間に,次頁用の前記描画データを前記メモリに書き
込むステップと、前記重ね合わされたデータをシリアル
データに変換してプリンタエンジンへ出力するステップ
とを含むことを特徴とするオーバレイ印刷方法。 - 【請求項3】描画データとオーバレイデータとを重ね合
わせて印刷するオーバレイ印刷方法において、(1)プ
リンタエンジンからの信号に基づいて2つのバッファか
らそれぞれ前記描画データと前記オーバレイデータとを
同時に読み出して両データを重ね合わせシリアルデータ
に変換してプリンタエンジンへ出力するステップと、
(2)この出力ステップに引き続き、同一のメモリから
前記描画データと前記オーバレイデータとを時分割に読
み出し前記2つのバッファにそれぞれ書き込むステップ
と、(3)この書き込むステップに引き続き、前記プリ
ンタエンジンからの信号が再発生するまでの間に,次頁
用の前記描画データを前記メモリに書き込むステップと
を含むことを特徴とするオーバレイ印刷方法。 - 【請求項4】描画データとオーバレイデータとを重ね合
わせて印刷するオーバレイ印刷方法において、描画デー
タと複数のオーバレイデータとを同一メモリに記憶させ
るステップと、前記複数のオーバレイデータのうち今回
の印字に用いる1つのオーバレイデータを選択するステ
ップと、前記メモリから前記描画データと前記選択され
た1つのオーバレイデータとを時分割に読み出し2つの
バッファにそれぞれ書き込むステップと、これらの2つ
のバッファから前記描画データと前記オーバレイデータ
とを同時に読み出して両データを重ね合わせるステップ
と、この重ね合わされたデータをシリアルデータに変換
してプリンタエンジンへ出力するステップとを含むこと
を特徴とするオーバレイ印刷方法。 - 【請求項5】ラスタライズされた印刷情報と描画データ
をメモリに格納する手段と、前記描画データに重ね合わ
せて印刷するためにラスタライズされたオーバレイデー
タをメモリに格納する手段と、これらの描画データとオ
ーバレイデータをメモリから読み出し印刷データとして
出力する手段を備えたオーバレイ印刷制御装置におい
て、前記オーバレイデータを前記描画データと同一メモ
リに格納する手段と、前記描画データ及び前記オーバレ
イデータ用に用意された2つのバッファと、前記メモリ
から前記描画データと前記オーバレイデータとを時分割
に読み出し前記2つのバッファにそれぞれ書き込む手段
と、これらの2つのバッファから前記描画データと前記
オーバレイデータとを同時に読み出して両データを重ね
合わせる手段と、この重ね合わされたデータをシリアル
データに変換してプリンタエンジンへ出力する手段を備
えたことを特徴とするオーバレイ印刷制御装置。 - 【請求項6】ラスタライズされた印刷情報と描画データ
をメモリに格納する手段と、前記描画データに重ね合わ
せて印刷するためにラスタライズされたオーバレイデー
タをメモリに格納する手段と、これらの描画データとオ
ーバレイデータをメモリから読み出し印刷データとして
出力する手段を備えたオーバレイ印刷制御装置におい
て、前記オーバレイデータを前記描画データと同一メモ
リに格納する手段と、前記描画データ及び前記オーバレ
イデータ用に用意された2つのバッファと、前記メモリ
から前記描画データと前記オーバレイデータとを時分割
に読み出し前記2つのバッファにそれぞれ書き込む手段
と、これらの2つのバッファから前記描画データと前記
オーバレイデータとを同時に読み出して両データを重ね
合わせる手段と、前記書き込む手段と前記重ね合わせる
手段の実行中を除く空き時間に,次頁用の前記描画デー
タを前記メモリに書き込む手段と、前記重ね合わされた
データをシリアルデータに変換してプリンタエンジンへ
出力する手段を備えたことを特徴とするオーバレイ印刷
制御装置。 - 【請求項7】ラスタライズされた描画データをメモリに
格納する手段と、前記描画データに重ね合わせて印刷す
るためにラスタライズされたオーバレイデータをメモリ
に格納する手段と、これらの描画データとオーバレイデ
ータをメモリから読み出し印刷データとして出力する手
段を備えたオーバレイ印刷制御装置において、複数の前
記オーバレイデータを前記描画データと同一メモリに格
納する手段と、これら複数のオーバレイデータのうち今
回の印字に用いる1つのオーバレイデータを選択する手
段と、前記描画データ及び前記オーバレイデータ用に対
応して用意された2つのバッファと、前記メモリから前
記描画データと前記選択されたオーバレイデータとを時
分割に読み出し前記2つのバッファにそれぞれ書き込む
手段と、これらの2つのバッファから前記描画データと
前記オーバレイデータとを同時に読み出して両データを
重ね合わせる手段と、この重ね合わされたデータをシリ
アルデータに変換してプリンタエンジンへ出力する手段
を備えたことを特徴とするオーバレイ印刷制御装置。 - 【請求項8】ホストCPUから転送される印刷情報と描
画データを受信する手段と、前記印刷情報を基に描画デ
ータをラスタパターンデータに変換しフルドットメモリ
に格納する手段と、ラスタライズされた描画データをフ
ルドットメモリから読み出し印刷データとして出力する
手段と、ホストCPUから転送されるオーバレイデータ
をハードディスク等の記憶装置に記録する手段と、この
記憶装置に記憶されたオーバレイデータをフルドットメ
モリに格納する手段を備えたオーバレイ印刷制御装置に
おいて、前記ラスタパターンデータに変換された描画デ
ータ及び前記オーバレイデータを同一メモリに格納する
手段と、前記描画データ及び前記オーバレイデータ用に
用意された2つのバッファと、前記メモリから前記描画
データと前記オーバレイデータとを時分割に読み出し前
記2つのバッファにそれぞれ書き込む手段と、これらの
2つのバッファから前記描画データと前記オーバレイデ
ータとを同時に読み出して両データを重ね合わせる手段
と、この重ね合わされたデータをシリアルデータに変換
してプリンタエンジンへ出力する手段を備えたことを特
徴とするオーバレイ印刷制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001066477A JP2002264408A (ja) | 2001-03-09 | 2001-03-09 | オーバレイ印刷方法及びオーバレイ印刷制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001066477A JP2002264408A (ja) | 2001-03-09 | 2001-03-09 | オーバレイ印刷方法及びオーバレイ印刷制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2002264408A true JP2002264408A (ja) | 2002-09-18 |
Family
ID=18924957
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001066477A Pending JP2002264408A (ja) | 2001-03-09 | 2001-03-09 | オーバレイ印刷方法及びオーバレイ印刷制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2002264408A (ja) |
-
2001
- 2001-03-09 JP JP2001066477A patent/JP2002264408A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3656370B2 (ja) | 画像処理装置、情報処理装置およびプリンタ | |
JP2002264408A (ja) | オーバレイ印刷方法及びオーバレイ印刷制御装置 | |
US6628289B1 (en) | Rendering apparatus and method, and storage medium | |
US6246488B1 (en) | Recording apparatus | |
JPS62173526A (ja) | ペ−ジバツフア制御方式 | |
JP2002268856A (ja) | オーバレイ印刷方法及びオーバレイ印刷制御装置 | |
JPH082021A (ja) | ページプリンタ装置 | |
JPH09265367A (ja) | プリンタ制御装置およびプリンタ制御方法 | |
JP2895514B2 (ja) | ページプリンタの画像データ転送制御方法 | |
JP2002331713A (ja) | プリンタ制御装置とデータ転送制御方法 | |
JP2837477B2 (ja) | ビットマップメモリの多重化制御方式 | |
JPH07195760A (ja) | プリンタ制御装置 | |
JPH11115258A (ja) | 出力制御装置及び方法 | |
JP2878719B2 (ja) | ページプリンタの画像データ転送制御方法とその装置 | |
JP2688731B2 (ja) | 印字出力制御装置 | |
JPH0744452A (ja) | メモリアクセス回路 | |
JPS593625A (ja) | プリンタのイメ−ジメモリにおけるエンプティ確認制御方式 | |
JPH11342653A (ja) | 画像出力装置 | |
JP2006062132A (ja) | 画像データ変換回路 | |
JPH05254184A (ja) | プリンタ装置 | |
JPH05212913A (ja) | 画像形成装置 | |
JP2003177957A (ja) | メモリ制御回路 | |
JPH04323053A (ja) | 出力方法及び装置 | |
JPS60136824A (ja) | プリンタ制御装置 | |
JPH09277621A (ja) | 画像出力装置及びその方法及びコンピュータ可読メモリ |