JP2002175021A - アクティブマトリクス型表示装置およびこれを用いた携帯端末 - Google Patents
アクティブマトリクス型表示装置およびこれを用いた携帯端末Info
- Publication number
- JP2002175021A JP2002175021A JP2000371043A JP2000371043A JP2002175021A JP 2002175021 A JP2002175021 A JP 2002175021A JP 2000371043 A JP2000371043 A JP 2000371043A JP 2000371043 A JP2000371043 A JP 2000371043A JP 2002175021 A JP2002175021 A JP 2002175021A
- Authority
- JP
- Japan
- Prior art keywords
- reference voltage
- display device
- circuit
- drive circuit
- active matrix
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
- Semiconductor Integrated Circuits (AREA)
- Thin Film Transistor (AREA)
Abstract
る基板とは別の基板上に作成した場合、セットの小型
化、低コスト化の妨げになる。 【解決手段】 画素がマトリクス状に配置されてなる表
示エリア部12、基準電圧選択型DA変換回路28U,
28Dを含むHドライバ13U,13DおよびVドライ
バ14を具備するアクティブマトリクス型液晶表示装置
において、DA変換回路28U,28Dに与える基準電
圧を発生する基準電圧発生回路15を、表示エリア部1
2、Hドライバ13U,13DおよびVドライバ14と
共に、同一ガラス基板11上に同一プロセスを用いて作
成するようにする。
Description
クス型表示装置およびこれを用いた携帯端末に関し、特
に基準電圧選択型のDA(ディジタル−アナログ)変換
回路を含む駆動系を搭載したアクティブマトリクス型表
示装置およびこの表示装置を表示部として用いた携帯端
末に関する。
gital Assistants)などの携帯端末の普及がめざまし
い。これら携帯端末の急速な普及の要因の一つとして、
その出力表示部として搭載されている液晶表示装置が挙
げられる。その理由は、液晶表示装置が原理的に駆動す
るための電力を要しない特性を持ち、低消費電力の表示
デバイスであるためである。
ンターフェース駆動回路を表示エリア部と同一基板上に
一体的に形成する傾向にある。この駆動回路一体型液晶
表示装置では、スイッチング素子としてポリシリコンT
FT(Thin Film Transistor;薄膜トランジスタ)を用
いた画素がマトリクス状に多数配置されてなる表示エリ
ア部に対して、その周辺部(額縁)に水平駆動系や垂直
駆動系が配され、これら駆動系がTFTを用いて表示エ
リア部と共に同一基板上に一体的に形成された構成とな
っている。
動回路では、入力されるディジタルデータをアナログ信
号に変換するためのDA変換回路が用いられる。このD
A変換回路としては、例えば、複数の基準電圧の中から
ディジタル画像データに対応した基準電圧を選択してこ
れをアナログ画像信号として出力する基準電圧選択型の
DA変換回路が知られている。この基準電圧選択型DA
変換回路では、複数の基準電圧を発生する基準電圧発生
回路が必要となる。この基準電圧発生回路は、従来、表
示エリア部が形成される基板とは別基板である単結晶シ
リコン基板上に形成されていた。
表示装置に代表される表示装置において、複数の基準電
圧を発生する基準電圧発生回路を、表示エリア部が形成
される基板とは別の基板上に形成したのでは、セットを
構成する部品点数が増えるとともに、それぞれ別々のプ
ロセスで作成しなければならないため、セットの小型
化、低コスト化の妨げになるという問題があった。
であり、その目的とするところは、セットの小型化、低
コスト化が可能なアクティブマトリクス型表示装置およ
びこれを表示部として用いた携帯端末を提供することに
ある。
に、本発明では、電気光学素子を有する画素がマトリク
ス状に配置されてなる表示エリア部と、この表示エリア
部の各画素を行単位で選択する垂直駆動回路と、複数の
基準電圧を発生する基準電圧発生回路と、これら複数の
基準電圧の中からディジタルデータに対応した基準電圧
を選択する基準電圧選択型DA変換回路を有し、このD
A変換回路で選択された基準電圧を画像信号として垂直
駆動回路によって選択された行の各画素に対して供給す
る水平駆動回路とを備えたアクティブマトリクス型表示
装置において、基準電圧発生回路を表示エリア部、垂直
駆動回路および水平駆動回路と共に同一基板上に同一プ
ロセスを用いて作成した構成を採っている。そして、こ
のアクティブマトリクス型表示装置は、携帯端末の表示
部として用いられる。
置あるいはこれを用いた携帯端末において、基準電圧発
生回路を表示エリア部、垂直駆動回路および水平駆動回
路と共に同一基板上に同一プロセスを用いて作成するこ
とで、セットを構成する部品点数を少なく抑えることが
できる。したがって、セットの低コスト化、さらには薄
型化、コンパクト化が可能になる。
て図面を参照して詳細に説明する。図1は、本発明に係
る表示装置の構成例を示す概略構成図である。ここで
は、例えば、各画素の電気光学素子として液晶セルを用
いたアクティブマトリクス型液晶表示装置に適用した場
合を例に採って説明するものとする。
ス基板11上には、液晶セルを含む画素がマトリクス状
に多数配置されてなる表示エリア部12、上下一対のH
ドライバ(水平駆動回路)13U,13DおよびVドラ
イバ(垂直駆動回路)14とともに、複数の基準電圧を
発生する基準電圧発生回路15が集積されている。ガラ
ス基板11は、能動素子(例えば、トランジスタ)を含
む多数の画素回路がマトリクス状に配置形成される第1
の基板と、この第1の基板と所定の間隙をもって対向し
て配置される第2の基板とによって構成される。そし
て、これら第1,第2の基板間に液晶が封入される。
の一例を示す。ここでは、図面の簡略化のために、3行
(n−1行〜n+1行)4列(m−2列〜m+1列)の
画素配列の場合を例に採って示している。図2におい
て、表示エリア部12には、垂直走査ライン…,21n
−1,21n,21n+1,…と、データライン…,2
2m−2,22m−1,22m,22m+1,…とがマ
トリクス状に配線され、それらの交点部分に単位画素2
3が配置されている。
薄膜トランジスタTFT、液晶セルLCおよび保持容量
Csを有する構成となっている。ここで、液晶セルLC
は、薄膜トランジスタTFTで形成される画素電極(一
方の電極)とこれに対向して形成される対向電極(他方
の電極)との間で発生する容量を意味する。
垂直走査ライン…,21n−1,21n,21n+1,
…に接続され、ソース電極がデータライン…,22m−
2,22m−1,22m,22m+1,…に接続されて
いる。液晶セルLCは、画素電極が薄膜トランジスタT
FTのドレイン電極に接続され、対向電極が共通ライン
24に接続されている。保持容量Csは、薄膜トランジ
スタTFTのドレイン電極と共通ライン24との間に接
続されている。共通ライン24には、所定の直流電圧が
コモン電圧Vcomとして与えられる。
21n+1,…の各一端は、図1に示すVドライバ14
の対応する行の各出力端にそれぞれ接続される。Vドラ
イバ14は、例えばシフトレジスタによって構成され、
垂直転送クロックVCK(図示せず)に同期して順次垂
直選択パルスを発生して垂直走査ライン…,21n−
1,21n,21n+1,…に与えることによって垂直
走査を行う。
ば、奇数番目のデータライン…,22m−1,22m+
1,…の各一端が図1に示すHドライバ13Uの対応す
る列の各出力端に、偶数番目のデータライン…,22m
−2,22m,…の各他端が図1に示すHドライバ13
Dの対応する列の各出力端にそれぞれ接続される。Hド
ライバ13U,13Dの具体的な構成の一例を図3に示
す。
シフトレジスタ25U、サンプリングラッチ回路(デー
タ信号入力回路)26U、線順次化ラッチ回路27Uお
よびDA変換回路28Uを有する構成となっている。シ
フトレジスタ25Uは、水平転送クロックHCK(図示
せず)に同期して各転送段から順次シフトパルスを出力
することによって水平走査を行う。サンプリングラッチ
回路26Uは、シフトレジスタ25Uから与えられるシ
フトパルスに応答して、入力される所定ビットのディジ
タル画像データを点順次にてサンプリングしてラッチす
る。
グラッチ回路26Uで点順次にてラッチされたディジタ
ル画像データを1ライン単位で再度ラッチすることによ
って線順次化し、この1ライン分のディジタル画像デー
タを一斉に出力する。DA変換回路28Uは例えば基準
電圧選択型の回路構成をとり、線順次化ラッチ回路27
Uから出力される1ライン分のディジタル画像データを
アナログ画像信号に変換して先述した画素エリア部12
のデータライン…,22m−2,22m−1,22m,
22m+1,…に与える。
Uの単位回路の構成例を示す。ここでは、入力されるデ
ィジタルデータが例えば3ビット(b2,b1,b0)
の場合を例に採って示しており、この3ビットのデータ
に対して8(=23 )個の基準電圧V0〜V7が用意さ
れることになる。この単位回路が、画素エリア部12の
データライン…,22m−2,22m−1,22m,2
2m+1,…ごとに1個ずつ配置されることになる。
のHドライバ13Uと全く同様に、シフトレジスタ25
D、サンプリングラッチ回路26D、線順次化ラッチ回
路27Dおよび基準電圧選択型のDA変換回路28Dを
有する構成となっている。なお、本例に係るアクティブ
マトリクス型液晶表示装置では、表示エリア部12の上
下にHドライバ13U,13Dを配する構成を採った
が、これに限定されるものではなく、上下のいずれか一
方のみに配する構成を採ることも可能である。
電圧発生回路15についても、Hドライバ13U,13
DおよびVドライバ14と同様に、表示エリア部12と
共に同一のガラス基板11上に集積される。ここで、例
えば表示エリア部12の上下にHドライバ13U,13
Dを配する構成を採る液晶表示装置の場合には、Hドラ
イバ13U,13Dが搭載されていない辺の額縁エリア
(表示エリア部12の周辺エリア)に基準電圧発生回路
15を搭載するのが好ましい。
は、上述した如くVドライバ14に比べて構成要素が多
く、その回路面積が非常に大きくなる場合が多いことか
ら、Hドライバ13U,13Dが搭載されていない辺の
額縁エリアに搭載することで、有効画面率(ガラス基板
11に対する有効エリア部12の面積率)を低下させる
ことなく、基準電圧発生回路15を表示エリア部12と
同一のガラス基板11上に集積することができるからで
ある。
液晶表示装置においては、Hドライバ13U,13Dが
搭載されていない辺の額縁エリアの一方側にはVドライ
バ14が集積されていることから、その反対側の辺の額
縁エリアに基準電圧発生回路15を集積する構成を採っ
ている。
に示す。本構成例に係る基準電圧発生回路は、正電源電
圧VCCと負電源電圧VSSとを一定の周期で互いに逆
相でスイッチングする2つのスイッチ回路31,32
と、これらスイッチ回路31,32の各出力端間に直列
に接続されたn+1個の抵抗R0〜Rnとからなり、こ
れら抵抗R0〜Rnによって電圧VCC−VSSを分圧
することにより、各抵抗の共通接続点からn個の基準電
圧V0〜Vn−1を導出し、バッファ回路33−1〜3
3−nを介して出力する構成となっている。
ッファ回路33−1〜33−nは、インピーダンス変換
の機能を持ち、従来のように、本基準電圧発生回路を別
基板に形成し、ガラス基板11上のDA変換回路まで基
準電圧を伝送する形態を採った場合に、基準電圧発生回
路からDA変換回路までの配線長が長くなることによっ
て配線インピーダンスが大きくなったとしても、上下の
Hドライバ(図1のHドライバ13U,13Dに相当)
間で書き込み特性にばらつきが生じないようにする作用
を為している。
クス型液晶表示装置では、基準電圧発生回路15をHド
ライバ13U,13Dと共に同一のガラス基板11上に
集積した構成を採っていることで、基準電圧発生回路1
5とHドライバ13U,13Dとの間の配線長を極めて
短く設定できる。特に、図3から明らかなように、基準
電圧発生回路15の集積に際して、基準電圧発生回路1
5を表示エリア部12の垂直方向のほぼ中間位置、即ち
上下のHドライバ13U,13Dからほぼ等距離の位置
に配置することで、Hドライバ13U,13Dとの間の
配線長をほぼ等しく設定できる。
するに当たって、図6の回路図に示すように、図5に示
す一般的な回路例で用いられていたバッファ回路33−
1〜33−nが不要になる。すなわち、図6に示す構成
例から明らかなように、抵抗R0〜Rnの共通接続点か
ら導出されるn個の基準電圧V0〜Vn−1を上下のH
ドライバ13U,13Dに対して直接供給できるように
なる。その結果、バッファ回路33−1〜33−nを省
略できる分だけ基準電圧発生回路15の回路構成を簡略
化できることになる。
号を付して示している。また、図6において、スイッチ
回路31,32を構成するスイッチSW1〜SW4は、
例えばトランジスタによって構成される。図7に、制御
パルスφ1,φ2、上限,下限電圧VA,電圧VBおよ
び基準電圧V0,Vn−1の波形を示す。
チSW1とSW4が制御パルスφ1によってスイッチン
グされ、スイッチSW2とSW3が制御パルスφ1と逆
相の制御パルスφ2によってスイッチングされる。この
ように、正電源電圧VCCと負電源電圧VSSとを一定
の周期、例えば1H(Hは水平走査期間)周期で互いに
逆相でスイッチングするのは、液晶の劣化防止を目的と
して、液晶を交流駆動するためである。
ては、表示エリア部12の各画素トランジスタとして薄
膜トランジスタTFTを用いていることから、基準電圧
発生回路15のスイッチ回路31,32を構成するトラ
ンジスタとしても薄膜トランジスタを用い、少なくとも
これらトランジスタ回路を表示エリア部12と共に同一
ガラス基板11上に作成することにより、その製造が容
易になるとともに、低コストにて実現できる。
向上や消費電力の低下に伴って集積化が容易になってい
るのが現状である。したがって、基準電圧発生回路1
5、特に少なくともトランジスタ回路を表示エリア部1
2の画素トランジスタと同じ薄膜トランジスタを用いて
同一のガラス基板11上に同一プロセスにて一体的に形
成することにより、製造プロセスの簡略化に伴う低コス
ト化、さらには集積化に伴う薄型化、コンパクト化を図
ることができる。
リクス型液晶表示装置に適用した場合を例に採って説明
したが、これに限定されるものではなく、エレクトロル
ミネッセンス(EL)素子を各画素の電気光学素子とし
て用いたEL表示装置などの他のアクティブマトリクス
型表示装置にも同様に適用可能である。
リクス型液晶表示装置に代表されるアクティブマトリク
ス型表示装置は、パーソナルコンピュータ、ワードプロ
セッサ等のOA機器やテレビジョン受像機などのディス
プレイとして用いられる外、特に装置本体の小型化、コ
ンパクト化が進められている携帯電話機やPDAなどの
携帯端末の表示部として用いて好適なものである。
えば携帯電話機の構成の概略を示す外観図である。
前面側に、スピーカ部42、表示部43、操作部44お
よびマイク部45が上部側から順に配置された構成とな
っている。かかる構成の携帯電話機において、表示部4
3には例えば液晶表示装置が用いられ、この液晶表示装
置として、先述した実施形態に係るアクティブマトリク
ス型液晶表示装置が用いられる。
おいて、先述した実施形態に係るアクティブマトリクス
型液晶表示装置を表示部43として用いることにより、
当該液晶表示装置に搭載される基準電圧発生回路の回路
構成が簡単で、表示装置の低コスト化、さらには薄型
化、コンパクト化を図ることができるため、端末本体の
低コスト化、さらには薄型化、コンパクト化が可能とな
る。
アクティブマトリクス型表示装置あるいはこれを表示部
として用いた携帯端末において、基準電圧発生回路を表
示エリア部、垂直駆動回路および水平駆動回路と共に同
一基板上に同一プロセスを用いて作成するようにしたこ
とにより、セットを構成する部品点数を少なく抑えるこ
とができるため、セットの低コスト化、さらには薄型
化、コンパクト化が可能になる。
ス型表示装置の構成例を示す概略構成図である。
路図である。
ク図である。
す回路図である。
図である。
構成例を示す回路図である。
のためのタイミングチャートである。
の概略を示す外観図である。
D…Hドライバ(水平駆動回路)、14…Vドライバ
(垂直駆動回路)、15…基準電圧発生回路、23…単
位画素、28U,28D…基準電圧選択型DA変換回
路、31,32…スイッチ回路、31−1〜31−n…
バッファ回路
Claims (12)
- 【請求項1】 電気光学素子を有する画素がマトリクス
状に配置されてなる表示エリア部と、 前記表示エリア部の各画素を行単位で選択する垂直駆動
回路と、 複数の基準電圧を発生する基準電圧発生回路と、 前記複数の基準電圧の中からディジタルデータに対応し
た基準電圧を選択する基準電圧選択型DA変換回路を有
し、このDA変換回路で選択された基準電圧を画像信号
として前記垂直駆動回路によって選択された行の各画素
に対して供給する水平駆動回路とを備え、 前記基準電圧発生回路が前記表示エリア部、前記垂直駆
動回路および前記水平駆動回路と共に同一基板上に同一
プロセスを用いて作成されてなることを特徴とするアク
ティブマトリクス型表示装置。 - 【請求項2】 前記表示エリア部の各画素において、前
記電気光学素子を駆動する能動素子が薄膜トランジスタ
からなり、 前記垂直駆動回路、前記水平駆動回路および前記基準電
圧発生回路が薄膜トランジスタを用いて構成されること
を特徴とする請求項1記載のアクティブマトリクス型表
示装置。 - 【請求項3】 前記基準電圧発生回路は、前記基板上に
おいて前記水平駆動回路が配置されていない辺のいずれ
かに配置されることを特徴とする請求項1記載のアクテ
ィブマトリクス型表示装置。 - 【請求項4】 前記水平駆動回路が前記表示エリア部に
対してその上下に一対配置されており、 前記基準電圧発生回路は、その一対の水平駆動回路から
ほぼ等距離の位置に1つ配置されることを特徴とする請
求項1記載のアクティブマトリクス型表示装置。 - 【請求項5】 前記電気光学素子が液晶セルであること
を特徴とする請求項1記載のアクティブマトリクス型表
示装置。 - 【請求項6】 前記電気光学素子がエレクトロルミネッ
センス素子であることを特徴とする請求項1記載のアク
ティブマトリクス型表示装置。 - 【請求項7】 表示部として、 電気光学素子を有する画素がマトリクス状に配置されて
なる表示エリア部と、 前記表示エリア部の各画素を行単位で選択する垂直駆動
回路と、 複数の基準電圧を発生する基準電圧発生回路と、 前記複数の基準電圧の中からディジタルデータに対応し
た基準電圧を選択する基準電圧選択型DA変換回路を有
し、このDA変換回路で選択された基準電圧を画像信号
として前記垂直駆動回路によって選択された行の各画素
に対して供給する水平駆動回路とを備え、 前記基準電圧発生回路が前記表示エリア部、前記垂直駆
動回路および前記水平駆動回路と共に同一基板上に同一
プロセスを用いて作成されてなるアクティブマトリクス
型表示装置を用いたことを特徴とする携帯端末。 - 【請求項8】 前記表示エリア部の各画素において、前
記電気光学素子を駆動する能動素子が薄膜トランジスタ
からなり、 前記垂直駆動回路、前記水平駆動回路および前記基準電
圧発生回路が薄膜トランジスタを用いて構成されること
を特徴とする請求項7記載の携帯端末。 - 【請求項9】 前記基準電圧発生回路は、前記基板上に
おいて前記水平駆動回路が配置されていない辺のいずれ
かに配置されることを特徴とする請求項7記載の携帯端
末。 - 【請求項10】 前記水平駆動回路が前記表示エリア部
に対してその上下に一対配置されており、 前記基準電圧発生回路は、その一対の水平駆動回路から
ほぼ等距離の位置に1つ配置されることを特徴とする請
求項7記載の携帯端末。 - 【請求項11】 前記アクティブマトリクス型表示装置
は、前記電気光学素子として液晶セルを用いた液晶表示
装置であることを特徴とする請求項7記載の携帯端末。 - 【請求項12】 前記アクティブマトリクス型表示装置
は、前記電気光学素子としてエレクトロルミネッセンス
素子を用いたエレクトロルミネッセンス表示装置である
ことを特徴とする請求項7記載の携帯端末。
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000371043A JP4288849B2 (ja) | 2000-12-06 | 2000-12-06 | アクティブマトリクス型表示装置およびこれを用いた携帯端末 |
TW90130092A TW535136B (en) | 2000-12-06 | 2001-12-05 | Clock generation circuit for display apparatus and display apparatus incorporating the same |
PCT/JP2001/010687 WO2002047061A1 (fr) | 2000-12-06 | 2001-12-06 | Circuit generateur d'horloge destine a un affichage et affichage comprenant ce dernier |
US10/182,600 US6894674B2 (en) | 2000-12-06 | 2001-12-06 | Timing generation circuit for display apparatus and display apparatus incorporating the same |
CNB2005101064088A CN100530290C (zh) | 2000-12-06 | 2001-12-06 | 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置 |
KR1020027010025A KR100865542B1 (ko) | 2000-12-06 | 2001-12-06 | 표시장치용 타이밍 발생회로 및 이것을 탑재한 표시장치 |
CN 200810096964 CN101329848B (zh) | 2000-12-06 | 2001-12-06 | 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置 |
CNB018077471A CN100433100C (zh) | 2000-12-06 | 2001-12-06 | 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置 |
EP01999936A EP1343134A4 (en) | 2000-12-06 | 2001-12-06 | TIME CONTROL GENERATION CIRCUIT FOR A DISPLAY AND DISPLAY THEREOF |
US11/086,433 US7432906B2 (en) | 2000-12-06 | 2005-03-23 | Timing generation circuit for display apparatus and display apparatus incorporating the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000371043A JP4288849B2 (ja) | 2000-12-06 | 2000-12-06 | アクティブマトリクス型表示装置およびこれを用いた携帯端末 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2002175021A true JP2002175021A (ja) | 2002-06-21 |
JP2002175021A5 JP2002175021A5 (ja) | 2007-08-16 |
JP4288849B2 JP4288849B2 (ja) | 2009-07-01 |
Family
ID=18840826
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000371043A Expired - Fee Related JP4288849B2 (ja) | 2000-12-06 | 2000-12-06 | アクティブマトリクス型表示装置およびこれを用いた携帯端末 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4288849B2 (ja) |
CN (2) | CN100530290C (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002215102A (ja) * | 2001-01-15 | 2002-07-31 | Hitachi Ltd | 画像表示装置およびその駆動方法 |
JP2005003988A (ja) * | 2003-06-12 | 2005-01-06 | Seiko Epson Corp | 電気光学装置及び電子機器 |
US7855720B2 (en) | 2006-07-26 | 2010-12-21 | Sony Corporation | Digital-to-analog converter and image display device |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4337179A1 (de) * | 1993-10-30 | 1995-05-04 | Sel Alcatel Ag | Spannungswandler, LCD-Anzeige mit Kontraststeuerung sowie Fernsprechendgerät |
US5841648A (en) * | 1997-05-29 | 1998-11-24 | Micro Motion, Inc. | Adjustable voltage converter utilizing a charge pump |
-
2000
- 2000-12-06 JP JP2000371043A patent/JP4288849B2/ja not_active Expired - Fee Related
-
2001
- 2001-12-06 CN CNB2005101064088A patent/CN100530290C/zh not_active Expired - Fee Related
- 2001-12-06 CN CN 200810096964 patent/CN101329848B/zh not_active Expired - Fee Related
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002215102A (ja) * | 2001-01-15 | 2002-07-31 | Hitachi Ltd | 画像表示装置およびその駆動方法 |
JP2005003988A (ja) * | 2003-06-12 | 2005-01-06 | Seiko Epson Corp | 電気光学装置及び電子機器 |
US7315297B2 (en) | 2003-06-12 | 2008-01-01 | Seiko Epson Corporation | Electro-optical apparatus and electronic system |
US7855720B2 (en) | 2006-07-26 | 2010-12-21 | Sony Corporation | Digital-to-analog converter and image display device |
Also Published As
Publication number | Publication date |
---|---|
CN1755762A (zh) | 2006-04-05 |
CN101329848B (zh) | 2013-11-06 |
CN101329848A (zh) | 2008-12-24 |
CN100530290C (zh) | 2009-08-19 |
JP4288849B2 (ja) | 2009-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100865542B1 (ko) | 표시장치용 타이밍 발생회로 및 이것을 탑재한 표시장치 | |
US6839043B2 (en) | Active matrix display device and mobile terminal using the device | |
JP4674280B2 (ja) | デマルチプレクサ、それを用いた電子装置、液晶表示装置 | |
JP4471444B2 (ja) | 液晶表示装置ならびにこれを備えた携帯電話機および携帯情報端末機器 | |
US7961167B2 (en) | Display device having first and second vertical drive circuits | |
JP4285386B2 (ja) | ソースドライバ、電気光学装置及び電子機器 | |
JP3741079B2 (ja) | 表示装置および携帯端末 | |
US7250888B2 (en) | Systems and methods for providing driving voltages to a display panel | |
KR20020057799A (ko) | 표시 장치 및 그 구동 방법 및 휴대형 단말 기기 | |
US6897841B2 (en) | Liquid crystal display device and electronic apparatus comprising it | |
KR20050009977A (ko) | 아날로그 버퍼 회로, 표시 장치 및 휴대 단말기 | |
JP2002175026A (ja) | アクティブマトリクス型表示装置およびこれを用いた携帯端末 | |
JP4442455B2 (ja) | 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 | |
JP2003029687A (ja) | Da変換回路、これを用いた表示装置および当該表示装置を搭載した携帯端末 | |
JP2011175096A (ja) | 液晶表示装置 | |
JP2002175021A (ja) | アクティブマトリクス型表示装置およびこれを用いた携帯端末 | |
US7898516B2 (en) | Liquid crystal display device and mobile terminal | |
JP2004093887A (ja) | 表示装置 | |
JP2002174823A (ja) | アクティブマトリクス型液晶表示装置およびこれを用いた携帯端末 | |
US20040032387A1 (en) | Device and method for driving liquid crystal display | |
JP2004198672A (ja) | 表示装置および携帯端末 | |
JP4062877B2 (ja) | アクティブマトリクス型表示装置およびこれを用いた携帯端末 | |
JP2004226435A (ja) | 表示装置および携帯端末 | |
JP4438285B2 (ja) | 表示装置 | |
JP2004191536A (ja) | 表示装置およびその駆動方法、並びに携帯端末 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070629 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070629 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080311 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080507 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080708 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080904 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20080912 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090310 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090323 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4288849 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120410 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130410 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130410 Year of fee payment: 4 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130410 Year of fee payment: 4 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140410 Year of fee payment: 5 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |