JP2002156945A - 蛍光表示管駆動回路 - Google Patents

蛍光表示管駆動回路

Info

Publication number
JP2002156945A
JP2002156945A JP2001253348A JP2001253348A JP2002156945A JP 2002156945 A JP2002156945 A JP 2002156945A JP 2001253348 A JP2001253348 A JP 2001253348A JP 2001253348 A JP2001253348 A JP 2001253348A JP 2002156945 A JP2002156945 A JP 2002156945A
Authority
JP
Japan
Prior art keywords
fluorescent display
data
moving image
image data
display tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2001253348A
Other languages
English (en)
Inventor
Kosuke Kinoshita
幸祐 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yazaki Corp
Original Assignee
Yazaki Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yazaki Corp filed Critical Yazaki Corp
Priority to JP2001253348A priority Critical patent/JP2002156945A/ja
Priority to US09/946,688 priority patent/US20020033811A1/en
Priority to DE10143777A priority patent/DE10143777A1/de
Publication of JP2002156945A publication Critical patent/JP2002156945A/ja
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【課題】 VFDにおいて、解像度の高い表示像を高い
表示品質で表示できるともに、動画を高い表示品質で表
示することができる蛍光表示管駆動回路を得る。 【解決手段】 複数のVFDの対応する陽極と制御電極
に駆動電圧が与えられ、VFDの発光により画像を表示
させる蛍光表示管駆動回路において、複数ビット構成の
動画像データを各フレームタイミングでRAM1cより
読み出し、この動画像データを複数ビット単位で並列転
送するタイミングコントローラ1aと、この転送されて
きた動画像データに基づき、前記各VFDの陽極に与え
る駆動電圧を生成する高耐圧アノードドライバ2A
2と、前記転送されてきた動画像データに基づき、前記
VFDの制御電極に与える駆動電圧を生成する高耐圧グ
リッドドライバ2A1とを備えている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明はVFD(蛍光表示
管)を駆動して動画像を表示させる蛍光表示管駆動回路
に関するものである。
【0002】
【従来の技術】従来、VFDを駆動してVFDパネル面
に画像を表示させる蛍光表示管駆動回路として、例えば
特開平7−261694号公報に示すものがある。図3
は従来の蛍光表示管駆動回路の概略構成を示す図であ
る。従来の回路は、マイコン制御の基に表示データをシ
リアル転送供給するコントローラIC1と、シリアル転
送されてきた表示データを入力するシフトレジスタ部2
a、及びこのシフトレジスタ部2aの出力をラッチしV
FDパネル3に配列した蛍光表示管のセグメントに与え
るラッチレジスタ(図示せず)とラッチレジスタのラッ
チ用パルスを発生するラッチパルス発生部(図示せず)
とラッチパルス発生部の出力を受けて蛍光表示管のグリ
ッドへ与える電圧を順次シフトして出力するシフトレジ
スタ(図示せず)とからなるドライバアレイ2bとを含
むドライバIC2より構成される。
【0003】この従来技術は、コントローラIC1より
シリアル転送されてきた表示用データをシフトレジスタ
部2aでシリアル/パラレル変換し、蛍光表示管のセグ
メントを駆動する表示信号を出力する。また、ラッチパ
ルス発生部で生成されたラッチパルスはラッチレジスタ
のラッチ用パルスとして使用される以外に、シフトレジ
スタのシフトパルスとして利用され、蛍光表示管のグリ
ッド電圧の生成に役立つことになる。
【0004】
【発明が解決しようとする課題】ドットマトリクスのV
FDは、文字情報や簡易図形など、解像度の極めて低い
文字や図形を表示する表示器として広く利用されてき
た。また、従来のドライバICの構成は高耐圧なドライ
バアレイ部、高耐圧とは云えないシフトレジスタ部が同
一のIC回路内に構成されており、能力的に解像度の低
い文字や図形を表示するのに十分で、且つ、ユーザにと
って扱い易い構成となっている。
【0005】また、従来の回路はコントローラICに階
調機能を有しているが、コントローラICからドライバ
ICへ表示データをシリアル転送供給しているため、デ
ータ転送レートを動画表示に適した転送レートまでに上
げることは困難である。そのため、1秒間に転送できる
データ量が少なく、その結果、1秒間のフレーム数が少
なくなり、動画としての表示品質が劣るという問題点が
あった。
【0006】この発明は上記のような問題点を解消する
ためになされたもので、VFDにおいて、解像度の高い
表示像を高い表示品質で表示できるとともに、動画を高
い表示品質で表示することができる蛍光表示管駆動回路
を得ることを目的とする。
【0007】
【課題を解決するための手段】この発明に係る蛍光表示
管駆動回路は、複数の蛍光表示管における陽極と制御電
極に駆動電圧を与え、蛍光表示管の発光により画像を表
示させる蛍光表示管駆動回路において、複数ビット構成
の動画像データを各フレームタイミングでデータ記憶手
段より読み出し、この動画像データを複数ビット単位で
並列転送するデータ転送手段と、この転送されてきた動
画像データに基づき、前記各蛍光表示管の陽極に与える
駆動電圧を生成する第1の駆動手段と、前記転送されて
きた動画像データに基づき、前記各蛍光表示管の制御電
極に与える駆動電圧を生成する第2の駆動手段とを備
え、データ転送手段より並列転送された動画像データに
よる各駆動電圧を、表示画像に応じて発光させたい各蛍
光表示管の各電極に同時に印加する。
【0008】この発明に係る蛍光表示管駆動回路のデー
タ転送手段は、前記データ転送手段は、表示画像の階調
情報を動画像データ中の輝度信号レベルに基づいて設定
し、前記第1の駆動手段は転送されてきた動画像データ
中の階調情報に基づき前記陽極に与える駆動電圧のレベ
ルを可変する。
【0009】この発明に係る蛍光表示管駆動回路の階調
情報は、前記輝度信号レベルに基づき陽極に与える駆動
電圧のオン・デューティ比を決めて設定する。
【0010】
【発明の実施の形態】実施の形態1.以下、この発明に
係る蛍光表示管駆動回路を、図を参照して説明する。図
1は本実施の形態に係る蛍光表示管駆動回路の概略構成
を示すブロック図である。図において、1aはタイミン
グコントローラであり、タイミングコントローラ1aは
A/Dコンバータ1bによりデジタル変換された映像信
号を入力し、一旦、RAM(フレームメモリ)1cに格
納した後、後述する水平同期信号のタイミングでVFD
パネル用の表示データとして読み出す。尚、映像信号は
LPF(ローパスフィルタ)1dにより色信号を除去さ
れた後に、輝度信号の成分をA/Dコンバータ1bによ
りデジタル変換してタイミングコントローラ1aに入力
する。
【0011】RAM1cより読み出された表示データ
は、後述するシフトレジスタに送られ、シフトレジスタ
よりVFDの駆動信号(グリッドドライブ信号、アノー
ドドライブ信号)としてバスBG、BAにパラレルに出
力される。
【0012】2Aは高耐圧グリッドドライバ2A1、高
耐圧アノードドライバ2A2から構成されるVFDの高
耐圧ドライバアレイであり、この高耐圧ドライバアレイ
2Aは、VFDの駆動信号に基づきVFDパネル3にマ
トリックス状に配列したVFDに印可するグリッド電
圧、アノード電圧を生成し、バスBG,BAを通してV
FDのグリッドおよびアノードに加える。
【0013】尚、タイミングコントローラ1aは階調機
能を有しており、VFDのアノード電圧印加時間(ON
デューティ)を、アノードドライブ信号(輝度信号)の
レベルに基づき高耐圧アノードドライバ2A2で制御す
ることで、VFDパネル3に表示される画像の階調を可
変してコントラストを調整する。
【0014】次に上記タイミングコントローラ1aの構
成を、図2を参照して説明する。タイミングコントロー
ラ1aは、ローパスフィルタ(LPF)1dより出力さ
れた色信号除去後の映像信号より同期信号を分離する同
期分離回路101、同期信号中の水平同期信号に同期し
てサンプリングドットクロックおよび出力ドットクロッ
クを個々に出力するコントローラ103、コントローラ
103により出力される各クロックの位相同期を図るP
LL回路115、サンプリングドットクロックをカウン
トしてRAM1cの書き込みアドレスを出力する入力カ
ウンタ105、出力ドットクロックをカウントしてRA
M1cの読み出しアドレスを出力する出力カウンタ10
7、入力カウンタ105より出力された書き込みアドレ
スを選択してRAM1cに1フレーム分の輝度信号を格
納させ、また、出力カウンタ107より出力された読み
出しアドレスを選択してRAM1cより1フレーム分の
輝度信号を読み出させるセレクタ109、RAM1cよ
りセレクタ109を通して読み出した1フレーム分の輝
度信号をVFDの駆動信号としてパラレル出力するシフ
トレジスタ111、輝度信号中のレベルに応じてアノー
ド電圧のONデューティ(階調パルスのデューティ)を
可変すべく階調パルスを生成する階調パルス生成器(比
較器)113より構成される。
【0015】階調パルス生成器113は、出力カウンタ
107からの出力ドットクロックに同期してシフトレジ
スタ111より輝度信号を読み込んだならば、輝度信号
レベルに応じたONデューティの階調パルスを生成す
る。VFDドライバ2Aは階調パルスによりアノード電
圧の印加時間(平均電圧)を制御する。
【0016】以下、本実施の形態の動作について説明す
る。先ず、図示しないビデオカメラより入力された映像
信号は、LPF(ローパスフィルタ)1dで色信号が除
去されたならばA/Dコンバータ1bに入力され、そこ
でアナログの輝度信号は4ビットのデジタル信号に変換
されてタイミングコントローラ1aに入力される。
【0017】また、ローパスフィルタ1dより出力され
た色信号除去後の映像信号は同期分離回路101に入力
され映像信号より垂直同期信号と水平同期信号が分離さ
れる。コントローラ103は分離した水平同期信号に同
期してサンプリングドットクロックおよび出力ドットク
ロックを個々に出力する。コントローラ103はPLL
回路115により各クロック出力の位相同期をとってい
る。
【0018】サンプリングドットクロックは入力カウン
タ105でカウントされ、カウント値はRAM1cの書
き込みアドレスとしてセレクタ109を通してRAM1
cに送られる。また、出力ドットクロックは出力ウンタ
107にカウントされ、カウント値はRAM1cの読み
出しアドレスとしてセレクタ109を通してRAM1c
に送られる。
【0019】尚、映像信号とVFDのスキャニング方向
は違うため、RAM1cに対して映像信号(輝度信号)
の書き込みアドレス発生順序と、書き込まれた映像信号
をVFDに対して読み出すための読み出しアドレス発生
順序を異ならせるために入力カウンタ105と出力カウ
ンタ107とを設ける。
【0020】RAM1cは水平同期信号に同期して1フ
レーム分の輝度信号を表示データとして記憶し、この記
憶した1フレーム分の表示データを出力ウンタ107か
らのカウント値に基づいて読み出す。
【0021】RAM1cよりセレクタ109を通して読
み出した1フレーム分の輝度信号はシフトレジスタ11
1に入力され、VFDの駆動信号(グリッドドライブ信
号、アノードドライブ信号)としてパラレル出力され
る。アノードドライブ信号は、出力カウンタ107から
の出力ドットクロックに同期して階調パルス生成器11
3に取り込まれ、輝度信号中のレベルに応じてアノード
電圧のONデューティ(階調パルスのデューティ)を可
変すべく階調パルスを生成する。VFDドライバー2A
は階調パルスによりアノード電圧の印加時間(平均電
圧)を制御する。
【0022】高耐圧グリッドドライバ2A1および高耐
圧アノードドライバ2A2は、パラレルに入力されたド
ライブ信号により正電圧を発生し、この正電圧をバスB
A,BGを通して発光させたいVFDのアノードおよび
グリッドに印加しこれら電極を正電位にする。このとき
高耐圧アノードドライバ2A2は輝度信号レベルに応じ
た階調パルスのONデューティに基づきアノード電圧レ
ベルを調整する。
【0023】このように各電極を正電位にすることで、
例えば、約600℃に通電加熱されたフィラメント陰極
から放出された熱電子はグリッドで加速され、陽極上の
蛍光体に照射されて発光する。この動作をRAM1cよ
り読み出された各表示データ毎に時系列的に行うことで
VFDパネル3上に動画が表示される。
【0024】以上の様にタイミングコントローラ1aよ
りパラレルに複数ビットの表示データをドライバ信号と
して高耐圧ドライバアレイ2Aに同時に転送すること
で、データ伝送レート若しくはデータ伝送量が高くな
り、動画像を高い表示品質で表示することができる。ま
た、タイミングコントローラ1aに階調機能を含ませた
ことで、解像度の高い表示像を高い表示品質で表示でき
る。
【0025】本実施の形態に係る蛍光表示管駆動回路
は、高い表示品質を期待できるため、車両用HUD(ヘ
ッドアップディスプレィ)や後方監視システム(バック
モニタ)に好適といえる。
【0026】
【発明の効果】この発明に係る蛍光表示管駆動回路は、
複数の蛍光表示管における陽極と制御電極に駆動電圧を
与え、蛍光表示管の発光により画像を表示させる蛍光表
示管駆動回路において、複数ビット構成の動画像データ
を各フレームタイミングでデータ記憶手段より読み出
し、この動画像データを複数ビット単位で並列転送する
データ転送手段と、この転送されてきた動画像データに
基づき、前記各蛍光表示管の陽極に与える駆動電圧を生
成する第1の駆動手段と、前記転送されてきた動画像デ
ータに基づき、前記各蛍光表示管の制御電極に与える駆
動電圧を生成する第2の駆動手段とを備え、データ転送
手段より並列転送された動画像データによる各駆動電圧
を、表示画像に応じて発光させたい各蛍光表示管の各電
極に同時に印加することで、動画像を実像の動きに合わ
せて表示できるためデータ伝送レート若しくはデータ伝
送量が高くなり、高表示品位で動画像を表示できるとい
う効果がある。
【0027】この発明に係る蛍光表示管駆動回路のデー
タ転送手段は、表示画像の階調情報を動画像データ中の
輝度信号レベルに基づいて設定し、前記第1の駆動手段
は転送されてきた動画像データ中の階調情報に基づき前
記陽極に与える駆動電圧のレベルを可変することで、各
蛍光表示管の明暗を調整して解像度の高い自然画像を表
示できるという効果がある。
【図面の簡単な説明】
【図1】図1はこの発明に係る蛍光表示管駆動回路の構
成図である。
【図2】図2は本実施の形態に係るタイミングコントロ
ーラの構成図である。
【図3】図3は従来の蛍光表示管駆動回路の構成図であ
る。
【符号の説明】
1a タイミングコントローラ 1b A/Dコンバータ 1c RAM(フレームメモリ) 2A1 高耐圧グリッドドライバ 2A2 高耐圧アノードドライバ BA,BG バス 3 VFDパネル

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 複数の蛍光表示管における陽極と制御電
    極に駆動電圧を与え、蛍光表示管の発光により画像を表
    示させる蛍光表示管駆動回路において、複数ビット構成
    の動画像データを各フレームタイミングでデータ記憶手
    段より読み出し、この動画像データを複数ビット単位で
    並列転送するデータ転送手段と、この転送されてきた動
    画像データに基づき、前記各蛍光表示管の陽極に与える
    駆動電圧を生成する第1の駆動手段と、前記転送されて
    きた動画像データに基づき、前記各蛍光表示管の制御電
    極に与える駆動電圧を生成する第2の駆動手段とを備
    え、データ転送手段より並列転送された動画像データに
    よる各駆動電圧を、表示画像に応じて発光させたい各蛍
    光表示管の各電極に同時に印加することを特徴とする蛍
    光表示管駆動回路。
  2. 【請求項2】 前記データ転送手段は、表示画像の階調
    情報を動画像データ中の輝度信号レベルに基づいて設定
    し、前記第1の駆動手段は転送されてきた動画像データ
    中の階調情報に基づき前記陽極に与える駆動電圧のレベ
    ルを可変することを特徴とする請求項1に記載の蛍光表
    示管駆動回路。
  3. 【請求項3】 前記階調情報は、前記輝度信号レベルに
    基づき陽極に与える駆動電圧のオン・デューティ比を決
    めて設定することを特徴とする請求項2に記載の蛍光表
    示管駆動回路。
JP2001253348A 2000-09-06 2001-08-23 蛍光表示管駆動回路 Withdrawn JP2002156945A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2001253348A JP2002156945A (ja) 2000-09-06 2001-08-23 蛍光表示管駆動回路
US09/946,688 US20020033811A1 (en) 2000-09-06 2001-09-06 Drive circuit for vacuum fluorescent display tube
DE10143777A DE10143777A1 (de) 2000-09-06 2001-09-06 Treiberschaltung für eine evakuierte Fluoreszenz-Bildschirmröhre

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000270025 2000-09-06
JP2000-270025 2000-09-06
JP2001253348A JP2002156945A (ja) 2000-09-06 2001-08-23 蛍光表示管駆動回路

Publications (1)

Publication Number Publication Date
JP2002156945A true JP2002156945A (ja) 2002-05-31

Family

ID=26599340

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001253348A Withdrawn JP2002156945A (ja) 2000-09-06 2001-08-23 蛍光表示管駆動回路

Country Status (3)

Country Link
US (1) US20020033811A1 (ja)
JP (1) JP2002156945A (ja)
DE (1) DE10143777A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010019983A (ja) * 2008-07-09 2010-01-28 Denso Corp Vfd駆動装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6954201B1 (en) * 2002-11-06 2005-10-11 National Semiconductor Corporation Data bus system and protocol for graphics displays
TWI291840B (en) * 2003-03-26 2007-12-21 Sanyo Electric Co Fluorescent display tube driving circuit
CN111724721B (zh) * 2020-07-14 2023-01-06 浙江虬晟光电技术有限公司 一种集成ic驱动的荧光显示屏装置及控制方法
CN114355648B (zh) * 2021-12-17 2024-04-12 山东蓝贝思特教装集团股份有限公司 基于vfd驱动芯片的液晶书写装置擦除电压控制系统及方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4241294A (en) * 1979-05-23 1980-12-23 General Electric Company Brightness control circuit for a vacuum fluorescent display
US4970441A (en) * 1989-08-04 1990-11-13 Delco Electronics Corporation Brightness stabilizing control of a VF display
US5473222A (en) * 1994-07-05 1995-12-05 Delco Electronics Corporation Active matrix vacuum fluorescent display with microprocessor integration
US6025821A (en) * 1998-02-10 2000-02-15 Prince Corporation Drive system for vacuum fluorescent display and method therefor
KR100327374B1 (ko) * 2000-03-06 2002-03-06 구자홍 액티브 구동 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010019983A (ja) * 2008-07-09 2010-01-28 Denso Corp Vfd駆動装置

Also Published As

Publication number Publication date
DE10143777A1 (de) 2002-03-21
US20020033811A1 (en) 2002-03-21

Similar Documents

Publication Publication Date Title
US7292236B2 (en) Display driving method and display apparatus utilizing the same
US4901155A (en) Signal processing system for large screen display apparatus
JP3703247B2 (ja) プラズマディスプレイ装置及びプラズマディスプレイ駆動方法
KR100312362B1 (ko) 불량동화상윤곽을보정하면서동화상을디스플레이하는방법및장치
JP2004287118A (ja) 表示装置
JP2006276545A (ja) 表示装置
JP2000221945A (ja) マトリクス型表示装置
JP2004219884A (ja) 画像表示装置
JP4560445B2 (ja) 表示装置及び駆動方法
US7277105B2 (en) Drive control apparatus and method for matrix panel
EP1600918A2 (en) Display module, drive method of display panel and display device
JP2002156945A (ja) 蛍光表示管駆動回路
JP2720943B2 (ja) フラット型表示装置の階調駆動方法
JP2001306018A (ja) マトリクス型表示装置
CN100365679C (zh) 场致发射显示器的驱动方法
JP4163787B2 (ja) 交流プラズマディスプレイ平板装置のタイミング制御装置及び方法
JPS62177592A (ja) 画像表示装置
JP2596531B2 (ja) カラープリンタ
JP2001282176A (ja) 画像表示装置
JP3560727B2 (ja) ディスプレイ装置の階調表示方法及びディスプレイ装置
JP2002366079A (ja) 画像表示システム
JPH0856321A (ja) メモリーパネルの駆動方法
JPH05150743A (ja) カラー・エレクトロ・ルミネツセンス・パネル表示装置
JPH05134624A (ja) 気体放電表示素子の駆動方法
JP2625698B2 (ja) 画像表示装置調整用治具

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20081104