JP2001500671A - 集積回路自体を収容するケーシングを備えた集積回路 - Google Patents

集積回路自体を収容するケーシングを備えた集積回路

Info

Publication number
JP2001500671A
JP2001500671A JP10514170A JP51417098A JP2001500671A JP 2001500671 A JP2001500671 A JP 2001500671A JP 10514170 A JP10514170 A JP 10514170A JP 51417098 A JP51417098 A JP 51417098A JP 2001500671 A JP2001500671 A JP 2001500671A
Authority
JP
Japan
Prior art keywords
integrated circuit
casing
accommodating
circuit itself
connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10514170A
Other languages
English (en)
Inventor
ジリ エーリッヒ
レーマー ベルント
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of JP2001500671A publication Critical patent/JP2001500671A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Combinations Of Printed Boards (AREA)
  • Semiconductor Memories (AREA)

Abstract

(57)【要約】 集積回路自体を収容するケーシングを備えた集積回路が記載されている。ここで集積回路はこれに形成された所定の接点箇所間で選択的に電気接続を設けることによって1つまたは複数の動作形式で使用可能である。この構成要素は、集積回路の動作および個別構成化のために設けられた接点箇所全体が、ケーシングの外部と接触接続可能な接続要素と接続されていることを特徴とする。

Description

【発明の詳細な説明】 集積回路自体を収容する ケーシングを備えた集積回路 本発明は、請求項1の上位概念による、集積回路自体を収容するケーシングを 備えた集積回路に関する。ここで集積回路は、電気線路上に形成された接点箇所 の間でこの電気線路を選択的に設けることによって、1つまたは複数の異なる動 作形式で使用することができる。 この種の、以下“構成要素”と称するユニットは例えば記憶構成要素に設けら れる。この記憶構成素子構造は、例えばSIMM(シングルインライン記憶モジ ュール)に取り付けられる。 従来の記憶構成要素が挿入されたSIMMが図2に示されている。前記の記憶 構成要素には参照番号1が付されており、基板2にハンダ付けされている。基板 2にはその縁部に沿って多数の順次連続する接点要素3が設けられており、これ により図示しない別の基板に、正確に言うならこの基板に設けられた基板差込接 続部に差し込むことができる。 この種のSIMMの公知の適用分野はパーソナルコンピュータであり、ここで SIMMはメインメモリモ ジュールとして使用される。 前記の記憶構成要素は公知のように多種多様の形式で存在し、ケーシングの点 でもその編成形状および動作モードの点でも異なる。 種々の編成形状は例えば、それぞれの記憶構成要素に記憶すべきないし記憶さ れたデータを入力および出力するユニットの大きさに影響する。正確に言えば、 編成形状によってとりわけ、いくつのビットないしバイトを、個々の入力すべき または出力すべきデータがそれぞれ含むか(含むことができるか、または含まな ければならないか)が設定される。これに依存して、記憶構成要素にファイルす べきアドレスを、所定のメモリ領域にアクセスするために変化できる。 種々異なる動作モードはとりわけ、それぞれの記憶構成要素の制御およびその 特別の応答に影響する。異なる動作モードとは例えば、EDO(エンハンスド・ データ・アウト)モード、FPM(高速ページモード)、リフレッシュサイクル の種々の形式等である。 編成形状と動作モードは記憶構成要素のそれぞれの外部回路(これを制御する コントローラ)に適合されている(またはその反対)。 ケーシングはその接続要素(例えばピン)の点で異なり、とりわけ選択された 編成形式に依存する接続要素(アドレスおよびデータの入出力用)の数、および 基板への取り付け形式の点で異なる。 図2に示した記憶構成要素1のケーシングは、記憶構成要素に対して非常に頻 繁に使用される、いわゆるSOJケーシングである。このケーシングも同じよう に種々異なる多数の接続要素を有する実施形態で製造される。 集積回路の多数の種々異なるケーシング並びに多数の種々異なる編成形状と動 作モードのため、記憶構成要素を製造するときには頻繁に材料および工具を切り 換えなければならず、効率的に在庫管理することはほとんど不可能である。 従って上位の集積回路を製造し、使用する。この集積回路は製造後にその編成 形状と動作モードの点で自由に構成変更できる。従って多数の異なる(記憶)構 成要素に対して使用することができる。 ここで前記の構成は例えば、集積回路に形成された所定の接点箇所間を選択的 に電気接続することによって行われる。この電気接続はケーシング内に設けられ 、例えばボンディングにより作製されたワイヤ接続である。 この種のワイヤ接続は有利には集積回路を、個別の必要性に適合したケーシン グに収容すると同時に行われる。この種のワイヤ接続によって、集積回路を必要 性に応じて種々異なる動作形式で使用することができる。この動作形式により集 積回路には1つの定まった編成形状と所定の動作モードが配属される。 1つの同じ集積回路を多数の異なる動作形式の記憶構成要素に対する最終製品 として製造し、製造プロセスの終了後に初めて個別構成化を行うことにより、種 々の記憶構成要素の製造が非常に簡単になる。 それにもかかわらず、この種の記憶構成要素の製造は比較的面倒である。なぜ なら、集積回路の個別構成化は、集積回路が収容されたケーシングの形状に依存 して行われ、種々のステップおよび種々の工具を使用しなければならないからで ある。 本発明の課題は、集積回路を収容するケーシングを備えた集積回路を改善して 、その製造をさらに簡単にすることである。 この課題は、請求項1の特徴部分に記載された構成によって解決される。 本発明では、集積回路の動作および個別構成化に対して設けられた接点箇所全 体がケーシングの外部接触接続要素と接続されている。 従って集積回路の接点箇所全体にケーシングの相応の接続要素を介して外部か らアクセスすることができる。このことによりケーシングバリエーションの多様 性を低減することができ、また汎用使用可能な集積回路の個別構成化を完全に構 成要素製造のプロセスから取り出すことができる。 このようにして構成要素製造が従来の場合よりも格段に簡単化される。 外部に向かって延長された集積回路の接点箇所の選択(外部回路との接続また は相互接続)は、この構成要素が取り付けられた基板によって行われる。このこ とは例えば次のようにして行われる。すなわち、基板が構成要素の、所期の使用 に対して実際に必要な接続箇所とだけ接続可能(ハンダ付け可能)であるように するのである。 集積回路の個別構成化も基板によって設定することができる。このためには単 に基板が相応の導体路を有し、この導体路が所定の動作形式をアクティブにする ために集積回路の接点箇所を接続する、すなわちケーシングのこの接続箇所を接 続するだけでよい。 本発明の有利な発展形態は従属請求項に記載されている。 本発明を以下、実施例に基づき図面を参照して詳細に説明する。 図1は、本発明による記憶構成要素が実装されたSIMMの斜視図である。 図2は、従来の記憶構成要素が実装されたSIMMの斜視図である。 ここに説明する本発明は基本的にいずれの形式の集積回路にも適用することが できる。しかし本発明はとりわけ、製造後に広範囲に汎用使用でき、後でのハー ドウェアの構成によって初めて個別構成化される集積回路に適する。個別構成化 とは基本的に、集積回路の 任意の個別的な構成設定である。しかし本発明はとりわけ、個別構成化が集積回 路に設けられた接点箇所の選択的接続により実行される集積回路に使用すると有 利である。 本発明による、集積回路を収容するケーシングを備えた集積回路は基本的に、 これまでと同じ集積回路に基づくものである。すなわち集積回路に実質的な変更 は必要ない。 本発明を以下、本発明により構成されたメモリ構成要素が実装されたSIMM について説明する。しかし本発明の構成要素はもちろんいわゆるDIMMにも実 装できる。さらに本発明は、SIMMおよび/またはDIMM製造以外のために 設けられた記憶構成要素にも適用することができ、また必ずしも記憶構成要素で ある必要もない。 本発明により構成された記憶構成要素は集積回路と、これを収容するケーシン グとからなる。 集積回路は半導体チップであり、この半導体チップは(通常は縁部に沿って) 多数の接点箇所を有している。接点箇所は個別の異なる機能を有している。一部 (ほとんどの部分)は供給電圧およびアドレス信号、データ信号、制御信号の入 出力に用いる。また他の一部は集積回路の所定の動作形式を選択するために、正 確に言えば所定の編成形状と所定の動作モードを設定するために使用する。 集積回路の接点箇所、少なくとも集積回路の動作と構成化に対して設けられた 接点箇所全体は、ケーシングの相応の接続要素と接続されており、これによりそ れぞれの構成要素の外部から操作することができる。 ケーシングに設けるべき接続要素は、集積回路の接点箇所の数に実質的に相応 する数だけ設けられる。 集積回路の接点箇所は、これまで部分的にしかケーシングの接続要素と接続さ れていなかった。正確に言えば、集積回路の個別構成化はそれぞれの使用目的に 対して必要なものに対してだけ外部から行うことができた。 従って本発明では、ケーシングの接続要素の数が従来の構成要素と比較して格 段に多くなっている。 このことにより構成要素の大きさが拡大するのを回避するために、有利には単 位面積当たりの接続要素の数が最大であるケーシングを使用する。このためには 、例えばCSP(chip scaled packages)のように、端子箇所がケーシングのそ れぞれの縁部に沿って設けられているだけでなく、付加的にさらに内部に基板と 接続可能な(ハンダ付け可能な)端子箇所(端子列)の設けられたケーシングを 使用する。以下の説明では部分的にケーシングとしてのCSPに基づいて説明す るが、これに制限されるものではない。他のケーシングを使用することもできる 。CSPに対する択一的選択肢はいわゆるBGA(ball grid arrays)である。 本発明によりCSPに収容された集積回路の実装されたSIMMが図1に示さ れている。そこに参照番号11の付された記憶構成要素は基板12にハンダ付け されている。基板12は、図2に示したように従来の基板2であり、その縁部に 沿って順次並置された多数の接点要素13が設けられている。これによりこの基 板を図示しない別の基板の基板差込接続部に挿入することができる。 構成要素はケーシングの省略によって、すなわち集積回路を基板に直接取り付 け(接着)、ボンディングにより電気接続することによって格段に小さく構成さ れるようになる(チップ・オンボード・モンタージュ)。しかしこのためにコス トが上昇するので、ケーシングを省略しない方が有利である。 ケーシングの存在は、集積回路を基板に取り付ける前に品質および数量検査を 行い、人工的老化を施すための必ずしも重要な条件ではない。このことにより( そしてこのことによってのみ)、基板に取り付けられたチップのノーエラーを保 証し、均質の技術的特性(例えば応答時間、速度)を有することができる。 前に述べたチップ・オンボード・モンタージュでは、あらゆる努力をしても、 エラーのあるまたは相互に特性の異なる集積回路が基板に取り付けられてしまう ことがままある。このような欠陥が基板に取り付けてから初めて発見されると、 可能であればこれを除去す る必要があり、これには非常にコストがかかる。従ってチップ・オンボード・モ ンタージュの欠点の方が表向きの利点(サイズの低減、構成要素の製造の簡素化 )よりも最終的には大きい。 集積回路のすべての接点箇所をケーシングの相応の端子箇所と接続し、接点箇 所全体をそれぞれの構成要素の外部からも接触接続することができるようにする ことによって、それぞれの構成要素の製造時にこれを個別構成化する必要がない 。個別構成化は集積回路を基板に取り付けるまで、またはその後までもやらずに おくことができる。 従って構成要素はその後での適用(その編成形状、動作モード等)に依存しな いで、完全に統一的(個別の特異性のない)な製造プロセスで製造することがで きる。さらに上に述べた理由から、種々の使用目的のために多数の異なる構成要 素を在庫する必要もない。 集積回路の個別構成化は、構成要素が取り付けられた基板自体によって行われ る。 最も簡単な場合、基板は導体路を有し、この導体路を介して取り付けれた(ハ ンダ付けされた)構成要素において接点箇所間の電気接続を行う。この接点箇所 が所定の動作形式の調整のために接続されるのである。 相互に接続されていないケーシングの接続要素間には、これを接続する導体路 が設けられておらず、また 基板によるこの接続要素の接触接続も省略される。接触接続の省略は基板に構成 要素(構成要素ケーシング)の接続要素を接続(ハンダ付け)する接続箇所を設 けないことにより簡単かつ確実に達成される。同じことが構成要素の別の接続要 素、例えばアドレス線路および/またはデータ線路に対しても当てはまる。これ らの線路は集積回路の個別構成化の調整には必要ないからである。 択一的にまたは付加的に、前記の接続および/または分離を手動で、または基 板に設けられた回路等による電気操作によって行うことができる。このことによ り個別構成化が後の時期に延期されるだけでなく、実際の使用時の変化した要求 にも適合することができる。 本発明の、集積回路自体を収容するケーシングを備えた集積回路によって、こ れを製造後に構成化することができ、しかもそれぞれの使用目的に依存しないで 統一的な個別の特異性なしで製造することができる。

Claims (1)

  1. 【特許請求の範囲】 1. 集積回路自体を収容するケーシングを備えた集積回路であって、 前記集積回路は、これに形成された所定の接点箇所間で選択的に電気接続を設 けることによって1つまたは複数の動作形式で使用可能である形式の集積回路に おいて、 集積回路の動作および個別構成化のために設けられた接点箇所全体が、ケーシ ングの外部と接触接続可能な接続要素と接続されている、 ことを特徴とする、集積回路自体を収容するケーシングを備えた集積回路。 2. いわゆるシングルラインメモリモジュール(SIMM)またはいわゆる デュアルラインメモリモジュール(DIMM)に実装するのに適した記憶構成要 素である、請求項1記載の集積回路自体を収容するケーシングを備えた集積回路 。 3. ケーシングはいわゆるチップ。スケールド・パッケージ(CSP)、ま たはいわゆるボール・グリッド・アレイ(BGA)である、請求項1または2記 載の集積回路自体を収容するケーシングを備えた集積回路。 4. ケーシングのすべての接続要素は、基板の相応の接続箇所とハンダ付け されるように構成されてい る、請求項1から3までのいずれか1項記載の集積回路自体を収容するケーシン グを備えた集積回路。 5. 集積回路の所定の接点箇所間を電気接続することによって選択的に調整 可能な動作形式は、汎用に使用可能な集積回路を個別の使用箇所で持続的に適合 するためのものである。請求項1から4までのいずれか1項記載の集積回路自体 を収容するケーシングを備えた集積回路。 6. 記憶構成要素では動作形式の選択によって、編成形状および/または動 作モードが設定される、請求項1から5までのいずれか1項記載の集積回路自体 を収容するケーシングを備えた集積回路。
JP10514170A 1996-09-18 1997-09-15 集積回路自体を収容するケーシングを備えた集積回路 Pending JP2001500671A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE19638175.4 1996-09-18
DE19638175A DE19638175C2 (de) 1996-09-18 1996-09-18 Integrierte Schaltung (Chip) mit einem diese in sich aufnehmenden Gehäuse und externer Konfigurationsmöglichkeit
PCT/DE1997/002067 WO1998012747A1 (de) 1996-09-18 1997-09-15 Integrierte schaltung mit einem diese in sich aufnehmenden gehäuse

Publications (1)

Publication Number Publication Date
JP2001500671A true JP2001500671A (ja) 2001-01-16

Family

ID=7806089

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10514170A Pending JP2001500671A (ja) 1996-09-18 1997-09-15 集積回路自体を収容するケーシングを備えた集積回路

Country Status (6)

Country Link
US (1) US6573593B1 (ja)
EP (1) EP0938749B1 (ja)
JP (1) JP2001500671A (ja)
KR (1) KR100582912B1 (ja)
DE (2) DE19638175C2 (ja)
WO (1) WO1998012747A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10021595B4 (de) * 2000-05-04 2006-01-19 Infineon Technologies Ag Anordnung zur Auswahl der Konfiguration integrierter Halbleiterschaltungen
DE10125025A1 (de) * 2001-05-22 2002-12-12 Infineon Technologies Ag Schaltungsplantine für Speicherbauelemente
US7656678B2 (en) 2001-10-26 2010-02-02 Entorian Technologies, Lp Stacked module systems
US20060053345A1 (en) * 2004-09-03 2006-03-09 Staktek Group L.P. Thin module system and method
US7760513B2 (en) 2004-09-03 2010-07-20 Entorian Technologies Lp Modified core for circuit module system and method
US7443023B2 (en) 2004-09-03 2008-10-28 Entorian Technologies, Lp High capacity thin module system
US7423885B2 (en) 2004-09-03 2008-09-09 Entorian Technologies, Lp Die module system
US20100256392A1 (en) * 2007-11-21 2010-10-07 Teva Pharmaceutical Industries Ltd. Polymorphs of sunitinib base and processes for preparation thereof
USD709894S1 (en) * 2012-09-22 2014-07-29 Apple Inc. Electronic device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61120454A (ja) * 1984-11-16 1986-06-07 Sony Corp デ−タ記憶用集積回路のパツケ−ジ
JP2605687B2 (ja) * 1986-04-17 1997-04-30 三菱電機株式会社 半導体装置
JPH04280695A (ja) * 1991-03-08 1992-10-06 Hitachi Ltd 高集積半導体装置及びそれを用いた半導体モジュール
US5247423A (en) * 1992-05-26 1993-09-21 Motorola, Inc. Stacking three dimensional leadless multi-chip module and method for making the same
JPH05343579A (ja) * 1992-06-05 1993-12-24 Toshiba Corp 半導体実装基板
JPH06243677A (ja) 1993-02-19 1994-09-02 Hitachi Ltd 半導体記憶装置とメモリ装置及びその品種設定方法
JP3332555B2 (ja) 1993-12-17 2002-10-07 株式会社東芝 半導体装置およびその製造方法
US5608359A (en) * 1995-10-10 1997-03-04 Motorola, Inc. Function-differentiated temperature compensated crystal oscillator and method of producing the same
US5866949A (en) * 1996-12-02 1999-02-02 Minnesota Mining And Manufacturing Company Chip scale ball grid array for integrated circuit packaging
US5889332A (en) * 1997-02-21 1999-03-30 Hewlett-Packard Company Area matched package

Also Published As

Publication number Publication date
KR100582912B1 (ko) 2006-05-24
DE19638175A1 (de) 1998-03-26
DE19638175C2 (de) 2000-05-25
DE59712792D1 (de) 2007-02-15
EP0938749A1 (de) 1999-09-01
WO1998012747A1 (de) 1998-03-26
US6573593B1 (en) 2003-06-03
EP0938749B1 (de) 2007-01-03
KR20010029513A (ko) 2001-04-06

Similar Documents

Publication Publication Date Title
JP3718008B2 (ja) メモリモジュールおよびその製造方法
US20060267172A1 (en) Memory-Module Board Layout for Use With Memory Chips of Different Data Widths
US20070115712A1 (en) Apparatus and method for mounting microelectronic devices on a mirrored board assembly
US7561481B2 (en) Memory controllers and pad sequence control methods thereof
US20210351164A1 (en) Semiconductor devices with duplicated die bond pads and associated device packages and methods of manufacture
JP2001500671A (ja) 集積回路自体を収容するケーシングを備えた集積回路
JPH10270634A (ja) メモリモジュール
KR950012290B1 (ko) 메모리 모듈
US20040201968A1 (en) Multi-bank memory module
US5338981A (en) Semiconductor device having a decoding circuit for selection chips
US9786332B2 (en) Semiconductor device package with mirror mode
JPS61120454A (ja) デ−タ記憶用集積回路のパツケ−ジ
KR100228148B1 (ko) 임피던스 정합 커패시터를 갖는 메모리 모듈
JP2003077950A (ja) 半導体装置
JPH10256474A (ja) 高容量メモリモジュール
KR100457716B1 (ko) 에스엠디 전자부품용 테스트 보드
KR200278329Y1 (ko) 에스엠디 전자부품용 테스트 보드
JP2013037622A (ja) プリント基板
WO1998035293A1 (fr) Systeme de memoire
KR20090076097A (ko) Usb 저장 장치 및 그 제조 방법
KR19990048394A (ko) 반도체 메모리 모듈
KR20000021618A (ko) 스택 메모리
JP2003016049A (ja) 半導体装置
JPS61239338A (ja) 半導体メモリデバイス
JPH0263151A (ja) 半導体集積回路用パッケージ