JP2001291399A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2001291399A5 JP2001291399A5 JP2000107921A JP2000107921A JP2001291399A5 JP 2001291399 A5 JP2001291399 A5 JP 2001291399A5 JP 2000107921 A JP2000107921 A JP 2000107921A JP 2000107921 A JP2000107921 A JP 2000107921A JP 2001291399 A5 JP2001291399 A5 JP 2001291399A5
- Authority
- JP
- Japan
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2000107921A JP4497645B2 (ja) | 2000-04-10 | 2000-04-10 | 半導体記憶装置 |
| US09/725,856 US6331958B2 (en) | 2000-04-10 | 2000-11-30 | Semiconductor memory device having data parallel/serial conversion function and capable of efficiently performing operational test |
| TW089126201A TW490674B (en) | 2000-04-10 | 2000-12-08 | Semiconductor memory device |
| KR1020000074594A KR100358622B1 (ko) | 2000-04-10 | 2000-12-08 | 데이터 패러렐/시리얼 변환 기능을 가짐과 동시에 동작테스트를 효율적으로 실행 가능한 반도체 기억 장치 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2000107921A JP4497645B2 (ja) | 2000-04-10 | 2000-04-10 | 半導体記憶装置 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2001291399A JP2001291399A (ja) | 2001-10-19 |
| JP2001291399A5 true JP2001291399A5 (enExample) | 2007-05-17 |
| JP4497645B2 JP4497645B2 (ja) | 2010-07-07 |
Family
ID=18620852
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2000107921A Expired - Fee Related JP4497645B2 (ja) | 2000-04-10 | 2000-04-10 | 半導体記憶装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US6331958B2 (enExample) |
| JP (1) | JP4497645B2 (enExample) |
| KR (1) | KR100358622B1 (enExample) |
| TW (1) | TW490674B (enExample) |
Families Citing this family (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001242226A (ja) * | 2000-02-29 | 2001-09-07 | Fujitsu Ltd | 半導体装置及びその試験方法 |
| KR100393217B1 (ko) * | 2001-03-09 | 2003-07-31 | 삼성전자주식회사 | 메모리장치들과 데이터 버퍼를 동일한 클럭 주파수로동작시키기 위한 제어 회로를 구비하는 메모리 모듈 |
| JP2003303498A (ja) * | 2002-04-08 | 2003-10-24 | Mitsubishi Electric Corp | 半導体記憶装置 |
| KR100448706B1 (ko) * | 2002-07-23 | 2004-09-13 | 삼성전자주식회사 | 단일 칩 시스템 및 이 시스템의 테스트/디버그 방법 |
| KR100487946B1 (ko) * | 2002-08-29 | 2005-05-06 | 삼성전자주식회사 | 반도체 테스트 시스템 및 이 시스템의 테스트 방법 |
| KR100555532B1 (ko) * | 2003-11-27 | 2006-03-03 | 삼성전자주식회사 | 메모리 테스트 회로 및 테스트 시스템 |
| JP4562468B2 (ja) * | 2004-09-13 | 2010-10-13 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
| KR100669546B1 (ko) * | 2005-03-29 | 2007-01-15 | 주식회사 하이닉스반도체 | 메모리 장치의 병렬 압축 테스트 회로 |
| KR100733409B1 (ko) | 2005-09-29 | 2007-06-29 | 주식회사 하이닉스반도체 | 테스트 제어 장치 및 이를 포함하는 반도체 메모리 장치 |
| KR100695436B1 (ko) * | 2006-04-13 | 2007-03-16 | 주식회사 하이닉스반도체 | 직렬 입/출력 인터페이스를 가진 멀티 포트 메모리 소자 및그의 동작 모드 제어방법 |
| US7529139B2 (en) * | 2007-01-26 | 2009-05-05 | Mediatek, Inc. | N-port memory circuits allowing M memory addresses to be accessed concurrently and signal processing methods thereof |
| JP2010182358A (ja) * | 2009-02-04 | 2010-08-19 | Elpida Memory Inc | 半導体装置 |
| KR101039853B1 (ko) | 2009-10-30 | 2011-06-09 | 주식회사 하이닉스반도체 | 반도체 메모리장치 및 이의 압축 테스트 방법 |
| JP5606880B2 (ja) * | 2010-11-11 | 2014-10-15 | ピーエスフォー ルクスコ エスエイアールエル | 半導体記憶装置 |
| KR101282722B1 (ko) * | 2011-03-09 | 2013-07-04 | 에스케이하이닉스 주식회사 | 메모리 장치 및 메모리 장치의 테스트 방법 |
| KR20120110431A (ko) | 2011-03-29 | 2012-10-10 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
| KR20160039461A (ko) * | 2014-10-01 | 2016-04-11 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
| KR101705589B1 (ko) * | 2015-03-31 | 2017-04-04 | (주)피델릭스 | 테스트 효율이 향상되는 반도체 메모리 장치 |
| CN120164517B (zh) * | 2025-05-20 | 2025-08-12 | 合肥康芯威存储技术有限公司 | 存储芯片测试数据的配置系统及配置方法 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2974219B2 (ja) * | 1990-08-02 | 1999-11-10 | 三菱電機株式会社 | 半導体記憶装置のテスト回路 |
| JPH05135600A (ja) | 1991-11-12 | 1993-06-01 | Fujitsu Ltd | 半導体記憶装置 |
| US5668764A (en) * | 1995-03-22 | 1997-09-16 | Texas Instruments Incorporated | Testability apparatus and method for faster data access and silicon die size reduction |
| JPH10289600A (ja) * | 1997-04-14 | 1998-10-27 | Hitachi Ltd | 半導体記憶装置 |
-
2000
- 2000-04-10 JP JP2000107921A patent/JP4497645B2/ja not_active Expired - Fee Related
- 2000-11-30 US US09/725,856 patent/US6331958B2/en not_active Expired - Lifetime
- 2000-12-08 TW TW089126201A patent/TW490674B/zh not_active IP Right Cessation
- 2000-12-08 KR KR1020000074594A patent/KR100358622B1/ko not_active Expired - Fee Related