HUT77726A - Digitális-analóg átalakítóval rendelkező meghajtó áramkör működtetett tükörelem elrendezéshez - Google Patents
Digitális-analóg átalakítóval rendelkező meghajtó áramkör működtetett tükörelem elrendezéshez Download PDFInfo
- Publication number
- HUT77726A HUT77726A HU9800825A HU9800825A HUT77726A HU T77726 A HUT77726 A HU T77726A HU 9800825 A HU9800825 A HU 9800825A HU 9800825 A HU9800825 A HU 9800825A HU T77726 A HUT77726 A HU T77726A
- Authority
- HU
- Hungary
- Prior art keywords
- signal
- pulse
- bit data
- thin
- drive
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3433—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
- G09G3/346—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on modulation of the reflection angle, e.g. micromirrors
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/74—Projection arrangements for image reproduction, e.g. using eidophor
- H04N5/7416—Projection arrangements for image reproduction, e.g. using eidophor involving the use of a spatial light modulator, e.g. a light valve, controlled by a video signal
- H04N5/7458—Projection arrangements for image reproduction, e.g. using eidophor involving the use of a spatial light modulator, e.g. a light valve, controlled by a video signal the modulator being an array of deformable mirrors, e.g. digital micromirror device [DMD]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/12—Picture reproducers
- H04N9/30—Picture reproducers using solid-state colour display devices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Mechanical Light Control Or Optical Switches (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Liquid Crystal Display Device Control (AREA)
- Analogue/Digital Conversion (AREA)
- Led Devices (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
Digitális-analóg átalakítóval rendelkező meghajtó áramkör működtetett tükörelem elrendezéshez
Daewoo Electronics Co., Ltd., SZÖUL, KR
A találmány meghajtó áramkör Μ χ N darab vékonyréteggel működtetett tükörelemből álló elrendezés (50) oszlopaiban lévő vékonyréteggel működtetett tükörelemek meghajtására, ahol M és N pgész számok, és az elrendezésben (50) lévő oszlopokat és sorokat jeW, ahol a rájuk eső fénysugár visszaverésére szolgáló, vékonyréteggel működtetett tükörelemek egy-egy kapcsolóelemhez vannak rendelve, és ahol a vékonyréteggel működtetett tükörelemek egyazon oszlopban lévő kapcsolóelemek bekapcsolásakor a kapcsolóelemen keresztül rájuk kapcsolt villamos jel hatására deformálódóan, a róluk visszavert fénysugár optikai útjának elhajlását eredményezően vannak kialakítva. A meghajtó áramkör tartalmaz memória eszközt képjelnek digitalizált jel formájában történő tárolására, ahol a képjelnek nagy számú, beolvasó impulzus szerint beolvasott sorjele van, amely sorjelek a memória eszköz által szekvenciálisán előállított N darab n bites adatjelre vannak osztva, eszközt a beolvasó impulzusból az egyazon oszlopban lévő N darab vékonyréteggel működtetett tükörelem meghajtására szolgáló órajel impulzus előállítására, eszközt a beolvasó impulzusból első impulzussal és az azt követő, ahhoz csatlakozó második impulzussal rendelkező adatvezérlő jel előállítására, ahol az N darab n bites adatjel az első impulzus alatt áll rendelkezésre, engedélyező jelet generáló eszközt, valamint nagy számú, lényegében azonos szerkezetű meghajtó eszközt, amely meghajtó eszközök az engedélyező jel szerint szekvenciálisán vannak engedélyezve előre meghatározott számú, egyazon oszlopban lévő működtetett tükörelem egyedi, azokra megfelelő számú n bites adatjel adásával történő meghajtására, és amely meghajtó eszközök rendelkeznek eszközzel a beolvasó impulzus és az engedélyező jel együttes
Λ «
-2felhasználásával a megfelelő számú n bites adatjel egymás utáni vételét lehetővé tevő szekvenciális jel előállítására, a megfelelő számú n bites adatjeleknek a szekvenciális jel szerinti ideiglenes tárolására szolgáló megfelelő számú bemeneti tárolót tartalmazó eszközzel, az első impulzusból a másodikba való átmenettel szinkronizáltan az n bites adatjeleket a bemeneti tárolókból egyidejűleg kiadó megfelelő számú átviteli kaput tartalmazó eszközzel, az átviteli kapuk által továbbított n bites adatjelet az n bites adatjellel arányos analóg feszültséggé átalakító megfelelő számú átalakító eszközt tartalmazó eszközzel, és az analóg feszültséget az előre meghatározott számú működtetett tükörelemre adandó jelfeszültségre erősítő megfelelő számú erősítő eszközt tartalmazó eszközzel. (2. ábra)^ • ·
GÖDÖLLE, KÉKES, MÉSZÁROS & SZABÓ Szabadalmi éa Védjegy iroda 1024 Budapest Xcíoh Károly u. 13/b Dr. Götíölie István szabadalmi ügyvivő | • · · • • · · · 0 C ο π ~ - - - fi |
2085G | KÖZZÉTÉTELI PÉLDÁNY |
Digitális-analóg átalakítóval rendelkező meghajtó áramkör működtetett tükörelem elrendezéshez
Daewoo Electronics Co., Ltd., SZÖUL, KR
Feltalálók: LEE Geun-Woo, SZÖUL, KR
WOO Sang-Kyoung, SZÖUL, KR
A nemzetközi bejelentés napja: 1995. 11. 10.
Uniós elsőbbsége: 1994. 11.11. 1994/29494 KR A nemzetközi bejelentés száma: PCT/KR95/00146 A nemzetközi közzététel száma: WO 96/15622
MŰSZAKI TERÜLET
A találmány meghajtó áramkör optikai vetítő rendszerhez, különösen digitális-analóg átalakítóval (DAC, digital to analóg converter) rendelkező meghajtó áramkör működtetett tükörelem elrendezéshez.
·· ·· ·
-2A KORÁBBI TECHNIKA
A technika állása szerinti különböző megjelenítő rendszerek között az optikai vetítő rendszerek köztudottan alkalmasak nagy méretű, jó minőségű kép megjelenítésre. Az ilyen optikai vetítő rendszerre két példa a folyadékkristályos kijelző (LCD, liquid crystal display) rendszer, amely folyadékkristály cellákból álló mátrixot tartalmaz, valamint a működtetett tükörelem elrendezés (AMA, actuated mirror array) rendszer, amely működtetett tükörelemekből álló elrendezést alkalmaz. Mind a folyadékkristály cellák, mind a működtetett tükörelemek megfelelő rendszereikben képelemként, képpontként szolgálnak, ahol a képpont a megjelenítendő kép egy pontját reprezentálja, és azt kapcsoló eszköz, például TFT (thin film transistor, vékonyréteg tranzisztor) aktiválja. A TFT-t képjelből levezetett feszültségjel hajtja oly módon, hogy a pont nagy számú árnyalat vagy fokozat közül a feszültségjel nagyságával arányossal rendelkezik.
A szakterületen számos TFT meghajtási eljárás ismeretes. Az egyik ezek közül a multiplexelő technika, ahol nagy számú, előre meghatározott referencia feszültségszint közül egyet kiválasztva adják meg azt az árnyalatot, amely megfelel a feszültségjel szintjének. Ebben a meghajtási eljárásban azonban a fokozatokkal megegyező számú referencia feszültségszint szükséges, ami a meghajtó áramkört bonyolulttá és költségessé teszi.
A TALÁLMÁNY ISMERTETÉSE
A találmány elsődleges célja ezért DAC-ot alkalmazó meghajtó áramkör szolgáltatása működtetett tükörelem elrendezéshez oly módon, hogy hatékonyan valósítsuk meg a fokozatos kijelzést.
A találmány meghajtó áramkör M * N darab vékonyréteggel működtetett tükörelemből álló elrendezés oszlopaiban lévő vékonyréteggel működtetett tükörelemek meghajtására, ahol M és N egész számok, és az elrendezésben lévő oszlopokat és sorokat jelzik, ahol a rájuk eső fénysugár visszaverésére szolgáló, vékonyréteggel működtetett tükörelemek egy-egy kapcsolóelemhez • · • · ····
*.
-3vannak rendelve, és ahol a vékonyréteggel működtetett tükörelemek egyazon oszlopban lévő kapcsolóelemek bekapcsolásakor a kapcsolóelemen keresztül rájuk kapcsolt villamos jel hatására deformálódóan, a róluk visszavert fénysugár optikai útjának elhajlását eredményezően vannak kialakítva. A találmány szerinti meghajtó áramkör tartalmaz memória eszközt képjelnek digitalizált jel formájában történő tárolására, ahol a képjelnek nagy számú, beolvasó impulzus szerint beolvasott sorjele van, amely sorjelek a memória eszköz által szekvenciálisán előállított N darab n bites adatjelre vannak osztva, eszközt a beolvasó impulzusból az egyazon oszlopban lévő N darab vékonyréteggel működtetett tükörelem meghajtására szolgáló órajel impulzus előállítására, eszközt a beolvasó impulzusból első impulzussal és az azt követő, ahhoz csatlakozó második impulzussal rendelkező adatvezérlő jel előállítására, ahol az N darab n bites adatjel az első impulzus alatt áll rendelkezésre, engedélyező jelet generáló eszközt, valamint nagy számú, lényegében azonos szerkezetű meghajtó eszközt, amely meghajtó eszközök az engedélyező jel szerint szekvenciálisán vannak engedélyezve előre meghatározott számú, egyazon oszlopban lévő működtetett tükörelem egyedi, azokra megfelelő számú n bites adatjel adásával történő meghajtására, és amely meghajtó eszközök rendelkeznek eszközzel a beolvasó impulzus és az engedélyező jel együttes felhasználásával a megfelelő számú n bites adatjel egymás utáni vételét lehetővé tevő szekvenciális jel előállítására, a megfelelő számú n bites adatjeleknek a szekvenciális jel szerinti ideiglenes tárolására szolgáló megfelelő számú bemeneti tárolót tartalmazó eszközzel, az első impulzusból a másodikba való átmenettel szinkronizáltan az n bites adatjeleket a bemeneti tárolókból egyidejűleg kiadó megfelelő számú átviteli kaput tartalmazó eszközzel, az átviteli kapuk által továbbított n bites adatjelet az n bites adatjellel arányos analóg feszültséggé átalakító megfelelő számú átalakító eszközt tartalmazó eszközzel, és az analóg feszültséget az előre meghatározott számú működtetett tükörelemre adandó jelfeszültségre erősítő megfelelő számú erősítő eszközt tartalmazó eszközzel.
• ·
-4A RAJZOK RÖVID LEÍRÁSA
A találmány egy előnyös kiviteli alakját a továbbiakban rajzok alapján ismertetjük, ahol az
1. ábra optikai vetítő rendszerhez való, vékonyréteggel működtetett tükörelem elrendezés vázlatos rajza, a
2. ábra az AMA-hoz való találmány szerinti meghajtó áramkört mutatja, a
3. ábra a 2. ábrán látható meghajtó egységek egyikének részletes rajza, a
4. ábra a 3. ábrán látható meghajtó modulok egyikének részletes szerkezeti rajza, az
5. ábra a 4. ábrán látható tároló/DAC részek egyikének áramköri rajza, a
6. ábra az 5. ábrán látható DAC-ok egyikének áramköri rajza, és a
7., 8. és 9. ábrák az oszlopmeghajtó áramkör különböző pontjainál generált hullámformák diagramjai.
A TALÁLMÁNY MEGVALÓSÍTÁSI MÓDJAI
Az 1. ábrán optikai vetítő rendszerhez való, Μ χ N darab vékonyréteggel működtetett 40 tükörelemből álló 50 elrendezés (AMA) vázlatos résznézete látható, ahol M és N egész számok, például 640 és 480, és ezek az 50 elrendezésben lévő sorokat és oszlopokat jelentik.
Az általában 0 -15 V feszültségtartományban működtetett 50 elrendezés tartalmaz 10 aktív mátrixot és Μ χ N darab vékonyréteggel működtetett 40 tükörelemből álló 50 elrendezést. A 10 aktív mátrix tartalmaz 12 alapréteget, M χ N darab kapcsolóelemből, például TFT-ből álló elrendezést (nincs ábrázolva), valamint Μ χ N darab 14 csatlakozókapocsból álló elrendezést.
A vékonyréteggel működtetett 40 tükörelemek tartalmaznak 46 vezetékkel ellátott 42 tartóelemet, 48 rugalmas tagot, első 62 vékonyréteg elektródát, elmozdulást létrehozó 64 vékonyréteges tagot, valamint második 66 vékonyréteg elektródát. A villamosán vezető anyagból lévő első 62 vékonyréteg elektróda a 46 vezetéken és a 14 csatlakozókapcson keresztül villamosán a kapcsolóelemre van csatlakoztatva, ami által a vékonyréteggel működtetett 40
-5tükörelemben jelelektródaként funkcionál. Az elmozdulást létrehozó 64 vékonyréteges tag elmozdulást létrehozó anyagból, például piezoelektromos vagy elektrosztrikciós anyagból van, amely a reá kapcsolt villamos feszültség hatására deformálódik. A villamosán vezető és fényvisszaverő anyagból lévő második 66 vékonyréteg elektróda tükörként és előfeszítő elektródaként is funkcionál a vékonyréteggel működtetett 40 tükörelemben.
Az ilyen AMA rendszerben egy lámpából jövő fény egyenletesen világítja meg az Μ x N darab vékonyréteggel működtetett 40 tükörelemből álló 50 elrendezést. A működtetett 40 tükörelemekben lévő második 66 vékonyréteg elektródák által visszavert fénysugarak egy ernyő nyílására esnek. A működtetett 40 tükörelemekre villamos feszültséget kapcsolva a működtetett 40 tükörelemekben lévő második 66 vékonyréteg elektródáknak a beeső fénysugárhoz viszonyított helyzete megváltozik, és ezáltal a működtetett 40 tükörelemekben lévő második 66 vékonyréteg elektródákról visszavert fénysugarak optikai útja elhajlik. Ahogy a visszavert fénysugarak optikai útja változik, megváltozik a működtetett 40 tükörelemekben lévő második 66 vékonyréteg elektródákról visszavert ama fénymennyiség, amely áthalad a nyíláson, és ez modulálja a fénysugár intenzitását. A modulált fénysugarak a nyíláson és egy megfelelő optikai eszközön, például vetítőlencsén keresztül egy vetítőernyőre esnek és azon képet jelenítenek meg. AMA rendszert ismertetnek az azonos feltalálók párhuzamos US 08/331,399 szabadalmi bejelentésében “Vékonyréteggel működtetett tükörelem elrendezés és eljárás annak előállítására” címmel.
A 2. ábrán az 50 AMA-hoz való meghajtó áramkör blokkapcsolási vázlata látható, ahol az 50 AMA nagy számú 52 TFT-vel rendelkezik, amelyek 54 adatvonalak és 56 kiválasztó vonalak kereszteződéseiben vannak elrendezve. Ahogyan az 56 kiválasztó vonalakat egymás után kiválasztjuk, feszültségjelként adatjelet adunk az 54 adatvonalakra, amelyek a vékonyréteggel működtetett 40 tükörelemek egy-egy sorához vannak rendelve, ami által a kijelzőn lévő kép vízszintes képjelét előállítjuk.
A meghajtó áramkör tartalmaz 170 képmemóriát és öt moduláris 100, 110, 120, 130, 140 csomag IC-t egyenként 128 darab lényegében azonos konstrukciójú csatornával. A 170 képmemóriára 172 bemeneti csatlakozón
-6keresztül digitalizált adatjel formájában tárolás céljára képjelet adunk. A szakterületen jól ismert módon a képjel nagy számú vízszintes sorjelből áll, amelyeket egy beolvasó impulzusnak megfelelően olvasunk be. A sorjeleket N számú, vagyis 640 darab digitális jelre bontjuk, amely digitális jelek nyolc bites adatok. Az eltárolt digitális adatjeleket a 170 képmemóriából egymás után a 100, 110,120, 130,140 csomag IC-kre adjuk.
Az öt darab 128-csatornás 100, 110, 120, 130, 140 csomag IC előre meghatározott számú, például 128 darab, egyazon oszlopban lévő vékonyréteggel működtetett 40 tükörelem egyedi működtetésére szolgál, amint azt a továbbiakban a 2. ábra kapcsán ismertetni fogjuk.
A 2. ábrán látható felépítéssel rendelkező vezérlő és meghajtó áramkörre 180 vezérlőjel generátor által generált, a 7., 8. és 9. ábrákon látható különböző időzítő és vezérlő jeleket adunk.
A szakterületen jól ismert módon az NTSC szabvány szerint egy Hsyn vízszintes szinkronizációs impulzusnak körülbelül 63,5 ps periódusideje van, amint azt a 7A ábra mutatja, amely megfelel annak az időnek, amely egy vízszintes képvonal beolvasásához szükséges; valamint a tényleges vizuális információ csak 51,6 ps időtartam alatt van megjelenítve. Feltételezve, hogy az egy oszlopban lévő vékonyréteggel működtetett 40 tükörelemek száma 640, az Fsys vízszintes képponti órajel frekvencia, amely egy vízszintes képponthoz tartozó vékonyréteggel működtetett 40 tükörelem meghajtásához szükséges, körülbelül 12,4 Mhz lesz (= 640/51,6 ps), amint az a 7B ábrán látható.
Arra a célra, hogy a tényleges vizuális információ időtartamát a vízszintes beolvasási időből levezessük, két rövid, a 7C és 7D ábrán látható HCNT74 és HCNT714 jelű impulzust használunk. A HCNT74 és a HCNT714 impulzusok a vízszintes képponti órajel impulzus sorozat 74-ik és a 714-ik órajel impulzusakor generálódnak a beolvasások T1 kezdeti pontjaitól számítva. A 7E ábrán látható ,,/LDAC” adatvezérlő jelet aktív magas szintű, a HCNT74 és a HCNT714 impulzusok között 640 képponti órajel impulzusig tartó „A” szakasz, valamint 11,88 ps-os aktív alacsony szintű, „B” szakasz alkotja. Az A szakasz időtartama alatt 640 darab adatjel tényleges vizuális információként a 100, 110, 120, 130 és 140 csomag IC-kben van, míg a B szakasz alatt a
-Ί közbensőleg eltárolt (latch-elt) 640 darab adatjelet egyidejűleg kiadjuk a 100, 110, 120, 130 és 140 csomag IC-kből az oszlopban lévő 640 darab vékonyréteggel működtetett 40 tükörelem egyidejű meghajtására.
Az Fsys vízszintes képponti órajel frekvencia 2-es faktorral történő leosztásával kapjuk a 8B ábrán látható A0 címjelet, az A0 címjel 2-es faktorral történő leosztásával kapjuk a 8C ábrán látható A1 címjelet, az A1 címjel 2-es faktorral történő leosztásával kapjuk a 8D ábrán látható A2 címjelet, az A2 címjel 2-es faktorral történő leosztásával kapjuk a 8E ábrán látható A3 címjelet, és az A3 címjel 2-es faktorral történő leosztásával kapjuk a 8F ábrán látható A4 címjelet.
A 9B - 9F ábrákon látható aktív alacsony /PKGS1, /PKGS2, /PKGS3, /PKGS4, /PKGS5 csomag kiválasztó jelekkel egymás után engedélyezzük a csomag IC-ket.
A 3. ábrán a 2. ábrán látható egyik, például a 100 csomag IC részletes felépítési rajza látható. A 100 csomag IC tartalmaz négy darab 32-csatornás vékonyréteggel működtetett tükörelem 200, 202, 204, 206 meghajtó modult lényegében azonos felépítéssel, amely 200, 202, 204, 206 meghajtó modulok három részből állnak, 210, 212, 214, 216 dekóderből, 220, 222, 224, 226 tároló részből, valamint 230, 232, 234, 236 DAC és operációs erősítő részből.
A találmány szerint a négy 200, 202, 204, 206 meghajtó modulban lévő dekóder, a tároló rész, valamint a DAC és operációs erősítő rész egyetlen hibrid IC csipbe lehet beleintegrálva, valamint a négy hibrid IC csip egy 2. ábrán látható csomag IC-be lehet beleintegrálva MCM (multi csip modul) technika alkalmazásával.
Ezen túlmenően a 4. ábrán a 3. ábrán látható egyik, például a 200 meghajtó modul részletes felépítése látható.
A 220 tároló rész tartalmaz nyolc 300, 310, 320, 330, 340, 350, 360 és 370 tároló áramkört, valamint a 230 DAC és operációs erősítő rész tartalmaz nyolc 400, 410, 420, 430, 440, 450, 460 és 470 DAC és operációs erősítő áramkört.
A 210, 212, 214, 216 dekódereket egymás után engedélyezzük a 9G 9J ábrákon a csomag kiválasztó jelekkel együtt ábrázolt aktív alacsony /CHIPS1, /CHIPS2, /CHIPS3, /CHIPS4 csip kiválasztó jelekkel. A 210
-8dekóderhez csatlakoztatott A2A3A4 címjeleket arra használjuk, hogy megállapítsuk, hogy melyik tároló áramkör legyen kiválasztva DATA adatbuszon érkező nyolc bites adatbemenet fogadására. A 210 dekóder az A2A3A4 címjelek hatására egymás után nyolc /WRO, /WR1, /WR2, /WR3, /WR4, /WR5, /WR6, /WR7 tároló engedélyező jelet állít elő, amint az a 9K - 9R ábrákon látható. A /WRO, /WR1, /WR2, /WR3, /WR4, /WR5, /WR6, /WR7 tároló engedélyező jeleket a 300, 310, 320, 330, 340, 350, 360 és 370 tároló áramkörökre adjuk.
A 300, 310, 320, 330, 340, 350, 360 és 370 tároló áramkörök ideiglenesen négy darab nyolc bites adatjelet tárolnak egymás után a 210 dekóderből jövő /WRO, /WR1, /WR2, /WR3, /WR4, /WR5, /WR6, /WR7 tároló engedélyező jeleknek megfelelően, valamint egyidejűleg kiadják a tárolt adatjeleket nyolc 400, 410, 420, 430, 440, 450, 460, 470 DAC és operációs erősítő áramkörre.
A nyolc 400, 410, 420, 430, 440, 450, 460, 470 DAC és operációs erősítő áramkör a nyolc bites adatjelekből előállítja azokat a jelfeszültségeket, amelyek megfelelnek a vékonyréteggel működtetett 40 tükörelemekre adandó jelfeszültségeknek.
Az 5. ábra a 4. ábrán látható egyik, például a 300 tároló áramkört mutatja.
A 300 tároló áramkör tartalmaz 30 szekvenciális áramkört, 80 adatbemeneti részt és 90 adatkimeneti részt. A 80 adatbemeneti résznek négy adatbemeneti 82, 84, 86, 88 tárolóból álló készlete van. Az adatbemeneti 82, 84, 86, 88 tárolók, amelyek hagyományos D flip-flopok, a 30 szekvenciális áramkör vezérlésével egymás után ideiglenesen nyolc bites adatjelet tárolnak a DATA adatbuszon. A 30 szekvenciális áramkörnek három 22, 24, 26 invertere és négy 32, 34, 36, 38 ÉS kapuja van. Az első 22 inverter invertálja a 210 dekóderből jövő kimenetet (/WRO), a második és a harmadik 24, 26 inverterek pedig az A0 és A1 címjeleket invertálják.
Az első 32 ÉS kapu logikai ÉS műveletet végez a 22, 24, 26 inverterek kimenetein. A 32 ÉS kapu kiadódó kimenete vezérlőjelként az első 82 tárolóra van kapcsolva, hogy engedélyezzük a 82 tárolónak a DATA adatbuszon lévő első nyolc bites adat vételét.
·»
-9A második 34 ÉS kapu logikai ÉS műveletet végez a 22, 26 inverterek kimenetein és az AO címjelen. A 34 ÉS kapu kiadódó kimenete vezérlőjelként a második 84 tárolóra van kapcsolva, hogy engedélyezzük a 84 tárolónak a DATA adatbuszon lévő második nyolc bites adat vételét.
A harmadik 36 ÉS kapu logikai ÉS műveletet végez a 22, 24 inverterek kimenetein és az A1 címjelen. A 36 ÉS kapu kiadódó kimenete vezérlőjelként a harmadik 86 tárolóra van kapcsolva, hogy engedélyezzük a 86 tárolónak a DATA adatbuszon lévő harmadik nyolc bites adat vételét.
A negyedik 38 ÉS kapu logikai ÉS műveletet végez a 22 inverter kimenetén és az AO, A1 címjeleken. A 38 ÉS kapu kiadódó kimenete vezérlőjelként a negyedik 88 tárolóra van kapcsolva, hogy engedélyezzük a 88 tárolónak a DATA adatbuszon lévő negyedik nyolc bites adat vételét.
A 90 adatkimeneti rész tartalmaz 28 invertert az /LDAC adatvezérlő jel invertálására, valamint négy 92, 94, 96, 98 átviteli kapuból álló készletet. A 92, 94, 96, 98 átviteli kapuk, amelyek hagyományos D flip-flopok, az adatbemeneti 82, 84, 86, 88 tárolók által továbbított adatjelek kiadására szolgálnak a 28 inverter kimenetének pozitív átmenetekor.
Az alábbiakban a találmány szerinti működtetett tükörelem elrendezést meghajtó áramkör működését ismertetjük.
Amikor mind a /PKGS1, mind a /CHIPS1 kiválasztó jelek aktív alacsony szintűek, és az A4A3A2 címjelek 000 kódot képeznek, a 210 dekódert engedélyezzük, és az a 9K ábrán látható aktív alacsony szintű /WR0 jelet generálja. Az aktív alacsony szintű /WR0 jelet az első 22 inverterrel in vertáljuk, majd a 32, 34, 36, 38 ÉS kapukra adjuk. Ha ekkor az A1A0 címjeleken lévő kód 00, az első nyolc bites adatjelet az első D flip-flop 82 tárolóba tároljuk az első 32 ÉS kapu kimenetének pozitív élekor; ha a címkód 01, a második nyolc bites adatjelet a második D flip-flop 84 tárolóba tároljuk a második 34 ÉS kapu kimenetének pozitív élekor; ha a címkód 10, a harmadik nyolc bites adatjelet a harmadik D flip-flop 86 tárolóba tároljuk a harmadik 36 ÉS kapu kimenetének pozitív élekor; ha pedig a címkód 11, a negyedik nyolc bites adatjelet a negyedik D flip-flop 88 tárolóba tároljuk a negyedik 38 ÉS kapu kimenetének pozitív élekor.
-10.·* ·♦ • · · « ’ · · ·«
Másrészt, amikor az első - negyedik nyolc bites adatjel a 82, 84, 86, 88 tárolókban van, amint az A4A3A2 címkód 100 lesz, a 210 dekóder kiadja a /WR1 tároló engedélyező jelet. A /WR1 tároló engedélyező jelre válaszul a 4. ábrán látható 310 tároló áramkört engedélyezzük, és így az ötödik - nyolcadik nyolc bites adatjel egymás után a megfelelő D flip-flopokba tárolódik.
A fenti művelet az utolsó 370 tároló áramkörig ismétlődik, amíg az 1-32. adatjelek a 3. ábrán látható 220 tároló részen tárolódnak.
Hasonló módon, ahogyan a fennmaradó 202, 204, 206 modulokat egymás után engedélyezzük a /PKGS1 és /CHIPS1 - /CHIPS4 kiválasztó jelekkel, 32 darab adatjelből álló egységet szekvenciálisán eltárolunk a 202, 204, 206 modulokban lévő bemeneti adattárolókban. Ezután, ahogyan a 2. ábrán látható öt 100, 110, 120, 130, 140 csomag IC-t egymás után engedélyezzük a csomag kiválasztó jelekkel, 128 darab adatjelből álló készletet tárolunk el a csomag IC-kben lévő bemeneti adattárolókban, hogy ezzel megvalósítsuk 640 darab adatjel eltárolását a 7E ábrán látható /LDAC adatvezérlő jel 640 darab képponti órajel impulzusával rendelkező A szakasz alatt.
Ezután a bemeneti tárolókba tárolt 640 darab adatjelet egyidejűleg a DAC-okra és az operációs erősítőkre továbbítjuk a 28 inverter által invertált adatvezérlő jel pozitív élekor az átviteli kapuk útján. A továbbítást a 7E ábrán látható B szakasz alatt végezzük.
A 6. ábrán a 4. ábrán látható egyik, például a 400 operációs erősítő áramkör áramköri rajza látható.
A D flip-flop 92, 94, 96, 98 átviteli kapukból jövő négy darab nyolc bites adatjelet a DAC-ok D0, D1, D2, D3, D4, D5, D6, D7 bemeneti csatlakozóira adjuk. A 6. ábrán az egyszerűség kedvéért csak egyetlen, például a 302 DAC áramköri rajza látható. A 302 DAC ezt a ráadott digitális értékkel arányos analóg feszültséggé alakítja. Az analóg feszültség sok különböző, például 256 (=28) darab fokozati érték bármelyikét felveheti a 302 DAC-ra vonatkozó adott Vref működési feszültségtartományban. A 302 DAC az átalakított analóg feszültséget a megfelelő 400 operációs erősítőhöz továbbítja. A 400 operációs erősítő az analóg feszültséget az AMA 50 elrendezés meghajtására szolgáló 0 - 15 V közötti feszültségjellé erősíti. Az erősített feszültségjelet az 52 FET
-11 bemenetére adjuk, amelyet az 56 kiválasztó vonal kapcsol be. Ennek megfelelően az 52 TFT-hez rendelt működtetett 40 tükörelem a felerősített feszültségjel szintjére töltődik fel.
Bár a találmányt egy konkrét előnyös kiviteli alak alapján ismertettük, más módosítások és változatok is lehetségesek anélkül, hogy eltérnénk a találmány következő igénypontok által meghatározott oltalmi körétől.
9 * » · ' • *·« · ·**· -»· ··
Claims (3)
- Szabadalmi igénypontok1. Meghajtó áramkör Μ χ N darab vékonyréteggel működtetett tükörelemből álló elrendezés oszlopaiban lévő vékonyréteggel működtetett tükörelemek meghajtására, ahol M és N egész számok, és az elrendezésben lévő oszlopokat és sorokat jelzik, ahol a rájuk eső fénysugár visszaverésére szolgáló, vékonyréteggel működtetett tükörelemek egy-egy kapcsolóelemhez vannak rendelve, és ahol a vékonyréteggel működtetett tükörelemek egyazon oszlopban lévő kapcsolóelemek bekapcsolásakor a kapcsolóelemen keresztül rájuk kapcsolt villamos jel hatására deformálódóan, a róluk visszavert fénysugár optikai útjának elhajlását eredményezően vannak kialakítva, azzal jellemezve, hogy tartalmaz memória eszközt képjelnek digitalizált jel formájában történő tárolására, ahol a képjelnek nagy számú, beolvasó impulzus szerint beolvasott sorjele van, amely sorjelek a memória eszköz által szekvenciálisán előállított N darab n bites adatjelre vannak osztva, eszközt a beolvasó impulzusból az egyazon oszlopban lévő N darab vékonyréteggel működtetett tükörelem (40) meghajtására szolgáló órajel impulzus előállítására, eszközt a beolvasó impulzusból első impulzussal és az azt követő, ahhoz csatlakozó második impulzussal rendelkező adatvezérlő jel előállítására, ahol az N darab n bites adatjel az első impulzus alatt áll rendelkezésre, engedélyező jelet generáló eszközt, valamint nagy számú, lényegében azonos szerkezetű meghajtó eszközt, amely meghajtó eszközök az engedélyező jel szerint szekvenciálisán vannak engedélyezve előre meghatározott számú, egyazon oszlopban lévő működtetett tükörelem (40) egyedi, azokra megfelelő számú n bites adatjel adásával történő meghajtására, és amely meghajtó eszközök rendelkeznek eszközzel a beolvasó impulzus és az engedélyező jel együttes felhasználásával a megfelelő számú n bites adatjel egymás utáni vételét lehetővé tevő szekvenciális jel előállítására, a megfelelő számú n bites adatjeleknek a szekvenciális jel szerinti ideiglenes tárolására szolgáló megfelelő számú bemeneti tárolót (82, 84, 86, 88) tartalmazó eszközzel, az első impulzusból a másodikba való átmenettel szinkronizáltan az n bites adatjeleket a bemeneti tárolókból (82, 84, 86, 88) egyidejűleg kiadó megfelelő ·»«-13számú átviteli kaput (92, 94, 96, 98) tartalmazó eszközzel, az átviteli kapuk (92, 94, 96, 98) által továbbított n bites adatjelet az n bites adatjellel arányos analóg feszültséggé átalakító megfelelő számú átalakító eszközt tartalmazó eszközzel, és az analóg feszültséget az előre meghatározott számú működtetett tükörelemre (40) adandó jelfeszültségre erősítő megfelelő számú erősítő eszközt tartalmazó eszközzel.
- 2. Az 1. igénypont szerinti meghajtó áramkör, azzal jellemezve, hogy az átalakító eszköz digitális-analóg átalakítót tartalmaz.
- 3. A 2. igénypont szerinti meghajtó áramkör, azzal jellemezve, hogy az analóg feszültség értéke egy a digitális-analóg átalakítóra alkalmazott adott működési feszültségtartományban lévő 2n darab különböző fokozat! érték közül.(9 lap rajz, 35 ábra)A meghatalmazottGÖDÖLLE, KÉKES, MÉSZÁROS & SZABÓ Szabadalmi és Védjegy Iroda 1024 Budapest, Keleti Károly u. 13/b
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940029494A KR0149215B1 (ko) | 1994-11-11 | 1994-11-11 | 픽셀 구동 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
HUT77726A true HUT77726A (hu) | 1998-07-28 |
Family
ID=19397603
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
HU9800825A HUT77726A (hu) | 1994-11-11 | 1995-11-10 | Digitális-analóg átalakítóval rendelkező meghajtó áramkör működtetett tükörelem elrendezéshez |
Country Status (18)
Country | Link |
---|---|
US (1) | US5793348A (hu) |
EP (1) | EP0712245B1 (hu) |
JP (1) | JPH10508953A (hu) |
KR (1) | KR0149215B1 (hu) |
AU (1) | AU689661B2 (hu) |
BR (1) | BR9509647A (hu) |
CA (1) | CA2204852A1 (hu) |
CZ (1) | CZ288232B6 (hu) |
DE (1) | DE69517654T2 (hu) |
ES (1) | ES2148405T3 (hu) |
HU (1) | HUT77726A (hu) |
MY (1) | MY112487A (hu) |
PE (1) | PE43197A1 (hu) |
PL (1) | PL178107B1 (hu) |
RU (1) | RU2155386C2 (hu) |
TW (1) | TW388848B (hu) |
UY (1) | UY24085A1 (hu) |
WO (1) | WO1996015622A1 (hu) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6969635B2 (en) | 2000-12-07 | 2005-11-29 | Reflectivity, Inc. | Methods for depositing, releasing and packaging micro-electromechanical devices on wafer substrates |
US5930025A (en) * | 1996-05-29 | 1999-07-27 | Daewoo Electronics Co., Ltd. | Array of thin film actuated mirrors and method for the manufacture thereof |
EP0810458B1 (en) * | 1996-05-29 | 2001-09-19 | Daewoo Electronics Co., Ltd | Array of thin film actuated mirrors and method for the manufacture thereof |
US6441758B1 (en) * | 1997-11-27 | 2002-08-27 | Semiconductor Energy Laboratory Co., Ltd. | D/A conversion circuit and semiconductor device |
KR100535348B1 (ko) * | 1998-04-22 | 2006-02-28 | 비오이 하이디스 테크놀로지 주식회사 | 액정표시소자의 그레이 스케일 조정방법 |
US6962419B2 (en) | 1998-09-24 | 2005-11-08 | Reflectivity, Inc | Micromirror elements, package for the micromirror elements, and projection system therefor |
AU754538B2 (en) * | 1998-12-22 | 2002-11-21 | Daewoo Electronics Co., Ltd. | Image display system using a thin-film actuated mirror array |
JP2000194282A (ja) * | 1998-12-24 | 2000-07-14 | Daewoo Electronics Co Ltd | 映像ディスプレーシステム |
JP2001051661A (ja) * | 1999-08-16 | 2001-02-23 | Semiconductor Energy Lab Co Ltd | D/a変換回路および半導体装置 |
US6608621B2 (en) * | 2000-01-20 | 2003-08-19 | Canon Kabushiki Kaisha | Image displaying method and apparatus |
US7170485B2 (en) * | 2000-01-28 | 2007-01-30 | Intel Corporation | Optical display device having a memory to enhance refresh operations |
US7006275B2 (en) * | 2000-08-30 | 2006-02-28 | Reflectivity, Inc | Packaged micromirror array for a projection display |
JP5127089B2 (ja) | 2000-10-17 | 2013-01-23 | キヤノン株式会社 | 表示装置、投射型表示装置、光変調装置の駆動装置、及び光変調装置の駆動方法 |
US7023606B2 (en) * | 2001-08-03 | 2006-04-04 | Reflectivity, Inc | Micromirror array for projection TV |
US6902281B2 (en) * | 2002-01-23 | 2005-06-07 | Bennett Optical Research, Inc. | Adaptive optic mirror |
US7042622B2 (en) | 2003-10-30 | 2006-05-09 | Reflectivity, Inc | Micromirror and post arrangements on substrates |
US6741384B1 (en) * | 2003-04-30 | 2004-05-25 | Hewlett-Packard Development Company, L.P. | Control of MEMS and light modulator arrays |
US7148910B2 (en) * | 2003-11-06 | 2006-12-12 | Eastman Kodak Company | High-speed pulse width modulation system and method for linear array spatial light modulators |
ES2528386T3 (es) * | 2005-02-23 | 2015-02-09 | Pixtronix, Inc. | Procedimientos y aparatos de representación visual |
TW200746022A (en) * | 2006-04-19 | 2007-12-16 | Ignis Innovation Inc | Stable driving scheme for active matrix displays |
CN103117732B (zh) * | 2013-02-22 | 2015-12-09 | 哈尔滨工程大学 | 多路视频脉冲信号发生装置及方法 |
CN103117733B (zh) * | 2013-02-25 | 2015-08-19 | 华东师范大学 | 一种数字微镜器件驱动波形发生器 |
KR102267237B1 (ko) * | 2014-03-07 | 2021-06-18 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 전자 기기 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2606596C2 (de) * | 1976-02-19 | 1982-05-13 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Integrierte Lichtmodulationsmatrix für die Bilddarstellung und Bildprojektion |
JP2642204B2 (ja) * | 1989-12-14 | 1997-08-20 | シャープ株式会社 | 液晶表示装置の駆動回路 |
US5035475A (en) * | 1990-03-15 | 1991-07-30 | Aura Systems, Inc. | Unique modulation television |
US5138309A (en) * | 1990-04-03 | 1992-08-11 | Aura Systems, Inc. | Electronic switch matrix for a video display system |
JPH07109544B2 (ja) * | 1991-05-15 | 1995-11-22 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 液晶表示装置並びにその駆動方法及び駆動装置 |
DE69209941T2 (de) * | 1991-09-06 | 1996-09-05 | Texas Instruments Inc | Untergliederter Bildspeicher für räumlichen Lichtmodulator |
JP3189990B2 (ja) * | 1991-09-27 | 2001-07-16 | キヤノン株式会社 | 電子回路装置 |
JPH05100635A (ja) * | 1991-10-07 | 1993-04-23 | Nec Corp | アクテイブマトリクス型液晶デイスプレイの駆動用集積回路と駆動方法 |
EP0612184B1 (en) * | 1993-02-19 | 1999-09-08 | Asahi Glass Company Ltd. | Display apparatus and a data signal forming method for the display apparatus |
US5604510A (en) * | 1995-01-10 | 1997-02-18 | Palomar Technologies Corporation | Liquid crystal display drive with voltage translation |
-
1994
- 1994-11-11 KR KR1019940029494A patent/KR0149215B1/ko not_active IP Right Cessation
-
1995
- 1995-11-08 EP EP95117607A patent/EP0712245B1/en not_active Expired - Lifetime
- 1995-11-08 ES ES95117607T patent/ES2148405T3/es not_active Expired - Lifetime
- 1995-11-08 DE DE69517654T patent/DE69517654T2/de not_active Expired - Fee Related
- 1995-11-09 US US08/556,112 patent/US5793348A/en not_active Expired - Fee Related
- 1995-11-09 MY MYPI95003408A patent/MY112487A/en unknown
- 1995-11-10 HU HU9800825A patent/HUT77726A/hu unknown
- 1995-11-10 BR BR9509647A patent/BR9509647A/pt not_active IP Right Cessation
- 1995-11-10 WO PCT/KR1995/000146 patent/WO1996015622A1/en active IP Right Grant
- 1995-11-10 PL PL95320195A patent/PL178107B1/pl unknown
- 1995-11-10 CA CA002204852A patent/CA2204852A1/en not_active Abandoned
- 1995-11-10 TW TW084111923A patent/TW388848B/zh not_active IP Right Cessation
- 1995-11-10 JP JP8515936A patent/JPH10508953A/ja active Pending
- 1995-11-10 AU AU38165/95A patent/AU689661B2/en not_active Ceased
- 1995-11-10 CZ CZ19971419A patent/CZ288232B6/cs not_active IP Right Cessation
- 1995-11-10 RU RU97110118/09A patent/RU2155386C2/ru not_active IP Right Cessation
- 1995-11-13 UY UY24085A patent/UY24085A1/es unknown
- 1995-12-06 PE PE1995284324A patent/PE43197A1/es not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
BR9509647A (pt) | 1997-09-16 |
CZ141997A3 (cs) | 1998-02-18 |
PL320195A1 (en) | 1997-09-15 |
WO1996015622A1 (en) | 1996-05-23 |
KR960018657A (ko) | 1996-06-17 |
UY24085A1 (es) | 1996-04-11 |
RU2155386C2 (ru) | 2000-08-27 |
EP0712245A2 (en) | 1996-05-15 |
AU689661B2 (en) | 1998-04-02 |
PE43197A1 (es) | 1997-11-27 |
ES2148405T3 (es) | 2000-10-16 |
EP0712245B1 (en) | 2000-06-28 |
CA2204852A1 (en) | 1996-05-23 |
JPH10508953A (ja) | 1998-09-02 |
US5793348A (en) | 1998-08-11 |
AU3816595A (en) | 1996-06-06 |
DE69517654T2 (de) | 2000-10-19 |
DE69517654D1 (de) | 2000-08-03 |
PL178107B1 (pl) | 2000-02-29 |
MY112487A (en) | 2001-06-30 |
TW388848B (en) | 2000-05-01 |
EP0712245A3 (en) | 1997-03-26 |
KR0149215B1 (ko) | 1998-10-15 |
MX9703406A (es) | 1997-07-31 |
CZ288232B6 (en) | 2001-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
HUT77726A (hu) | Digitális-analóg átalakítóval rendelkező meghajtó áramkör működtetett tükörelem elrendezéshez | |
US7903104B2 (en) | Spatial modulator display system using two memories and display time slices having differing times | |
US4180813A (en) | Liquid crystal display device using signal converter of digital type | |
EP0861484B1 (en) | Lcd driver ic with pixel inversion operation | |
EP0488455B1 (en) | Addressable matrix device | |
JP2003208135A (ja) | 液晶表示装置のデータ駆動装置及び方法 | |
KR20040094279A (ko) | Mems 및 광 모듈레이터 배열의 제어 | |
EP0755556B1 (en) | Display device driving circuitry and method | |
US5440323A (en) | Drive circuit for a display apparatus having signal voltage circuits selectively controlled by selection signal | |
EP0994458B1 (en) | Video signal driver for matrix display | |
WO2001018779A1 (en) | Led display device and control method therefor | |
JPH04237091A (ja) | フラットディスプレイの階調駆動回路 | |
US20060187178A1 (en) | Liquid crystal display device | |
JP2003529103A (ja) | 反射形lcd用のサンプルホールド列バッファ | |
JPH07306660A (ja) | 液晶表示装置の階調駆動回路及びその階調駆動方法 | |
EP0520481B1 (en) | Modulation method for the deformable mirror device (DMD) | |
JP3762030B2 (ja) | ディジタル/アナログ変換器 | |
JP3338735B2 (ja) | 液晶表示装置の駆動回路 | |
JP3549127B2 (ja) | 液晶表示装置 | |
KR0137560B1 (ko) | 투사형 화상표시시스템의 화면 상전환제어장치(pixel scanning control system for projector) | |
JPH04358197A (ja) | 液晶ディスプレイの階調駆動回路 | |
JPH0415684A (ja) | 表示装置の駆動回路 | |
KR0145919B1 (ko) | 투사형 화상표시 장치의 화상보정데이터 메모리회로 | |
KR0150535B1 (ko) | 화상표시 장치의 의사동기신호 생성회로 | |
CN1163035A (zh) | 具有一数模转换器的可致动镜阵列驱动电路 |