PL178107B1 - Układ sterowania zespołem zwierciadeł w optycznym urządzeniu projekcyjnym - Google Patents

Układ sterowania zespołem zwierciadeł w optycznym urządzeniu projekcyjnym

Info

Publication number
PL178107B1
PL178107B1 PL95320195A PL32019595A PL178107B1 PL 178107 B1 PL178107 B1 PL 178107B1 PL 95320195 A PL95320195 A PL 95320195A PL 32019595 A PL32019595 A PL 32019595A PL 178107 B1 PL178107 B1 PL 178107B1
Authority
PL
Poland
Prior art keywords
signal
flip
control
thin
bit data
Prior art date
Application number
PL95320195A
Other languages
English (en)
Other versions
PL320195A1 (en
Inventor
Geun W. Lee
Sang K. Woo
Original Assignee
Daewoo Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Daewoo Electronics Co Ltd filed Critical Daewoo Electronics Co Ltd
Publication of PL320195A1 publication Critical patent/PL320195A1/xx
Publication of PL178107B1 publication Critical patent/PL178107B1/pl

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/346Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on modulation of the reflection angle, e.g. micromirrors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/74Projection arrangements for image reproduction, e.g. using eidophor
    • H04N5/7416Projection arrangements for image reproduction, e.g. using eidophor involving the use of a spatial light modulator, e.g. a light valve, controlled by a video signal
    • H04N5/7458Projection arrangements for image reproduction, e.g. using eidophor involving the use of a spatial light modulator, e.g. a light valve, controlled by a video signal the modulator being an array of deformable mirrors, e.g. digital micromirror device [DMD]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/30Picture reproducers using solid-state colour display devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters

Abstract

1 Uklad sterowania zespolem zwierciadel w optycznym ukladzie proje- k cyjnym, w którym zespól ruchomych zwierciadel cienkowarstwowych jest zlozony z M kolumn i N wierszy zwierciadel cienkowarstwowych odbi- jajacych wiazki swiatla padajace na nie, przy czym kazde z cienkowarstwo- wych zwierciadel jest przyporzadkowane do okreslonego urzadzenia przelaczajacego i podlega odksztalceniu pod dzialaniem napiecia przyklada nego do niego przez to urzadzenie przelaczajace, znam ienny tym, ze zawiera pamiec ramki (170) zapamietujaca w postaci cyfrowej sygnal wizyjny zawie- rajacy zbiór wizyjnych sygnalów linii, z których kazdy jest analizowany zgodnie z impulsem analizujacym, przy czym kazdy z wizyjnych sygnalów li- nii jest podzielony na liczbe N n-bitowych, generowanych sekwencyjnie, syg- nalów danych, oraz generator sygnalu sterujacego (180) generujacy sygnal zezwalajacy, w odpowiedzi na pobranie z impulsu analizujacego zegarowego impulsu sterowania kazdego z liczby N cienkowarstwowych zwierciadel (40) w tej samej kolumnie oraz sygnalu sterujacego danymi z dwoma, kolejno pier- wszym i drugim, impulsami o przyporzadkowanym czasie trwania, w którym to czasie trwania pierwszego impulsu jest dostepna liczba N n-bitowych syg- nalów danych, przy czym wyjscia pamieci ramki (170) i generatora sygnalu sterujacego (180) sa dolaczone do wejsc pakietów sterujacych (100,110,120, 130,140) odblokowywanych kolejno przez sygnal zezwalajacy zas kazdy pakiet sterujacy (100,110,120,130, 140) zawiera dekoder (210) generujacy sygnal sekwencyjny na podstawie impulsu analizujacego i sygnalu zezwa- lajacego dolaczony poprzez sekcje przerzutnikowa (220) do sekcji wzmac- niaczy operacyjnych (230), przy czym sekcja przerzutnikowa (220) jest zbudowana z dolaczonych do wyjsc dekodera (210) ukladów przerzut nikowo-przetwornikowych (300,310,320,330,340,350,360,370) przetwa- rzajacych n-bitowy sygnal danych na napiecie analogowe o wielkosci proporcjonalnej do wartosci tego n-bitowego sygnalu danych, z których kaz- dy zawiera szereg przerzutników (82,84,86,88) przechowujacych okreslona liczbe n-bitowych sygnalów danych zgodnie z sygnalem sekwencyjnym oraz szereg bramek posredniczacych (32,34,36,38) pracujacych synchronicznie z przejsciami od pierwszego impulsu do drugiego impulsu, FIG. 2 PL PL PL PL PL

Description

Przedmiotem wynalazkujest układ sterujący zespołem zwierciadeł w optycznym urządzeniu projekcyjnym.
107
Wśród różnych wyświetlających urządzeń wizyjnych znane jest optyczne urządzenie projekcyjny, które zapewnia wysokiej jakości obrazy w dużej skali. Przykładem takiego optycznego urządzenia projekcyjnego jest urządzenie z wyświetlaczem ciekłokrystalicznym (LCD), wykorzystujące matrycę komórek ciekłokrystalicznych, oraz urządzenie z pobudzanym zespołem zwierciadlanym (AMA), w którym wykorzystuje się zestaw pobudzanych zwierciadeł. Każda z komórek ciekłokrystalicznych i każde z pobudzanych zwierciadeł spełnia rolę elementu obrazowego (piksela), przy czym piksel reprezentuje plamkę wyświetlanego obrazu i jest uaktywniany przez urządzenie przełączające, na przykład tranzystor cienkowarstwowy (TFT). Tranzystor TFT jest sterowany sygnałem napięciowym otrzymywanym z sygnału obrazowego, tak że plamka ma jeden z możliwych stopni rozróżnialności, czyli gradacji, proporcjonalny do bezwzględnej wartości sygnału napięciowego.
Istnieje pewna liczba znanych sposobów sterowania tranzystora TFT. Jedną z nich jest technika multipleksowania, przy której wybiera się jeden z zestawu określonych z góry poziomów napięciowych w celu zapewnienia wyróżnienia odpowiednio do poziomu sygnału napięciowego. Jednak w tym sposobie sterowania liczba napięciowych poziomów pdniesienią musi być identyczna z liczbą gradacji, co powoduje złożoność i kosztowność obwodu sterującego.
Znane jest rozwiązanie, ujawnione w opisie patentowym nr US 5183309, które przedstawia elektroniczny układ przełączający dla systemu zobrazowania optycznego mający wiele elementów przełączających, z których każdy jest połączony z jednym pikselem obrazowym w zespole M xN pikseli. Elektroniczny układ przełączający zawiera zegar pikseli, pierwszy licznik, drugi licznik i wiele elementów przełączających. Pierwszy licznik w odpowiedzi na sygnał zegara pikseli i sygnał synchronizacji poziomej zapewnia synchronizację kolumny dla pobudzenia elementów przełączających. Podobnie, drugi licznik w odpowiedzi na sygnał bloku wierszy i sygnał synchronizacji pionowej zapewnia synchronizację wierszy dla pobudzenia elementów przełączających. Element przełączający pobudzony jednocześnie przez każdy licznik, podaje następnie sygnał luminacji do elementu układ zobrazowania optycznego dla wywoływania określonego natężenia luminacji piksela.
Inne znane urządzenie zobrazowujące jest ujawnione w europejskim zgłoszeniu patentowym nr EP 0612184 A2, w którym przepuszczalność światła piksela wybranego przez elektrodę analizującąi elektrodę danychjest zmieniana w odpowiedzi na napięcie przyłożone do elektrody analizującej i elektrody danych.
Jeszcze inne znane urządzenie elektroniczne jest ujawnione w europejskim zgłoszeniu patentowym nr 0535569 zawiera zespół M xN elementów przełączających, odpowiadających w relacji jeden do jednego M xN elementów funkcjonalnych, przy czym rejestr przesuwny ma M linii wyjściowych, a selektor ma N wybieranych linii.
Istotą układu sterowania zespołem zwierciadeł w optycznym układzie projekcyjnym, według wynalazku, w którym zespół ruchomych zwierciadeł cienkowarstwowych jest złożony z M kolumn i N wierszy zwierciadeł cienkowarstwowych odbij aj ących wiązki światła padaj ące na nie, przy czym każde z cienkowarstwowych zwierciadeł jest przyporządkowane do określonego urządzenia przełączającego i podlega odkształceniu pod działaniem napięcia przykładanego do niego przez to urządzenie przełączające, jest to, że zawiera pamięć ramki zapamiętującąw postaci cyfrowej sygnał wizyjny zawierający zbiór wizyjnych sygnałów linii, z których każdyjest analizowany zgodnie z impulsem analizującym, przy czym każdy z wizyjnych sygnałów linii jest podzielony na liczbę N n-bitowych, generowanych sekwencyjnie, sygnałów danych, oraz generator sygnału sterującego generujący sygnał zezwalający, w odpowiedzi na pobranie z impulsu analizującego zegarowego impulsu sterowania każdego z liczby N cienkowarstwowych zwierciadeł w tej samej kolumnie-oraz sygnału sterującego danymi z dwoma, kolejno pierwszym i drugim, impulsami o przyporządkowanym czasie trwania, w którym to czasie trwania pierwszego impulsujest dostępna liczba N n-bitowych sygnałów danych, przy czym wyjścia pamięci ramki i generatora sygnału sterującego są dołączone do wejść pakietów sterujących odblokowywanych kolejno przez sygnał zezwalający zaś każdy pakiet sterujący zawiera dekoder generujący sygnał sekwencyjny na podstawie impulsu analizującego i sygnału zezwalającego dołączony poprzez
178 107 sekcję przerzutnikowądo sekcji wzmacniaczy operacyjnych, przy czym sekcja przerzutnikowa jest zbudowana z dołączonych do wyjść dekodera układów przerzutnikowo-przetwornikowych przetwarzających n-bitowy sygnał danych na napięcie analogowe o wielkości proporcjonalnej do wartości tego n-bitowego sygnału danych, z których każdy zawiera szereg przerzutników przechowujących określonąliczbę n-bitowych sygnałów danych zgodnie z sygnałem sekwencyjnym oraz szereg bramek pośredniczących pracujących synchronicznie z przejściami od pierwszego impulsu do drugiego impulsu, z równoczesnym wyprowadzeniem n-bitowego sygnału danych z każdego przerzutnika wejściowego, zaś sekcja wzmacniaczy operacyjnych zawiera szereg wzmacniaczy operacyjnych wzmacniających napięcie analogowe do poziomu sygnału napięciowego przykładanego do każdej określonej z góry liczby urządzeń przełączających zwierciadeł cienkowarstwowych.
Korzystnie każdy z układów przerzutnikowo-przetwornikowych zawiera na wyjściu przetwornik cyfrowo-analogowy.
Korzystnie wejścia przetwornika cyfrowo-analogowego przetwarzającego n-bitowy sygnał danych z każdej z bramek pośredniczących sądołączone do tych bramek poprzez przerzutniki wejściowe, przy czym wartość napięcia analogowego na wyjściu przerzutnika cyfrowo-analogowego jestjedną z 2n różnych wartości gradacji w określonym zakresie napięcia roboczego doprowadzonego do przetwornika cyfrowo-analogowego.
Zaletą rozwiązania według wynalazku jest uzyskanie wyświetlania stopniowanego w optycznym urządzeniu projekcyjnym.
Przedmiot wynalazku przedstawiono w przykładzie wykonania na rysunku, na którym fig. 1 przedstawia przekrój zespołu zwierciadeł cienkowarstwowych w optycznym układzie projekcyjnym, fig. 2 - schemat blokowy obwodu sterowania dla zespołu zwierciadeł cienkowarstwowych, fig. 3 - schemat blokowyjednego z pakietów sterujących przedstawionych na fig. 2, fig. 4 schemat blokowy jednego z modułów sterujących przedstawionych na fig. 3,fig. 5 - schemat ideowy jednego z układów przerzutnikowo-przetwornikowych przedstawionych na fig. 4, fig. 6 przedstawia schemat ideowy jednego ze wzmacniaczy operacyjnych przedstawionych na fig. 4, zaś fig. 7,8 i 9 przedstawiająwykresy sygnałów generowanych w różnych punktach w obwodzie sterowania kolumny.
Na figurze 1 przedstawiono przekrój zespołu 50 złożonego z M kolumn N wierszy pobudzanych zwierciadeł cienkowarstwowych (AMA) 40 w optycznym układzie projekcyjnym, przy czym M i N są liczbami całkowitymi, na przykład 640 x 480.
Zespół 50, który jest uruchamiany napięciem roboczym w zakresie od 0V do 15V, zawiera matrycę aktywną 10 i zespół 50 M x N pobudzanych zwierciadeł cienkowarstwowych 40. Aktywna matryca 10 zawiera podłoże 12, zespół M x N urządzeń przełączających, na przykład tranzystorów TFT, i zespół M xN zacisków połączeniowych 14.
Każde z cienkowarstwowych pobudzanych zwierciadeł 40 zawiera element wsporczy 42 zaopatrzony w kanał 46, element sprężysty 48, pierwszą elektrodę cienkowarstwową 62, cienkowarstwowy element elektrodeformowalny 64 i drugą elektrodę cienkowarstwową 66. Pierwsza elektroda cienkowarstwowa 62 wykonana z materiału przewodzącego elektrycznie połączonajest elektrycznie z urządzeniem przełączającym przez kanał 46 i zacisk połączeniowy 14, działając jako elektroda sygnałowa w pobudzanym zwierciadle cienkowarstwowym 40. Cienkowarstwowy element elektrodeformowalny 64 jest wykonany z materiału o właściwościach elektrodeformacji, na przykład piezoelektrycznego lub elektrostrykcyjnego, który odkształca się pod działaniem przyłożonego do niego pola elektrycznego. Druga elektroda cienkowarstwowa 66 wykonana z materiału przewodzącego elektrycznie i odbijającego światło działa zarówno jako zwierciadło jak i elektroda polaryzacyjna w pobudzanym zwierciadle cienkowarstwowym 40.
W takim układzie światło lampy równomiernie oświetla zespół 50 pobudzanych zwierciadeł cienkowarstwowych 40. Wiązka światła odbitego od drugiej elektrody cienkowarstwowej 66 każdego z pobudzanych zwierciadeł 50 pada na przesłonę w postaci żaluzji. Przez przyłożenie sygnału elektrycznego do każdego z pobudzanych zwierciadeł 50, zmienia się względne
178 107 położenie drugiej elektrody cienkowarstwowej 66 każdego ze zwierciadeł 40 w odniesieniu do padającej wiązki światła, powodując odchylenie drogi optycznej wiązki odbitej od drugiej elektrody cienkowarstwowej 66 każdego z pobudzanych zwierciadeł 40. Przy zmianach drogi każdej z odchylonych wiązek, zmienia się ilość światła odbitego od drugiej elektrody cienkowarstwowej 66 każdego ze zwierciadeł 40, które przechodzi przez przesłonę, dając w efekcie modulację natężenia wiązki światła. Zmodulowane przez przesłonę wiązki światła są przenoszone na ekran projekcyjny za pośrednictwem urządzenia optycznego, na przykład obiektywu projekcyjnego, wyświetlając na ekranie obraz.
Na figurze 2 przedstawiono schemat blokowy układu sterowania dla zespołu 50, przy czym zespół 50 przedstawiono jako zawierający zbiór tranzystorów TFT 52, rozmieszczonych na skrzyżowaniach linii sygnałowych 54 i linii 56 wyboru. Przy kolejnym wybieraniu linii wyboru 56 podaje się sygnał danych jako sygnał napięciowy na linię sygnałową 54, która jest oddzielnie przyporządkowana jednemu z rzędów pobudzanych zwierciadeł cienkowarstwowych 40 powodując powstanie poziomej linii wizyjnej wyświetlanego obrazu.
Układ sterowania zawiera pamięć 170 ramki i pięć pakietów sterujących 100, 110, 120, 130,140 o w zasadzie identycznej strukturze 128-kanałowej. Sygnał wizyjny w postaci danych cyfrowych podawanyjest, dlajego zapamiętania, do pamięci 170 ramki przez zacisk wejściowy 172. Jak wiadomo, sygnał wizyjny zawiera zbiór sygnałów poziomych linii wizyjnych analizowanych zgodnie z impulsem analizującym. Każdy z sygnałów linii wizyjnej dzieli się na pewną liczbę N, na przykład 640 sygnałów cyfrowych, z których każdy zawiera daną 8-bitową. Zapamiętane cyfrowe sygnały danych podawane są kolejno do pakietów sterujących 100,110,120,130, 140 pamięci 170 ramki.
Każdy z pięciu 128-kanałowych pakietów sterujących 100, 110, 120, 130, 140 służy do indywidualnego pobudzania określonej z góry liczby, na przykład 128, cienkowarstwowych zwierciadeł pobudzanych 40 w pewnej kolumnie, opisanej poniżej w odniesieniu do fig. 2.
Zespół różnych sygnałów taktujących i sterujących, generowanych w generatorze 180 sygnału sterującego, wykorzystywanych do zarządzania układem sterowania według fig. 2 jest przedstawiony na figurach 7, 8 i 9.
Zgodnie ze standardem NTSC impuls HSyn synchronizacji poziomej ma okres około 63,5 ps, jak to pokazano na fig. 7A, który odpowiada czasowi analizowania poziomej linii wizyjnej i efektywna informacja obrazowa występuje tylko w czasie 51,6 ps. Zakładając, że liczba pobudzanych zwierciadeł cienkowarstwowych 40 w kolumnie wynosi 64, otrzymuje się poziomą zegarową częstotliwość odtwarzania plamek Fsys niezbędną do sterowania poziomej plamki w cienkowarstwowym zwierciadle pobudzanym, wynoszącąokoło 12,4 MHz (to jest 640/51,6 ps), jak to pokazano na fig. 7B.
W celu wydzielenia okresu trwania efektywnej informacji obrazowej z okresu odchylania poziomego, wykorzystuje się dwa krótkie impulsy HCNT74 i HCNT714, pokazane na fig. 7C i 7D. Każdy z impulsów HcNT74 i HCNT714 generowany jest w momencie wystąpienia, odpowiednio 74 i 714 impulsu zegarowego w ciągu impulsów poziomego odtwarzania plamek, zliczanych od każdego z momentów początkowych Tl analizy. Jak pokazano na fig. 7E, w tym momencie rozpoczyna się okres czasu A aktywnego stanu wysokiego liczącego 640 impulsów zegarowych plamek między impulsem HCNT74, a impulsem HCNT714, z następnym okresem trwania niskiego stanu aktywnego B wynoszącym 11,88 ps, który jest dacyjnym sygnałem sterującymLDAC. W okresie A do pakietów sterujących 100,110,120,130,140,150 dociera 640 sygnałów dacyjnych w charakterze efektywnej informacji obrazowej, podczas gdy w okresie czasu B, z tycia pakietów sterujących następuje równoczesne wyprowadzenie 640 sygnałów dacyjnych w celu równoczesnego wysterowania 640 pobudzanych zwierciadeł cienkowarstwowych pewnej kolumny.
Zegarowa częstotliwość poziomego odtwarzania plamek Fsys pokazana na fig. 8B zostaje podzielona przez czynnik 2 w celu utworzenia sygnału adresowego A„, sygnał adresowy Ao przedstawiony na fig. 8C dzielony jest przez czynnik 2 w celu utworzenia sygnału Ab sygnał A, przedstawiony na fig. 8D dzielony jest przez czynnik 2 w celu utworzenia sygnału A2, sygnał A2
178 107 przedstawiony na fig. 8E dzielony jest przez czynnik 2 w celu utworzenia sygnału A3, a sygnał A3 przedstawiony na fig. 8F dzielony jest przez czynnik 2 w celu utworzenia sygnału A4.
Sygnały wyboru pakietów PKGS1, PKGS2, PKGS3, PKGS4, PKGS5 o stanie aktywnym niskim, jak to pokazano na fig. 9A do 9E, są wykorzystywane do sekwencyjnego odblokowywania pakietów sterujących 100,110, 120,130,140.
Figura 3 przedstawia schemat blokowy jednego z pakietów sterujących z fig. 2, przy czym przedstawiono tylkojeden pakiet sterujący 100. Pakiet sterujący 100 zawiera cztery 32-kanałowe moduły sterujące 200, 202, 204, 206 cienkowarstwowego zwierciadła pobudzanego, o w dzie identycznej strukturze, a z kolei każdy z modułów sterujących 200, 202, 204, 206 zawiera trzy sekcje, to znaczy dekoder 210,212,214,216, sekcj ę przerzutnikową220,222,224,226 przetwornikami cyfrowo-analogowymi i sekcję wzmacniaczy operacyjnych 230, 232, 234, 236.
Powyższe sekcje w każdym z czterech modułów sterujących 200,202,204,206 mogąbyć wykonane jako hybrydowe układy scalone zaś z kolei cztery hybrydowe układy scalone mogą być wykonane w postaci pakietowego układu scalonego, o schemacie przedstawionym na fig. 2, przez zastosowanie techniki modułów wieloukładowych.
Ponadto na fig. 4 przedstawiono schemat blokowy jednego, na przykład 200, z modułów sterujących przedstawionych na fig. 3.
Sekcja przerzutnikowa 220 zawiera osiem układów przerzutnikowo-przetwomikowych 300,310,320, 330,340,350,360,370 a sekcja wzmacniaczy operacyjnych 230 zawiera osiem przetworników cyfrowo-analogowych i wzmacniaczy operacyjnych 400, 410, 420, 430, 440, 450, 460, 470.
Dekodery 210,211,212,213,214,215,216 są kolej no odblokowywane za pomocą zestawu sygnałów wyboru układu, o aktywnym stanie niskim, CHEPS1, CHIPS2, CHIPS3, CHIPS4, jak to pokazano na fig. 9F do 91, wraz z sygnałami wyboru pakietów. Sygnały adresowe do dekodera 210 są wykorzystywane do określania, który z układów przerzutnikó wo-przetwornikowych będzie wybrany do odbioru wejściowych danych 8-bitowych przez magistralę danych DATA. Dekoder 210, w odpowiedzi na sygnały adresowe A2, A3, A4 wytwarza sekwencyjnie osiem sygnałów WRO, WR1, WR2, WR3, WR4, WR5, WR6, WR7 uaktywniających te układy przerzutnikowo-przetwomikowe, jak to pokazano na fig. 9J do 9Q.
Każdy z ośmiu układówprzerzutnikowo-przetwomikowych 300,310,320,330,340,350, 360,370 tymczasowo przechowuje cztery 8-bitowe sygnały dacyjne w sekwencji, odpowiednio do powyższych sygnałów z dekodera 210 i równocześnie wyprowadza zapamiętane sygnały dacyjne do ośmiu przetworników cyfrowo-analogowych i do ośmiu wzmacniaczy operacyjnych 400 do 470.
Każdy z ośmiu przetworników cyfrowo-analogowych i wzmacniaczy operacyjnych 400, 410,420,430, 440,450, 460,470 wydziela z sygnałów danych 8-bitowych napięcia sygnałów odpowiadających sygnałom danych, do podania do pobudzanych zwierciadeł cienkowarstwowych 40.
Figura 5 przedstawia szczegółowy schemat ideowy jednego, na przykład 300, z układów przerzutnikowo-przetwomikowych przedstawionych na fig. 4.
Układ 300 zawiera obwód sekwencyjny 30, obwód wejściowy 80 dla danych i obwód 90 do wyprowadzania danych. Obwód wejściowy 80 dla danych zawiera zespół czterobitowych przerzutników wejściowych 82,84,86,88. Każdy z przerzutników wejściowych 82,84,86, 88, który jest konwencjonalnym przerzutnikiem D, tymczasowo kolejno magazynuje sygnał danych 8-bitowych magistrali danych DATA, pod kontrolą obwodu sekwencyjnego 30. Obwód sekwencyjny 30 zawiera trzy inwertery 22, 24, 26 i cztery bramki pośredniczące 32, 34, 36, 38. Pierwszy inwerter 22 odwraca sygnał wyj ściowy WRO z dekodera 210, zaś inwertery drugi i trzeci 24 i 26 odwracają sygnały adresowe, odpowiednio Ao i Av
Pierwsza bramka pośrednicząca 32 wykonuje operację AND na sygnałach wyjściowych inwerterów 22, 24, 26. Wynikowy sygnał wyjściowy z pierwszej bramki 32 podawany jest do pierwszego przerzutnika wejściowego 82 jako sygnał sterujący zezwalający temu przerzutnikowi 82 na odbiór pierwszego sygnału danych 8-bitowych przez magistralę danych DATA.
178 107
Druga bramka pośrednicząca 34 wykonuje operację logiczną AND na sygnałach wyjściowych inwerterów 22,26 i sygnale adresowym Ao. Wynikowy sygnał wyjściowy z drugiej bramki 34 podawany jest do drugiego przerzutnika wejściowego 84 jako sygnał sterujący zezwalający temu przerzutnikowi 84 na odbiór drugiego sygnału danych 8-bitowych przez magistralę danych DATA.
Trzecia bramka pośrednicząca 36 wykonuje operację AND na sygnałach wyjściowych inwerterów 22,24 i sygnale adresowym Ar Wynikowy sygnał wyjściowy z trzeciej bramki 36 podawany jest do trzeciego przerzutnika wejściowego 86 jako sygnał sterujący zezwalający temu przerzutnikowi 86 na zapamiętanie trzeciego sygnału danych 8-bitowych z magistrali danych DATA.
Czwarta bramka pośrednicząca 38 wykonuje operację AND na sygnale wyjściowym inwertera 22 i sygnałach adresowych Ao, Aj. Wynikowy sygnał wyjściowy z czwartej bramki 38 podawany jest do czwartego przerzutnika wejściowego 88 jako sygnał sterujący zezwalający temu przerzutnikowi 88 na zapamiętanie trzeciego sygnału danych 8-bitowych z magistrali danych DATA.
Obwód 90 wyprowadzania danych zawiera inwerter 28 do wykonywania operacji odwracania sygnału sterującego danymi LDAC i zespół czterech przerzutników pośredniczących 92, 94,96,98. Pierwszy inwerter 22 odwraca sygnał wyjściowy WRO z dekodera 210, zaś inwertery drugi i trzeci 24 i 26 odwracają sygnały adresowe, odpowiednio Ao i Aj.
Każdy z przerzutników 92, 94, 96, 98, który jest konwencjonalnym przerzutnikiem D, służy do wyprowadzania sygnałów dacyjnych przekazywanych z przerzutników wejściowych 82, 84, 86, 88 przy dodatnim zboczu sygnału wyjściowego inwertera 28.
Poniżej opisano działanie układu sterowania według wynalazku.
Kiedy obydwa sygnały wybierające PKGS1 i CHIPS1 mają niskie stany aktywne a kombinacja sygnałów adresowych (A4A3A2) wynosi (000), dekoder 2l0 zostaje odblokowany i wytwarza aktywny stan niski WRO przedstawiony na fig. 8J. Aktywny stan niski WRO zostaje odwrócony przez pierwszy inwerter i następnie podany do każdej z bramek pośredniczącej 32, 34,36,38. Wtedy, jeżeli kombinacja sygnałów adresowych (A1A0) wynosi (00), to pierwszy sygnał danych 8-bitowych zostaje zapamiętany w pierwszym przerzutniku wejściowym 82 w momencie przejścia dodatniego na wyjściu pierwszej bramki 32. Jeżeli kod adresu (A1A0) przechodzi w (01), to drugi sygnał danych 8-bitowych zostaje zapamiętany w drugim przerzutniku wejściowym 84 w momencie przejścia dodatniego na wyjściu drugiej bramki 34. Jeżeli kod adresu (A1A0) przechodzi w (10), to trzeci sygnał danych 8-bitowych zostaje zapamiętany w trzecim przerzutniku wejściowym 86 w momencie przejścia dodatniego na wyjściu trzeciej bramki 36. Jeżeli kod adresu (A1A0) przechodzi w (11), to czwarty sygnał danych 8-bitowych zostaje zapamiętany w czwartym przerzutniku wejściowym 88 w momencie przejścia dodatniego na wyjściu czwartej bramki 38.
Natomiast, kiedy 8-bitowe sygnały dacyjne, pierwszy do czwartego, znajdują się w przerzutnikach wejściowych 82, 84, 86, 88, kiedy kombinacja adresowa (A4A3A2) przechodzi w (100), to dekoder 210 wytwarza sygnał odblokowania WR1. W odpowiedzi na sygnał odblokowania WR1, zostaje odblokowany układ przerzutnikowo-przetwornikowy 310, przedstawiony na fig. 4, tak że kolejno zapamiętywane są sygnały dacyjne, piąty do ósmego, w odpowiadających im przerzutnikach.
Powyższa operacja powtarza się w odniesieniu do ostatniego układu przerzutnikowoprzetwomikowego 370 aż do zarejestrowania sygnałów dacyjnych 1do 32 w sekcji przerzutnikowej 220 przedstawionej na fig. 3.
Podobnie, przy kolejnym odblokowywaniu pozostałych modułów sterujących 202, 204, 206 przez sygnały wyboru, PKGS1 i CHIPS1 do CHIPS4, następuje sekwencyjne zapamiętanie bloku 32 sygnałów dacyjnych w sekcjach przerzutnikowych tych modułów. Następnie, w miarę kolejnego odblokowywania pięciu pakietów sterujących 100,110,120,130,140, jak to pokazano na fig. 2, następuje zapamiętanie bloku 128 sygnałów dacyjnych w sekcjach przetwornikowych dla danych wejściowych w pakietach sterujących dla osiągnięcia zapamiętania łącznie
178 107
640 sygnałów dacyjnych podczas okresu czasu A liczącego 640 odpowiadających plamkom impulsów zegarowych sygnału LDAC sterowania danymi, jak to pokazano na fig. 7E.
Następnie, zaczyna się równoczesna transmisja 640 sygnałów dacyjnych zapamiętanych w rejestrach wejściowych do przetwornika cyfrowo-analogowego i wzmacniaczy operacyjnych, synchronicznie z dodatnimi przejściami odwróconego przez inwerter 28 sygnału sterowania danymi, poprzez bramki pośredniczące. Transmisja kończy się podczas okresu czasu B według fig. 7E.
Na figurze 6 przedstawiono schemat ideowy jednego, na przykład 400, ze wzmacniaczy operacyjnych z fig. 4.
Każdy z czterech 8-bitowych sygnałów dacyjnych z przerzutników pośredniczących 92, 94, 96, 98, jest podawany na zaciski wejściowe D0, D2, D3, D4, D5, D6, D7 każdego z przetworników. Na fig. 6 przedstawiono dla uproszczenia schemat tylko jednego z przetworników. Przetwornik cyfrowo-analogowy 302 przetwarza sygnał na napięcie analogowe o wartości proporcjonalnej do podanej do niego wartości cyfrowej. Analogowa wartość napięcia może być równa dowolnej z wielu wartości gradacji, to znaczy jedną z 256 (=28) różnych wartości, w danym roboczym zakresie napięcia Vrefprzyłożonego do przetwornika cyfrowo-analogowego 302. Przetwornik ten 302 podaje przetworzone napięcie analogowe do odpowiadającego mu wzmacniacza operacyjnego 400. Wzmacniacz operacyjny 400 służy do wzmocnienia wartości napięcia analogowego do wartości sygnału w zakresie od 0V do 15V, dostosowanego do sterowania zespołu 50. Wzmocniony sygnał napięciowy jest podawany na źródło tranzystora TFT 52, który jest włączany linią 56 wyboru. Odpowiednio do tego, następuje ładowanie pobudzonego zwierciadła 40, przyporządkowanego tranzystorowi TFT 52, do poziomu wzmocnionego sygnału napięciowego.
178 107
>40 <
>10
X
FIG. 1
178 107
178 107
CQ
178 107
VSS DGND AGND
FIG- 4
178 107
300
178 107
400
V
Q>
Ω
178 107
63.5jjs
Hsyn •T1
4.7jjs
C HCNT74
ιυυυΐηη^μυυ nniuuwiu^^ Ί η^ιηηηίΐηηηηι^ιηηί nnnnnnnnjinniuinnniuw 1 Ί ηη^μυυυυυυιηη^^ηηί (jinr T_
1 μ
1 «a- A - --1 Lo— B —c- r
LDAC
-H 11 .88jjs H
FIG. 7
Fsy s τηηηηπίυιηηηηηηηηηηηηΜ^^
JE) Ao ντππηηπιυΈίτνίηΗΐΐΓΐπτυΎΓυυιαπΛπΓΐΗηΗππίυπυιηητΗππίϊη
G AJ
D
E
F A4
FIG. 8
178 107
F | I J J J J J _1
5 J 3 3 3 3
5 . 1 =3 3 3 3 3 3 3
5 - 1 3 3 3 3
Ί— . 1 3 3 3 3 3
h 77 3 =, 3 3 => 3 3
Ί ] J =3 3 3 3 3 3 3 3 3 3 3 3 3
Ί J =3 3 3 3 3 3 = 3 3 3 3
i 3 3 Γ3 3 3 3 3 = θΊι = OS
J π i* 7 ha =3 =1 3 3 3 3 k
h _ 1 3 3 3 3 3 3 3
Ί j 3 3 3 3 3 3 3 3 =3 3
J 3 3 3 3 3 3
5 _ I 3 3 3 3 3 3 3
L i a ha- e 3 = = 3 3 3 3
KGS1 CM ω O n ω o m· ω o sc m ω o X IIPS1 CM ω 0. K) ω CL rt- ω Q_ o cl CL $ CM CL 5: ΓΌ OL $ M OL m OL 5: CO CL 5:
Q_ CL Ol o_ CL X X X
o o o o
WR7
Ό © Oj Ο, Οζ O CU 05 07
Departament Wydawnictw UP RP. Nakład 70 egz.
Cena 4,00 zł.

Claims (3)

  1. Zastrzeżenia patentowe
    1. Układ sterowania zespołem zwierciadeł w optycznym układzie projekcyjnym, w którym zespół ruchomych zwierciadeł cienkowarstwowychjest złożony z M kolumn i N wierszy zwierciadeł cienkowarstwowych odbijających wiązki światła padające na nie, przy czym każde z cienkowarstwowych zwierciadełjest przyporządkowane do określonego urządzenia przełączającego i podlega odkształceniu pod działaniem napięcia przykładanego do niego przez to urządzenie przełączające, znamienny tym, że zawiera pamięć ramki (170) zapamiętującą w postaci cyfrowej sygnał wizyjny zawierający zbiór wizyjnych sygnałów linii, z których każdyjest analizowany zgodnie z impulsem analizującym, przy czym każdy z wizyjnych sygnałów linii jest podzielony na liczbę N n-bitowych, generowanych sekwencyjnie, sygnałów danych, oraz generator sygnału sterującego (180) generujący sygnał zezwalający, w odpowiedzi na pobranie z impulsu analizującego zegarowego impulsu sterowania każdego z liczby N cienkowarstwowych zwierciadeł (40) w tej samej kolumnie oraz sygnału sterującego danymi z dwoma, kolejno pierwszym i drugim, impulsami o przyporządkowanym czasie trwania, w którym to czasie trwania pierwszego impulsujest dostępna liczbaN n-bitowych sygnałów danych, przy czym wyjścia pamięci ramki (170) i generatora sygnału sterującego (180) są dołączone do wejść pakietów sterujących (100, 110, 120, 130, 140) odblokowywanych kolejno przez sygnał zezwalający zaś każdy pakiet sterujący (100,110, 120,130, 140) zawiera dekoder (210) generujący sygnał sekwencyjny na podstawie impulsu analizującego i sygnału zezwalającego dołączony poprzez sekcję przerzutnikową (220) do sekcji wzmacniaczy operacyjnych (230), przy czym sekcja przerzutnikowa (220) jest zbudowana z dołączonych do wyjść dekodera (210) układów przerzutnikowo-przetwornikowych (300,310,320,330,340,350,360,370) przetwarzających n-bitowy sygnał danych na napięcie analogowe o wielkości proporcjonalnej do wartości tego n-bitowego sygnału danych, z których każdy zawiera szereg przerzutników (82,84,86,88) przechowujących określoną liczbę n-bitowych sygnałów danych zgodnie z sygnałem sekwencyjnym oraz szereg bramek pośredniczących (32, 34, 36, 38) pracujących synchronicznie z przejściami od pierwszego impulsu do drugiego impulsu, z równoczesnym wyprowadzaniem n-bitowego sygnału danych z każdego przerzutnika wejściowego (82,84,86,88), zaś sekcja wzmacniaczy operacyjnych (230) zawiera szereg wzmacniaczy operacyjnych (400,410,420,430,440,450,460, 470) wzmacniających napięcie analogowe do poziomu sygnału napięciowego przykładanego do każdej określonej z góry liczby urządzeń przełączających zwierciadeł cienkowarstwowych (40).
  2. 2. Układ według zastrz. 1, znamienny tym, że każdy z układów przerzutnikowo-przetwornikowych (300, 310, 320, 330, 340, 350, 360, 370) zawiera na wyjściu przetwornik cyfrowo-analogowy (302).
  3. 3. Układ według zastrz. 2, znamienny tym, że wejścia przetwornika cyfrowo-analogowego (302) przetwarzającego n-bitowy sygnał danych z każdej z bramek pośredniczących (32,34, 36,38) są dołączone do tych bramek poprzez przerzutniki wejściowe (82, 84,86,88), przy czym wartość napięcia analogowego na wyjściu przerzutnika cyfrowo-analogowego (302) jestjedną z 2n różnych wartości gradacji w określonym zakresie napięcia roboczego doprowadzonego do przetwornika cyfrowo-analogowego (302).
PL95320195A 1994-11-11 1995-11-10 Układ sterowania zespołem zwierciadeł w optycznym urządzeniu projekcyjnym PL178107B1 (pl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019940029494A KR0149215B1 (ko) 1994-11-11 1994-11-11 픽셀 구동 회로
PCT/KR1995/000146 WO1996015622A1 (en) 1994-11-11 1995-11-10 Actuated mirror array driving circuit having a dac

Publications (2)

Publication Number Publication Date
PL320195A1 PL320195A1 (en) 1997-09-15
PL178107B1 true PL178107B1 (pl) 2000-02-29

Family

ID=19397603

Family Applications (1)

Application Number Title Priority Date Filing Date
PL95320195A PL178107B1 (pl) 1994-11-11 1995-11-10 Układ sterowania zespołem zwierciadeł w optycznym urządzeniu projekcyjnym

Country Status (18)

Country Link
US (1) US5793348A (pl)
EP (1) EP0712245B1 (pl)
JP (1) JPH10508953A (pl)
KR (1) KR0149215B1 (pl)
AU (1) AU689661B2 (pl)
BR (1) BR9509647A (pl)
CA (1) CA2204852A1 (pl)
CZ (1) CZ288232B6 (pl)
DE (1) DE69517654T2 (pl)
ES (1) ES2148405T3 (pl)
HU (1) HUT77726A (pl)
MY (1) MY112487A (pl)
PE (1) PE43197A1 (pl)
PL (1) PL178107B1 (pl)
RU (1) RU2155386C2 (pl)
TW (1) TW388848B (pl)
UY (1) UY24085A1 (pl)
WO (1) WO1996015622A1 (pl)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6969635B2 (en) 2000-12-07 2005-11-29 Reflectivity, Inc. Methods for depositing, releasing and packaging micro-electromechanical devices on wafer substrates
EP0810458B1 (en) * 1996-05-29 2001-09-19 Daewoo Electronics Co., Ltd Array of thin film actuated mirrors and method for the manufacture thereof
US5930025A (en) * 1996-05-29 1999-07-27 Daewoo Electronics Co., Ltd. Array of thin film actuated mirrors and method for the manufacture thereof
US6441758B1 (en) * 1997-11-27 2002-08-27 Semiconductor Energy Laboratory Co., Ltd. D/A conversion circuit and semiconductor device
KR100535348B1 (ko) * 1998-04-22 2006-02-28 비오이 하이디스 테크놀로지 주식회사 액정표시소자의 그레이 스케일 조정방법
US6962419B2 (en) 1998-09-24 2005-11-08 Reflectivity, Inc Micromirror elements, package for the micromirror elements, and projection system therefor
WO2000038433A1 (en) * 1998-12-22 2000-06-29 Daewoo Electronics Co., Ltd. Image display system using a thin-film actuated mirror array
JP2000194282A (ja) * 1998-12-24 2000-07-14 Daewoo Electronics Co Ltd 映像ディスプレーシステム
JP2001051661A (ja) 1999-08-16 2001-02-23 Semiconductor Energy Lab Co Ltd D/a変換回路および半導体装置
US6608621B2 (en) * 2000-01-20 2003-08-19 Canon Kabushiki Kaisha Image displaying method and apparatus
US7170485B2 (en) * 2000-01-28 2007-01-30 Intel Corporation Optical display device having a memory to enhance refresh operations
US7012731B2 (en) * 2000-08-30 2006-03-14 Reflectivity, Inc Packaged micromirror array for a projection display
JP5127089B2 (ja) 2000-10-17 2013-01-23 キヤノン株式会社 表示装置、投射型表示装置、光変調装置の駆動装置、及び光変調装置の駆動方法
US7023606B2 (en) * 2001-08-03 2006-04-04 Reflectivity, Inc Micromirror array for projection TV
US6902281B2 (en) * 2002-01-23 2005-06-07 Bennett Optical Research, Inc. Adaptive optic mirror
US7042622B2 (en) 2003-10-30 2006-05-09 Reflectivity, Inc Micromirror and post arrangements on substrates
US6741384B1 (en) * 2003-04-30 2004-05-25 Hewlett-Packard Development Company, L.P. Control of MEMS and light modulator arrays
US7148910B2 (en) 2003-11-06 2006-12-12 Eastman Kodak Company High-speed pulse width modulation system and method for linear array spatial light modulators
ES2504174T3 (es) * 2005-02-23 2014-10-08 Pixtronix, Inc. Procedimientos y aparatos de representación visual
JP5397219B2 (ja) * 2006-04-19 2014-01-22 イグニス・イノベーション・インコーポレイテッド アクティブマトリックス表示装置用の安定な駆動スキーム
CN103117732B (zh) * 2013-02-22 2015-12-09 哈尔滨工程大学 多路视频脉冲信号发生装置及方法
CN103117733B (zh) * 2013-02-25 2015-08-19 华东师范大学 一种数字微镜器件驱动波形发生器
KR102267237B1 (ko) * 2014-03-07 2021-06-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 전자 기기

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2606596C2 (de) * 1976-02-19 1982-05-13 Philips Patentverwaltung Gmbh, 2000 Hamburg Integrierte Lichtmodulationsmatrix für die Bilddarstellung und Bildprojektion
JP2642204B2 (ja) * 1989-12-14 1997-08-20 シャープ株式会社 液晶表示装置の駆動回路
US5035475A (en) * 1990-03-15 1991-07-30 Aura Systems, Inc. Unique modulation television
US5138309A (en) * 1990-04-03 1992-08-11 Aura Systems, Inc. Electronic switch matrix for a video display system
JPH07109544B2 (ja) * 1991-05-15 1995-11-22 インターナショナル・ビジネス・マシーンズ・コーポレイション 液晶表示装置並びにその駆動方法及び駆動装置
EP0530761B1 (en) * 1991-09-06 1996-04-17 Texas Instruments Incorporated Partitioned frame memory for spatial light modulator
JP3189990B2 (ja) * 1991-09-27 2001-07-16 キヤノン株式会社 電子回路装置
JPH05100635A (ja) * 1991-10-07 1993-04-23 Nec Corp アクテイブマトリクス型液晶デイスプレイの駆動用集積回路と駆動方法
DE69420437T2 (de) * 1993-02-19 1999-12-23 Asahi Glass Co Ltd Anzeigevorrichtung und Verfahren zur Erzeugung von Datensignalen für eine Anzeigevorrichtung
US5604510A (en) * 1995-01-10 1997-02-18 Palomar Technologies Corporation Liquid crystal display drive with voltage translation

Also Published As

Publication number Publication date
CZ288232B6 (en) 2001-05-16
ES2148405T3 (es) 2000-10-16
US5793348A (en) 1998-08-11
MY112487A (en) 2001-06-30
EP0712245A3 (en) 1997-03-26
UY24085A1 (es) 1996-04-11
KR0149215B1 (ko) 1998-10-15
MX9703406A (es) 1997-07-31
DE69517654D1 (de) 2000-08-03
CA2204852A1 (en) 1996-05-23
PE43197A1 (es) 1997-11-27
WO1996015622A1 (en) 1996-05-23
HUT77726A (hu) 1998-07-28
TW388848B (en) 2000-05-01
PL320195A1 (en) 1997-09-15
CZ141997A3 (cs) 1998-02-18
AU3816595A (en) 1996-06-06
RU2155386C2 (ru) 2000-08-27
EP0712245A2 (en) 1996-05-15
AU689661B2 (en) 1998-04-02
EP0712245B1 (en) 2000-06-28
KR960018657A (ko) 1996-06-17
JPH10508953A (ja) 1998-09-02
BR9509647A (pt) 1997-09-16
DE69517654T2 (de) 2000-10-19

Similar Documents

Publication Publication Date Title
PL178107B1 (pl) Układ sterowania zespołem zwierciadeł w optycznym urządzeniu projekcyjnym
JP3375909B2 (ja) 表示装置
US5673060A (en) Deformable mirror device driving circuit and method
US6462728B1 (en) Apparatus having a DAC-controlled ramp generator for applying voltages to individual pixels in a color electro-optic display device
KR950010136B1 (ko) 표시장치의 구동회로
JPH04165329A (ja) 液晶表示装置の駆動方法
JP3309968B2 (ja) 液晶表示装置およびその駆動方法
US6429858B1 (en) Apparatus having a DAC-controlled ramp generator for applying voltages to individual pixels in a color electro-optic display device
KR950003344B1 (ko) 표시장치의 구동회로
EP0391654B1 (en) A drive circuit for driving an LCD apparatus
EP0624862B1 (en) Driving circuit for display apparatus
US6496173B1 (en) RLCD transconductance sample and hold column buffer
JP3935209B2 (ja) デジタル光変調器の多フレーム速度作動
JP2001337657A (ja) 液晶表示装置
US20060187178A1 (en) Liquid crystal display device
EP0544427B1 (en) Display module drive circuit having a digital source driver capable of generating multi-level drive voltages from a single external power source
US6243057B1 (en) Deformable mirror device driving circuit and method
KR100192612B1 (ko) Ama 픽셀 구동회로
JP3549127B2 (ja) 液晶表示装置
CN1478266A (zh) 液晶显示成像器和时钟降低方法
KR0137560B1 (ko) 투사형 화상표시시스템의 화면 상전환제어장치(pixel scanning control system for projector)
JPH04358197A (ja) 液晶ディスプレイの階調駆動回路
JP3468165B2 (ja) 液晶表示装置
JPH05210358A (ja) 液晶駆動装置
JP2007102158A (ja) 液晶画像表示装置の及びその駆動方法