HU207593B - Method and device for controlling storage - Google Patents

Method and device for controlling storage Download PDF

Info

Publication number
HU207593B
HU207593B HU9202106A HU210692A HU207593B HU 207593 B HU207593 B HU 207593B HU 9202106 A HU9202106 A HU 9202106A HU 210692 A HU210692 A HU 210692A HU 207593 B HU207593 B HU 207593B
Authority
HU
Hungary
Prior art keywords
memory
ram
gate
input
output
Prior art date
Application number
HU9202106A
Other languages
English (en)
Other versions
HUT61109A (en
HU9202106D0 (en
Inventor
Jouko Laatikainen
Original Assignee
Raha Automaattiyhdistys
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raha Automaattiyhdistys filed Critical Raha Automaattiyhdistys
Publication of HU9202106D0 publication Critical patent/HU9202106D0/hu
Publication of HUT61109A publication Critical patent/HUT61109A/hu
Publication of HU207593B publication Critical patent/HU207593B/hu

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/20Address safety or protection circuits, i.e. arrangements for preventing unauthorized or accidental access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • G06F12/1433Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block for a module or a part of a module
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/24Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Storage Device Security (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Description

A leírás terjedelme: 6 oldal (ezen belül 1 lap ábra)
HU 207 593 Β
RAM engedélyező regiszter (1) és ÉS-kapun (5) keresztül van csatlakoztatva, amelynek másik bemenetére VAGY-kapu (6) van kapcsolva, amelynek egyik bemenete az időzítő áramkör (2) kimenetével van összekötve, másik bemenetére RAM beíró egység (3) van csatlakoztatva.
A találmány tárgya eljárás és berendezés memóriába történő beírás vezérléséhez, amely eljárásban a memóriába történő beírás művelete csak egy meghatározott kulcskód beírásával kezdődő meghatározott hosszúságú időtartam alatt egy meghatározott memőriaterületre van engedélyezve.
Egy véletlen hozzáférésű tároló (RAM=randomaccess memory) egy olyan félvezető tárolóeszköz, amelyben gyorsan el lehet tárolni információt, ennélfogva a RAM-ot mikroszámítógépekben használják, ha az információ gyors eltárolására és kiolvasására van szükség. Másrészt viszont a RAM-nak az is jellemzője, hogy az abba beírt információ törlődik, amikor a tápfeszültséget kikapcsolják. Azonban az olyan típusú RAM-ok, melyeknek az információ tárolásához csak kis teljesítményre van szükségük, használhatók információ tárolására a tápfeszültség kiesése alatt is, hogy ha ezeket készenléti tápegységekkel, például teleppel vagy akkumulátorral látják el.
Egy érmebedobós gépben RAM-ot lehet például használni a pénz bedobására és meghibásodására vonatkozó imformációk tárolására. Ez az információ a teljes gép működésére nézve fontos, mivel a gép megbízható információ nélkül leállhat. Ugyanazt az információt lehet párhuzamosan különböző tároló áramkörökben tárolni, úgyhogy ha hiba lép fel, a működést megfelelő információval lehet folytatni. Ha több tároló áramkört használnak, akkor annak a valószínűsége, hogy ugyanaz az információ lesz hibásan feldolgozva, csökken, hogy ha egy megszakított írási műveletet úgy tekintenek, hogy az okozta a hibát.
Egy ismert megoldásban a RAM tartalmának nem szándékos megváltoztatását oly módon akadályozzák meg, hogy a memóriaírási műveletet vezérlő jelek közül az egyiket memóriaírás tiltási állapotban tartják. Ebben az ismert megoldásban egy ún. (CE) chip engedélyező jelet használnak erre a célra oly módon, hogy a (CE) chip engedélyező jelet csak egy olyan memóriaírási szekvenciával (jelsorozattal) lehet aktiválni, mely egy olyan RAM-ra van címezve, melyet egy ku leskód beírásával kezdődő, rögzített hosszúságú időintervallumon belül egy, a RAM tárolótéren kívüli memória területre írtak be. Tehát annak a valószínűsége, hogy a helyes kódszót véletlenül a megfelelő memória területre adták, és egy hibás írás történik a RAM-ba, különösen kicsiny.
Ahol az információt a memória tartalmának egy másik memória áramkörbe való átmásolásával biztosítják, mely utóbbi ún, háttér- vagy támogató memóriaként szolgál, a másolási sebességnek igen nagy jelentősége van: a berendezés tápfeszültségét bármikor kikapcsolhatják, és a másolás befejeztelen maradhat. Azonban minél gyorsabban hajtják végre a másolást, annál kisebb annak a valószínűsége, hogy a másolás befejezetlenül marad és hibás lesz.
A találmány célja olyan memóriavezérlés kialakítása, mely gyorsabb írást tesz lehetővé a memóriába.
A kitűzött célt egy olyan, a bevezető részben ismertetett típusú eljárás segítségével értük el, mely eljárásra jellemző, hogy az egyes kulcskódok beírását követő sikeres memóriaírási művelet után egy, az előző időtartamban induló, előre meghatározott időtartamon belül engedélyezünk egy új memóriaírási műveletet, a kulcskód felülírása nélkül.
A találmányban egy tulajdonság, mely lehetővé teszi egy új írási művelet végrehajtását, össze van kötve egy kulcskód megadásával: minden egyes RAM-ba történő sikeres beírási műveletet követően a memóriavédelem új kulcskód nélkül engedi meg egy új írási művelet végrehajtását, rögzített hosszúságú időintervallumon belül. Más szavakkal, ha az első írási műveletet helyesen hajtottuk végre, a következő írási műveletet anélkül lehet végrehajtani, hogy külön megnyitnánk egy új időablakot egy kulcskóddal. Az idővezérlést azonban fenntartjuk a találmányban. A találmánynak köszönhetően hosszú adattömböket lehet olyan gyorsan beírni egy RAM-ba, amilyen nagy sebességet a memóriát vezérlő berendezés lehetővé tesz feltéve azonban, hogy nincs túlságosan hosszú szünet az írási műveletek között - olyan időigényes művelet nélkül, melyben a kulcsszót minden egyes írási művelettel kapcsolatban meg kellene adni.
A találmány további célja egy berendezés kialakítása memóriába történő írás vezérlésére, mely RAM en35 gedélyező regiszterből, annak kimenetével összekötött időzítő áramkörből, annak kimenetére egyik bemenetével kapcsolódó VAGY-kapuból, annak másik bemenetére csatlakoztatott RAM beíró egységből, és a VAGYkapu kimenetével és a RAM kiolvasó egység kimene40 tévéi összekötött ÉS-kapuból áll, melynek chip engedélyező jelkimenete van.
A berendezésre jellemző, hogy az időzítő áramkör bemenetére a RAM engedélyező regiszter egy ÉS-kapun keresztül van csatlakoztatva, amelynek másik bemeneté45 re VAGY-kapu van kapcsolva, amelynek egyik bemenete az időzítő áramkör kimenetével van összekötve, másik bemenetére RAM beíró egység van csatlakoztatva.
A találmány további célja a találmány szerinti berendezés felhasználása egy pénz- vagy érmebedobós gépben a bevétel másolására, valamint egy memóriából egy másik memóriába történő adat másolására, az adat háttér- vagy támogató tárolása céljából.
Az alábbiakban a találmány szerinti eljárást és berendezést kiviteli példa kapcsán részletesebben ismer55 tétjük a mellékelt rajzra való hivatkozással.
Az ábrán a találmány egy megvalósítási módja látható, mely az egyik, memória írást vezérlőjelet állítja elő, ebben az esetben a (CE) clnp engedélyező jelet. A (CE) chip engedélyed jel tud vezérelni egy memóriát, melyet egy vagy több memória áramkört képez.
HU 207 593 Β
Mint az ábrán látható, a találmány szerinti berendezés egy (1) RAM engedélyező regiszterből, egy annak kimenetével összekötött (5) ES-kapuból, az (5) ÉS-kapu másik bemenetére csatlakoztatott (6) VAGY-kapuból, kimenetére csatlakozatott (2) időzítő áramkörből, a (6) VAGY-kapu bementére kapcsolt (3) RAM beíró egységből (4) RAM kiolvasó egységből, valamint a (6) VAGY-kapu másik bementével és a (2) időzítő áramkör kimenetével egyik bemeneténél összekötött (7) VAGYkapuból és annak kimenetével összekötött (8) ÉS-kapuból áll, ahol a (7) VAGY-kapu másik bemenete a (6) VAGY-kapu első bemenetével, a (8) ÉS-kapu másik bemenete pedig a (4) RAM kiolvasó egység kimenetével van összekötve.
Az ábrán bemutatott áramkör állítja elő az írási és olvasási műveletekhez egyaránt a (CE) chip engedélyező jelet.
Információt korlátozás nélkül lehet kiolvasni egy félvezető RAM-ból: ha az áramkörrel vezérelt memóriaterületet egy RAM memória olvasási műveletre címezünk, a (4) RAM kiolvasó egység kimenetén megjelenő RAMREAD olvasás jelet aktív állapotba vagy 0 jelszintre állítja, ennek hatására a (8) ÉS-kapu kimenőjele, vagyis a (CE) chip engedélyező jel szintén megváltoztatja állapotát és aktív állapotba, azaz 0 jelszintre kerül, és ezzel aktiválja a memóriát.
Egy RAM beírása azonban a találmány szerint védve van.
A memóriába történő beírást azzal kezdjük, hogy megcímezzük az (1) RAM engedélyező regisztert, mely egy, a beírandó RAM memória területen kívül eső memóriahelyen van, és egy, legalább két bitből, előnyösen nyolc bitből álló kulcsszót írunk be az (1) RAM engedélyező regiszterbe. A helyes kulcsszó aktiválja az (1) RAM engedélyező regiszter RAMQK kimenőjelének állapotát, melyet 0 jelszintre állít. A RAMOK kimenőjelét az (5) ÉS-kapu a (2) időzítő áramkörre engedi át, melynek kimenetén a TIMEOK kimenőjel aktív állapotba, azaz 0 jelszintre billen, és elindítja az időintervallum számlálását. A TIMEOK kimenőjelet a második (7) VAGY-kapura adjuk.
Egy RAMWR írás jelet adunk a (7) VAGY-kapu második bemenetére a (3) RAM beíró egységből, mely a RAMWR írásjelet aktív állapotba, 0 jelszintre állítja, ha az áramkörei vezérelt RAM memóriatér RAM memóriaírásra van címezve. Ha egy írási műveletet bizonyos időtartamon belül hajtunk végre, vagyis akkor, amikor a TIMEOK kimenőjel 0 jelszinten van, a (7) VAGY-kapu kimenetének állapota aktív vagy 0 jelszintre változik, és ezáltal a (CE) chip engedélyező jelet is aktiválja.
Ha egy írási műveletet nem hajtunk végre az adott időtartamon belül, a (2) időzítő áramkör a TIMEOK kimenőjelet egyes állapotba kényszeríti, ami megakadályozza (7) VAGY-kapu kimenetének az aktiválását, és ezzel a (CE) chip engedélyező jel aktiválását, még akkor is, ha a RAMWR írás jel egy írási kísérlet eredményeképp aktív lenne.
A RAMWR írás jelet és a TIMEOK kimenőjelet a (6) VAGY-kapu bemenetelre is ráadjuk. A (6) VAGYkapu kimenete az (5) ÉS-kapu bemenetére van kapcsolva, amelynek másik bemenete a RAMOK kimenőjelet veszi.
Ha egy írási műveletet a megadott időtartamon belül hajtunk végre, azaz akkor, amikor a TIMEOK kimenőjel 0 jelszinten van, a (6) VAGY-kapu mindkét bemenete egyidejűleg 0 jelszinten van, ami a (6) VAGY-kapu kimenetét aktiválja, és a (2) időzítő áramkört alaphelyzetbe állítja vissza az (5) ÉS-kapun keresztül. Ekkor megint lehetséges az, hogy az adott időtartamon belül egy új írási műveletet hajtsunk végre, amely ismét alaphelyzetbe állítja vissza a (2) időzítő áramkört. Ha egy olvasási műveletet nem hajtunk végre az adott időtartamon belül és a TIMEOK kimenőjel megváltoztatja állapotát, a (2) időzítő áramkör beállítása a (6) VAGY-kapun keresztül le van tiltva. Ebben az esetben egy írási műveletet csak a kulcsszónak az (1) RAM engedélyező regiszterbe történő újrabeírásával lehet végrehajtani.
A találmány szerintit eljárás és berendezés különösen alkalmas olyan rendszerekhez, melyek legalább két RAM áramkörrel vannak ellátva információtárolás céljára, és amelyekben egy RAM áramkört arra használnak, hogy a másik RAM áramkörökben lévő információt átmásolják. A tárolandó információt ezzel tömbök formájában másoljuk át az egyik memória áramkörből a másikba. Minden egyes tömb átmásolásához több memória áramkör beírási műveletet használunk. A találmány szerint egy, legalább két bitből álló kulcsszót kell beírni egy külső regiszterbe annak érdekében, hogy a másolást el lehessen kezdeni. Nem szabad hosszabb késleltetésnek lennie, mint két egymást követően másolandó információrész írási pillanata között eltelő idő, vagy másképp a kulcsszót ismét meg kell adni. Az időtartam az az idő, amelyre a berendezés vezérléséhez van szükség, hogy az információt olvasson ki egy memória áramkörből és információt írjon be egy másik áramkörbe, plusz az az idő, melyet a másoláshoz szükséges további intézkedésekre kell fordítani. A találmány egy előnyös kiviteli változatában az időintervallum 5 mikroperc nagyságrendű.
A találmány különösen jól használható pénzbevétel és üzemi adatok másolására egy érmebedobós gépben vagy hasonlóban.

Claims (3)

1. Eljárás memóriába történő beírás vezérléséhez, melynek során egy memóriaírási műveletet csak egy előre meghatározott kulcskódnak a beírásától számított meghatározott hosszúságú időtartam alatt egy meghatározott memória területre engedélyezünk, azzal jellemezve, hogy az egyes kulcsszavak beírását követő sikeres memóriabeírási műveletet követően egy új memóriabeírási műveletet engedélyezünk egy előre meghatározott időtartamon belül, melynek kezdete az előző időtartamban van, anélkül hogy a kulcskódot felülírnánk.
HU 207 593 Β
2. Az 1. igénypont szerinti eljárás, azzal jellemezve, hogy a kulcskódot egy olyan memóriatérbe írjuk be, mely eltér attól a memóriatértől, amelybe a memóriaírási műveletet címezni kell.
3. Berendezés memóriába történő beírás vezérléséhez, mely RAM engedélyező regiszterből, annak kimenetével összekötött időzítő áramkörből, annak kimenetére egyik bemenetével kapcsolódó VAGY-kapuból, ez utóbbi másik bemenetére csatlakoztatott RAM beíró egységből, és a VAGY-kapu kimenetével és RAM kiolvasó egység kimenetével összekötött ÉS-kapuból áll, melynek chip engedélyező jel kimenete van, azzal jellemezve, hogy a időzítő áramkör (2) bemenetére a RAM engedélyező regiszter (1) egy ÉS-kapun (5) ke5 resztül van csatlakoztatva, amelynek másik bemenetére VAGY-kapu (6) van kapcsolva, amelynek egyik bemenete időzítő áramkör (2) kimenetével van összekötve, másik bemenetére RAM beíró egység (3) van csatlakoztatva.
HU9202106A 1990-01-05 1991-01-02 Method and device for controlling storage HU207593B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FI900063A FI86922C (fi) 1990-01-05 1990-01-05 Foerfarande och anordning foer kontrollering av inskrivning i ett minne

Publications (3)

Publication Number Publication Date
HU9202106D0 HU9202106D0 (en) 1992-10-28
HUT61109A HUT61109A (en) 1992-11-30
HU207593B true HU207593B (en) 1993-04-28

Family

ID=8529649

Family Applications (1)

Application Number Title Priority Date Filing Date
HU9202106A HU207593B (en) 1990-01-05 1991-01-02 Method and device for controlling storage

Country Status (9)

Country Link
EP (1) EP0507811A1 (hu)
JP (1) JPH05502957A (hu)
AU (1) AU640442B2 (hu)
CA (1) CA2070986A1 (hu)
FI (1) FI86922C (hu)
HU (1) HU207593B (hu)
NO (1) NO922652D0 (hu)
PL (1) PL292013A1 (hu)
WO (1) WO1991010192A1 (hu)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993007565A1 (en) * 1991-10-01 1993-04-15 Motorola, Inc. Memory write protection method and apparatus

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4493031A (en) * 1982-08-25 1985-01-08 At&T Bell Laboratories Memory write protection using timers
DE3325887A1 (de) * 1983-07-19 1985-01-31 Bosch Gmbh Robert Verfahren und vorrichtung zum schutz der mittels einer tastatur in einen ram-speicher eingegebenen informationen
US4796235A (en) * 1987-07-22 1989-01-03 Motorola, Inc. Write protect mechanism for non-volatile memory

Also Published As

Publication number Publication date
FI900063A0 (fi) 1990-01-05
CA2070986A1 (en) 1991-07-06
AU6973891A (en) 1991-07-24
PL292013A1 (en) 1992-03-23
EP0507811A1 (en) 1992-10-14
FI86922B (fi) 1992-07-15
FI900063A (fi) 1991-07-06
WO1991010192A1 (en) 1991-07-11
AU640442B2 (en) 1993-08-26
NO922652L (no) 1992-07-03
NO922652D0 (no) 1992-07-03
HUT61109A (en) 1992-11-30
FI86922C (fi) 1992-10-26
HU9202106D0 (en) 1992-10-28
JPH05502957A (ja) 1993-05-20

Similar Documents

Publication Publication Date Title
US7774536B2 (en) Power up initialization for memory
US4332009A (en) Memory protection system
EP0398545A1 (en) Method and apparatus for storing data in a non-volatile memory
WO1992021128A1 (en) A write protection circuit for use with an electrically alterable non-volatile memory card
JPS63221446A (ja) 不揮発性メモリ保護装置及び方法
JP3376306B2 (ja) データ処理装置、そのデータ処理方法
US5915080A (en) Reprogramming device of a flash memory
RU2189082C2 (ru) Схемное устройство с некоторым числом электронных схемных компонентов
US4985826A (en) Method and device to execute two instruction sequences in an order determined in advance
HU207593B (en) Method and device for controlling storage
JP3140695B2 (ja) 連想メモリ装置
EP0512454B1 (en) Method and apparatus for accessing non-volatile memory
JP2699640B2 (ja) 放射線認識回路を用いた電子回路
JPH0778231A (ja) メモリカード
JP3028567B2 (ja) Eeprom内蔵マイクロコンピュータ
JP2809752B2 (ja) メモリアクセス回路
JP3769033B2 (ja) 半導体メモリ装置
JPS62286143A (ja) 半導体記憶装置
JPS5856177B2 (ja) 磁気バブル記憶装置
JP3096371B2 (ja) 情報処理装置の制御方法
JPH0517082A (ja) エレベータの制御装置
JPH03276346A (ja) メモリカード
RU2006924C1 (ru) Устройство для ввода-вывода информации
JP2003126484A (ja) 遊技機
JPH06251585A (ja) 半導体記憶装置

Legal Events

Date Code Title Description
HMM4 Cancellation of final prot. due to non-payment of fee