FI86922B - Foerfarande och anordning foer kontrollering av inskrivning i ett minne. - Google Patents

Foerfarande och anordning foer kontrollering av inskrivning i ett minne. Download PDF

Info

Publication number
FI86922B
FI86922B FI900063A FI900063A FI86922B FI 86922 B FI86922 B FI 86922B FI 900063 A FI900063 A FI 900063A FI 900063 A FI900063 A FI 900063A FI 86922 B FI86922 B FI 86922B
Authority
FI
Finland
Prior art keywords
memory
writing
key code
read operation
time limit
Prior art date
Application number
FI900063A
Other languages
English (en)
Swedish (sv)
Other versions
FI900063A0 (fi
FI86922C (fi
FI900063A (fi
Inventor
Jouko Laatikainen
Original Assignee
Raha Automaattiyhdistys
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raha Automaattiyhdistys filed Critical Raha Automaattiyhdistys
Publication of FI900063A0 publication Critical patent/FI900063A0/fi
Priority to FI900063A priority Critical patent/FI86922C/fi
Priority to AU69738/91A priority patent/AU640442B2/en
Priority to HU9202106A priority patent/HU207593B/hu
Priority to CA002070986A priority patent/CA2070986A1/en
Priority to PCT/FI1991/000005 priority patent/WO1991010192A1/en
Priority to PL29201391A priority patent/PL292013A1/xx
Priority to EP91901421A priority patent/EP0507811A1/en
Priority to JP3501832A priority patent/JPH05502957A/ja
Publication of FI900063A publication Critical patent/FI900063A/fi
Priority to NO92922652A priority patent/NO922652L/no
Publication of FI86922B publication Critical patent/FI86922B/fi
Application granted granted Critical
Publication of FI86922C publication Critical patent/FI86922C/fi

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/20Address safety or protection circuits, i.e. arrangements for preventing unauthorized or accidental access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • G06F12/1433Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block for a module or a part of a module
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/24Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Storage Device Security (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Description

86922
Menetelmä ja laite muistiin kirjoittamisen ohjaamiseksi
Keksinnön kohteena on menetelmä muistiin kirjoittamisen ohjaamiseksi, jossa menetelmässä muistiinkirjoitus-5 operaatio sallitaan ainoastaan ennalta määrätyn aikarajan sisällä ennaltamäärätyn avainkoodin kirjoittamisesta ennalta määrättyyn muistipaikkaan.
RAM-muisti on puolijohdemuisti, johon voidaan tallentaa tietoa nopeasti, minkä vuoksi RAM-muistia käyte-10 täänkin mikrotietokoneissa kohteissa, joissa tarvitaan nopeaa tiedon tallennusta ja lukemista. Toisaalta RAM-muistin ominaisuuksiin kuuluu myös, että se kadottaa muistiin kirjoitetun tiedon käyttöjännitteen poistamisen yhteydessä. Kuitenkin RAM-muistityyppejä, jotka tarvitsevat 15 vain vähän tehoa tiedon säilyttämiseksi, voidaan käyttää tiedon talletukseen myös sähkökatkon ajan, mikäli niille järjestetään tiedon ylläpitoon tarvittava varateholähde, esimerkiksi paristo tai akku.
Raha-automaatissa RAM-muistia voidaan käyttää esi-20 merkiksi raha- ja vikatietojen talletukseen. Nämä tiedot ovat tärkeitä koko automaatin toiminnan kannalta, koska ilman luotettavaa tietoa automaatin toiminta voi estyä. Samoja tietoja voidaan säilyttää samanaikaisesti useissa eri muistipiireissä, jotta virhetilanteessa toimintaa voi-25 daan jatkaa kelvollisilla tiedoilla. Useiden muistipiirien käytöllä todennäköisyys saman tiedon virheelliseen käsittelyyn pienenee, jos virheen aiheuttajana pidetään keskeytynyttä kirjoitusoperaatiota.
RAM-muistin sisällön tahaton muuttaminen on eräässä 30 tunnetussa ratkaisussa estetty pakko-ohjaamalla jokin muistin kirjoitusoperaatiota ohjaavista signaaleista tilaan, joka estää muistiin kirjoittamisen. Tässä tunnetussa ratkaisussa mainittuun tarkoitukseen käytetään ns. piiri-valintasignaalia CE (chip enable) siten, että CE-signaali 35 voidaan aktivoida ainoastaan sellaisilla RAM-muistiin 2 86922 osoitetuilla kirjoitusmuistijaksoilla, jotka suoritetaan määrätyn aikarajan sisällä avainkoodisanan kirjoittamisesta RAM-muistialueen ulkopuolelle jäävään muistipaikkaan. Näin toteutettuna todennäköisyys, että annetaan vahingossa 5 oikea koodisana oikeaan muistipaikkaan ja suoritetaan virheellinen kirjoittaminen RAM-muistiin, on häviävän pieni.
Kun tiedon varmistukseen käytetään muistin sisällön kopioimista toiseen muistipiiriin, joka toimii ns. var-muusmuistina, kopiointinopeudella on suuri merkitys: lait-10 teen käyttöjännite voidaan kytkeä pois milloin tahansa ja kopiointi saattaa jäädä kesken. Mitä nopeammin kopiointi kuitenkin pystytään suorittamaan sitä pienempi on todennäköisyys, että kopiointi keskeytyisi ja epäonnistuisi.
Esillä olevan keksinnön päämääränä onkin aikaan-15 saada nopeampi muistiin kirjoittamisen mahdollistava muistin ohjaus.
Tämä saavutetaan johdannossa esitetyn tyyppisellä menetelmällä, jolle on keksinnön mukaisesti tunnusomaista, että jokaisen avainkoodin kirjoittamista seuraavan onnis-20 tuneen muistiinkirjoitusoperaation jälkeen sallitaan uusi kirjoitusoperaatio ennalta määrätyn aikarajan sisällä edellisestä ilman uutta avainkoodin kirjoittamista.
Keksinnössä on avainkoodin antamiseen liitetty uuden kirjoitustoimenpiteen mahdollistava ominaisuus: jokai-25 sen RAM-muistiin suoritetun onnistuneen kirjoitusoperaation jälkeen mustinsuojaus sallii aikarajan puitteissa uuden kirjoitusoperaation ilman uutta avainkoodia. Toisin sanoen jos ensimmäinen kirjoitusoperaatio suoritetaan oikein, seuraava kirjoitus voidaan tehdä ilman erillistä 30 aikaikkunan avausta avainkoodilla. Keksintö kuitenkin säilyttää kirjoitusoperaatioiden välillä aikarajoituksen. Keksinnön ansiosta RAM-muistiin voidaan kirjoittaa pitkä tietolohko niin nopeasti kuin muistia ohjaava laite siihen kykenee - edellyttäen kuitenkin, että kirjoitusoperaatioi-35 den välillä ei ole liian pitkä tauko - ilman aikaa kulut- 3 86922 tavaa avainkoodin antamista jokaisen kirjoitusoperaation yhteydessä.
Keksinnön kohteena on myös laite muistiin kirjoittamisen ohjaamiseksi, joka laite käsittää ohjausvälineet 5 muistin aktivointisignaalin muodostamiseksi vasteena ennalta määrätyn avainkoodin syöttämiselle ohjausvälineille, ohjausvälineiden sisältäessä ajastinvälineet, jotka käynnistetään avainkoodin syöttämisellä ja jotka estävät muistin aktivointisignaalin muodostamisen, kun avainkoodin 10 syöttämisestä on kulunut ennalta määrätty aika. Laitteelle on tunnusomaista, että ohjausvälineet käsittävät lisäksi välineet ajastinvälineiden käynnistämiseksi uudelleen ennalta määrätyn aikarajan sisällä avainkoodin syöttämisestä tai edellisestä kirjoitusoperaatiosta suoritetun kirjoi-15 tusoperaation seurauksena.
Keksinnön kohteena on edelleen myös keksinnön mukaisen laitteen käyttö raha-automaatissa kassa- ja toimintatietojen kopioimiseksi yhdestä muistista toiseen muistiin tietojen varmuustallennusta varten.
20 Keksintöä selitetään nyt yksityiskohtaisemmin esi merkinomaisen suoritusmuodon avulla viitaten oheiseen kuvioon.
Kuviossa on esitetty esillä olevan keksinnön toteuttava piiristö, joka muodostaa yhden puolijohdemuistiin 25 kirjoittamista ohjaavista signaaleista, tässä tapauksessa piirinvalintasignaalin CE. Signaali CE voi ohjata yhden tai useamman muistipiirin muodostamaa muistia.
Kuviossa esitetty piiristö tuottaa piirinvalintasignaalin CE sekä luku- että kirjoitusoperaatioita var-30 ten.
Puolijohde-RAM-muistista voidaan lukea tietoa rajoituksetta: kun piiristön ohjaamaa muistialuetta osoitetaan RAM-muistin lukemiseksi, dekooderipiiri 4 asettaa ulostulosignaalinsa RAMREAD aktiiviseen tilaan eli 0, 35 jolloin myös JA-portin 8 ulostulosignaali eli piirinvalin- 4 86922 tasignaali CE siirtyy aktiiviseen tilaansa O aktivoiden muistin.
RAM-muistiin kirjoittaminen on kuitenkin keksinnön mukaisesti suojattua.
5 Muistiin kirjoittaminen aloitetaan osoittamalla kirjoitettavan muistialueen ulkopuolella olevaa RAM-sal-lintarekisteriä 1 ja kirjoittamalla rekisteriin vähintään 2-bittinen, edullisesti 8-bittinen avainkoodisana. Oikea avainkoodisana aktivoi sallintarekisterin 1 ulostulosig-10 naalin RAMOK asettamalla sen tilaan 0. Signaali RAMOK syötetään JA-portin 5 kautta aikarajoitusajastimelle 2, joka tällöin asettaa ulostulosignaalinsa TIMEOK aktiiviseen tilaan 0 ja aloittaa aikarajan laskemisen. TIMEOK-signaali syötetään TAI-portin 7 toiseen sisääntuloon.
15 TAI-portin 7 toiseen sisääntuloon syötetään sig naali RAMWR dekooderipiiriltä 3, joka asettaa signaalin RAMWR aktiiviseen tilaan 0, kun piiristön ohjaamaa muistialuetta osoitetaan RAM-muistiin kirjoittamiseksi. Mikäli kirjoitusoperaatio tapahtuu aikarajan sisällä eli signaa-20 Iin TIMEOK ollessa 0, TAI-portin 7 ulostulo, vaihtaa tilansa aktiiviseksi eli 0:ksi ja sitä kautta aktivoi myös signaalin CE.
Jos kirjoitusoperaatio ei tapahdu annetun aikarajan sisällä, aikarajoitusajastin 2 pakko-ohjaa signaalin 25 TIMEOK tilaan 1, mikä estää TAI-portin 7 ulostulon ja sitä kautta signaalin CE aktivoimisen, vaikka RAMWR kirjoitus-yrityksen seurauksena aktivoituisi.
Signaalit RAMWR ja TIMEOK on johdettu myös TAI-portin 6 sisääntuloihin. TAI-portin 6 ulostulo on kytketty 30 JA-portille 5, jonka toisessa sisääntulossa on signaali RAMOK.
Jos kirjoitusoperaatio tapahtuu annetun aikarajan sisällä eli signaalin TIMEOK ollessa tilassa 0, molemmat TAI-portin 6 sisääntulot ovat samanaikaisesti nollia, mikä 35 aktivoi portin 6 ulostulon sekä asettaa JA-portin 5 kautta li 5 86922 aikarajoitusajastimen 2 uudelleen. Tällöin on jälleen aikarajan puitteissa mahdollista suorittaa uusi kirjoitus-operaatio, joka jälleen asettaa ajastimen 2 uudelleen. Mikäli kirjoitusoperaatiota ei suoriteta aikarajan puit-5 teissä ja signaali TIMEOK muuttaa tilaansa, se estää ajastimen 2 asettamisen TAI-portin 6 kautta. Tällöin kirjoitus on mahdollista vain kirjoittamalla avainkoodisana uudelleen rekisteriin 1.
Keksintö soveltuu erityisesti järjestelmään, jossa 10 on vähintään kaksi RAM-muistipiiriä tietojen tallentamista varten ja jossa jotain RAM-muistipiiriä käytetään toisen tai toisten RAM-muistipiirien tiedon kopiointiin. Tällöin säilytettävät tiedot kopioidaan lohkoina muistipiiristä toiseen. Kunkin lohkon kopiointiin käytetään useita muis-15 tipiirin kirjoitusoperaatioita. Kopioinnin aloittamiseen tarvitaan keksinnön mukaisesti vähintään 2-bittisen avain-koodisanan kirjoittaminen ulkopuoliseen rekisteriin. Kahden peräkkäin kopioitavan tiedon kirjoitushetken välillä ei saa olla annetun aikarajan ylittävää viivettä, muussa 20 tapauksessa avainkoodisana on annettava uudelleen. Aikaraja on aika, joka ohjaavalta laitteelta kuluu tiedon lukemiseen toiselta ja kirjoittamiseen toiselle muistipiirille lisättynä kopioinnissa tarvittavien lisätoimenpiteiden kuluttamalla ajalla. Keksinnön ensisijaisessa suoritus-25 muodosa aikaraja on suuruusluokkaa 5 ps.
Keksintö soveltuu erityisen hyvin käytettäväksi edellä kuvattuun kassa- ja toimintatietojen kopiointiin raha- tai muussa vastaavassa automaatissa.
Kuvio ja siihen liittyvä selitys on tarkoitettu 30 vain havainnollistamaan keksintöä. Yksityiskohdiltaan keksintö voi vaihdella oheisten patenttivaatimusten puitteissa.

Claims (4)

1. Menetelmä muistiin kirjoittamisen ohjaamiseksi, jossa menetelmässä muistiinkirjoitusoperaatio sallitaan 5 ainoastaan ennalta määrätyn aikarajan sisällä ennaltamää-rätyn avainkoodin kirjoittamisesta ennalta määrättyyn muistipaikkaan, tunnettu siitä, että jokaisen avainkoodin kirjoittamista seuraavan onnistuneen muistiin-kirjoitusoperaation jälkeen sallitaan uusi kirjoitusope-10 raatio ennalta määrätyn aikarajan sisällä edellisestä ilman uutta avainkoodin kirjoittamista.
2. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu siitä, että avainkoodi kirjoitetaan eri muistialueelle kuin mihin kirjoitusoperaatio kohdistuu.
3. Laite muistiin kirjoittamisen ohjaamiseksi, joka laite käsittää ohjausvälineet (1-8) muistin aktivointisig-naalin (CE) muodostamiseksi vasteena ennalta määrätyn avainkoodin syöttämiselle ohjausvälineille, ohjausvälineiden sisältäessä ajastinvälineet (2), jotka käynnistetään 20 avainkoodin syöttämisellä ja jotka estävät muistin akti-vointisignaalin (CE) muodostamisen, kun avainkoodin syöttämisestä on kulunut ennalta määrätty aika, t u n n e tt u siitä, että ohjausvälineet käsittävät lisäksi välineet (3, 5, 6) ajastinvälineiden (2) käynnistämiseksi uudelleen 25 ennalta määrätyn aikarajan sisällä avainkoodin syöttämisestä tai edellisestä kirjoitusoperaatiosta suoritetun kirjoitusoperaation seurauksena.
4. Patenttivaatimuksen 3 mukaisen laitteen käyttö raha-automaatissa kassa- ja toimintatietojen kopioimiseksi 30 yhdestä muistista toiseen muistiin tietojen varmuustallen-nusta varten. l.i 86922 7
FI900063A 1990-01-05 1990-01-05 Foerfarande och anordning foer kontrollering av inskrivning i ett minne FI86922C (fi)

Priority Applications (9)

Application Number Priority Date Filing Date Title
FI900063A FI86922C (fi) 1990-01-05 1990-01-05 Foerfarande och anordning foer kontrollering av inskrivning i ett minne
PCT/FI1991/000005 WO1991010192A1 (en) 1990-01-05 1991-01-02 Method and apparatus for controlling writing to memory
HU9202106A HU207593B (en) 1990-01-05 1991-01-02 Method and device for controlling storage
CA002070986A CA2070986A1 (en) 1990-01-05 1991-01-02 Method and apparatus for controlling writing to memory
AU69738/91A AU640442B2 (en) 1990-01-05 1991-01-02 Method and apparatus for controlling writing to memory
PL29201391A PL292013A1 (en) 1990-01-05 1991-01-02 Method and device for controlling memory entry
EP91901421A EP0507811A1 (en) 1990-01-05 1991-01-02 Method and apparatus for controlling writing to memory
JP3501832A JPH05502957A (ja) 1990-01-05 1991-01-02 メモリ書き込み制御方法及び装置
NO92922652A NO922652L (no) 1990-01-05 1992-07-03 Fremgangsmaate og apparat til kontroll av skriving til et dataminne

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI900063A FI86922C (fi) 1990-01-05 1990-01-05 Foerfarande och anordning foer kontrollering av inskrivning i ett minne
FI900063 1990-01-05

Publications (4)

Publication Number Publication Date
FI900063A0 FI900063A0 (fi) 1990-01-05
FI900063A FI900063A (fi) 1991-07-06
FI86922B true FI86922B (fi) 1992-07-15
FI86922C FI86922C (fi) 1992-10-26

Family

ID=8529649

Family Applications (1)

Application Number Title Priority Date Filing Date
FI900063A FI86922C (fi) 1990-01-05 1990-01-05 Foerfarande och anordning foer kontrollering av inskrivning i ett minne

Country Status (9)

Country Link
EP (1) EP0507811A1 (fi)
JP (1) JPH05502957A (fi)
AU (1) AU640442B2 (fi)
CA (1) CA2070986A1 (fi)
FI (1) FI86922C (fi)
HU (1) HU207593B (fi)
NO (1) NO922652L (fi)
PL (1) PL292013A1 (fi)
WO (1) WO1991010192A1 (fi)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993007565A1 (en) * 1991-10-01 1993-04-15 Motorola, Inc. Memory write protection method and apparatus

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4493031A (en) * 1982-08-25 1985-01-08 At&T Bell Laboratories Memory write protection using timers
DE3325887A1 (de) * 1983-07-19 1985-01-31 Bosch Gmbh Robert Verfahren und vorrichtung zum schutz der mittels einer tastatur in einen ram-speicher eingegebenen informationen
US4796235A (en) * 1987-07-22 1989-01-03 Motorola, Inc. Write protect mechanism for non-volatile memory

Also Published As

Publication number Publication date
PL292013A1 (en) 1992-03-23
FI900063A0 (fi) 1990-01-05
CA2070986A1 (en) 1991-07-06
AU6973891A (en) 1991-07-24
WO1991010192A1 (en) 1991-07-11
AU640442B2 (en) 1993-08-26
HU9202106D0 (en) 1992-10-28
HUT61109A (en) 1992-11-30
EP0507811A1 (en) 1992-10-14
NO922652D0 (no) 1992-07-03
JPH05502957A (ja) 1993-05-20
NO922652L (no) 1992-07-03
FI86922C (fi) 1992-10-26
HU207593B (en) 1993-04-28
FI900063A (fi) 1991-07-06

Similar Documents

Publication Publication Date Title
US4612640A (en) Error checking and correction circuitry for use with an electrically-programmable and electrically-erasable memory array
US7296128B2 (en) Nonvolatile memory with error correction for page copy operation and method thereof
US4332009A (en) Memory protection system
JP2821278B2 (ja) 半導体集積回路
US5226006A (en) Write protection circuit for use with an electrically alterable non-volatile memory card
US3768071A (en) Compensation for defective storage positions
JP2010086523A (ja) セキュアメモリインターフェース
KR19990036312A (ko) 고정안전 비휘발성 메모리 프로그래밍 시스템과 그 방법
EP0234617B1 (en) Data processing arrangement containing a memory device equipped with a coincidence circuit which can be switched in an error recognition and a coincidence mode and method therefor
KR100377608B1 (ko) 데이터 처리장치 및 데이터 처리방법
FI86922B (fi) Foerfarande och anordning foer kontrollering av inskrivning i ett minne.
US6385112B1 (en) Nonvolatile semiconductor memory device with reliable verify operation
US6535442B2 (en) Semiconductor memory capable of debugging an incorrect write to or an incorrect erase from the same
US4656631A (en) Process and circuit arrangement for checking a program in data processing units
JPH0822422A (ja) メモリ装置
KR830002883B1 (ko) 마이크로 프로그램 제어장치
JP2699640B2 (ja) 放射線認識回路を用いた電子回路
JPS62251833A (ja) 計算機システム
JPH0954710A (ja) Icカード
JP2001014872A (ja) 不揮発性半導体メモリ誤書き込み防止方式
JPH04219845A (ja) 情報処理装置
JPS6258026B2 (fi)
KR970029875A (ko) 플래쉬 메로리셀의 소거 확인방법 및 그 확인회로
JPS6125170B2 (fi)
JPH01194035A (ja) 情報処理装置のアドレスパリティチェック方式

Legal Events

Date Code Title Description
FG Patent granted

Owner name: RAHA-AUTOMAATTIYHDISTYS