FR2596897A1 - Carte a circuit integre et systeme utilisant une telle carte - Google Patents

Carte a circuit integre et systeme utilisant une telle carte Download PDF

Info

Publication number
FR2596897A1
FR2596897A1 FR8704969A FR8704969A FR2596897A1 FR 2596897 A1 FR2596897 A1 FR 2596897A1 FR 8704969 A FR8704969 A FR 8704969A FR 8704969 A FR8704969 A FR 8704969A FR 2596897 A1 FR2596897 A1 FR 2596897A1
Authority
FR
France
Prior art keywords
integrated circuit
clock signal
card
terminal
circuit card
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8704969A
Other languages
English (en)
Other versions
FR2596897B1 (fr
Inventor
Akio Kondo
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Publication of FR2596897A1 publication Critical patent/FR2596897A1/fr
Application granted granted Critical
Publication of FR2596897B1 publication Critical patent/FR2596897B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0013Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
    • G06K7/0086Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers the connector comprising a circuit for steering the operations of the card connector
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0013Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
    • G06K7/0021Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers for reading/sensing record carriers having surface contacts
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/01Details

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Credit Cards Or The Like (AREA)
  • Power Sources (AREA)

Abstract

UNE CARTE A CIRCUIT INTEGRE 1 ET UN SYSTEME A CARTE A CIRCUIT INTEGRE 1, 10 UTILISANT CETTE CARTE PEUVENT INDEPENDAMMENT ETRE ACTIVES PAR UNE PILE 18 INCORPOREE A LA CARTE A CIRCUIT INTEGRE. LA CARTE 1 ET SON SYSTEME 1, 10 PEUVENT DETECTER L'APPLICATION D'UNE ALIMENTATION ELECTRIQUE PROVENANT DU TERMINAL 10 A CARTES ET UTILISENT UN SIGNAL D'HORLOGE COMME SIGNAL D'ACTIVATION PROVENANT DU TERMINAL 10 AU MOMENT DE LA DETECTION. SINON, UN SIGNAL D'HORLOGE POSSEDANT UNE FREQUENCE BASSE, PRODUIT DANS UNE SECTION GENERATRICE DE SIGNAL D'HORLOGE APPARTENANT A LA CARTE, EST UTILISE COMME SIGNAL D'ACTIVATION, CE QUI PERMET DE REDUIRE AU MINIMUM LA CONSOMMATION D'ENERGIE ELECTRIQUE DE LA PILE 18 INCORPOREE A LA CARTE.

Description

La présente invention concerne une carte à circuit intégré du type dit
intelligent contenant au moins un circuit intégré et une pile électrique permettant la sélection d'une application, ainsi qu'un système à carte à circuit intégré utilisant la carte à circuit intégré du type intelligent. Nous entrons aujourd'hui dans une "ère sans argent", et les consommateurs pourront acheter les articles qu'ils désirent en utilisant une carte founie par une compagnie de crédit sans
devoir verser de l'argent liquide.
Les cartes actuellement existantes sont les cartes en matière plastique, les cartes gravées en relief, les cartes à bande magnétique, etc. Ces cartes peuvent facilement être contrefaites et
sont souvent utilisées de manière illégitime.
Il a été proposé une carte détentrice d'information, appelée 15 carte à circuit intégré dans laquelle un circuit intégré destiné à emmagasiner un "mot de passe" est incorporé dans la carte, le
mot de passe ne pouvant pas être facilement lu. Un système à carte à circuit intégré a été mis au point qui consiste à combiner l'emploi d'une telle carte avec un terminal.
Un tel système à carte à circuit intégré classique ne possède pas de source d'alimentation électrique. La carte ne peut pas fonctionner par les moyens dont elle dispose. Pour cette raison, toutes les applications devant être indiquées dans la carte à circuit intégré sont emmagasinées dans un terminal. Toutefois, en pratique, lorsque ces applications sont emmagasinées dans le terminal, l'information emmagasinée dans le terminal augmente fortement. Ceci rend peu pratique le système à carte à circuit intégré. Dans un système à carte à circuit intégré classique, on perd la souplesse
d'utilisation de la carte à circuit intégré et du terminal, ce 30 qui constitue un inconvénient.
Récemment, il a été proposé une carte à circuit intégré d'un type dit intelligent. Une source d'alimentation électrique est incorporée à la carte à circuit intégré afin de permettre l'indication
d'une application dans celle-ci, et l'information d'indication est 35 délivrée par la carte à circuit intégré à un terminal.
:::: ::; 0:: f : ::: D: : S R f :E Es :0 : : :; 1 0 A : : Dé::: f:: :::. . g S:: :: X
0 \ 20
: -: : : 0 f X: d; 0 25 ::::: : :: Of::: :: :, : 7 - 0 S.;:
0: 0: 0:: X
: :: A: ::: 0::::0 V: Si :
:.: A:::
A:::
Puisque une carte à circuit intégré possède une forme mince, la source d'alimentation électrique est constituée par une pile au papier de petite capacité. La consommation électrique de la carte détermine la durée de service de la pile. Dans le pire des cas, on peut perdre même les possibilités pratiques d'utilisation de la carte.
L'invention a été faite en considération de la situation cidessus exposée et elle a pour objet de fournir une carte à circuit intégré pratique du type intelligent fonctionnant à pile et un système à carte à circuit intégré utilisant cette carte, o la consommation électrique interne de la carte présente une diminution afin de prolonger la durée de service de la pile.
Selon l'invention, il est proposé une carte à circuit intégré possédant au moins un circuit intégré, qui comprend un moyen faisant fonction de source d'alimentation électrique et servant à fournir du courant électrique audit circuit intégré, un moyen de détection servant à détecter la délivrance d'une alimentation électrique à ladite cart-e circuit intégré depuis l'extérieur afin d'exciter ladite carte à circuit intégré, un moyen générateur de signal d'horloge qui produit.un premier signal d'horloge afin d'exciter ledit circuit intégré, et un moyen de sélection de signal d'horloge qui sélectionne un signal d'horloge, entre ledit premier signald'horloge délivré par ledit moyen générateur de signal d'horloge et un deuxième signal d'horloge délivré depuis l'extérieur de ladite carte à circuit integré, sur la base d'un résultat de détection produit par ledit moyen de détection et qui délivre un signal d'horloge sélectionné audit circuit intégré.
La description suivante, conçue à titre d'illustration de
l'invention, vise à donner une meilleure compréhension de ses caractéristiques et avantages; elle s'appuie sur les dessins annexés, parmi lesquels: - les figures 1A et lB sont des vues en perspective montrant une carte à circuit intégré selon un premier mode de réalisation de l'invention; - la figure 2 est un schéma de principe montrant un ensemble de circuit selon le premier mode de réalisation; - la figure 3 est un schéma de circuit détaillé d'un circuit de commutation de signal utilisé dans le premier mode de réalisation; - la figure 4 est un organigramme servant à expliquer le fonctionnement du premier mode de réalisation; - les figures SA à 5H sont des diagrammes temporels servant à expliquer le fonctionnement du premier mode de réalisation; et - la figure 6 est un schéma de circuit montrant la partie
principale d'un deuxième mode de réalisation de l'invention.
Sur les figures 1A et lB, on peut voir l'aspect extérieur
d'une carte à circuit intégré du type intelligent.
Comme indiqué sur les figures 1A et lB, le numéro de référence la désigne un corps de carte. Un circuit intégré et une pile sont incorporés dans le corps la. Comme indiqué sur la figure 1A, une 15 touche de marche-arrêt d'alimentation électrique lb, une touche d'indication d'application lc, et une touche d'exécution ld sont disposées sur la face supérieure du corps de carte la. Un afficheur à cristaux liquides (LCD) le est également disposé sur la face suppérieure du corps la. On place la touche lb en position de marche 20 en y appliquant une première pression, puis on la place dans l'état arrêt en appliquant une deuxième pression. La touche lc permet à l'utilisateur de choisir cycliquement l'une des applications prévues, telles que passer des commandes à domicile, faire des opérations banquaires à domicile et demander des réservations à domicile, à chaque enfoncement de la touche. L'application choisie est affichée sur l'afficheur à cristaux liquides le. La touche ld entraîne l'exécution de l'application affichée. Le corps de carte la possède des contacts de connexion externes 1f à sa surface inférieure, comme
indiqué sur la figure lb. Le nombre des contacts 1f est 8 (soit 30 4 contacts x 2 rangées), qui sont destinés à huit broches.
La figure 2 montre l'ensemble de circuit de la carte à circuit intégré représenté sur les figures 1A et lB. Comme le montre la figure 2, le numéro de référence 1 désigne une carte à circuit intégré, et le numéro de référence 10 désigne un terminal destiné
à recevoir la carte 1. La carte 1 comporte un microprocesseur (MPU)11.
15 20
30
Le MPU 11 comprend une section de commande, une section de mémoire, et une section de calcul, ou unité arithmétique.
Une mémoire de données 14 est connectée au MPU 11 ayant la structure cidessus indiquée par l'intermédiaire d'une ligne d'adresse 12 et d'une ligne de données 13. La mémoire de données 14 comprend par exemple une mémoire morte programmable électriquement effaçable, ou EEP-ROM. Divers codes telsqu'un code d'identification de carte, une information telle qu'une donnée d'état, et des codes d'application correspondant à certaines applications sont emmagasinés dans la mémoire de données 14. Les codes d'applications sont des codes correspondant respectivement aux applications visées, à savoir passer des commandes à domicile, faire des opérations banquaires à domicile, et demander des réservations à aomicile.
La mémoire de données 14 comporte un circuit renforçateur 141. Le circuit renforçateur 141 est utilisé dans le mode d'écriture de données de la mémoire de données 14.
Un dispositif de commande d'affichage 15 est connecté à la ligne de donnée 13. Le dispositif de commande 15 reçoit un signal de commande de la part du MPU 11. L'afficheur à cristauxliquide le décrit en relation avec la figure 1A est connecté au dispositif de commande 15. L'afficheur à cristauxliquide le reçoit un signal commun LCD et un signal de données d'affichage de la part du dispositif de commande 15.
Les contacts de connexion externes If devant être connectés au terminal 10comportentla borne I/O d'entrée-sortie, la borne R de repositionnement, la borne CLK d'horloge, la borne d'application de tension Vcc, et la borne d'application de tension de terre GND. La borne I/O d'entrée-sortie de la carte à circuit intégré est connectée à la borne I/O du MPU 11. La borne R de repositionnement est connectée à la borne INT, à savoir la borne d'interruption, du MPU 11. Les bornes CLK, Vcc et GND de la carte 1 sont connectées à un circuit 16 de commutation de signal.
Le terminal 10 est utilisé pour échanger des données avec la carte à circuit intégré 1 et il est écrit en détail dans les demandes de brevets des Etats-Unis d'Amérique n 884 279 et 884 280 déposées par la demanderesse le 10 juillet 1986. Le teminal 10 comporte une source d'alimentation électrique 10a et un générateur de signal
d'horloge 0lob.
La carte à circuit intégré 1 et le terminal 10 exécutent une application indiquée après qu'un prétraitement, par exemple une opération de réponse à un repositionnement et une commande d'attribut,a été effectué selon unprotocole prédéterminé (décrit ci-après). L'ensemble détaillé du circuit de commutation de signal 16 10 est présenté sur la figure 3. Lorsque la tension d'alimentation électrique Vcc (+5 V) est délivrée par la source d'alimentation électrique 10a du terminal 10 au circuit de commutation de signal 16, la tension au borne de la résistance R1, entre les bornes Vcc et GND, apparaît sous la forme des tensions Vdd et Vee via la 15 diode D1. Les tensions Vdd et Vee sont délivrées à la borne Vdd
du MPU 11 et la borne Vee du circuit renforçateur 141 de la figure 1.
La tension d'alimentation électrique Vcc présente sur la borne Vcc est également appliquée via la diode D1 à un circuit monostable 17 de la figure 2. Dans ce cas, le circuit monostable 17 produit un 20 signal monostable qui est ensuite applique à la borne R du MPU 11,
de manière à initialiser le MPU 11.
Les tensions présentes sur le côté GND de la résistance R1
sont respectivement délivrées,sous la forme des tensions Vss et Vgg, à la borne Vss du MPU 11 et a la borne Vgg du circuit ren25 forçateur.
La tension d'excitation Vcc présente sur la borne Vcc est délivrée à un détecteur de tension 161. Le détecteur 161 comprend deux inverseurs INVO et INV1. L'inverseur INVO comprend des transistors CMOS. Lorsqu'une tension d'alimentation électrique Vcc 30 dépassant un niveau de seuil prédéterminé est appliquée au côté grille del'inverseur INVOil est produit un signal de niveau logique "0". Sinon, l'inverseur INVO produit un signal de niveau logique
"1". Le signal de sortie de l'inverseur INVO est inversé par l'inverseur INV1.
Un signal de détection venant du détecteur de tension 161 est délivré à une première borne d'entrée d'une porte NON-ET N1 et à 15 30
une première borne d'entrée d'une porte NON-ET N2 via l'inverseur INV2.
Unsignal d'horloge externe est délivré via la borne CLK par le générateur de signal d'horloge 10-b à l'autre borne d'entrée de la porte NON-ET Ni. Dans ce cas, le signal d'horloge possède une fréquence de 4,9152 MHz définiesuivant les normes ISO. Un signal d'horloge venant d'un oscillateur auto-excité (par exemple un oscillateur à CR 162) faisant fonction de moyen générateur de signal d'horloge est délivré à l'autre borne d'entrée de la porte NON-ET N2. L'oscillateur 162 comprend un condensateur C, une résistance R2, des inverseurs INV3, INV4 et INV5, ainsi qu'une porte NON-ET N3, et il produit un signal d'horloge possédant une fréquence prédéterminée par auto-oscillation. Dans ce cas, la fréquence d'oscillation est suffisamment inférieure à celle du signal d'horloge externe et tombe dans L'intervalle de 30 à 100 kHz. L'oscillateur 162 démarre en réponse à un signal ST délivré par La borne ST du MPU 11.
Les signaux de sortie des portes NON-ET Ni et N2 sont délivrés à la porte NON-ET N4, et la porte N4 produit le signal d'horloge CLK1. Le signal CLK1 est délivré à la borne CLK du MPU 11.
Un circuit série formé de la pile interne 18 et de l'élément de commutation 19 est connecté entre la borne GND et le circuit de commutation de signal 16. La pile 18 comprend une pile mince du type papier possédant une tension (d'environ 1,5 V ou 3 V) inférieure à la tension d'alimentation électrique Vcc. L'élément de commutation 19 comprend un transistor MOS à canaL n qui reçoit alternativement des signaux de niveaux logiques "O" et "1" via le circuit monostable 20 et le compteur binaire 21 lorsque L'on enfonce la touche de marche-arrêt d'alimentation électrique lb décrite en relation avec la figure 1A. L'élément de commutation 19 devient conducteur lorsque la valeur de comptage du compteur 21 est "1". Le niveau de sortie de la pile 18, qui est délivré à l'élément de commutation de signal 16 via l'élément de commutation 19 lorsque l'on enfonce la touche lb fait fonction de générateur des tensions Vdd et Vee qui sont respectivement délivrées à la borne Vdd du MPU 11 et à la borne Vee du circuit renforçateur 141 via la diode D2. Le niveau de sortie de la pile 18 est également délivré
au circuit monostable 17 afin d'initialiser le MPU 11.
On revient à la figure 2. Les lignes de sortie Vdd et Vcc sont connectées à une première borne de la touche d'indication d'application lc et à une première borne de la touche d'exécution ld représentées sur la figure 1A. Les autres bornes des touches lc et ld
sont connectées au MPU 11.
On va maintenant décrire ci-dessous le fonctionnement du 10 mode de réalisation présenté ci-dessus.
Comme indiqué dans l'organigramme de la figure 4, on met sous tension la carte à circuit intégré 1 lors de l'étape A1. Dans ce cas, l'utilisateur enfonce la touche marche-arrêt d'alimentation électrique lb représentée sur la figure 1A. Lors de l'enfoncement 15 de la touche lb, un signal de sortie est produit par le circuit
monostable 20 de la figure 2 et est délivré au compteur binaire 21.
Le contenu du compteur 21 varie dans l'ordre "O", "1", "O" à chaque signal d'entrée. Si la valeur de comptage du compteur 21 est positionnée sur "O", la valeur de comptage est remise à jour à "'1" en 20 réponse au signal de sortie du circuit monostable 20. Ainsi, l'élément de commutation 19 est rendu conducteur, et une alimentation électrique est fournie par la pile 18 au circuit de commutation
de signal 16. Comme représenté sur la figure 3, les tensions Vdd et Vee sont respectivement appliquées à la borne Vdd du MPU 11 et 25 à la borne Vee du circuit renforçateur 141 via la diode D2.
On passe maintenant à l'étape A2. Puisque la carte à circuit intégré est excitée par la pile 18 au cours de l'étape A1, le circuit monostable 17 est également alimenté au cours de l'étape A2. Un signal de sortie du circuit monostable 17 est produit et 30 délivré à la borne R de repositionnement du MPU 11, ce qui a pour
effet d'initialiser le MPU 11.
Ensuite, le signal ST est produit par la borne ST du MPU 11 et est délivré à l'oscillateur à CR 162. L'oscillateur 162 commence à fonctionner. A cet instant, le signal de sortie de l'oscillateur 35 162 possède la forme d'onde représentée sur la figure 5C. Aucun
15 20
30 35
signal d'entrée n'est délivré aux bornes Vcc et CLK de la figure 3. Ainsi, le signal de sortie de niveau logique "1" est délivré par l'inverseur INV2 à La première borne d'entrée de La porte NON-ET N2. Lorsque Le signal de sortie de L'oscillateur 162 est délivré à la porte NON-ET N2, Le signal de sortie présenté sur la figure 5G est produit par La porte NON-ET N2. Ce signal de sortie est délivré à La porte NON-ET N4. Dans le même temps, la porte NON-ET N4 reçoit un signal de sortie de niveau logique "1" de La part de La porte NON-ET Ni. Ainsi, La porte NON-ET N4 produit Le signal de sortie représenté sur la figure 5H, et ce signal de sortie est délivré comme signal d'horloge CLK1 au MPU 11.
Le programme passe aux étapes A3 et A4. Au cours des étapes A3 et A4, l'utilisateur indique une application à L'aide de la touche lc d'indication d'applications. Plus spécialement, lorsque L'utilisateur enfonce la touche lc montrée sur la figure 1A, un signal d'entrée de touche est délivré au MPU 11. Une première donnée d'application est luedans la mémoire de données 14 en réponse à une instruction de commande venant du MPU 11. Cette donnée est affichée sur l'afficheur à cristauxliquides le via le dispositif de commande d'affichage 15.
Si L'utilisateur estime que le contenu d'affichage apparaissant sur l'afficheur à cristaux liquides le n'est pas souhaitable, il enfonce de nouveau la touche lc. Comme indiqué ci-dessus, un autre signal d'entrée de touche est délivré au MPU 11, et la donnée d'application suivante est Lue dans la mémoire de données 14. Cette donnée est affichée sur l'afficheur à cristaux liquides le. Comme ci-dessus décrit, les opérations des étapes A3 et A4 sont répétées.
Dans ce cas, si l'utilisateur estime que Le contenu de L'affichage se trouvant sur L'afficheur à cristaux Liquides le est celui qu'il désire, il enfonce la touche d'exécution ld. Le programme passe alors aux étapes A5 et A6. Un signal d'entrée de touche venant de la touche d'exécution ld est délivré au MPU 11 représenté sur la figure 2. Dans Le même temps, la donnée d'application affichée sur L'afficheur le est emmagasinée. Par exemple,!a donnée emmagasinée est "00000001" pour le code du passage de commande à domicile,"00000010" pour le code de la pratique d'opérations banquaires à domicile, ou "00000011" pour le code de la demande
de réservation à domicile.
L'application est donc indiquée par la carte à circuit intégré 1. Le programme passe ensuite à l'étape A7. A l'étape A7, l'utilisateur insère la carte dans le terminal 10 tandis que l'alimentation électrique de la carte 1 est maintenue une fois achevée la désignation de l'application. Lorsque la carte 1 est entièrement montée dans le terminal 10, les bornes I/O, R, CLK, Vcc et GND de la carte 1 sont respectivement connectées aux bornes I/O, R,
CLK, Vcc et GND du terminal 10, comme représenté sur la figure 2.
Lorsque la carte à circuit intégré 1 est montée dans le ter15 minai 10, un signal d'initialisation est envoyé par le terminal 10 à la carte à circuit intégré 1. En réponse au signal d'initialisation, la borne I/O se positionne sur un niveau haut (H), la borne R passe d'un niveau bas (L) à un niveau H, le signal d'horloge CLK de fréquence prédéterminée, par exemple 4,9152 MHzrepré20 senté sur la figure 5Best déLivré à la borne CLK, et la tension d'alimentation Vcc, par exemple 5 V, telle que représentée sur
la figure SA, est délivrée à la borne Vcc.
Sur le flanc antérieur du signal d'entrée (figure 5D), le détecteur de tension 161 du circuit de commutation de signal 16 25 produit un signal de sortie de niveau logique "1", comme indiqué sur la figure 5E. Dès réception du signal d'horloge CLK en provenance de la borne CLK, la porte NON-ET N1 déLivre un signal de sortie (figure 5F) à la porte NON-ET N4. Dans ce cas, puisque la porte NON-ET N2 reçoit un signal de sortie de niveau logique "0" de la part de l'inverseur INV2, le signal de sortie de La porte NON-ET N2 est fixé au niveau Logique "1", indépendamment du signal de sortie de l'oscillateur 162. Le signal de sortie représenté sur le côté droit de la figure 5H est produit par la porte NON-ET N4
et est délivré comme signal d'horloge CLK1 au MPU 11.
Dans cet état, la carte à circuit intégré 1 recommence à fonctionner selon les conditions de fonctionnement, en fonction du signal d'initialisation. A l'étape A8, le signal d'entrée de la borne R de repositionnement de la carte à circuit intégré 1 est délivré à la borne INT du MPU 11. A l'étape A9, une opération d'interruption est exécutée. Au cours de cette opération, tout le contenu du MPU 11, à l'exception du code d'application indiqué par la touche d'exécution ld est effacé. Dans cet état, la tension Vcc présente sur la borne Vcc est appliquée, pour constituer les tensions Vdd et Vee, au MPU 11 et au circuit renforçateur 141 de la mémoire de données 14. A l'étape A10, la donnée de réponse au 10 repositionnement est lue et est envoyée au terminal 10 via la
borne I/O.
A l'étape All, le code d'application est envoyé au terminal , et un traitement est exécuté dans le terminal 10 sur la base de ce code. Dans ce cas, la donnée de réponse au repositionnement est envoyée de la carte à circuit intégré 1 au terminal 10, et le terminal 10 détermine que cette donnée est correcte. Dans cet état, le terminal 10 extrait un code ENQ (interrogation) qui est envoyé à la carte 1. Le MPU 11 détermine si le code ENQ peut être reçu dans l'état de fonctionnement normal. Si la réponse est OUI à cette étape, un code ACK (accusé de réception) est extrait. Sinon, un code NON est extrait. Le code extrait est envoyé au terminal 10 via la borne I/O. Lorsque le terminal 10 détermine que la carte 1 fonctionne normalement, un code TC est envoyé à la carte 1. La carte 1 extrait la donnée d'application, et la donnée d'application 25 est renvoyée au terminal 10 via la borne I/O. Le terminal 10 détermine l'application correspondant au code et extrait un code d'instruction sur la base de cette détermination. Le code d'instruction est renvoyé à la carte 1. De toute manière, lorsque le code d'instruction est extrait, le signal d'entrée de mot de passe introduit 30 au niveau du terminal 10 est comparé avec le code d'identification personnel PIN qui est préemmagasiné dans la carte 1. Si la coincidence est vérifiée, un traitement par échanges d'information, par exemple une transaction, est exécute. Le traitement ci-dessus
est décrit en détail dans les demandes de brevets des Etats-Unis 35 d'Amérique n 884 279 et 884 280.
Avec la structure ci-dessus décrite, dans la carte à circuit intégré du type intelligent possédant une pile et conçu pour indiquer une application par elle-même, un moyen de détection est prévu pour détecter l'application d'une tension d'alimentation électri5 que Vcc par le terminal 10. Lorsque la tension d'alimentation électrique Vcc est déterminée par ce moyen, le signal d'horloge externe est reçu comme signal de fonctionnement. Sinon, c'est-à-dire si la tension d'alimentation Vcc appliquée par le terminal 10 n'est pas détectée pendant l'utilisation indépendante de la carte, le 10 signal d'horloge venant de l'oscillateur à CR interne est reçu comme signal de fonctionnement. En particulier, puisque la fréquence du signal d'horloge venant de l'oscillateur à CR interne est plus basse que celle du signal d'horloge externe, il est possible de réduire la consommation électrique dans la carte. On peut éliminer une influence s'exerçant sur la durée de service d'une pile de faible capacité, par exemple une pile mince du type papier. Si la fréquence du signal d'horloge venant de l'oscillateur à CR interne est identique à celle (4,9152 MHz) du signal d'horloge externe, un courant d'environ 20 mA est délivré dans le circuit interne de la carte. Si 20 on utilise une pile au papier de 40 mA-h, la durée de service ne sera que de 2 h. De plus, il faut que l'oscillateur soit synchronisé avec le signal d'horloge externe. Pour cette raison, il faut une précision élevée et l'on doit utiliser comme source d'oscillation, un oscillateur à quartz, ou un "Céralock" ( un oscillateur 25 de céramique), ce qui entraîne un coût élevé et réduit les possibilités pratiques d'utilisation de la carte. Toutefois, avec la structure de l'invention ci- dessus décrite, on peut résoudre tous
les problèmes ci-dessus exposes.
La présente invention ne se limite pas au premier mode de réalisation cidessus décrit. On peut y apporter diverses variantes
et modifications en restant dans l'esprit et l'étendue de l'invention.
Dans le mode de réalisation ci-dessus, lorsque la tension d'alimentation électrique Vcc présente sur la borne Vcc est détectée, les portes NON-ET N1 et N2 commutent. Toutefois, comme représentée sur 35 la figure 6, on peut prévoir une bascule FF à l'intérieur d'un détecteur de tension 161 suivant un deuxième mode de iéaisation, i 15
et celle-ci peut être entraînée en réponse à des signaux d'horloge d'échantillonnage dans ce cas, même si du bruit est mélangé à La tension venant de la borne Vcc, il est possible d'éliminer L'influence du bruit.
Selon La présente invention, dans la'carte à circuit intégré du type intelligent qui peut être utilisée de manière singulière, Lorsque L'on utilise la carte indépendamment, la fréquence du signal d'horloge est modifiée par Le moyen de commutation de signal pour prendre une fréquence plus basse que celle du signal d'horloge externe, et le signal d'horloge possédant une fréquence plus basse est employé comme signal de fonctionnement, ce qui prolonge la durée de service de la batterie.
Bien entendu, l'homme de l'art sera en mesure d'imaginer, à partir des dispositifs dont La description vient d'être donnée a titre simplement illustratif et nullement limitatif, diverses autres variantes et modifications ne sortant pas du cadre de L'invention.

Claims (11)

REVENDICATIONS
1. Carte à circuit intégré possédant au moins un circuit intégré, caractérisée en ce qu'elle comprend: - un moyen formant une source d'alimentation électrique (18) qui est destiné à délivrer une alimentation électrique audit circuit intégré (11, 14); - un moyen de détection (161) servant à détecter la délivrance de l'alimentation électrique depuis l'extérieur de ladite carte à circuit intégré de façon à exciter ladite carte à circuit intégré; 10 - un moyen générateur de signal d'horloge (162) servant à produire un premier signal d'horloge afin d'exciter ledit circuit intégré (11, 14); et - un moyen de sélection de signal d'horloge (N1, INV2, N2) servant à sélectionner un signal,entre ledit premier signal d'hor15 loge délivré par ledit moyen générateur de signal d'horloge (162) et un deuxième signal d'horloge délivré depuis l'extérieur de ladite carte à circuit intégré, sur la base du résultat obtenu par ledit moyen de détection (161) et servant à délivrer un signal d'horloge
sélectionné audit circuit intégré (11, 14).
2. Carte selon la revendication 1, caractérisée en ce que ledit moyen de sélection de signal d'horloge (N1, INV2, N2) choisit ledit premier signal d'horloge produit par ledit moyen générateur de signal d'horloge (162) et le délivre audit circuit intégré lorsque le moyen
de détection (161) détecte la délivrance de l'alimentation depuis 25 l'extérieur de ladite carte à circuit intégré.
3. Carte selon la revendication 2, caractérisée en ce que ledit moyen de détection (161) comporte un premier et un deuxième inverseur
(INVO, INV1), si bien que ledit moyen de sélection de signal d'horloge (N1, INV2, N2) est commandé en réponse au signal de sortie dudit 30 deuxième inverseur (INV1).
4. Carte selon la revendication 3, caractérisée en ce que l'alimentation électrique délivrée depuis l'extérieur de ladite carte à circuit intégré possède un niveau de tension plus élevé que celui de l'alimentation électrique produit par ledit moyen formant une source d'alimentation électrique (18), la carte comportant en outre un moyen (Dl, D2) servant à interrompre L'aLimentation électrique fournie par ledit moyen formant une source d'alimentation électrique (18) audit circuit intégré (11, 14) lorsque L'alimentation
électrique délivrée depuis l'extérieur de ladite carte à cir5 cuit intégré est délivrée audit circuit intégré (11, 14).
5. Carte selon la revendication 2, caractérisée en ce que La fréquence dudit premier signal d'horloge produit par Ledit moyen générateur de signal d'horloge (162) est inférieure à celle
dudit deuxième signal d'horloge délivré depuis l'extérieur de 10 Ladite carte à circuit intégré.
6. Carte selon la revendication 5, comportant en outre - un moyen d'affichage (le, 15) servant à afficher au moins des données de transaction; et - un moyen d'introduction par touches (lc, ld) servant à introduire un signal d'instruction afin de commander Ledit circuit
intégré (11, 14).
7. Système à carte à circuit intégré, caractérisé en ce-qu'il comprend un moyen formant une carte à circuit intégré (1) possédant -20 au moins un circuit intégré (11, 14) et comportant un moyen formant une première source d'alimentation électrique (18) servant à délivrer une alimentation électrique audit circuit intégré (11, 14), et un moyen générateur d'un premier signal d'horloge (162) servant à produire un premier signal d'horloge afin d'exciter Ledit circuit 25 intégré (11, 14); et - un moyen formant un terminal (10), dans lequel ledit moyen formant une carte à circuit intégré (1) est inséré, servant à effectuer une transmission de données avec ledit moyen formant une carte à circuit intégré (1), ledit moyen formant un terminal (10) 30 comportant un moyen formant une deuxième source d'alimentation électrique (10-a) servant à délivrer l'alimentation électrique audit moyen formant une carte à circuit intégré (1), et un moyen générateur d'un deuxième signal d'horloge (10-b) servant à produire un deuxième signal d'horloge afin de le délivrer audit moyen for35 mant une carte à circuit intégré (1), - ledit moyen formant une carte à circuit intégré (1) comportant en outre un moyen de détection (161) servant à détecter l'alimentation électrique provenant dudit moyen formant un terminal (10) et un moyen (N1, INV2, N2) servant à sélectionner un signal, entre ledit premier signal d'horloge produit par ledit moyen générateur de signal d'horloge (162) et ledit deuxième signal d'horloge délivré par ledit moyen générateur d'un deuxième signal d'horloge (10-b) contenu dans ledit moyen formant un terminal (10), sur la
base du résultat obtenu par ledit moyen de détection (161).
8. Système selon la revendication 7, caractérisé en ce que ledit moyen de sélection de signal d'horloge (NI, INV2, N2) choisit ledit premier signal d'horloge et le délivre audit circuit intégré (11, 14) lorsque ledit moyen de détection (161) détecte que ledit moyen formant une carte à circuit intégré (1) est inséré dans ledit 15 moyen formant un terminal (10) et que l'alimentation électrique est délivrée par ledit moyen formant un terminal (10) audit moyen formant
une carte à circuit intégré (1).
9. Système selon la revendication 8, caractérisé en ce que ledit moyen de détection (161) comporte un premier inverseur (INVO) 20 et un deuxième inverseur (INV1), si bien que ledit moyen de sélection de signal d'horloge (N1, INV2, N2) est commandé par le signal de
sortie dudit deuxième inverseur (INV1).
10. Système selon larevendication 8, caractérisé en ce que la fréquence dudit premier signal d'horloge produit par ledit moyen 25 générateur du premier signal d'horloge (162) est inférieureàcetle dudit deuxième signal d'horloge produit par ledit moyen générateur
du deuxième signal d'horloge (10-b).
11. Système selon la revendication 7, caractérisé en ce que le niveau de l'alimentation électrique dudit moyen formant ladeuxième 30 source d'alimentation électrique (10-a) contenu dans ledit moyen formant un terminal (10) est supérieur à celui dudit moyen formant une première source d'alimentation électrique (18) contenu dans ledit moyen formant une carte à circuit intégré (1), le système comportant en outre un moyen (D1, D2) servant à interrompre l'ali35 mentation électrique fournie par ledit moyen formant une première
source d'alimentation électrique (18) audit circuit intégré (11, 14) lorsque l'alimentation électrique est délivrée par ledit moyen formant une deuxième source d'alimentation électrique (10-a) audit moyen formant une carte à circuit intégré (1).
FR8704969A 1986-04-08 1987-04-08 Carte a circuit integre et systeme utilisant une telle carte Expired - Lifetime FR2596897B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61080832A JPS62237592A (ja) 1986-04-08 1986-04-08 Icカ−ドにおけるクロツク切換方式

Publications (2)

Publication Number Publication Date
FR2596897A1 true FR2596897A1 (fr) 1987-10-09
FR2596897B1 FR2596897B1 (fr) 1993-06-18

Family

ID=13729373

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8704969A Expired - Lifetime FR2596897B1 (fr) 1986-04-08 1987-04-08 Carte a circuit integre et systeme utilisant une telle carte

Country Status (4)

Country Link
US (1) US4827111A (fr)
JP (1) JPS62237592A (fr)
DE (1) DE3711601A1 (fr)
FR (1) FR2596897B1 (fr)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0337684A2 (fr) * 1988-04-09 1989-10-18 Sharp Kabushiki Kaisha Dispositif de commutation d'horloge de carte à puce
EP0341712A2 (fr) * 1988-05-13 1989-11-15 Oki Electric Industry Company, Limited Carte à circuit intégré pourvue de moyens de protection contre une opération erronée
EP0316157A3 (en) * 1987-11-12 1989-11-23 Kabushiki Kaisha Toshiba An electrically powered portable medium
FR2664406A1 (fr) * 1990-07-03 1992-01-10 Mitsubishi Electric Corp Carte de circuit integre sans contact.
EP0790547A1 (fr) * 1996-02-19 1997-08-20 STMicroelectronics S.A. Procédé de séquencement d'un circuit intégré
WO1997033217A1 (fr) * 1996-03-07 1997-09-12 Bull Cp8 Circuit integre perfectionne et procede d'utilisation d'un tel circuit integre

Families Citing this family (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6455685A (en) * 1987-08-26 1989-03-02 Matsushita Electric Ind Co Ltd Terminal equipment for ic card
JPH0732542B2 (ja) * 1987-11-16 1995-04-10 シャープ株式会社 Icカードにおける二次電池への充電方式
DK174975B1 (da) * 1988-05-06 2004-04-05 Toppan Printing Co Ltd Integreret kredsløbskort
DE3826512A1 (de) * 1988-08-04 1990-02-08 Pfister Gmbh Waegevorrichtung zum erfassen von waegedaten
US5239166A (en) * 1989-01-17 1993-08-24 Graves Marcel A Secure data interchange system erasing a card memory upon an invalid response
US5247164A (en) * 1989-01-26 1993-09-21 Hitachi Maxell, Ltd. IC card and portable terminal
DE3906349A1 (de) * 1989-03-01 1990-09-13 Hartmut Hennige Verfahren und vorrichtung zur vereinfachung des gebrauchs einer vielzahl von kreditkarten u. dgl.
JPH0314083A (ja) * 1989-06-12 1991-01-22 Toshiba Corp 携帯可能電子装置
JPH03144879A (ja) * 1989-10-31 1991-06-20 Mitsubishi Electric Corp 携帯型半導体記憶装置
JP2645163B2 (ja) * 1990-03-13 1997-08-25 三菱電機株式会社 非接触型icカード
DE4014151A1 (de) * 1990-05-02 1991-11-07 Detecon Gmbh Verfahren zur verlaengerung der benutzungsdauer von informationstraegern mit eeprom
US5274221A (en) * 1990-06-22 1993-12-28 Mitsubishi Denki Kabushiki Kaisha Non-contact integrated circuit card
JPH0454581A (ja) * 1990-06-22 1992-02-21 Mitsubishi Electric Corp 非接触カード
US5438185A (en) * 1990-06-27 1995-08-01 Brother Kogyo Kabushiki Kaisha IC card apparatus for connecting a reference potential terminal of a card connector to a main frame without a data transfer control portion being connected therebetween
JPH0496810A (ja) * 1990-08-13 1992-03-30 Matsushita Electric Ind Co Ltd 情報端末装置
JP2549192B2 (ja) * 1990-09-19 1996-10-30 三菱電機株式会社 非接触icカード及びその使用方法
DE4305571A1 (de) * 1992-02-24 1994-08-25 Angewandte Digital Elektronik Kartengerät mit nachweisbarer Fernübertragung
DE4205827C2 (de) * 1992-02-26 1997-10-16 Angewandte Digital Elektronik Chipkarte zum kontaktfreien, bidirektionalen Übertragen von Energie und Daten mit einem Schreib/Lesegerät
DE4205556C2 (de) * 1992-02-24 1998-02-26 Angewandte Digital Elektronik Chipkarte mit elektronischen Elementen zum kontaktfreien Austausch von Daten mit einem externen Gerät
FI930828A0 (fi) * 1993-02-24 1993-02-24 Mikrokit Hardware Oy Elektroniskt kontrollsystem foer kontanter
GB2275654B (en) * 1993-03-04 1996-11-13 Landis & Gyr Energy Management Smart card
DE4409645A1 (de) * 1994-03-21 1995-09-28 Cohausz Helge B Kreditkarte
US5451763A (en) * 1994-07-05 1995-09-19 Alto Corporation Personal medical IC card and read/write unit
US5834747A (en) * 1994-11-04 1998-11-10 Pixel Instruments Universal credit card apparatus and method
DE19609186A1 (de) * 1996-03-09 1997-09-11 Wolfgang Salge Chipkarte
JP3493096B2 (ja) * 1996-06-07 2004-02-03 株式会社東芝 半導体集積回路、icカード、及びicカードシステム
JP3486057B2 (ja) 1996-06-21 2004-01-13 株式会社東芝 半導体集積回路及び接触式icカード
US5940447A (en) * 1996-08-30 1999-08-17 Motorola, Inc. Wireless powered communication device using power signal sampling and method
JPH1173247A (ja) * 1997-06-27 1999-03-16 Canon Inc I/oカード、電子機器、電子システム及び電子機器の立ち上げ方法
JPH1153482A (ja) * 1997-07-31 1999-02-26 Fujitsu Ltd カード読み取り装置
KR100265714B1 (ko) * 1997-10-02 2000-09-15 윤종용 전화라인 선택제어기능을 갖는 휴대형 컴퓨터 및 그 확장시스템
ATE188052T1 (de) * 1998-02-17 2000-01-15 Siemens Ag Datenträger und verfahren zum kontaktlosen empfang von daten und energie
DE19850293A1 (de) * 1998-10-30 2000-05-04 Koninkl Philips Electronics Nv Datenträger mit Kompromittierungsschutz
DE10035094A1 (de) * 2000-07-17 2002-03-28 Giesecke & Devrient Gmbh Anzeigevorrichtung für einen tragbaren Datenträger
DE10054970A1 (de) * 2000-11-06 2002-05-23 Infineon Technologies Ag Verfahren zur Steuerung der Lade- und Entladephasen eines Stützkondensators
JP2005525615A (ja) * 2001-10-10 2005-08-25 シュラムバーガー システムズ スマートカードにおけるバイト伝送の管理
US6885146B2 (en) 2002-03-14 2005-04-26 Semiconductor Energy Laboratory Co., Ltd. Display device comprising substrates, contrast medium and barrier layers between contrast medium and each of substrates
US6776332B2 (en) 2002-12-26 2004-08-17 Micropin Technologies Inc. System and method for validating and operating an access card
US7652359B2 (en) 2002-12-27 2010-01-26 Semiconductor Energy Laboratory Co., Ltd. Article having display device
JP3822170B2 (ja) * 2003-01-31 2006-09-13 株式会社東芝 Icカードの利用期間設定方法、icカード、および、icカードケース
US7566001B2 (en) 2003-08-29 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. IC card
JP4304035B2 (ja) * 2003-09-29 2009-07-29 株式会社ジクシス 模造品防止システム
AU2007314354A1 (en) * 2006-10-31 2008-05-08 Solicore, Inc. Powered authenticating cards
JP5684475B2 (ja) * 2006-10-31 2015-03-11 ソリコア インコーポレイテッドSOLICORE,Incorporated 電池式デバイス
US7967214B2 (en) * 2006-12-29 2011-06-28 Solicore, Inc. Card configured to receive separate battery
US8181879B2 (en) * 2006-12-29 2012-05-22 Solicore, Inc. Mailing apparatus for powered cards
ITMI20070997A1 (it) * 2007-05-17 2008-11-18 Incard Sa Ic card con clock a bassa precisione
JP5166927B2 (ja) * 2007-06-12 2013-03-21 ルネサスエレクトロニクス株式会社 処理装置
CN102165579B (zh) * 2008-09-29 2014-03-12 株式会社半导体能源研究所 半导体器件
US10031567B2 (en) 2015-06-09 2018-07-24 Microsoft Technology Licensing, Llc Offline battery management in a device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0012232A1 (fr) * 1978-11-29 1980-06-25 Nippondenso Co., Ltd. Appareil pour changer la fréquence d'opération d'un ordinateur digital
EP0162221A2 (fr) * 1984-03-19 1985-11-27 Omron Tateisi Electronics Co. Système pour le traitement de transactions financières utilisant une carte

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4004133A (en) * 1974-12-30 1977-01-18 Rca Corporation Credit card containing electronic circuit
US4105156A (en) * 1976-09-06 1978-08-08 Dethloff Juergen Identification system safeguarded against misuse
US4480178A (en) * 1983-04-04 1984-10-30 At&T Information Systems Tuning arrangement for interfacing credit card-like device to a reader system
JPS60198683A (ja) * 1984-03-21 1985-10-08 Omron Tateisi Electronics Co Icカ−ドシステム
JPS60196670A (ja) * 1984-03-21 1985-10-05 Hitachi Ltd 伝送レ−ト可変式メモリカセツト
US4614861A (en) * 1984-11-15 1986-09-30 Intellicard International, Inc. Unitary, self-contained card verification and validation system and method
US4634845A (en) * 1984-12-24 1987-01-06 Ncr Corporation Portable personal terminal for use in a system for handling transactions
JPS61150088A (ja) * 1984-12-25 1986-07-08 Toshiba Corp メモリカ−ド
JPS61160566U (fr) * 1985-03-25 1986-10-04
DE3516613A1 (de) * 1985-05-06 1986-11-06 Lutz Dipl.-Ing. 1000 Berlin Pawlik Elektronische passwortkarte zur automatischen erzeugung wechselnder zeichenfolgen fuer die anmeldung von edv-benutzern zur berechtigungspruefung in edv-systemen

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0012232A1 (fr) * 1978-11-29 1980-06-25 Nippondenso Co., Ltd. Appareil pour changer la fréquence d'opération d'un ordinateur digital
EP0162221A2 (fr) * 1984-03-19 1985-11-27 Omron Tateisi Electronics Co. Système pour le traitement de transactions financières utilisant une carte

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0316157A3 (en) * 1987-11-12 1989-11-23 Kabushiki Kaisha Toshiba An electrically powered portable medium
US5072103A (en) * 1987-11-12 1991-12-10 Kabushiki Kaisha Toshiba Electrically powered portable medium
EP0337684A2 (fr) * 1988-04-09 1989-10-18 Sharp Kabushiki Kaisha Dispositif de commutation d'horloge de carte à puce
EP0337684A3 (en) * 1988-04-09 1990-12-27 Sharp Kabushiki Kaisha Clock signal switching device of an ic card
EP0341712A2 (fr) * 1988-05-13 1989-11-15 Oki Electric Industry Company, Limited Carte à circuit intégré pourvue de moyens de protection contre une opération erronée
EP0341712A3 (en) * 1988-05-13 1990-06-06 Oki Electric Industry Company, Limited Ic card having means for protecting erroneous operation
FR2664406A1 (fr) * 1990-07-03 1992-01-10 Mitsubishi Electric Corp Carte de circuit integre sans contact.
US5212373A (en) * 1990-07-03 1993-05-18 Mitsubishi Denki Kabushiki Kaisha Non-contact ic card
EP0790547A1 (fr) * 1996-02-19 1997-08-20 STMicroelectronics S.A. Procédé de séquencement d'un circuit intégré
FR2745099A1 (fr) * 1996-02-19 1997-08-22 Sgs Thomson Microelectronics Procede de sequencement d'un circuit integre
US5994917A (en) * 1996-02-19 1999-11-30 Sgs-Thomson Microelectronics S.A. Method and apparatus for sequencing an integrated circuit
WO1997033217A1 (fr) * 1996-03-07 1997-09-12 Bull Cp8 Circuit integre perfectionne et procede d'utilisation d'un tel circuit integre
US5944833A (en) * 1996-03-07 1999-08-31 Cp8 Transac Integrated circuit and method for decorrelating an instruction sequence of a program

Also Published As

Publication number Publication date
DE3711601C2 (fr) 1989-02-02
DE3711601A1 (de) 1987-10-15
JPS62237592A (ja) 1987-10-17
US4827111A (en) 1989-05-02
FR2596897B1 (fr) 1993-06-18

Similar Documents

Publication Publication Date Title
FR2596897A1 (fr) Carte a circuit integre et systeme utilisant une telle carte
WO2001009813A1 (fr) Lecteur de carte a puce comprenant un systeme d'economie d'energie
FR2584514A1 (fr) Systeme d'identification personnelle utilisant une carte a circuit integre
FR2658645A1 (fr) Installation comportant un ensemble de modules d'affichage commandes a distance.
WO2002001496A1 (fr) Dispositif peripherique d'affichage sans contact pour objet portable sans contact
FR2908202A1 (fr) Procede et dispositif de personnalisation d'une entite electronique portable
EP0742925B1 (fr) Outil informatique de communication et dispositif d'exploitation
WO2009077398A1 (fr) Procede pour autoriser une communication avec un dispositif electronique portable, telle qu'un acces a une zone memoire, dispositif et systeme electroniques correspondants
WO2003056510A1 (fr) Objet portable sans contact comportant au moins un dispositif peripherique connecte a la meme antenne que la puce
FR2666187A1 (fr) Dispositif pour le dialogue a distance entre une station et un ou plusieurs objets portatifs.
FR2714985A1 (fr) Procédé de mémorisation et de restitution d'un code secret.
FR2686997A1 (fr) Carte a puce a deux contacts et procede de communication avec un lecteur de carte.
WO2011141659A2 (fr) Carte de paiement comportant une puce de jeu electronique
EP0481879B2 (fr) Dispositif émetteur de sequences de signaux constituant un moyen de paiement
EP1559066B1 (fr) Circuit integre rfid-uhf
WO1997014121A1 (fr) Dispositif portatif destine a effectuer des transactions securisees en interne et par carte a micro-circuits, et procede de mise en oeuvre correspondant
FR2616938A1 (fr) Dispositif de lecture d'une carte electronique type carte de credit
EP1614310B1 (fr) Ensemble comprenant un telephone mobile et une memoire auxiliaire
FR2731818A1 (fr) Lecteur portatif pour carte a puce
EP0870279B1 (fr) Dispositif portatif d'acces a au moins un service dispense par un serveur
EP1001360A1 (fr) Procédé de gestion d'un circuit électronique
FR2660777A1 (fr) Parcmetre a pre-paiement.
WO2024010469A1 (fr) Appareil pour la communication promotionnelle dans le domaine des ntic
FR2715748A1 (fr) Système de paiement automatique sécurisé.
FR2529357A1 (fr) Ordinateur modularise