EP2319076A1 - Substrat pour composant électronique ou électromécanique et nanoelements - Google Patents

Substrat pour composant électronique ou électromécanique et nanoelements

Info

Publication number
EP2319076A1
EP2319076A1 EP09782394A EP09782394A EP2319076A1 EP 2319076 A1 EP2319076 A1 EP 2319076A1 EP 09782394 A EP09782394 A EP 09782394A EP 09782394 A EP09782394 A EP 09782394A EP 2319076 A1 EP2319076 A1 EP 2319076A1
Authority
EP
European Patent Office
Prior art keywords
layer
electronic
substrate
catalytic
electromechanical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP09782394A
Other languages
German (de)
English (en)
Inventor
Thomas Goislard De Monsabert
Chrystel Deguet
Jean Dijon
Marek Kostrzewa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Commissariat a lEnergie Atomique CEA
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat a lEnergie Atomique CEA, Commissariat a lEnergie Atomique et aux Energies Alternatives CEA filed Critical Commissariat a lEnergie Atomique CEA
Publication of EP2319076A1 publication Critical patent/EP2319076A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F02COMBUSTION ENGINES; HOT-GAS OR COMBUSTION-PRODUCT ENGINE PLANTS
    • F02DCONTROLLING COMBUSTION ENGINES
    • F02D13/00Controlling the engine output power by varying inlet or exhaust valve operating characteristics, e.g. timing
    • F02D13/02Controlling the engine output power by varying inlet or exhaust valve operating characteristics, e.g. timing during engine operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00349Creating layers of material on a substrate
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • H01L21/187Joining of semiconductor bodies for junction formation by direct bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53276Conductive materials containing carbon, e.g. fullerenes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0676Nanowires or nanotubes oriented perpendicular or at an angle to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1068Formation and after-treatment of conductors
    • H01L2221/1094Conducting structures comprising nanotubes or nanowires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/10Deposition of organic active material
    • H10K71/16Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
    • H10K71/164Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering using vacuum deposition
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K85/00Organic materials used in the body or electrodes of devices covered by this subclass
    • H10K85/20Carbon compounds, e.g. carbon nanotubes or fullerenes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02TCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO TRANSPORTATION
    • Y02T10/00Road transport of goods or passengers
    • Y02T10/10Internal combustion engine [ICE] based vehicles
    • Y02T10/12Improving ICE efficiencies

Definitions

  • the present invention relates to electronic or electromechanical devices with nano elements. More particularly, it proposes a substrate for at least one electronic or electromechanical component and one or more nanoelements, this substrate being a multilayer structure.
  • Nanoelements are used for example in the production of electronic devices. They are generally obtained by catalytic growth CVD, which is the abbreviation of "Chemical Vapor Deposition", or in French “chemical vapor deposition”. Their particular electronic and / or electromechanical properties make it possible to build high performance electronic or electromechanical devices, such as CMOS transistors, interconnections or actuators.
  • multilayer structures for the growth of nanoelements. They are generally formed of a base support which may be in a partially conductive material ⁇ , for example monocrystalline silicon, covered with a catalyst layer or a stack at least one layer is catalytic, usually based on metals, from which will grow nanoelements, usually silicon or carbon. Thereafter will be designated by "catalytic system", the catalytic layer or the stack of layers, at least one of which is catalytic for the growth of nanoelements.
  • FIG. 1 Such a structure is included in the description of the document US 2007 / 0045691A, it is illustrated in FIG. 1. It is formed of an insulating layer 102 made of silicon oxide (SiO 2 ), resting on a base support 101 made of silicon and a catalytic system 103 overlying the oxide layer 102. This catalytic system 103 allows the growth of nanoelements 104, in this case nanotubes. In order to separate the groups of nano-elements 104 from each other, insulating elements 105 have been formed which delimit boxes 107. Each group of nano-elements is located in a box. These insulating elements 105 serve to support a multilayer electrode 106. This electrode 106 is that of a remote electronic component such as a memory device (not shown), generally made in an area of the substrate 101 juxtaposed to the area described in FIG. these two zones are electrically connected by the electrode 106.
  • a remote electronic component such as a memory device (not shown)
  • This structure has the major disadvantage of not having the nano-elements and the electronic component in the immediate vicinity of one another, which generates problems of compactness and thereby capacity and resistance problems. connection parasites. But if the catalytic system and the electronic component were arranged in close proximity, they could interact and mutually deteriorate or the catalytic system could disrupt the operation of the electronic component.
  • the present invention aims to provide a substrate for the growth of one or more nanoelements and the establishment of at least one electronic or electromechanical component, which does not have the disadvantages of the prior art, namely in particular, the risk of interaction between the catalytic material and the electronic or electromechanical component that may lead to their mutual deterioration. Indeed, a risk is that the catalyst system can be degraded, because of the physical and chemical treatments that the structure undergoes during the component manufacturing steps. However, for a successful growth of the nanoelements, this catalytic system must be of good quality. The stresses exerted on the structure during the manufacturing process must not alter it.
  • An object of the invention is therefore to propose a substrate intended to support at least one component electronic or electromechanical and one or more nanoelements and which comprises a catalytic system in which the catalytic system is not likely to interact with the component while playing its role optimally during the growth of the nanoelements.
  • Another object of the invention is to provide a substrate for supporting at least one electronic or electromechanical component and one or more nanoelements in which the nanoelements can be accessible.
  • the present invention provides a substrate for supporting at least one electronic or electromechanical component and one or more nano-elements, formed of a base support, a catalyst system for the growth of nano-elements comprising at least a catalytic layer, a barrier layer, and a layer adapted to receive the electronic or electromechanical component.
  • the catalytic system is based on the base support without contact with the layer suitable for receiving the electronic or electromechanical component and the barrier layer is sandwiched between the catalytic system and the layer able to receive the electronic or electromechanical component so as to avoid a interaction between the catalytic layer and the electronic or electromechanical component, this barrier layer being without contact with the base support.
  • the layer capable of accommodating the electronic component or electromechanical is Si monocrystalline or Ge or a mixture of these materials.
  • the catalytic system may be formed of one or two groups of layers, each group comprising at least one catalytic layer. At least one of the groups may further comprise a protective layer on the catalytic layer and / or a support layer under the catalytic layer. It is possible that when the catalyst system has two groups of layers, the support layer is common to both groups.
  • the catalytic system may be formed of a catalytic layer sandwiched between two support layers, the two support layers optionally being sandwiched between two protective layers.
  • the catalytic layer may be made from iron, nickel or cobalt, these elements being taken alone or in alloy.
  • the protective layer and the support layer may be made of a material selected from Al 2 O 3 , SiN, SiC, SiON, TiN, TiO 2 , or TaN.
  • the base support, the barrier layer and / or the layer capable of accommodating the electronic or electromechanical component may be multilayer.
  • the present invention also provides an electronic or electromechanical device comprising at least one structure comprising a substrate thus characterized.
  • the structure further comprises at least one electronic or electromechanical component disposed on or in the layer capable of accommodating the electronic or electromechanical component, at least one caisson dug in the substrate exposing locally the catalytic system on which one or more nanoelements support.
  • the caisson may have flanks that transversely interrupt the barrier layer revealing a slice of the barrier layer, this slice contributing to form the flanks of the box.
  • the box may have flanks that transversely interrupt the catalytic device revealing a slice of the catalytic system, this slice contributing to form the sidewalls of the box, the base support, exposed locally, forming a bottom of the box.
  • the structure may furthermore comprise at least one contact device housed in another well dug in the substrate, the well of the nano-elements and the well of the contact device, each having a bottom, the well of the nano-elements and the well of the contact being opposed by their funds.
  • the electronic or electromechanical device may comprise several structures stacked on each other.
  • the present invention also relates to a method of manufacturing a substrate thus characterized, in which: the catalyst system is formed on the base support;
  • the barrier layer is formed on the catalytic system;
  • the layer capable of receiving the electronic or electromechanical component made of monocrystalline Si or Ge or a mixture of these materials on the barrier layer is formed.
  • the barrier layer and the layer capable of accommodating the electronic or electromechanical component can be formed from:
  • a first bonding layer covering the base support, itself covered by the catalytic system, the first bonding layer being overlying the catalytic system or being a surface layer of the catalytic system,
  • second bonding layer by assembling the base support and the auxiliary semiconductor substrate by molecular adhesion of their bonding layers, their bonded bonding layers giving the barrier layer, and then effecting a thermal fracture of the auxiliary semiconductor substrate at ion implantation level, a layer of the auxiliary semiconductor substrate remaining bonded to the barrier layer following this fracture giving the layer capable of accommodating the electronic or electromechanical component.
  • the barrier layer and the layer capable of receiving the electronic or electromechanical component from a part of a first bonding layer covering the base support, itself covered with the catalytic system, the first layer bonding being overlying the catalytic system or being a surface layer of the catalytic system,
  • a second bonding layer covering an SOI-type substrate having an electrically insulating layer sandwiched between two semiconductor layers of different thicknesses, the second bonding layer covering the semiconductor layer and the less thick, by assembling the base support and the SOI-type substrate by molecular adhesion of their bonding layers, their bonded bonding layers giving the barrier layer, and then removing the thickest semiconducting layer and the electrically insulating layer of the SOI type substrate, the thinnest semiconductor layer of the SOI type substrate giving the layer capable of accommodating the electronic or electromechanical component.
  • FIG. 1 already described, is a multilayer structure known from the prior art
  • FIG. 2 represents a substrate according to the invention
  • FIGS. 3A to 3E show various catalytic systems used in the substrate of the invention
  • FIGS. 4A to 4D show various steps of a first method of producing a substrate according to the invention using Smart Cut TM technology
  • FIGS. 5A to 5D represent different steps of a second method of producing a substrate according to the invention
  • FIGS. 6A to 6F illustrate an exemplary method of manufacturing an electronic or electromechanical device according to the invention
  • FIGS. 7A to 7D show another example of a method for producing an electronic or electromechanical device according to the invention.
  • FIG. 2 represents a substrate according to the invention. It is formed of a stack from a base support 301.
  • This base support 301 is preferably made of semiconductor material. It may be for example mono-crystalline silicon, germanium or a mixture of these materials.
  • a catalytic system 302 for the growth of one or more nano-elements comprising at least one catalytic layer.
  • This catalytic system is generally formed of one or more groups of layers.
  • the nanoelements can be, for example, carbon nanotubes, nanowires, nanofibers, etc.
  • On this catalytic system rests a barrier layer 303.
  • This barrier layer 303 is generally formed of silicon oxide or a metal oxide, such as aluminum oxide.
  • this barrier layer 303 which, by virtue of its position in the stack, isolates the catalytic system 302 from an electronic or electromechanical component, not shown, which will be produced on and / or in a surface layer 304 suitable for 'to welcome.
  • the barrier layer avoids interaction between the catalytic layer and the electronic or electromechanical component.
  • This layer 304 is, for example, mono-crystalline silicon, germanium or a mixture of these materials.
  • This layer 304 capable of accommodating the electronic or electromechanical component covers the barrier layer 303.
  • This substrate may be for example of the type SOI, the English "Semiconductor On Insulator", or “semiconductor on insulator”.
  • the component not shown can be an electronic component as well as an electromechanical component.
  • this substrate can form a substrate with a buried ground plane.
  • the catalytic system forms the ground plane, if it has sufficient electrical conduction conditions, in addition to its catalytic properties.
  • These substrates, with a buried ground plane have an advantage with respect to conventionally used substrates, since they make it easier to activate the electronic components that they receive. Indeed, in these substrates, the applied electric fields remain confined above the ground plane.
  • the nano-elements can then allow a contact on the catalytic system that acts as a ground plane.
  • FIG. 3A shows an example of a catalytic system 400 that can be used in the substrate of the invention. It comprises only one group of stacked layers, each of these layers can itself be formed of a plurality of sub-layers.
  • the group of layers comprises at least one catalytic layer 402. More specifically, it is formed, in this example, a support layer 401, on which rests the catalytic layer 402 for the growth of nanoelements, and a layer of protection 403 above the catalytic layer 402. This protective layer 403 must be removed locally to allow the growth of the nanoelements from the catalyzed layer 402 exposed.
  • the protective layer 403 and the support layer 401 have the role of effectively confining the catalytic layer 402.
  • the support layer 401 is formed for example of at least one element chosen from: Al 2 O 3, SiN, SiC, SiON, TiN, TiO 2 , TaN. Its thickness can be between about 1 nm and 100 nm.
  • the support layer 401 and the catalytic layer 402 allow efficient growth of the nanoelements.
  • the catalytic layer 402 may be made based on Fe, Ni or Co, these elements being taken alone or in alloy.
  • This catalytic layer 402 has a thickness which may be between about 0.1 nm and 10 nm. It is possible that the catalytic layer 402 is a multilayer, such as a bilayer as shown in Figure 3B.
  • the protective layer 403 is such that it can be removed by etching without damaging the catalytic layer 402 when using the substrate. It is formed for example of a material chosen from: Al 2 O 3 SiN, SiC, SiON, TiN, TiO 2 , or TaN. Its thickness can range from 1 to 100 nm, for example. It is sought that the protective layer 403 and the support layer 401 are chemically and thermally stable during all the manufacturing steps of the substrate as well as during its use.
  • Figure 3B shows a variant of the catalytic system of Figure 3A. It has been reversed from that of Figure 3A, which allows the nanoelements to grow down.
  • the catalytic layer 402 is a bilayer formed of a first sublayer 402.1 as described above and a second sublayer 402.2 of interest for the growth and use of nanoelements.
  • the second sublayer 402.2 may be formed for example of silicon and have a thickness of between about 1 and 10 nm.
  • the first underlayer 402.1 is on the side of the protective layer 403 and may be formed for example of iron and have a thickness of between about 0.1 and 1 nm.
  • Figure 3C shows a third embodiment of the catalytic system 400.
  • This catalytic system has two groups of layers as described in Figure 3A contiguous and stacked in reverse order.
  • the growth of the nano-elements can be done on one side, on the other or on both sides of the catalytic system according to the catalytic layer (s) which will have been laid bare .
  • the groups of layers are joined by their support layers 401. But now, the two support layers are one.
  • FIG 3D illustrates yet another simplified embodiment of the catalytic device of nanoelements. It now comprises a single catalytic layer 402 sandwiched between two support layers 401. Optionally, the two support layers 401 can be sandwiched between two protective layers 403 as shown in Figure 3E. These last two configurations also allow the growth of nano-elements on one side or the other or on both sides of the catalytic system.
  • FIGS. 4A to 4D illustrate a first exemplary embodiment of this method using Smart Cut TM technology, described, for example, in US Pat. No. 6,372,609 B1.
  • auxiliary support 500 made of solid monocrystalline silicon, for example, performs on one of its faces, a so-called bonding layer 501 oxide.
  • This bonding layer 501 may be in thermal oxide or a deposited oxide layer. It is this bonding layer 501 which will subsequently form, in part, the barrier layer 403.
  • An ion implantation, for example hydrogen is performed ( Figure 4A). This creates a weakened zone 502 located deep in the auxiliary support 500 under the bonding layer 501. It is formed of microcavities (not shown) which will allow the fracture in a subsequent step.
  • a catalytic system 400 as described above is produced on a base support 503 of monocrystalline silicon.
  • a bonding layer 504 can be formed as described in FIG. 4A. If the bonding layer 504 is not produced, the protective layer 403 of the catalytic system 400 may serve as a bonding layer for molecular bonding, if its material is suitable. This variant is not represented.
  • the molecular bonding is carried out between the two structures constructed during the two preceding stages and represented in FIG. 4A, 4B. Bonding takes place between the two bonding layers 501, 504 or between the bonding layer 501 and the protective layer 403 which are brought into contact. To improve the quality of the bonding, it is possible beforehand to treat the surfaces that will be brought into contact. It may be a chemical treatment and / or a chemical mechanical polishing and / or a plasma type surface treatment, for example.
  • the structure of FIG. 4C is exposed to a thermal treatment of the order of 250 ° C. at 600 ° C. in order to split it in two at the weakened zone 502.
  • the first is a reusable monocrystalline silicon element.
  • the second part is the substrate according to the invention. It is represented in FIG. 4D. It consists of the basic support made of monocrystalline silicon 503, covered with catalytic system 400, then with barrier layer 403, then with a thin superficial layer of monocrystalline silicon 304.
  • thin layer it is meant that the layer is less thick than the base support 503.
  • This thin surface layer 304 is the layer capable of accommodating the electronic or electromechanical component.
  • this thin layer 304 It is possible to carry out a treatment of this thin layer 304, in order to ensure a good surface state, and to give it a determined thickness. It consists, for example, firstly in annealing at high temperature to consolidate the bonding interface, and secondly in polishing the thin layer in order to adjust its final thickness.
  • FIG. 5A shows a first stack of layers 603 formed of a base support 600, of solid monocrystalline silicon, for example, on which a catalytic system 601, as described above, is coated with a bonding layer 602, which can be in silicon oxide for example. It is possible to dispense with the bonding layer 602 as previously seen. In this case, the protective layer of the catalytic system 601 can replace it, if its material is suitable for molecular adhesion.
  • FIG. 5B shows another stack which is a SOI 604 type substrate covered with a bonding layer 608, made of silicon oxide, for example.
  • the SOI substrate 604 comprises an electrically insulating layer 606, for example silicon oxide, sandwiched between two semiconductor layers 607, 605.
  • One of the semiconductor layers 605 is thicker than the other, referenced 607.
  • the semiconductor layers may be in mono-crystalline silicon.
  • the bonding layer 608 covers the thinnest semiconductor layer 607.
  • the two bonding layers are not absolutely necessary, however one of the two stacks 603 or 604 should have a bonding layer as a surface layer.
  • FIG. 5C the two stacks obtained above are assembled by molecular adhesion between the bonding layer 602 of the first stack 603 and the bonding layer 608 of the second stack 604, if the two stacks each have a bonding layer.
  • a stack shown in FIG. 5C is obtained. It consists of a succession of layers from the base support 600, namely, in this order: the catalytic system 601, the bonding layer 602 of the first stack, the bonding layer 608 surmounting the SOI substrate 604, the semi-layer The thinnest conductor 607 of the SOI substrate 604, the electrically insulating layer 606 of the SOI substrate 604, the thickest semiconductor layer 605 of the SOI substrate.
  • the assembly is carried out by molecular adhesion between the bonding layer 602 of the first stack 603 and the thinnest semiconductor layer 607 of the SOI substrate 604 If the first stack 603 does not have a bonding layer, the assembly is carried out by molecular adhesion between the bonding layer 606 which is equipped with the SOI substrate 604 and the catalytic system 601 of the first stack 603. Then, in a In another step, the thickest semiconductor layer 605 of the SOI substrate 604 is removed by mechanical lapping and then by chemical etching. It is the electrically insulating layer 606 which serves as a stop layer for etching. A stack is obtained as represented in FIG.
  • 5D comprising starting from the base support 600, in this order: the catalytic system 601, the bonding layer or layers 602, the thinnest semiconductor layer 607 of the SOI substrate. 604 and the electrically insulating layer 606 of the SOI substrate 604.
  • the electrically insulating layer 606 of the SOI substrate 604 is removed.
  • a stack is obtained as described in the first embodiment, and shown in FIG. 4D.
  • An electronic or electromechanical device equipped with one or more nano-elements according to the invention and a method of producing the device from the substrate thus described will now be described.
  • FIG. 6A shows a substrate 700 according to the invention provided with at least one electronic or electromechanical component 708 made on and in the layer able to accommodate the electronic or electromechanical component 704. It is formed of a stack of layers with in this order, the basic support of semiconductor material 301, the catalytic system 702, the barrier layer 703, and finally the layer 704 adapted to accommodate the electronic or electromechanical component 708 on and in which the electronic or electromechanical component has been made.
  • At least one box 705 is hollowed into the substrate from the layer capable of receiving the electronic or electromechanical component 704. This box 705 has a bottom which exposes the catalytic system 703 locally. The box 705 is obtained, for example, by dry etching of the reactive plasma type.
  • the etching makes it possible to disengage the layer capable of accommodating the electronic or electromechanical component 704, and the barrier layer 703 as illustrated in FIG. 6B.
  • the etching must not deteriorate the electronic or electromechanical component 708. It will be seen later that the box can be dug from the base substrate.
  • the box 705 has flanks.
  • the barrier layer 703 is interrupted transversely and has a slice 703a exposed which contributes to forming the flanks of the box 705. It is the same for the layer able to accommodate the electronic or electromechanical component 704.
  • the slice of the layer adapted to accommodating the electronic or electromechanical component 704 is referenced 704a.
  • the growth of one or more nanoelements 707 is carried out in box 705.
  • the growth may be a thermal CVD growth, starting from a carbonaceous gas.
  • the substrate 700 is heated to a temperature between about 400 0 C and 900 0 C. This increase in temperature has the effect of structuring the catalyst system 702, for example in the form of nanoparticles.
  • the substrate 700 is then placed in contact with a carbonaceous gas, for example C 2 H 2 , CH 4 , CH 3 COOH or CO, which may optionally be mixed with other gases such as, for example, NH 3 , H 2 , H 2 O in vapor form, He or N 2 .
  • Nanoelements 707 may be vertically or horizontally aligned or even entangled. In the example described, the nanoelements 707 grow substantially vertically from the bottom of the box 705 towards its opening. Thanks to the various catalytic devices of nanoelements described above, it is also possible to grow the nanoelements downwards if the box is hollowed out in the base support 301 as will be seen later.
  • the catalytic system 702 is an electrical conductor, there are several nano-element growth zones and it is necessary to electrically dissociate different zones of the substrate 700, that is to say, for example to avoid that all zones of growth of the nanoelements are at the same electrical potential, it is possible to delimit zones by engraving, for example by reactive plasma-type etching, a trench 710 around the box 705, this trench 710 passing right through the layer capable of accommodating the electronic or electromechanical component 704, the barrier layer 703, the catalytic system 702 but only partially passing through the base support 301. Reference can be made to FIG. 6D. This trench 710 may optionally then be filled with an electrically insulating material (not shown) to mechanically strengthen the device.
  • the casing 705 is etched, from the layer capable of receiving the electronic or electromechanical component 704, but deeper than in the preceding example, so that its bottom locally exposes the base support 301 or is located in the support of base 301.
  • the catalytic system 702 is interrupted transversely and has a slice 702a which is exposed and which contributes to forming the flanks of the box 705. It is the same for the barrier layer 703 and the layer able to accommodate the component electronic or electromechanical 704.
  • a substantially horizontal growth of at least one nano-element 709 is carried out from the exposed slice 702a of the catalytic system 702.
  • the nano-element 709 joins a flank of the box 705 to the other.
  • This configuration can be used in sensor applications or reconfigurable circuits.
  • the present invention proposes a third method of producing an electronic or electromechanical device according to the invention. It starts from a substrate 700 provided with at least one electronic or electromechanical component 708 and provided with at least one box as shown in Figure 6B.
  • the bottom of the box now referenced 711 exposes the catalytic system 702.
  • a contact device 800 which allows electrical contact.
  • This contact device 800 can contact with the electronic component 708.
  • Figure 7A it has a section having the shape of a T.
  • a second box 801 is etched from the base support 301 and the bottom of which exposes the catalytic system 702. This is a box for nano-elements.
  • the two boxes 711 and 801 are placed "back to back", that is to say that they are opposed by their funds but they can also be offset laterally.
  • the catalytic system 702 allows it, that is to say if it is in particular in accordance with one of the configurations of FIGS. 3B to 3E, it is possible to carry out a downward growth of one or more nano-elements. 802 in the box 801.
  • Figure 7C illustrates such a structure with two boxes 711, 801 placed back to back, one hosting a contact device 800 and the other one or more nanoelements 802.
  • the structure 100 obtained in FIG. 7C instead of being used alone can be used with one or more others by stacking them.
  • FIG. 7D a stack with two structures 100 is shown. They are assembled together by making the nano-elements 802 of one structure coincide with a contact device 800 of the other adjacent structure 100. Of course we could stack more than two structures on each other. It is of course possible in the structure to invert nano-elements and contacts. The Nanoelements can then be placed in an open box on the side of the electronic or electromechanical component and the contact in a box which is provided with the base support.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Combustion & Propulsion (AREA)
  • Mechanical Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Micromachines (AREA)
  • Thin Film Transistor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

II s'agit d'un substrat destiné à supporter au moins un composant électronique ou électromécanique (708) et un ou plusieurs nanoéléments, formé d'un support de base (301), d'un système catalytique (302), d'une couche barrière (303), et d'une couche apte à accueillir le composant électronique ou électromécanique (304) en Si monocristallin ou en Ge ou en un mélange de ces matériaux. Le système catalytique (302) repose sur le support de base (301) sans contact avec la couche apte à accueillir le composant électronique ou électromécanique (304) et la couche barrière (303) est placée en sandwich entre le système catalytique (302) et la couche apte à accueillir le composant électronique ou électromécanique (304). Cette couche barrière (303) est sans contact avec le support de base (301).

Description

SUBSTRAT POUR COMPOSANT ELECTRONIQUE OU ÉLECTROMÉCANIQUE ET NANOELEMENTS
DESCRIPTION
DOMAINE TECHNIQUE
La présente invention concerne les dispositifs électroniques ou électromécaniques avec nanoéléments . Plus particulièrement, elle propose un substrat pour au moins un composant électronique ou électromécanique et un ou plusieurs nanoéléments, ce substrat étant une structure multicouche.
ÉTAT DE LA TECHNIQUE ANTÉRIEURE
Les nanoéléments sont utilisés par exemple dans la réalisation de dispositifs électroniques. Ils sont généralement obtenus par croissance catalytique CVD, qui est l'abréviation anglaise de « Chemical Vapor Déposition », soit en français « dépôt chimique en phase vapeur ». Leurs propriétés notamment électroniques et/ou électromécaniques permettent de construire des dispositifs électroniques ou électromécaniques très performants, comme des transistors CMOS, des interconnexions ou des actionneurs .
Dans la technique antérieure, il est connu des structures multicouches permettant la croissance des nanoéléments. Elles sont généralement formées d'un support de base qui peut être dans un matériau semi¬ conducteur, par exemple du silicium monocristallin, recouvert d'une couche catalytique ou d'un empilement de couches dont une au moins est catalytique, généralement à base de métaux, à partir de laquelle vont croître les nanoéléments, généralement en silicium ou en carbone. Par la suite on désignera par « système catalytique», la couche catalytique ou l'empilement de couches dont une au moins est catalytique pour la croissance de nanoéléments.
Une telle structure est incluse dans la description du document US 2007/0045691A, elle est illustrée en figure 1. Elle est formée d'une couche isolante 102 en oxyde de silicium (SiO2) , reposant sur un support de base 101 en silicium et d'un système catalytique 103 sus-jacent à la couche d'oxyde 102. Ce système catalytique 103 permet la croissance de nanoéléments 104, en l'occurrence des nanotubes. Pour séparer les groupes de nanoéléments 104 entre eux, on a formé des éléments isolants 105 qui délimitent des caissons 107. Chaque groupe de nanoéléments se trouve dans un caisson. Ces éléments isolants 105 servent de support à une électrode multicouche 106. Cette électrode 106 est celle d'un composant électronique déporté tel un dispositif mémoire (non représenté) , généralement réalisé dans une zone du substrat 101 juxtaposée à la zone décrite à la figure 1 : ces deux zones sont connectées électriquement par l'électrode 106.
Cette structure présente l'inconvénient majeur de ne pas disposer les nanoéléments et le composant électronique à proximité immédiate l'un de l'autre, ce qui génère des problèmes de compacité et par là des problèmes de capacité et de résistance parasites de connexion. Mais si le système catalytique et le composant électronique étaient disposés à proximité immédiate, ils pourraient interagir et se détériorer mutuellement ou bien le système catalytique pourrait perturber le fonctionnement du composant électronique .
EXPOSÉ DE L' INVENTION
La présente invention a pour but de réaliser un substrat permettant la croissance d'un ou plusieurs nanoéléments et la mise en place d'au moins un composant électronique ou électromécanique, qui ne présente pas les inconvénients de l'art antérieur, à savoir notamment, le risque d'interaction entre le matériau catalytique et le composant électronique ou électromécanique pouvant conduire à leur détérioration mutuelle. En effet, un risque est que le système catalytique peut être dégradé, à cause des traitements physiques et chimiques que subit la structure au cours des étapes de fabrication du composant. Or, pour une croissance performante des nanoéléments, ce système catalytique doit être de bonne qualité. Les contraintes exercées sur la structure au cours du procédé de fabrication ne doivent pas l'altérer. Un autre risque provient du fait que les dispositifs catalytiques sont généralement contaminants pour les composants électroniques ou électromécaniques, notamment les transistors sur silicium, ce qui risque de perturber leur fonctionnement. Un but de l'invention est donc de proposer un substrat destiné à supporter au moins un composant électronique ou électromécanique et un ou plusieurs nanoéléments et qui comporte un système catalytique dans lequel le système catalytique ne risque pas d' interagir avec le composant tout en jouant son rôle de façon optimale lors de la croissance des nanoéléments .
Un autre but de l'invention est de proposer un substrat destiné à supporter au moins un composant électronique ou électromécanique et un ou plusieurs nanoéléments dans lequel les nanoéléments pourront être accessibles .
Pour atteindre ces objectifs de performances, la présente invention propose un substrat destiné à supporter au moins un composant électronique ou électromécanique et un ou plusieurs nanoéléments, formé d'un support de base, d'un système catalytique pour la croissance des nanoéléments comprenant au moins une couche catalytique, d'une couche barrière, et d'une couche apte à accueillir le composant électronique ou électromécanique. Le système catalytique repose sur le support de base sans contact avec la couche apte à accueillir le composant électronique ou électromécanique et la couche barrière est placée en sandwich entre le système catalytique et la couche apte à accueillir le composant électronique ou électromécanique de manière à éviter une interaction entre la couche catalytique et le composant électronique ou électromécanique, cette couche barrière étant sans contact avec le support de base. La couche apte à accueillir le composant électronique ou électromécanique est en Si monocristallin ou en Ge ou en un mélange de ces matériaux.
Le système catalytique peut être formé d'un ou de deux groupes de couches, chaque groupe comportant au moins une couche catalytique. Au moins un des groupes peut comporter en outre une couche de protection sur la couche catalytique et/ou une couche de support sous la couche catalytique. Il est possible que, lorsque le système catalytique comporte deux groupes de couches, la couche de support soit commune aux deux groupes.
En variante, le système catalytique peut être formé d'une couche catalytique prise en sandwich entre deux couches de support, les deux couches de support étant éventuellement prises en sandwich entre deux couches de protection.
La couche catalytique peut être réalisée à base de fer, de nickel, de cobalt, ces éléments étant pris seuls ou en alliage. La couche de protection et la couche de support peuvent être réalisées dans un matériau choisi parmi Al2O3, SiN, SiC, SiON, TiN, TiO2, ou TaN.
Le support de base, la couche barrière et/ou la couche apte à accueillir le composant électronique ou électromécanique peuvent être multicouches .
La présente invention propose aussi un dispositif électronique ou électromécanique comportant au moins une structure comprenant un substrat ainsi caractérisé. La structure comporte en outre au moins un composant électronique ou électromécanique disposé sur ou dans la couche apte à accueillir le composant électronique ou électromécanique, au moins un caisson creusé dans le substrat mettant à nu localement le système catalytique sur lequel un ou plusieurs nanoéléments prennent appui.
Le caisson peut avoir des flancs qui interrompent transversalement la couche barrière laissant apparaître une tranche de la couche barrière, cette tranche contribuant à former les flancs du caisson.
Il est possible que le système catalytique mis à nu localement forme un fond du caisson.
En variante, le caisson peut avoir des flancs qui interrompent transversalement le dispositif catalytique laissant apparaître une tranche du système catalytique, cette tranche contribuant à former les flancs du caisson, le support de base, mis à nu localement, formant un fond du caisson.
La structure peut comprendre, en outre, au moins un dispositif de contact logé dans un autre caisson creusé dans le substrat, le caisson des nanoéléments et le caisson du dispositif de contact ayant chacun un fond, le caisson des nanoéléments et le caisson du dispositif de contact étant opposés par leurs fonds.
Le dispositif électronique ou électromécanique peut comporter plusieurs structures empilées les unes sur les autres.
La présente invention concerne également un procédé de fabrication d'un substrat ainsi caractérisé, dans lequel : .on forme le système catalytique sur le support de base;
.on forme la couche barrière sur le système catalytique; .on forme la couche apte à accueillir le composant électronique ou électromécanique en Si monocristallin ou en Ge ou en un mélange de ces matériaux sur la couche barrière.
On peut former la couche barrière et la couche apte à accueillir le composant électronique ou électromécanique à partir :
. d'une part d'une première couche de collage recouvrant le support de base, lui-même recouvert du système catalytique, la première couche de collage étant sus-jacente au système catalytique ou étant une couche superficielle du système catalytique,
. et d'autre part d'une deuxième couche de collage recouvrant un substrat semi-conducteur auxiliaire, ce substrat ayant subi une implantation ionique pour le fragiliser au niveau d'un plan situé à une certaine distance de l'interface entre ce substrat et la deuxième couche de collage, en assemblant le support de base et le substrat semi-conducteur auxiliaire par adhésion moléculaire de leurs couches de collage, leurs couches de collage assemblées donnant la couche barrière, puis en effectuant une fracture thermique du substrat semi-conducteur auxiliaire au niveau de l'implantation ionique, une couche du substrat semi-conducteur auxiliaire restant collée à la couche barrière suite à cette fracture donnant la couche apte à accueillir le composant électronique ou électromécanique .
En variante, on peut former la couche barrière et la couche apte à accueillir le composant électronique ou électromécanique à partir d'une part d'une première couche de collage recouvrant le support de base, lui-même recouvert du système catalytique, la première couche de collage étant sus-jacente au système catalytique ou étant une couche superficielle du système catalytique,
. et d'autre part d'une deuxième couche de collage recouvrant un substrat de type SOI, possédant une couche isolante électriquement prise en sandwich entre deux couches semi-conductrices d'épaisseurs différentes, la deuxième couche de collage recouvrant la couche semi-conductrice la moins épaisse, en assemblant le support de base et le substrat de type SOI par adhésion moléculaire de leurs couches de collage, leurs couches de collage assemblées donnant la couche barrière, puis en éliminant la couche semi- conductrice la plus épaisse et la couche isolante électriquement du substrat de type SOI, la couche semi- conductrice la moins épaisse du substrat de type SOI donnant la couche apte à accueillir le composant électronique ou électromécanique.
BRÈVE DESCRIPTION DES DESSINS
La présente invention sera mieux comprise à la lecture de la description d'exemples de réalisations donnés, à titre purement indicatif et nullement limitatif, en faisant référence aux dessins annexés, sur lesquels : la figure 1, déjà décrite, est une structure multicouche connue de l'art antérieur ; la figure 2 représente un substrat conforme à l' invention ; les figures 3A à 3E représentent différents systèmes catalytiques utilisés dans le substrat de 1' invention ; les figures 4A à 4D représentent différentes étapes d'un premier procédé de réalisation d'un substrat selon l'invention utilisant la technologie Smart Cut™ ; les figures 5A à 5D représentent différentes étapes d'un second procédé de réalisation d'un substrat selon l'invention ; les figures 6A à 6F illustrent un exemple de procédé de fabrication d'un dispositif électronique ou électromécanique suivant l'invention ; les figures 7A à 7D représentent un autre exemple de procédé de réalisation d'un dispositif électronique ou électromécanique suivant l'invention.
EXPOSÉ DÉTAILLÉ DE MODES DE RÉALISATION PARTICULIERS
La figure 2 représente un substrat selon l'invention. Il est formé d'un empilement à partir d'un support de base 301. Ce support de base 301 est de préférence en matériau semi-conducteur. Il peut être par exemple en silicium mono cristallin, en germanium ou en un mélange de ces matériaux. Sur ce support de base 301 repose un système catalytique 302 pour la croissance d'un ou plusieurs nanoéléments comprenant au moins une couche catalytique. Ce système catalytique est généralement formé d'un ou plusieurs groupes de couches. Les nanoéléments peuvent être par exemple des nanotubes de carbone, des nanofils, des nanofibres etc. Sur ce système catalytique repose une couche barrière 303. Cette couche barrière 303 est généralement formée d'oxyde de silicium ou d'un oxyde métallique, comme par exemple l'oxyde d'aluminium. C'est cette couche barrière 303 qui, grâce à sa position dans l'empilement, isole le système catalytique 302, d'un composant électronique ou électromécanique, non représenté, qui sera réalisé sur et/ou dans une couche 304 superficielle apte à l'accueillir. La couche barrière évite une interaction entre la couche catalytique et le composant électronique ou électromécanique. Cette couche 304 est, par exemple, en silicium mono cristallin, en germanium ou en un mélange de ces matériaux. Cette couche 304 apte à accueillir le composant électronique ou électromécanique recouvre la couche barrière 303. Ce substrat peut être par exemple de type SOI, de l'anglais « Semiconductor On Insulator », soit « semi-conducteur sur isolant ». Le composant non représenté peut être aussi bien un composant électronique qu'un composant électromécanique .
Plus particulièrement, ce substrat peut former un substrat avec plan de masse enterré. Dans ce cas, le système catalytique forme le plan de masse, s'il présente des conditions de conduction électrique suffisantes, en plus de ses propriétés catalytiques . Ces substrats, avec plan de masse enterré, présentent un avantage vis à vis des substrats utilisés classiquement, car ils permettent d'activer plus facilement les composants électroniques qu' ils accueillent. En effet, dans ces substrats, les champs électriques appliqués restent confinés au dessus du plan de masse. Les nanoéléments peuvent alors permettre une prise de contact sur le système catalytique qui joue le rôle de plan de masse. La figure 3A présente un exemple de système catalytique 400 qui peut être utilisé dans le substrat de l'invention. Il ne comporte qu'un seul groupe de couches empilées, chacune de ces couches pouvant elle même être formée d'une pluralité de sous couches. Le groupe de couches comporte au moins une couche catalytique 402. Plus précisément, il est formé, dans cet exemple, d'une couche de support 401, sur laquelle repose la couche catalytique 402 pour la croissance de nanoéléments, et d'une couche de protection 403 sus jacente à la couche catalytique 402. Cette couche de protection 403 doit être retirée localement pour permettre la croissance des nanoéléments à partir de la couche catalytique 402 mise à nu. La couche de protection 403 et la couche de support 401 ont pour rôle de confiner de façon efficace la couche catalytique 402. La couche de support 401 est formée par exemple d'au moins un élément choisi parmi : AI2O3, SiN, SiC, SiON, TiN, TiO2, TaN. Son épaisseur peut être comprise entre environ 1 nm et 100 nm. On cherche à ce que la couche de support 401 et la couche catalytique 402 permettent une croissance efficace des nanoéléments . La couche catalytique 402 peut être réalisée à base de Fe, Ni ou Co, ces éléments étant pris seuls ou en alliage. Cette couche catalytique 402 a une épaisseur qui peut être comprise entre environ 0,1 nm et 10 nm. Il est possible que la couche catalytique 402 soit un multicouche, tel qu'un bicouche comme illustré sur la figure 3B. La couche de protection 403 est telle qu'il est possible de la retirer par gravure sans endommager la couche catalytique 402 lors de l'utilisation du substrat. Elle est formée par exemple d'un matériau choisi parmi : Al2O3 SiN, SiC, SiON, TiN, TiO2, ou TaN. Son épaisseur peut aller de 1 à 100 nm par exemple. On cherche à ce que la couche de protection 403 et la couche de support 401 soient chimiquement et thermiquement stables pendant toutes les étapes de fabrication du substrat ainsi que lors de son utilisation.
La figure 3B présente une variante du système catalytique de la figure 3A. Il a été retourné par rapport à celui de la figure 3A, ce qui permet aux nanoéléments de croître vers le bas. De plus, la couche catalytique 402 est un bicouche formé d'une première sous-couche 402.1 telle que décrite précédemment et d'une seconde sous-couche 402.2 d'intérêt pour la croissance et l'utilisation des nanoéléments. La seconde sous-couche 402.2 peut être formée par exemple, de silicium et avoir une épaisseur comprise environ entre 1 et 10 nm. La première sous-couche 402.1 se trouve du côté de la couche de protection 403 et peut être formée par exemple, de fer et avoir une épaisseur comprise environ entre 0,1 et 1 nm. La figure 3C représente un troisième mode de réalisation du système catalytique 400. Ce système catalytique possède deux groupes de couches tels que décrits à la figure 3A accolés et empilés en ordre inverse. La croissance des nanoéléments peut se faire d'un côté, de l'autre ou de part et d'autre du système catalytique selon la ou les couche (s) catalytique (s) qui aura (ont) été mise (s) à nu. Les groupes de couches sont accolés par leurs couches de support 401. Mais maintenant, les deux couches de support n'en forment plus qu'une.
La figure 3D illustre encore un autre mode de réalisation simplifié du dispositif catalytique de nanoéléments. Il comporte maintenant une seule couche catalytique 402 prise en sandwich entre deux couches de support 401. Optionnellement , les deux couches de support 401 peuvent être prises en sandwich entre deux couches de protection 403 comme illustré à la figure 3E . Ces deux dernières configurations permettent également la croissance de nanoéléments d'un côté, de l'autre ou de part et d'autre du système catalytique.
La présente invention propose aussi un procédé de fabrication du substrat de l'invention. Les figures 4A à 4D illustrent un premier exemple de réalisation de ce procédé utilisant la technologie Smart Cut™, décrite, par exemple, dans le document US 6,372,609 Bl. A partir d'un support auxiliaire 500, en silicium monocristallin massif par exemple, on réalise sur une de ses faces, une couche dite de collage 501 en oxyde. Cette couche de collage 501 peut être en oxyde thermique ou bien une couche d'oxyde déposé. C'est cette couche de collage 501 qui va former ultérieurement, en partie, la couche barrière 403. Une implantation ionique, par exemple d'hydrogène est réalisée (figure 4A) . Cela crée une zone fragilisée 502 localisée en profondeur dans le support auxiliaire 500 sous la couche de collage 501. Elle est formée de microcavités (non représentées) qui vont permettre la fracture dans une étape ultérieure.
Dans une autre étape représentée en figure 4B, on réalise sur un support de base 503, en silicium monocristallin, un système catalytique 400 tel que décrit précédemment . On peut former sur le système catalytique 400, une couche de collage 504 comme décrit à la figure 4A. Si l'on ne réalise pas la couche de collage 504, la couche de protection 403 du système catalytique 400 peut servir de couche de collage pour l'adhésion moléculaire, si son matériau est approprié. Cette variante n'est pas représentée.
Dans une autre étape représentée en figure 4C, on effectue le collage par adhésion moléculaire entre les deux structures construites au cours des deux précédentes étapes et représentées en figure 4A, 4B. Le collage s'effectue entre les deux couches de collage 501, 504 ou entre la couche de collage 501 et la couche de protection 403 qui sont mises en contact. Pour améliorer la qualité du collage, il est possible au préalable de traiter les surfaces qui vont être mises en contact. Il peut s'agir d'un traitement chimique et/ou d'un polissage mécano chimique et/ou d'un traitement de surface de type plasma par exemple. Dans une autre étape, dite de fracture, on expose la structure de la figure 4C à un traitement thermique de l'ordre de 25O0C à 6000C afin de la scinder en deux au niveau de la zone fragilisée 502. On obtient alors deux parties, la première est un élément en silicium monocristallin réutilisable. La seconde partie est le substrat selon l'invention. Il est représenté en figure 4D. Il est formé du support de base en silicium monocristallin 503, recouvert du système catalytique 400, puis de la couche barrière 403, puis d'une couche fine superficielle de silicium monocristallin 304. Par « couche fine », on veut dire que la couche est moins épaisse que le support de base 503. Cette couche fine superficielle 304 est la couche apte à accueillir le composant électronique ou électromécanique .
Il est possible d'effectuer un traitement de cette couche fine 304, afin d'assurer un bon état de surface, et de lui donner une épaisseur déterminée. Il consiste, par exemple, d'une part à effectuer un recuit à haute température pour consolider l'interface de collage, et d'autre part à effectuer un polissage de cette couche fine afin d'ajuster son épaisseur finale.
La présente invention propose un second exemple de procédé de fabrication d'un substrat selon l'invention. Les figures 5A à 5D illustrent ce procédé. La figure 5A présente un premier empilement de couches 603 formé d'un support de base 600, en silicium monocristallin massif par exemple, sur lequel repose un système catalytique 601, tel que décrit précédemment, recouvert d'une couche de collage 602, qui peut être en oxyde de silicium par exemple. Il est possible de se passer de la couche de collage 602 comme on l'a vu précédemment. Dans ce cas, la couche de protection du système catalytique 601 peut la remplacer, si son matériau est approprié pour l'adhésion moléculaire.
La figure 5B présente un autre empilement qui est un substrat de type SOI 604 recouvert d'une couche de collage 608, en oxyde de silicium par exemple. Le substrat de type SOI 604 comporte une couche électriquement isolante 606, par exemple de l'oxyde de silicium, prise en sandwich entre deux couches semi-conductrices 607, 605. L'une des couches semi-conductrices 605 est plus épaisse que l'autre, référencée 607. Les couches semi-conductrices peuvent être en silicium mono cristallin. La couche de collage 608 recouvre la couche semi-conductrice la plus fine 607. Les deux couches de collage ne sont pas absolument nécessaires, néanmoins un des deux empilements 603 ou 604 devra avoir une couche de collage en tant que couche superficielle.
On assemble, à la figure 5C, les deux empilements obtenus précédemment, par adhésion moléculaire entre la couche de collage 602 du premier empilement 603 et la couche de collage 608 du second empilement 604, si les deux empilements ont chacun une couche de collage. On obtient un empilement représenté en figure 5C. Il se compose d'une succession de couches à partir du support de base 600, à savoir, dans cet ordre : le système catalytique 601, la couche de collage 602 du premier empilement, la couche de collage 608 surmontant le substrat SOI 604, la couche semi- conductrice la plus fine 607 du substrat SOI 604, la couche électriquement isolante 606 du substrat SOI 604, la couche semi-conductrice la plus épaisse 605 du substrat SOI. Si le substrat SOI 604 n'est pas doté d'une couche de collage, l'assemblage s'effectue par adhésion moléculaire entre la couche de collage 602 du premier empilement 603 et la couche semi-conductrice la plus fine 607 du substrat SOI 604. Si le premier empilement 603 ne présente pas de couche de collage, l'assemblage s'effectue par adhésion moléculaire entre la couche de collage 606 dont est équipé le substrat SOI 604 et le système catalytique 601 du premier empilement 603. Ensuite, dans une autre étape, on vient retirer la couche semi-conductrice 605 la plus épaisse du substrat SOI 604, par rodage mécanique, puis par gravure chimique. C'est la couche électriquement isolante 606 qui sert de couche d'arrêt de la gravure. On obtient un empilement tel que représenté en figure 5D, comprenant à partir, du support de base 600, dans cet ordre : le système catalytique 601, la ou les couches de collage 602, la couche semi-conductrice la plus fine 607 du substrat SOI 604 et la couche électriquement isolante 606 du substrat SOI 604.
Par gravure humide et/ou sèche, la couche électriquement isolante 606 du substrat SOI 604 est retirée. On obtient un empilement tel que décrit dans le premier mode de réalisation, et représenté en figure 4D. On va maintenant décrire un dispositif électronique ou électromécanique doté d'un ou plusieurs nanoéléments selon l'invention et un procédé de réalisation du dispositif à partir du substrat ainsi décrit .
Les figues 6A à 6D illustrent ce procédé. La figure 6A montre un substrat 700 selon l'invention muni d' au moins un composant électronique ou électromécanique 708 réalisé sur et dans la couche apte à accueillir le composant électronique ou électromécanique 704. Il est formé d'un empilement de couches avec dans cet ordre, le support de base en matériau semi-conducteur 301, le système catalytique 702, la couche barrière 703, et enfin la couche 704 apte à accueillir le composant électronique ou électromécanique 708 sur et dans laquelle on a réalisé le composant électronique ou électromécanique. On creuse au moins un caisson 705 dans le substrat à partir de la couche apte à accueillir le composant électronique ou électromécanique 704. Ce caisson 705 possède un fond qui met à nu localement le système catalytique 703. Le caisson 705 est obtenu, par exemple, par gravure sèche de type plasma réactif. La gravure permet de dégager la couche apte à accueillir le composant électronique ou électromécanique 704, et la couche barrière 703 comme illustré sur la figure 6B. La gravure ne doit pas détériorer le composant électronique ou électromécanique 708. On verra ultérieurement que le caisson peut être creusé à partir du substrat de base. Le caisson 705 comporte des flancs. La couche barrière 703 est interrompue transversalement et possède une tranche 703a mise à nu qui contribue à former les flancs du caisson 705. Il en est de même pour la couche apte à accueillir le composant électronique ou électromécanique 704. La tranche de la couche apte à accueillir le composant électronique ou électromécanique 704 est référencée 704a.
Dans une autre étape illustrée à la figure 6C, on effectue la croissance d'un ou plusieurs nanoéléments 707, par exemple des nanotubes de carbone dans le caisson 705. La croissance peut être une croissance CVD thermique, à partir d'un gaz carboné. Pour cela, on chauffe le substrat 700 à une température comprise entre environ 4000C et 9000C. Cette augmentation de température a pour effet de structurer le système catalytique 702, par exemple sous la forme de nanoparticules . On met alors le substrat 700 au contact d'un gaz carboné, comme par exemple C2H2, CH4, CH3COOH ou CO, que l'on peut éventuellement mélanger avec d'autres gaz tels que par exemple NH3, H2, H2O sous forme vapeur, He ou N2. Le gaz carboné se décompose alors au contact du système catalytique 702 donnant lieu à un dépôt de carbone solide sur ce système catalytique 702 mis à nu localement. Pour des conditions expérimentales bien choisies telles que par exemple une température de 7000C, une couche catalytique à base de Fer de 1 nm d'épaisseur, une couche support à base d'alumine de 20 nm d'épaisseur, une pression de l'ordre de 1 hPa, un mélange gazeux comportant C2H2, le carbone solide s' auto organisera afin de permettre la croissance des nanoéléments . Les nanoéléments 707 peuvent être alignés verticalement ou horizontalement ou même emmêlés. Dans l'exemple décrit, les nanoéléments 707 poussent sensiblement verticalement à partir du fond du caisson 705, vers son ouverture. Grâce aux différents dispositifs catalytiques de nanoéléments décrits précédemment, il est également possible de faire croître les nanoéléments vers le bas si le caisson est creusé dans le support de base 301 comme on le verra ultérieurement .
Si le système catalytique 702 est un conducteur électrique, qu'il y a plusieurs zones de croissance de nanoéléments et qu' il est nécessaire de dissocier électriquement différentes zones du substrat 700, c'est-à-dire, par exemple d'éviter que toutes les zones de croissance des nanoéléments soient au même potentiel électrique, on peut délimiter des zones en gravant par exemple par gravure sèche de type plasma réactif une tranchée 710 autour du caisson 705, cette tranchée 710 traversant de part en part la couche apte à accueillir le composant électronique ou électromécanique 704, la couche barrière 703, le système catalytique 702 mais ne traversant que partiellement le support de base 301. On peut se référer à la figure 6D . Cette tranchée 710 pourra éventuellement ensuite être remplie avec un matériau électriquement isolant (non représenté) pour renforcer mécaniquement le dispositif. En variante, il est possible de faire croître un ou plusieurs nanoéléments 709 sensiblement horizontalement. Le caisson 705 est gravé, depuis la couche apte à accueillir le composant électronique ou électromécanique 704, mais plus profondément que dans l'exemple précédent, de manière que son fond mette à nu localement le support de base 301 ou soit localisé dans le support de base 301. Le système catalytique 702 est interrompu transversalement et il possède une tranche 702a qui est mise à nu et qui contribue à former les flancs du caisson 705. Il en est de même pour la couche barrière 703 et la couche apte à accueillir le composant électronique ou électromécanique 704.
Le résultat est illustré en figure 6E . Au cours d'une autre étape illustrée à la figure 6F, on effectue une croissance sensiblement horizontale d'au moins un nanoélément 709 à partir de la tranche 702a mise à nu du système catalytique 702. Le nanoélément 709 joint un flanc du caisson 705 à l'autre. Cette configuration peut être utilisable dans des applications de capteurs ou de circuits reconfigurables.
La présente invention propose un troisième procédé de réalisation d'un dispositif électronique ou électromécanique selon l'invention. On part d'un substrat 700 muni d'au moins un composant électronique ou électromécanique 708 et doté d'au moins un caisson comme illustré à la figure 6B. Le fond du caisson référencé maintenant 711 met à nu le système catalytique 702. Au lieu de former un ou plusieurs nanoéléments dans le caisson 711, on va loger dans le caisson 711 un dispositif de contact 800 qui permet un contact électrique. Ce dispositif de contact 800 peut venir en contact avec le composant électronique 708. Dans le cas de la figure 7A, il a une section ayant la forme d'un T.
A la figure 7B, on grave un deuxième caisson 801 à partir du support de base 301 et dont le fond met à nu le système catalytique 702. Il s'agit d'un caisson pour des nanoéléments . Les deux caissons 711 et 801 sont placés « dos à dos », c'est-à-dire qu' ils sont opposés par leurs fonds mais ils peuvent aussi être décalés latéralement.
Si le système catalytique 702 le permet, c'est-à-dire s'il est notamment conforme à l'une des configurations des figures 3B à 3E, il est possible d'effectuer une croissance vers le bas d'un ou plusieurs nanoéléments 802 dans le caisson 801. La figure 7C illustre une telle structure avec deux caissons 711, 801 placés dos à dos, l'un accueillant un dispositif de contact 800 et l'autre un ou plusieurs nanoéléments 802. La structure 100 obtenue à la figure 7C au lieu d'être utilisée seule peut être utilisée avec une ou plusieurs autres en les empilant.
Sur la figure 7D, on a représenté un empilement avec deux structures 100. Elles sont assemblées entre elles en faisant coïncider les nanoéléments 802 d'une structure avec un dispositif de contact 800 de l'autre structure 100 voisine. On pourrait bien sûr empiler les unes sur les autres plus de deux structures. II est bien sûr possible dans la structure d'inverser les nanoéléments et les contacts. Les nanoéléments peuvent alors être placés dans un caisson ouvert du côté du composant électronique ou électromécanique et le contact dans un caisson dont est doté le support de base. Bien que plusieurs modes de réalisation de la présente invention aient été représentés et décrits de façon détaillée, on comprendra que différents changements et modifications puissent être apportés sans sortir du cadre de l'invention.

Claims

REVENDICATIONS
1. Substrat destiné à supporter au moins un composant électronique ou électromécanique (305) et un ou plusieurs nanoéléments (101), formé d'un support de base (301), d'un système catalytique (302) pour la croissance des nanoéléments comprenant au moins une couche catalytique (402), d'une couche barrière (303), et d'une couche apte à accueillir le composant électronique ou électromécanique (304), caractérisé en ce que le système catalytique (302) repose sur le support de base (301) sans contact avec la couche apte à accueillir le composant électronique ou électromécanique (304) et en ce que la couche barrière (303) est placée en sandwich entre le système catalytique (302) et la couche apte à accueillir le composant électronique ou électromécanique (304) de manière à éviter une interaction entre la couche catalytique et le composant, cette couche barrière (303) étant sans contact avec le support de base (301), la couche apte à accueillir le composant électronique ou électromécanique étant en Si monocristallin ou en Ge ou en mélange de ces matériaux.
2. Substrat selon la revendication 1, dans lequel le système catalytique (302) est formé d'un ou de deux groupes de couches, chaque groupe comportant au moins une couche catalytique (402) .
3. Substrat selon la revendication 2, dans lequel au moins un groupe de couches comporte une couche de protection (403) sur la couche catalytique (402) et/ou une couche de support (401) sous la couche catalytique (402) .
4. Substrat selon la revendication 3, dans lequel lorsque le système catalytique (400) comporte deux groupes de couches, la couche de support (401) est commune aux deux groupes.
5. Substrat selon la revendication 1, dans lequel le système catalytique (400) est formé d'une couche catalytique (402) prise en sandwich entre deux couches de support (401), les deux couches de support étant éventuellement prises en sandwich entre deux couches de protection (403) .
6. Substrat selon l'une des revendications 2 à 5, dans lequel la couche catalytique (402) est réalisée à base de fer, de nickel, de cobalt, ces éléments étant pris seuls ou en alliage.
7. Substrat selon l'une des revendications 2 à 6, dans lequel la couche de protection (403) et la couche de support (401) sont réalisées dans un matériau choisi parmi Al2O3, SiN, SiC, SiON, TiN, TiO2, ou TaN.
8. Substrat selon l'une des revendications précédentes, dans lequel le support de base (301) et/ou la couche barrière (302) et/ou la couche apte à accueillir le composant électronique ou électromécanique (304) sont multicouches .
9. Dispositif électronique ou électromécanique, caractérisé en ce qu'il comporte au moins une structure comprenant un substrat selon l'une des revendications précédentes (700), au moins un composant électronique ou électromécanique (708) disposé sur ou dans la couche apte à accueillir le composant électronique ou électromécanique (704), au moins un caisson (705) creusé dans le substrat mettant à nu localement le système catalytique (702) sur lequel un ou plusieurs nanoéléments (707) prennent appui.
10. Dispositif électronique ou électromécanique selon la revendication 9, dans lequel le caisson (705) a des flancs qui interrompent transversalement la couche barrière (703) laissant apparaître une tranche de la couche barrière (703. a) qui contribue à former les flancs du caisson (705) .
11. Dispositif électronique ou électromécanique selon l'une des revendications 9 ou 10, dans lequel le système catalytique de (702) mis à nu localement forme un fond du caisson.
12. Dispositif électronique ou électromécanique selon l'une des revendications 9 ou 10, dans lequel le caisson (705) a des flancs qui interrompent transversalement le système catalytique (702) laissant apparaître une tranche du système catalytique (702. a) qui contribue à former les flancs du caisson (705), le support de base (301) mis à nu localement, formant un fond du caisson (705) .
13. Dispositif électronique ou électromécanique selon l'une des revendications précédentes, dans lequel la structure comprend en outre au moins un dispositif de contact (800) logé dans un autre caisson (711) creusé dans le substrat, le caisson des nanoéléments (801) et le caisson du dispositif de contact (711) ayant chacun un fond, le caisson des nanoéléments (801) et le caisson du dispositif de contact (711) étant opposés par leurs fonds.
14. Dispositif électronique ou électromécanique selon l'une des revendications précédentes, comportant plusieurs structures (100) empilées les unes sur les autres.
15. Procédé de fabrication d'un substrat selon l'une des revendications 1 à 8, dans lequel
.on forme le système catalytique (400) sur le support de base (503) ;
.on forme la couche barrière (504) sur le système catalytique (400) ; .on forme la couche apte à accueillir le composant électronique ou électromécanique (304) en Si monocristallin ou en Ge ou en un mélange de ces deux matériaux sur la couche barrière (403) .
16. Procédé de fabrication selon la revendication 15, dans lequel on forme la couche barrière (403) et la couche apte à accueillir le composant électronique ou électromécanique (304) à partir : d'une part d'une première couche de collage (504) recouvrant le support de base (503) lui-même recouvert du système catalytique (400), la première couche de collage (504) étant sus-jacente au système catalytique (400) ou étant une couche superficielle du système catalytique, et d'autre part d'une deuxième couche collage (501) recouvrant un substrat semi-conducteur auxiliaire (500), ce substrat auxiliaire (500) ayant subi une implantation ionique (502) pour le fragiliser sous la deuxième couche de collage, - en assemblant le support de base
(503) et le substrat semi-conducteur auxiliaire par adhésion moléculaire de leurs couches de collage, leurs couches de collage assemblées donnant la couche barrière (403) ; - puis en effectuant une fracture thermique du substrat semi-conducteur auxiliaire (500) au niveau de l'implantation ionique (502), une couche du substrat semi-conducteur auxiliaire (500) restant collée à la couche barrière (403) suite à cette fracture donnant la couche apte à accueillir le composant électronique ou électromécanique (304) .
17. Procédé de fabrication selon la revendication 15, selon lequel on forme la couche barrière (403) et la couche apte à accueillir le composant électronique ou électromécanique à partir : d'une part d'une première couche de collage (602) recouvrant le support de base (600) lui- même recouvert du système catalytique (601), la première couche de collage (602) étant sus-jacente au système catalytique (601) ou étant une couche superficielle du système catalytique, et d'autre part d'une deuxième couche de collage (608) recouvrant un substrat de type SOI, possédant une couche isolante électriquement (606) prise en sandwich entre deux couches semi-conductrices
(605, 607) d'épaisseurs différentes, la deuxième couche de collage recouvrant la couche semi-conductrice la moins épaisse, en assemblant le support de base (603) et le substrat de type SOI (604) par adhésion moléculaire de leurs couches de collage, leurs couches de collage assemblées donnant la couche barrière ; puis en éliminant la couche semi- conductrice la plus épaisse (605) et la couche isolante électriquement du substrat de type SOI (606), la couche semi-conductrice la moins épaisse du substrat (607) de type SOI donnant la couche apte à accueillir le composant électronique ou électromécanique.
EP09782394A 2008-09-01 2009-08-31 Substrat pour composant électronique ou électromécanique et nanoelements Withdrawn EP2319076A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0855852A FR2935538B1 (fr) 2008-09-01 2008-09-01 Substrat pour composant electronique ou electromecanique et nanoelements.
PCT/EP2009/061203 WO2010023308A1 (fr) 2008-09-01 2009-08-31 Substrat pour composant électronique ou électromécanique et nanoelements

Publications (1)

Publication Number Publication Date
EP2319076A1 true EP2319076A1 (fr) 2011-05-11

Family

ID=40386249

Family Applications (1)

Application Number Title Priority Date Filing Date
EP09782394A Withdrawn EP2319076A1 (fr) 2008-09-01 2009-08-31 Substrat pour composant électronique ou électromécanique et nanoelements

Country Status (6)

Country Link
US (1) US20110233732A1 (fr)
EP (1) EP2319076A1 (fr)
JP (1) JP2012501531A (fr)
KR (1) KR20110046536A (fr)
FR (1) FR2935538B1 (fr)
WO (1) WO2010023308A1 (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8652925B2 (en) 2010-07-19 2014-02-18 International Business Machines Corporation Method of fabricating isolated capacitors and structure thereof

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000124092A (ja) * 1998-10-16 2000-04-28 Shin Etsu Handotai Co Ltd 水素イオン注入剥離法によってsoiウエーハを製造する方法およびこの方法で製造されたsoiウエーハ
JP2001160612A (ja) * 1999-12-01 2001-06-12 Takehide Shirato 半導体装置及びその製造方法
JP3975634B2 (ja) * 2000-01-25 2007-09-12 信越半導体株式会社 半導体ウェハの製作法
DE10134866B4 (de) * 2000-07-18 2005-08-11 Lg Electronics Inc. Verfahren zum horizontalen Wachsenlassen von Kohlenstoff-Nanoröhren und Feldeffekttransistor, der die durch das Verfahren gewachsenen Kohlenstoff-Nanoröhren verwendet
US7135773B2 (en) * 2004-02-26 2006-11-14 International Business Machines Corporation Integrated circuit chip utilizing carbon nanotube composite interconnection vias
JP4448356B2 (ja) * 2004-03-26 2010-04-07 富士通株式会社 半導体装置およびその製造方法
CN100539041C (zh) * 2004-10-22 2009-09-09 富士通微电子株式会社 半导体器件及其制造方法
KR100682952B1 (ko) * 2005-08-31 2007-02-15 삼성전자주식회사 나노탄성 메모리 소자 및 그 제조 방법
EP1804286A1 (fr) * 2005-12-27 2007-07-04 Interuniversitair Microelektronica Centrum Dispositif semi-conducteur à nanostructure allongée

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See references of WO2010023308A1 *

Also Published As

Publication number Publication date
FR2935538A1 (fr) 2010-03-05
US20110233732A1 (en) 2011-09-29
FR2935538B1 (fr) 2010-12-24
WO2010023308A1 (fr) 2010-03-04
KR20110046536A (ko) 2011-05-04
JP2012501531A (ja) 2012-01-19

Similar Documents

Publication Publication Date Title
EP3577683B1 (fr) Structure pour application radiofréquence
EP3872839A1 (fr) Structure pour applications radiofrequences
FR2992466A1 (fr) Procede de realisation de contact pour led et structure resultante
EP1774589A1 (fr) Assemblage par adhesion moleculaire de deux substrats, l'un au moins supportant un film conducteur electrique
EP1993138A2 (fr) Dispositif à transistor à canal contraint
EP3469627A1 (fr) Structure pour applications radiofrequences
EP3818561A1 (fr) Substrat pour un dispositif integre radioafrequence et son procede de fabrication
EP3900029A1 (fr) Substrat de type semi-conducteur sur isolant pour des applications radiofréquences
FR2938118A1 (fr) Procede de fabrication d'un empilement de couches minces semi-conductrices
WO2004027878A2 (fr) Dispositif semiconducteur de puissance quasi-vertical sur substrat composite
EP1346405A1 (fr) Procede de fabrication d'un ilot de matiere confine entre des electrodes, et applications aux transistors
EP2332171A1 (fr) Procede de fabrication d'une structure semi-conductrice plan de masse enterre
FR2817399A1 (fr) Puce electronique multifonctions
EP2319076A1 (fr) Substrat pour composant électronique ou électromécanique et nanoelements
WO2012089980A1 (fr) Via traversant isole
EP3701567B1 (fr) Procede de fabrication d'un composant electronique a doubles boites quantiques
EP3503142B1 (fr) Réalisation d'un collecteur de dispositif microélectronique
FR2865850A1 (fr) Procede de realisation d'un transistor a effet de champ et transistor ainsi obtenu
EP3537489B1 (fr) Procédé de fabrication d'un dispositif traversant
WO2012049071A1 (fr) Transistor a effet de champ sur ilot de materiau semiconducteur auto-assemble
EP3667734B1 (fr) Procédé de fabrication de composants microélectroniques
EP3503143B1 (fr) Réalisation d'un collecteur de dispositif microélectronique
FR2897201A1 (fr) Dispositif de transistor a doubles grilles planaires et procede de fabrication.
WO2022185014A1 (fr) Condensateur comprenant un empilement de couches en materiau semi-conducteur a large bande interdite
FR2916302A1 (fr) Procede de fabrication de substrat pour circuit integre, et substrat pour circuit integre

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20110301

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO SE SI SK SM TR

AX Request for extension of the european patent

Extension state: AL BA RS

DAX Request for extension of the european patent (deleted)
RIN1 Information on inventor provided before grant (corrected)

Inventor name: KOSTRZEWA, MAREK

Inventor name: DIJON, JEAN

Inventor name: DEGUET, CHRYSTEL

Inventor name: GOISLARD DE MONSABERT, THOMAS

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20160301