EP0769814A1 - Verfahren zum Trennen von in einem Körper verbundenen Elementen, insbesondere elektronischen Elementen - Google Patents

Verfahren zum Trennen von in einem Körper verbundenen Elementen, insbesondere elektronischen Elementen Download PDF

Info

Publication number
EP0769814A1
EP0769814A1 EP96115763A EP96115763A EP0769814A1 EP 0769814 A1 EP0769814 A1 EP 0769814A1 EP 96115763 A EP96115763 A EP 96115763A EP 96115763 A EP96115763 A EP 96115763A EP 0769814 A1 EP0769814 A1 EP 0769814A1
Authority
EP
European Patent Office
Prior art keywords
elements
separation
thickness
semiconductor wafer
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
EP96115763A
Other languages
English (en)
French (fr)
Other versions
EP0769814B1 (de
Inventor
Günter Dipl.-Ing. Igel
Martin Dr.Rer.Nat.Dipl.-Phys. Mall
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Micronas GmbH
Original Assignee
Deutsche ITT Industries GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Deutsche ITT Industries GmbH filed Critical Deutsche ITT Industries GmbH
Publication of EP0769814A1 publication Critical patent/EP0769814A1/de
Application granted granted Critical
Publication of EP0769814B1 publication Critical patent/EP0769814B1/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/977Thinning or removal of substrate

Definitions

  • the invention relates to a method for separating elements connected in a body.
  • Elements which are connected in a body and are to be separated from one another are suitable for the method according to the invention.
  • a large area of application of the method is semiconductor technology, in which electronic elements in a semiconductor wafer are connected to one another and are to be separated from one another.
  • Other possible uses include dividing out individual elements in composite circuit boards, separating ceramic circuit boards, sensors and micromachines.
  • a method for separating electronic elements from a semiconductor wafer is known from DE 40 20 195.
  • the electronic elements are separated by sawing along saw lines.
  • Such a method has e.g. B. the disadvantage that the sawing process creates cracks that can extend into the active area of the electronic elements.
  • complicated methods are used, such as the formation of multiple grooves and the application of additional layers.
  • Such a method is complex and expensive and cannot completely rule out the formation of cracks.
  • a thickness of 200 ⁇ m which corresponds to the thickness of the electronic elements, cannot be undercut.
  • semiconductor wafers with larger diameters only electronic elements with an even greater thickness can be produced. This limits the properties that can be achieved with the electronic elements. Comparable problems also occur when separating other elements connected in a body, in particular those mentioned above.
  • the invention has for its object to provide an improved method for separating elements connected in a body.
  • This object is achieved by a method for separating elements connected in a body, in which the separation is carried out by removing material from the body, and within a region of the body to be thinned, a delay layer for delaying the removal process is provided, which has openings in separation areas of the body having.
  • the thickness of the body in the region of the retardation layer can be reduced simultaneously during the separation process.
  • the elements are then separated by removing the material in the separation areas of the body.
  • the material of the retardation layer must be selected so that the removal is slowed down so that the thickness of the body is reduced more slowly than the separation process of the elements. It is thus avoided that the body as a whole has to be further processed after the thinning process.
  • the body does not have to be transported as a whole from one device to another, since removal and separation are carried out in one device with the body in a fixed position. A smaller thickness of the elements can thus be achieved.
  • the mechanical stability of the individual elements is ensured, since they can have a correspondingly smaller thickness due to their smaller area.
  • the process time can be reduced because the separation process and the removal process, which would otherwise take place in succession, are carried out simultaneously.
  • the separation process can be started before the removal process, so that both processes then take place at the same speed.
  • the separation process can also be carried out faster than the removal process, so that elements with a predetermined thickness are formed after the separation.
  • the formation of cracks during the separation process is also reduced since the material is removed in the separation areas. Such removal of material leads to less cracking compared to mechanical cutting.
  • the elements are separated and the body material is removed by etching, in particular by plasma etching.
  • etching in particular by plasma etching.
  • a particularly rapid implementation of the method can also be achieved by plasma etching. It is advantageous if the retardation layer has a lower etching rate than the material of the separation regions. Then a thin delay layer is sufficient to delay the removal process sufficiently compared to the separation process.
  • At least one further retardation layer with openings in deep areas is formed within the area to be thinned.
  • the etching rate and thickness as well as the number of the delay layer (s) and the position of the openings in the respective delay layer can be selected such that the elements have a predetermined, location-dependent thickness after the separation process has ended.
  • the thickness and shape of the elements can thus be produced in a predetermined manner. Different structures, steps, bevels, curves, etc. of the elements are formed on the side of the body on which the material is removed.
  • the first retardation layer is formed from the base material of the body.
  • the thickness of the elements after the separation process is then determined solely by the thickness of the retardation layer. Additional retardation layers can also be formed from the base material of the body.
  • the first delay layer is applied to the back or front of the body and the delay factor is selected such that a substantial part of the first delay layer is retained after the separation process has ended.
  • the first delay layer can be made of metal. In this case, especially if the separation is carried out by etching, only a very small part of the retardation layer is removed, so that the thickness of the elements essentially corresponds to the thickness of the body and there is essentially a separation process. This ensures a fast, inexpensive separation of the electronic elements, in which the formation of cracks is reliably prevented.
  • the body is a semiconductor wafer and the elements are electronic elements.
  • the elements are electronic elements.
  • a completely new field of application for electronic elements can be opened up, since these can be produced from semiconductor wafers with a diameter of 200 mm and a thickness of 10 to 20 ⁇ m.
  • the heat dissipation of highly integrated electronic elements would then be significantly improved; in the case of electronic high-performance elements, the power loss is reduced, which increases the efficiency; Due to the low overall height, a wider use of electronic elements in chip cards is possible.
  • FIG. 1 shows a semiconductor wafer 1 with electronic elements 2 at different times during the implementation of the method according to the invention.
  • FIG. 1a shows a section of a semiconductor wafer 1 in cross section at a first point in time.
  • Electronic elements 2 are formed in the surface of the semiconductor wafer 1.
  • a separation area 3 is provided between these and serves to separate the electronic elements 2 on the semiconductor wafer 1.
  • a delay layer 4 is applied to the underside of the semiconductor wafer 1 and has an opening 5 in the separation region 3.
  • the delay layer 4 is chosen so that it has a lower etching rate than the base material of the semiconductor wafer 1.
  • the desired final thickness of the electrical elements 2 is determined by the thickness of the delay layer 4 and by the ratio of the etching rates of the semiconductor wafer 1 and the delay layer 4.
  • the thickness and the material of the delay layer 4 are chosen accordingly.
  • the semiconductor wafer 1 can, for example, be a silicon wafer and the delay layer 4 a layer made of a silicon compound, the etching rate of which is lower than that of the silicon wafer.
  • the etchant on which the etching rate of the delay layer 4 and the semiconductor wafer 1 is dependent must also be taken into account.
  • the delay layer 4 is just completely etched away here.
  • the etching rate of the delay layer 4 is half the etching rate of the semiconductor wafer 1
  • a part 6 of the semiconductor wafer material 1 is etched out in the separation region 3, which is twice as thick as the delay layer 4.
  • the thickness corresponds of the part 6 of the desired final thickness of the electronic elements 2.
  • FIG. 1c shows the separated electronic elements 2 after the separation process has ended.
  • the 2a shows a semiconductor wafer 1 with an SOI structure.
  • the SOI structure consists of the delay layer 4, which is electrically insulating, and an overlying layer 2 ', in which the electronic elements 2 are located.
  • the delay layer 4 has an opening 5 in the separation region 3 between the electronic elements 2.
  • the delay layer 4 can be an SiO 2 layer here.
  • the delay layer 4 here has an etching rate that is significantly lower than the etching rate of the silicon.
  • the part 4 ′ of the delay layer 4 is here a component of the electronic elements 2.
  • the etching rate ratio of the material in the separation region 3 to the material of the delay layer 4 is approximately 4: 1 in this example.
  • FIG. 3 shows again the schematic illustration for illustration, in which a semiconductor wafer 1 is glued to a film 7.
  • the electronic elements 2 of the semiconductor wafer 1 are separated from one another by separation regions 3.
  • a major advantage of the method according to the invention is in all Embodiments that the semiconductor wafer 1 does not have to be transported in the entire removal and separation process, but the entire method can be carried out in a fixed position of the semiconductor wafer 1.
  • FIGS. 1 and 2 are only two of the possible exemplary embodiments of the invention.
  • the method according to the invention can also be applied to other elements and bodies. It can also be used, for example, in the case where wafers are joined to form a composite substrate. A corresponding retardation layer must then be applied to the contact surface of the two wafers to be joined. Applications are also conceivable in which the selective etching does not take place on the rear side of the semiconductor wafer but on the front side thereof. This is important when contacts on the front of the electronic element are undesirable. In this case, step structures can be formed in the surface in which the contacts are attached. Areas of the surface that are not to be etched must then be covered with an etching stop layer, preferably a metal layer.
  • the method can also be used for separating composite printed circuit boards, ceramic printed circuit boards, sensor elements, micromachines etc. with the same advantages.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Dicing (AREA)
  • Micromachines (AREA)
  • Drying Of Semiconductors (AREA)
  • Weting (AREA)
  • Element Separation (AREA)

Abstract

Die Erfindung betrifft ein Verfahren zum Trennen von in einem Körper 1 verbundenen Elementen 2. Das Trennen erfolgt durch Abtragen von Material in Trennbereichen 3 des Körpers 1. Innerhalb eines abzudünnenden Berreiches des Körpers 1 ist eine Verzögerungsschicht 4 zum Verzögern des Abtragvorganges vorgesehen, die in den Trennbereichen 3 Durchbrechungen 5 aufweist. <IMAGE>

Description

  • Die Erfindung betrifft ein Verfahren zum Trennen von in einem Körper verbundenen Elementen.
  • Für das erfindungsgemäße Verfahren kommen Elemente in Betracht, die in einem Körper verbunden sind und voneinander getrennt werden sollen. Ein großes Einsatzgebiet des Verfahrens ist die Halbleitertechnik, in der elektronische Elemente in einem Halbleiterwafer miteinander verbunden sind und voneinander getrennt werden sollen. Weitere Anwendungsmöglichkeiten sind das Herausteilen von Einzelelementen in Verbundleiterplatten, das Trennen von Keramikleiterplatten, Sensoren und Mikromaschinen.
  • Aus der DE 40 20 195 ist ein Verfahren zum Trennen von elektronischen Elementen aus einem Halbleiterwafer bekannt. Das Trennen der elektronischen Elemente erfolgt durch Sägen entlang von Sägelinien. Ein derartiges Verfahren hat z. B. den Nachteil, daß durch den Sägevorgang Risse entstehen, die sich in den aktiven Bereich der elektronischen Elemente hineinerstrecken können. Um das Ausbilden solcher Risse zu vermindern, werden komplizierte Verfahren angewandt, wie das Ausbilden von mehreren Nuten und das Aufbringen von zusätzlichen Schichten. Ein solches Verfahren ist aufwendig und teuer und kann das Entstehen von Rissen auch nicht vollständig ausschließen.
  • Bei der Herstellung elektronischer Elemente treten noch weitere Probleme auf. Üblicherweise wird ein Halbleiterwafer mit relativ großer Dicke benutzt, da der Halbleiterwafer dadurch wesentlich leichter bearbeitet werden kann. Andererseits bestehen an die elektronischen Elemente Anforderungen nach einer guten Wärmeabfuhr, einem geringeren elektrischen Widerstand und einer kleinen Bauhöhe, so daß sie eine möglichst geringe Dicke aufweisen sollen. Um diesen Anforderungen zu genügen, ist es daher üblich, einen relativ dicken Halbleiterwafer zu verwenden, der am Ende des Prozesses auf eine vorbestimmte Dicke abgedünnt wird. Da danach noch weitere Bearbeitungsschritte, u.a. der Trennvorgang, ausgeführt werden müssen, darf eine bestimmte Dicke des Halbleiterwafers nicht unterschritten werden, damit eine ausreichende mechanische Stabilität und Belastbarkeit des Halbleiterwafers gewährleistet ist. Die Einsatzmöglichkeit der elektronischen Elemente wird aufgrund ihrer Dicke begrenzt. So kann beispielsweise bei einem Halbleiterwafer eines Durchmessers von 200 mm eine Dicke von 200 µm, welche der Dicke der elektronischen Elemente entspricht, nicht unterschritten werden. Beim Verwenden von Halbleiterwafern mit größeren Durchmessern können nur elektronische Elemente mit noch größerer Dicke hergestellt werden. Damit sind die mit den elektronischen Elementen erzielbaren Eigenschaften begrenzt. Vergleichbare Probleme treten auch beim Trennen von anderen in einem Körper verbundenen Elementen, insbesondere der oben genannten auf.
  • Der Erfindung liegt die Aufgabe zugrunde, ein verbessertes Verfahren zum Trennen von in einem Körper verbundenen Elementen zu schaffen.
  • Diese Aufgabe wird durch ein Verfahren zum Trennen von in einem Körper verbundenen Elementen gelöst, bei dem das Trennen durch Abtragen von Material des Körpers erfolgt, und innerhalb eines abzudünnenden Bereiches des Körpers eine Verzögerungsschicht zum Verzögern des Abtragvorganges vorgesehen ist, die in Trennbereichen des Körpers Durchbrechungen aufweist.
  • Dadurch wird erreicht, daß bereits während des Trennvorgangs die Dicke des Körpers in dem Bereich der Verzögerungsschicht gleichzeitig reduziert werden kann. Das Trennen in die Elemente erfolgt dann durch Abtragen des Materials in den Trennbereichen des Körpers. Das Material der Verzögerungsschicht muß so gewählt sein, daß das Abtragen verlangsamt wird, so daß die Dicke des Körpers langsamer reduziert wird als der Trennvorgang der Elemente vor sich geht. Es wird somit vermieden, daß der Körper nach dem Abdünnvorgang als Ganzes weiterbearbeitet werden muß. Der Körper muß auch nicht als Ganzes von einer Vorrichtung zur anderen transportiert werden, da Abtragen und Trennen in einer Vorrichtung bei fester Position des Körpers durchgeführt werden. Somit kann eine geringere Dicke der Elemente erzielt werden. Die mechanische Stabilität der einzelnen Elemente ist dabei gewährleistet, da diese aufgrund ihrer kleineren Fläche eine entsprechend kleinere Dicke aufweisen können.
  • Zudem kann die Prozeßzeit verringert werden, da der Trennvorgang und der Abtragvorgang, die sonst nacheinander erfolgen würden, gleichzeitig durchgeführt werden. Der Trennvorgang kann vor dem Abtragvorgang begonnen werden, so daß dann beide Vorgänge gleich schnell erfolgen. Es kann aber auch der Trennvorgang schneller durchgeführt werden als der Abtragvorgang, so daß nach der Trennung Elemente mit einer vorgegebenen Dicke entstehen. Auch wird das Ausbilden von Rissen während des Trennvorgangs verringert, da das Material in den Trennbereichen abgetragen wird. Ein derartiges Abtragen von Material fährt zu geringerer Rißbildung im Vergleich zu mechanischem Schneiden.
  • Gemäß einem bevorzugten Ausführungsbeispiel der Erfindung erfolgt das Trennen der Elemente und das Abtragen des Stoffes des Körpers durch Ätzen, insbesondere durch Plasmaätzen. Hierdurch werden Rißbildungen besonders zuverlässig verhindert. Durch Plasmaätzen kann ferner eine besonders schnelle Durchführung des Verfahrens erreicht werden. Es ist günstig, wenn die Verzögerungsschicht eine niedrigere Ätzrate als das Material der Trennbereiche aufweist. Dann genügt eine dünne Verzögerungschicht, um den Abtragvorgang gegenüber dem Trennvorgang genügend zu verzögern.
  • Ferner ist es vorteilhaft, wenn innerhalb des abzudünnenden Bereichs wenigstens eine weitere Verzögerungsschicht mit Durchbrechungen in Tiefenbereichen ausgebildet ist. Ätzrate und Dicke sowie Anzahl der Verzögerungsschicht/ en und Lage der Durchbrechungen der jeweiligen Verzögerungsschicht können so gewählt sein, daß die Elemente nach Beenden des Trennvorgangs eine vorbestimmte, ortsabhängige Dicke aufweisen. Somit lassen sich Dicke und Form der Elemente in vorherbestimmter Weise herstellen. Es können verschiedene Strukturen, Stufen, Schrägen, Rundungen u.ä. der Elemente auf der Seite des Körpers, auf der das Material abgetragen wird, ausgebildet werden.
  • Gemäß einem Ausführungsbeispiel der Erfindung wird die erste Verzögerungsschicht aus dem Grundmaterial des Körpers ausgebildet. Die Dicke der Elemente nach dem Trennvorgang wird dann alleine durch die Dicke der Verzögerungsschicht bestimmt. Weitere Verzögerungsschichten können ebenfalls aus dem Grundmaterial des Körpers ausgebildet sein.
  • Gemäß einem weiteren Ausführungsbeispiel der Erfindung ist die erste Verzögerungsschicht auf der Rückseite bzw. Vorderseite des Körpers aufgebracht und der Verzögerungsfaktor so gewählt, daß nach Beenden des Trennvorgangs ein wesentlicher Teil der ersten Verzögerungsschicht erhalten bleibt. Die erste Verzögerungsschicht kann aus Metall bestehen. In diesem Fall wird, insbesondere wenn das Trennen durch Ätzen erfolgt, nur ein sehr geringer Teil der Verzögerungsschicht abgetragen, so daß die Dicke der Elemente im wesentlichen der Dicke des Körpers entspricht, und im wesentlichen ein Trennvorgang vorliegt. Hierdurch wird ein schnelles, kostengünstiges Trennen der elektronischen Elemente gewährleistet, bei dem das Ausbilden von Rissen zuverlässig verhindert wird.
  • Gemäß einem vorteilhaften Ausführungsbeispiel der Erfindung ist der Körper ein Halbleiterwafer, und die Elemente sind elektronische Elemente. In diesem Beispiel läßt sich ein völlig neues Einsatzgebiet für elektronische Elemente erschließen, da diese aus Halbleiterwafern eines Durchmessers von 200 mm mit einer Dicke von 10 bis 20 µm herstellbar sind. Beispielsweise würde dann die Wärmeabfuhr von hochintegrierten elektronischen Elementen wesentlich verbessert; bei elektronischen Hochleistungselementen wird die Verlustleistung reduziert, wodurch sich der Wirkungsgrad erhöht; aufgrund der geringen Bauhöhe wird eine breitere Verwendung elektronischer Elemente in Chipkarten möglich.
  • Im folgenden wird die Erfindung anhand der Zeichnung näher erläutert.
  • Es zeigen:
    • Fig. 1a bis 1c das erfindungsgemäße Verfahren zum Trennen von elektronischen Elementen auf einem Halbleiterwafer,
    • Fig. 2a bis 2c das erfindungsgemäße Verfahren zum Trennen von elektronischen Elementen einer SOI (Silicon On Isolator/Silizium auf Isolator)-Struktur und
    • Fig. 3 eine schematische Darstellung in Draufsicht auf einen Wafer mit voneinander zu trennenden elektronischen Elementen.
  • In Fig. 1 ist ein Halbleiterwafer 1 mit elektronischen Elementen 2 zu verschiedenen Zeitpunkten während der Durchführung des erfindungsgemäßen Verfahrens gezeigt. Fig. 1a zeigt einen Ausschnitt eines Halbleiterwafers 1 im Querschnitt zu einem ersten Zeitpunkt. In der Oberfläche des Halbeiterwafers 1 sind elektronische Elemente 2 ausgebildet. Zwischen diesen ist ein Trennbereich 3 vorgesehen, der auf dem Halbleiterwafer 1 zum Trennen der elektronischen Elemente 2 dient. Auf der Unterseite des Halbleiterwafers 1 ist eine Verzögerungsschicht 4 aufgebracht, die in dem Trennbereich 3 eine Durchbrechung 5 aufweist. Die Verzögerungsschicht 4 ist dabei so gewählt, daß sie eine niedrigere Ätzrate als das Grundmaterial des Halbleiterwafers 1 aufweist. Die gewünschte Enddicke der elektrischen Elemente 2 wird durch die Dicke der Verzögerungsschicht 4 und durch das Verhältnis der Ätzraten von dem Halbleiterwafer 1 und der Verzögerungsschicht 4 bestimmt. Die Dicke und das Material der Verzögerungsschicht 4 werden entsprechend gewählt. Der Halbleiterwafer 1 kann beispielsweise ein Siliziumwafer sein und die Verzögerungsschicht 4 eine Schicht aus einer Siliziumverbindung, deren Ätzrate niedrigerer ist als die des Siliziumwafers. Zur Bestimmung der gewünschten Dicke der elektronischen Elemente 2 und der aufzubringenden Verzögerungsschicht 4 ist ferner das Ätzmittel zu berücksichtigen, von welchem die Ätzrate der Verzögerungsschicht 4 und des Halbleiterwafers 1 abhängig ist.
  • In Fig. 1b ist der gleiche Ausschnitt des Halbleiterwafers 1 der Fig. 1a zu einem späteren Zeitpunkt dargestellt. Die Verzögerungsschicht 4 ist hier gerade vollständig weggeätzt. Da in dem vorliegenden Fall die Ätzrate der Verzögerungsschicht 4 halb so groß ist wie die Ätzrate des Halbleiterwafers 1, ist in dem Trennbereich 3 ein Teil 6 des Halbleiterwafermaterials 1 herausgeätzt, der doppelt so dick ist wie die Verzögerungsschicht 4. Im vorliegenden Beispiel entspricht die Dicke des Teils 6 der gewünschten Enddicke der elektronischen Elemente 2.
  • In Fig. 1c sind die voneinander getrennten elektronischen Elemente 2 nach Beenden des Trennvorgangs dargestellt. Das Material des Halbleiterwafers 1, das in der Fig. 1b noch vorhanden war, wurde vollständig weggeätzt. Da das Material des Halbleiterwafers 1 in diesem Bereich das gleiche ist wie das Material in dem gesamten Trennbereich 3, beispielsweise Silizium, erfolgte der Ätzvorgang in diesen Bereichen gleich schnell, so daß die in der Fig. 1b durch das herausgeätzte Teil 6 vorhandene Stufe in dem Trennbereich 3 erhalten blieb und während des Ätzvorgangs kontinuierlich verschoben wurde bis die elektronischen Elemente 2 der gewünschten Enddicke vollständig voneinander getrennt waren.
  • In den Figuren 1a bis 1c ist nur das prinzipielle Verfahren gemäß eines Ausführungsbeispiels gezeigt. Es sind weitere Varianten möglich; z. B. kann ein leichtes Überätzen über den Trennvorgang der elektronischen Elemente 2 hinaus durchgeführt werden.
  • Fig. 2a zeigt einen Halbleiterwafer 1 mit einer SOI-Struktur. Die SOI-Struktur besteht aus der Verzögerungsschicht 4, die elektrisch isolierend ist, und einer darüberliegenden Schicht 2', in der sich die elektronischen Elemente 2 befinden. Die Verzögerungsschicht 4 weist in dem Trennbereich 3 zwischen den elektronischen Elementen 2 eine Durchbrechung 5 auf. Die Verzögerungsschicht 4 kann hier eine SiO2-Schicht sein.
  • Fig. 2b zeigt den Halbleiterwafer 1, nachdem der Substratanteil des Siliziums bis zu der Verzögerungsschicht 4 weggeätzt ist. Bis zu diesem Punkt erfolgte das Wegätzen der Unterseite des Halbleiterwafers 1 mit der gleichen Geschwindigkeit. Die Verzögerungsschicht 4, hat hier eine Ätzrate, die deutlich niedriger ist als die Ätzrate des Siliziums. Beim Weiterätzen wird nun das Silizium in dem Trennbereich 3 schneller geätzt als die SiO2-Schicht, d.h. die Verzögerungsschicht 4.
  • In Fig. 2c ist der Endzustand gezeigt, in dem die elektronischen Elemente 2 voneinander getrennt sind. Der Teil 4' der Verzögerungsschicht 4 ist hier Bestandteil der elektronischen Elemente 2. Das Ätzratenverhältnis des Materials in dem Trennbereich 3 zum Material der Verzögerungsschicht 4 beträgt in diesem Beispiel etwa 4 : 1.
  • In Fig. 3 ist zur Veranschaulichung nochmals die schematische Darstellung gezeigt, bei der ein Halbleiterwafer 1 auf einer Folie 7 aufgeklebt ist. Die elektronischen Elemente 2 des Halbleiterwafers 1 sind durch Trennbereiche 3 voneinander getrennt. Ein wesentlicher Vorteil des erfindungsgemäßen Verfahrens ist bei allen Ausführungsbeispielen, daß bei dem gesamten Abtrag- und Trennvorgang der Halbleietrwafer 1 nicht transportiert werden muß, sondern das gesamte Verfahren in einer festen Position des Halbleiterwafers 1 durchgeführt werden kann.
  • Die in Fig. 1 und 2 dargestellen Verfahren sind lediglich zwei der möglichen Ausführungsbeispiele der Erfindung. Das erfindungsgemäße Verfahren kann ebenso auf andere Elemente und Körper angewendet werden. Es kann beispielsweise auch in dem Fall angewendet werden, in dem Wafer zu einem Verbundsubstrat zusammengefügt werden. An der Kontaktfläche der beiden zusammenzufügenden Wafer muß dann vorher eine entsprechende Verzögerungsschicht angebracht werden. Auch sind Anwendungen denkbar, bei denen das selektive Ätzen nicht auf der Rückseite des Halbleiterwafers sondern auf dessen Vorderseite erfolgt. Dies ist dann von Bedeutung, wenn Kontakte auf der Vorderseite des elektronischen Elements unerwünscht sind. In diesem Fall können Stufenstrukturen in der Oberfläche ausgebildet werden, in denen die Kontakte befestigt werden. Nicht zu ätzende Bereiche der Oberfläche müssen dann mit einer Ätzstoppschicht, vorzugsweise einer Metallschicht, bedeckt werden.
  • Auch ist das Verfahren beim Trennen von Verbundleiterplatten, von Keramikleiterplatten, von Sensorelementen, von Mikromaschinen etc. mit denselben Vorteilen anwendbar.

Claims (10)

  1. Verfahren zum Trennen von in einem Körper verbundenen Elementen,
    dadurch gekennzeichnet,
    daß das Trennen durch Abtragen von Material in Trennbereichen (3) des Körpers (1) erfolgt, und innerhalb eines abzudünnenden Bereiches des Körpers (1) eine Verzögerungsschicht (4) zum Verzögern des Abtragvorganges vorgesehen ist, die in den Trennbereichen (3) Durchbrechungen (5) aufweist.
  2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß das Trennen der Elemente (2) und das Abdünnen des Körpers (1) durch Ätzen, insbesondere durch Plasmaätzen, erfolgt.
  3. Verfahren nach Anspruch 2, dadurch gekennzeichnet, daß die Verzögerungsschicht (4) eine niedrigere Ätzrate als das Material der Trennbereiche (3) aufweist.
  4. Verfahren nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß innerhalb des abzudünnenden Bereichs wenigstens eine weitere Verzögerungsschicht (4) mit Durchbrechungen (5) in Tiefenbereichen ausgebildet ist.
  5. Verfahren nach einem der Ansprüche 2 bis 4, dadurch gekennzeichnet, daß Ätzrate und Dicke sowie Anzahl der Verzögerungsschicht/ en (4) und Lage der Durchbrechungen (5) der jeweiligen Verzögerungsschicht (4) so gewählt sind, daß die Elemente (2) nach Beenden des Trennvorgangs eine vorbestimmte, ortsabhängige Dicke aufweisen.
  6. Verfahren nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß zumindest eine Verzögerungsschicht aus dem Grundmaterial des Körpers (1) ausgebildet ist.
  7. Verfahren nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß die erste Verzögerungsschicht (4) auf der Rückseite bzw. Vorderseite des Körpers (1) aufgebracht ist.
  8. Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß der Verzögerungsfaktor so gewählt ist, daß nach Beenden des Trennvorgangs ein wesentlicher Teil der ersten Verzögerungsschicht (4) erhalten bleibt.
  9. Verfahren nach Anspruch 7 oder 8, dadurch gekennzeichnet, daß eine Verzögerungsschicht (4) aus Metall besteht.
  10. Verfahren nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß der Körper (1) ein Halbleiterwafer und die Elemente (2) elektronische Elemente sind.
EP96115763A 1995-10-17 1996-10-02 Verfahren zum Trennen von in einem Körper verbundenen Elementen, insbesondere elektronischen Elementen Expired - Lifetime EP0769814B1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19538634A DE19538634C2 (de) 1995-10-17 1995-10-17 Verfahren zum Vereinzeln von elektronischen Elementen aus einem Halbleiterwafer
DE19538634 1995-10-17

Publications (2)

Publication Number Publication Date
EP0769814A1 true EP0769814A1 (de) 1997-04-23
EP0769814B1 EP0769814B1 (de) 2002-07-31

Family

ID=7775077

Family Applications (1)

Application Number Title Priority Date Filing Date
EP96115763A Expired - Lifetime EP0769814B1 (de) 1995-10-17 1996-10-02 Verfahren zum Trennen von in einem Körper verbundenen Elementen, insbesondere elektronischen Elementen

Country Status (6)

Country Link
US (1) US5824595A (de)
EP (1) EP0769814B1 (de)
JP (1) JP3739499B2 (de)
KR (1) KR100411970B1 (de)
DE (2) DE19538634C2 (de)
TW (1) TW445510B (de)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2270845A3 (de) 1996-10-29 2013-04-03 Invensas Corporation Integrierte Schaltungen und Verfahren zu ihrer Herstellung
US6882030B2 (en) 1996-10-29 2005-04-19 Tru-Si Technologies, Inc. Integrated circuit structures with a conductor formed in a through hole in a semiconductor substrate and protruding from a surface of the substrate
US6498074B2 (en) 1996-10-29 2002-12-24 Tru-Si Technologies, Inc. Thinning and dicing of semiconductor wafers using dry etch, and obtaining semiconductor chips with rounded bottom edges and corners
DE19710375C2 (de) * 1997-03-13 2002-11-07 Micronas Semiconductor Holding Verfahren zum Herstellen von räumlich strukturierten Bauteilen
US20070122997A1 (en) 1998-02-19 2007-05-31 Silicon Genesis Corporation Controlled process and resulting device
US6162705A (en) 1997-05-12 2000-12-19 Silicon Genesis Corporation Controlled cleavage process and resulting device using beta annealing
US6033974A (en) 1997-05-12 2000-03-07 Silicon Genesis Corporation Method for controlled cleaving process
US6548382B1 (en) 1997-07-18 2003-04-15 Silicon Genesis Corporation Gettering technique for wafers made using a controlled cleaving process
DE19752404C1 (de) * 1997-11-26 1999-08-19 Siemens Ag Verfahren zum Herstellen eines Kontaktflächen aufweisenden Trägerelements, das ein Trägersubstrat mit einem Halbleiterchip mit sehr geringer Dicke bildet
US6162703A (en) 1998-02-23 2000-12-19 Micron Technology, Inc. Packaging die preparation
US6263941B1 (en) 1999-08-10 2001-07-24 Silicon Genesis Corporation Nozzle for cleaving substrates
US6500732B1 (en) 1999-08-10 2002-12-31 Silicon Genesis Corporation Cleaving process to fabricate multilayered substrates using low implantation doses
US6544862B1 (en) 2000-01-14 2003-04-08 Silicon Genesis Corporation Particle distribution method and resulting structure for a layer transfer process
JP2001274528A (ja) 2000-01-21 2001-10-05 Fujitsu Ltd 薄膜デバイスの基板間転写方法
US6403449B1 (en) 2000-04-28 2002-06-11 Micron Technology, Inc. Method of relieving surface tension on a semiconductor wafer
DE10062014B4 (de) * 2000-12-13 2006-03-09 Infineon Technologies Ag Verfahren zum Dünnen und Separieren selektierter Bereiche dünner Scheiben
US6642127B2 (en) * 2001-10-19 2003-11-04 Applied Materials, Inc. Method for dicing a semiconductor wafer
DE10219398B4 (de) * 2002-04-30 2007-06-06 Infineon Technologies Ag Herstellungsverfahren für eine Grabenanordnung mit Gräben unterschiedlicher Tiefe in einem Halbleitersubstrat
US8187377B2 (en) 2002-10-04 2012-05-29 Silicon Genesis Corporation Non-contact etch annealing of strained layers
US6743699B1 (en) * 2003-01-21 2004-06-01 Micron Technology, Inc. Method of fabricating semiconductor components
JP3991872B2 (ja) * 2003-01-23 2007-10-17 松下電器産業株式会社 半導体装置の製造方法
GB2412786A (en) 2004-03-24 2005-10-05 E2V Tech Uk Ltd Method and apparatus for manufacturing chip scale components or microcomponents
US7199449B2 (en) * 2004-08-24 2007-04-03 Micron Technology, Inc. Wafer backside removal to complete through-holes and provide wafer singulation during the formation of a semiconductor device
US8383436B2 (en) * 2005-01-24 2013-02-26 Panasonic Corporation Manufacturing method for semiconductor chips, and semiconductor chip
US8293619B2 (en) 2008-08-28 2012-10-23 Silicon Genesis Corporation Layer transfer of films utilizing controlled propagation
US8993410B2 (en) 2006-09-08 2015-03-31 Silicon Genesis Corporation Substrate cleaving under controlled stress conditions
US9362439B2 (en) 2008-05-07 2016-06-07 Silicon Genesis Corporation Layer transfer of films utilizing controlled shear region
US7811900B2 (en) 2006-09-08 2010-10-12 Silicon Genesis Corporation Method and structure for fabricating solar cells using a thick layer transfer process
JP4840174B2 (ja) * 2007-02-08 2011-12-21 パナソニック株式会社 半導体チップの製造方法
US20090137097A1 (en) * 2007-11-26 2009-05-28 United Microelectronics Corp. Method for dicing wafer
US8330126B2 (en) 2008-08-25 2012-12-11 Silicon Genesis Corporation Race track configuration and method for wafering silicon solar substrates
US8329557B2 (en) 2009-05-13 2012-12-11 Silicon Genesis Corporation Techniques for forming thin films by implantation with reduced channeling
US8168474B1 (en) 2011-01-10 2012-05-01 International Business Machines Corporation Self-dicing chips using through silicon vias
DE102012215067A1 (de) * 2012-08-24 2014-02-27 Osram Opto Semiconductors Gmbh Herstellung von vereinzelten halbleiterbauelementen
US9034679B2 (en) * 2013-06-25 2015-05-19 Freescale Semiconductor, Inc. Method for fabricating multiple types of MEMS devices

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4236296A (en) * 1978-10-13 1980-12-02 Exxon Research & Engineering Co. Etch method of cleaving semiconductor diode laser wafers
US4418472A (en) * 1981-11-23 1983-12-06 Xerox Corporation Method of delineating thin film magnetic head arrays
US5196378A (en) * 1987-12-17 1993-03-23 Texas Instruments Incorporated Method of fabricating an integrated circuit having active regions near a die edge
US5418190A (en) * 1993-12-30 1995-05-23 At&T Corp. Method of fabrication for electro-optical devices

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61216443A (ja) * 1985-03-22 1986-09-26 Matsushita Electric Ind Co Ltd 半導体基板の製造方法
JPH0222841A (ja) * 1988-07-11 1990-01-25 Mitsubishi Electric Corp 半導体装置の製造方法
JPH0750700B2 (ja) * 1989-06-27 1995-05-31 三菱電機株式会社 半導体チップの製造方法
DE3931551C2 (de) * 1989-09-22 1993-11-18 Schulz Harder Juergen Verfahren zum Herstellen eines Substrates
US4961821A (en) * 1989-11-22 1990-10-09 Xerox Corporation Ode through holes and butt edges without edge dicing
DE4020724A1 (de) * 1990-06-29 1992-01-02 Bosch Gmbh Robert Verfahren zur strukturierung eines einkristallinen silizium-traegers
DE4129206C2 (de) * 1991-09-03 1995-01-05 Bosch Gmbh Robert Verfahren zur Strukturierung von Wafern
JP3067354B2 (ja) * 1991-12-10 2000-07-17 セイコーエプソン株式会社 インクジェットヘッドの製造方法
FR2694131B1 (fr) * 1992-07-21 1996-09-27 Balzers Hochvakuum Procede et installation pour la fabrication d'un composant, notamment d'un composant optique, et composant optique ainsi obtenu.
JP2922066B2 (ja) * 1992-10-15 1999-07-19 松下電子工業株式会社 半導体装置の製造方法
JPH06188311A (ja) * 1992-12-18 1994-07-08 Eastman Kodak Japan Kk 半導体素子切断方法
DE4317721C1 (de) * 1993-05-27 1994-07-21 Siemens Ag Verfahren zur Vereinzelung von Chips aus einem Wafer

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4236296A (en) * 1978-10-13 1980-12-02 Exxon Research & Engineering Co. Etch method of cleaving semiconductor diode laser wafers
US4418472A (en) * 1981-11-23 1983-12-06 Xerox Corporation Method of delineating thin film magnetic head arrays
US5196378A (en) * 1987-12-17 1993-03-23 Texas Instruments Incorporated Method of fabricating an integrated circuit having active regions near a die edge
US5418190A (en) * 1993-12-30 1995-05-23 At&T Corp. Method of fabrication for electro-optical devices

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SHUMATE D ET AL: "SILICON WAFER THINNING AND DICING ROUND OR NON ORTHOGENAL DIE USING DRY ETCHING", MOTOROLA TECHNICAL DEVELOPMENTS, vol. 23, October 1994 (1994-10-01), pages 8, XP000468360 *

Also Published As

Publication number Publication date
KR100411970B1 (ko) 2004-03-30
TW445510B (en) 2001-07-11
DE59609496D1 (de) 2002-09-05
EP0769814B1 (de) 2002-07-31
KR970023799A (ko) 1997-05-30
JP3739499B2 (ja) 2006-01-25
DE19538634C2 (de) 1997-09-04
DE19538634A1 (de) 1997-04-30
US5824595A (en) 1998-10-20
JPH09181019A (ja) 1997-07-11

Similar Documents

Publication Publication Date Title
DE19538634C2 (de) Verfahren zum Vereinzeln von elektronischen Elementen aus einem Halbleiterwafer
DE69218664T2 (de) Herstellungsverfahren von einer Mehrschichtleiterbahn-Struktur über einer Halbleiteranordung
WO2000031796A1 (de) Verfahren zur herstellung eines beidseitig prozessierten integrierten schaltkreises
DE2054571A1 (de) Integrierte Halbleiterstruktur und Verfahren zum Herstellen dieser Halbleiterstruktur
DE4002352A1 (de) Verfahren zum herstellen von luftbruecken-metall-zwischenverbindern
EP0002185A1 (de) Verfahren zum Herstellen einer Verbindung zwischen zwei sich kreuzenden, auf der Oberfläche eines Substrats verlaufenden Leiterzügen
WO2001003180A1 (de) Verfahren zum vereinzeln eines wafers
DE19613561C2 (de) Verfahren zum Vereinzeln von in einem Körper miteinander verbundenen, elektrisch getesteten elektronischen Elementen
DE1690509B1 (de) Verfahren zur bildung zweier eng voneinandergetrennter leitender schichten
EP0865081B1 (de) Verfahren zum Herstellen von elektronischen Elementen
DE1439741B2 (de) Verfahren zur Herstellung einer Festkörperschaltung mit geringer Nebenschlußkapazität
DE69326269T2 (de) Herstellungsverfahren von Kontaktöffnungen in integrierten Schaltungen
DE2740757C2 (de) Halbleiteranordnung und Verfahren zu deren Herstellung
EP0001038B1 (de) Herstellung einer Siliciummaske und ihre Verwendung
DE2047799B2 (de) Mehrlagige Leiterschichten auf einem Halbleitersubstrat und Verfahren zum Herstellen derartiger mehrlagiger Leiterschichten
EP0105189B1 (de) Verfahren zum Herstellen von Metallelektroden unterschiedlicher Dicke für Halbleiterbauelemente, insbesondere für Leistungshalbleiterbauelemente wie Thyristoren
DE2916732C2 (de) Verfahren zum Herstellen von integrierten Halbleiterschaltungsanordnungen, bei dem Widerstandselemente gebildet werden
DE2504500A1 (de) Verfahren zur herstellung eines musters aus einer oder mehreren schichten auf einer unterlage durch oertliche entfernung dieser schicht oder schichten durch sputteraetzen und gegenstaende, insbesondere halbleiteranordnungen, die unter verwendung dieses verfahrens hergestellt sind
DE2451486C2 (de) Verfahren zum Herstellen von integrierten Halbleiteranordnungen
DE102015114579B4 (de) Halbleiterchip
EP0127117A2 (de) Stirnkontaktierter elektrischer Wickelkondensator mit mindestens zwei verschaltbaren Einzelkapazitäten und Verfahren zu seiner Herstellung
DE19604405C2 (de) Verfahren zum Vereinzeln von in einem Körper enthaltenen elektronischen Elementen
EP0540820A1 (de) Verfahren zur Herstellung eines strukturierten Dünnfilm-Widerstandsschichtsystems sowie Schaltungsanordnung mit einem insbesondere nach diesem Verfahren hergestellten Dünnfilm Widerstandsschichtsystem
DE2132099C3 (de) Verfahren zur Herstellung eines Musters sich kreuzender oder überlappender elektrisch leitender Verbindungen
DE3931551A1 (de) Verfahren zum herstellen eines mehrschichtigen, kupfer- und keramikschichten aufweisenden substrates

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): DE FR GB IT NL

17P Request for examination filed

Effective date: 19971023

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: MICRONAS INTERMETALL GMBH

17Q First examination report despatched

Effective date: 19991019

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: MICRONAS GMBH

GRAG Despatch of communication of intention to grant

Free format text: ORIGINAL CODE: EPIDOS AGRA

GRAG Despatch of communication of intention to grant

Free format text: ORIGINAL CODE: EPIDOS AGRA

GRAH Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOS IGRA

GRAH Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOS IGRA

GRAG Despatch of communication of intention to grant

Free format text: ORIGINAL CODE: EPIDOS AGRA

GRAH Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOS IGRA

GRAH Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOS IGRA

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): DE FR GB IT NL

REG Reference to a national code

Ref country code: GB

Ref legal event code: FG4D

Free format text: NOT ENGLISH

GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)

Effective date: 20020731

REF Corresponds to:

Ref document number: 59609496

Country of ref document: DE

Date of ref document: 20020905

ET Fr: translation filed
PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed

Effective date: 20030506

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20091026

Year of fee payment: 14

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: NL

Payment date: 20091016

Year of fee payment: 14

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: IT

Payment date: 20091028

Year of fee payment: 14

Ref country code: GB

Payment date: 20091022

Year of fee payment: 14

Ref country code: FR

Payment date: 20091110

Year of fee payment: 14

REG Reference to a national code

Ref country code: NL

Ref legal event code: V1

Effective date: 20110501

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20101002

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20101102

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST

Effective date: 20110630

REG Reference to a national code

Ref country code: DE

Ref legal event code: R119

Ref document number: 59609496

Country of ref document: DE

Effective date: 20110502

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20110501

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20101002

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IT

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20101002

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20110502