DE69833087T2 - Verfahren zur Herstellung von Dickfilmschaltungen - Google Patents

Verfahren zur Herstellung von Dickfilmschaltungen Download PDF

Info

Publication number
DE69833087T2
DE69833087T2 DE1998633087 DE69833087T DE69833087T2 DE 69833087 T2 DE69833087 T2 DE 69833087T2 DE 1998633087 DE1998633087 DE 1998633087 DE 69833087 T DE69833087 T DE 69833087T DE 69833087 T2 DE69833087 T2 DE 69833087T2
Authority
DE
Germany
Prior art keywords
alignment
pair
alignment features
adjacent
conductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE1998633087
Other languages
English (en)
Other versions
DE69833087D1 (de
Inventor
James Edward W. Lafayette Walsh
John Karl Rossville Isenberg
Frans Peter Noblesville Lautzenhiser
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Delphi Technologies Inc
Original Assignee
Delphi Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Delphi Technologies Inc filed Critical Delphi Technologies Inc
Publication of DE69833087D1 publication Critical patent/DE69833087D1/de
Application granted granted Critical
Publication of DE69833087T2 publication Critical patent/DE69833087T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0268Marks, test patterns or identification means for electrical inspection or testing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/12Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09781Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/166Alignment or registration; Control of registration
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/23907Pile or nap type surface or component
    • Y10T428/23986With coating, impregnation, or bond

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Structure Of Printed Boards (AREA)

Description

  • Technisches Gebiet
  • Diese Erfindung betrifft die Herstellung und Prüfung von Dickfilmschaltungen bei mehreren Leiterdruckschritten.
  • Hintergrund der Erfindung
  • Bei der Herstellung von Dickfilmschaltungen wird eine leitfähige Tintenzusammensetzung mittels einer Rakel über eine Druckschablone gewischt, um ein Leitermuster auf einem Substrat auszubilden, das unter der Druckschablone liegt. Gewöhnlich wird eine Lage Dielektrikum zwischen aufeinander folgende Leiterlagen eingefügt; es ist jedoch vorgeschlagen worden, mehrere aufeinander folgende Leiterdruckschritte ohne dazwischenliegendes Dielektrikum zu verwenden. In bestimmten Fällen wird ein Mehrfachdruck angewendet, um Merkmale mit geringen Abständen bzw. geringer Schrittweite herzustellen; in anderen Fällen wird er angewendet, um zu überdrucken – als ein Mittel, um die Zuverlässigkeit zu verbessern oder um besonders dicke oder mehrlagig zusammengesetzte Leitersysteme zu bilden.
  • Bei der Herstellung von Einfachdruck-Dickfilmschaltungen, wie beispielsweise in US 4,914,829 beschrieben, ist es üblich, auf den Rand des Substrats ein Ausricht- oder Registrierungsmerkmal zu drucken, das optisch nachkontrolliert werden kann, um die Ausrichtung des Drucks bezüglich des Substrats oder eines vorhergehenden Drucks zu messen. Eine solche optische Ausrichtungsprüfung ist zeitaufwändig und wird im Allgemeinen prozessentkoppelt auf einer Zufallsbasis durchgeführt, um grobe Ausrichtungsfehler aufzudecken. Außerdem ist eine solche optische Ausrich tungsprüfung recht beschränkt, da sie nicht sie nicht benutzt werden kann, um andere Fehler des Drucks, wie etwa eine übermäßige Linienverbreiterung und örtlich begrenzte Druckbildverzerrungen, die beispielsweise auf eine Dehnung der Druckschablone zurückzuführen sind, zu erfassen. Diese Fehler sind bei Mehrfachdruckschaltungen besonders bedeutungsvoll, da eine Fehlausrichtung, eine örtlich begrenzte Druckbildverzerrung und eine übermäßige Linienverbreiterung ein versehentliches Kurzschließen von Leitern, besonders bei Schaltungen mit geringen Abständen bzw. geringer Schrittweite, zur Folge haben kann.
  • Zusammenfassung der Erfindung
  • Die vorliegende Erfindung hat ein verbessertes Verfahren zum Herstellen einer Mehrfachdruck-Dickfilmschaltung zum Ziel, wobei die Ausrichtung zwischen aufeinander folgenden Leiterdruckschritten sowohl optisch nachkontrollierbar als auch elektrisch prüfbar ist. Der erste von zwei oder mehr aufeinander folgenden Leiterdrucken schließt ein Paar benachbarter Ausrichtmerkmale ein, und die folgenden Leiterdrucke schließen ein völlig gleiches Paar benachbarter Ausrichtmerkmale ein, die deckungsgleich mit dem Paar benachbarter Ausrichtmerkmale des ersten Leiterdrucks gedruckt werden. Die Ausrichtmerkmale sind durch ein Paar zusammenhängender, zueinander senkrechter Leitersegmente oder -oberflächen, wobei sie einem Kasten oder einem Großbuchstaben L ähneln, definiert. Bei einer ordnungsgemäßen Druckausrichtung gibt es einen nicht leitenden Spalt zwischen dem Paar benachbarter Ausrichtmerkmale, und mit den Merkmalen oder zugeordneten Sondenanschlussflächen in Kontakt gebrachte Prüfsonden werden dazwischen eine hohe oder Leerlauf-Impedanz erkennen lassen. Falls jedoch der zweite Leiterdruck bezüglich des ersten Drucks versetzt ist, werden eines bzw. eine oder mehrere seiner Ausrichtmerkmalsegmente oder -oberflächen den Spalt zwischen dem ersten Paar Ausrichtmerkmale überbrücken, und mit den Merkmalen oder zugeordneten Sondenanschlussflächen in Kontakt gebrachten Prüfsonden werden ein niedrige oder Kurzschluss-Impedanz dazwischen erkennen lassen. Falls gewünscht, kann der Grad der Fehlausrichtung optisch mit einer herkömmlichen Bilderkennungsausrüstung bestimmt werden. Im Allgemeinen kann eine optische Nachkontrolle kurz nach dem Drucken durchgeführt werden, wohingegen eine elektrische Prüfung nach dem Einbrennen durchgeführt werden kann.
  • In einer bevorzugten Ausführungsform dieser Erfindung ist der Zwischenraum zwischen den ein Paar bildenden benachbarten Ausrichtmerkmalen kleiner als der schmalste Leiterzwischenraum der Schaltung. Da der Spalt zwischen den Ausrichtmerkmalen schmaler als der Zwischenraum der Schaltung ist, kann die Prüfausrüstung Ausrichtungsfehler feststellen, die groß genug sind, um die ein Paar bildenden benachbarten Ausrichtmerkmale kurzzuschließen, jedoch nicht so groß sind, dass sie in der eigentlichen Schaltung einen Kurzschluss herbeiführen.
  • Ein besonders vorteilhafter Aspekt dieser Erfindung ist, dass Ausrichtmerkmale an mehreren, über das Substrat verteilten Stellen ausgebildet werden können. Dies liefert umfassendere Ausrichtungsinformationen in im Wesentlichen der gleichen Zeit und kann genutzt werden, um eine örtlich begrenzte Verzerrung, die beispielsweise auf eine Dehnung der Druckschablone zurückzuführen ist, festzustellen. Diese Informationen können benutzt werden, um der Bedienkraft zu signalisieren, dass die abgenutzte Schablone ersetzt werden muss. Außerdem wird, wenn nur ein Teil der Schaltungsmerkmale infolge einer solchen Dehnung fehlausgerichtet ist, die Prüfung erkennen lassen, welche Schaltungen fehlausgerichtet sind und welche Schaltungen richtig ausgerichtet sind. Außerdem können benachbarte Ausrichtmerkmale ein Paar benachbarter Schaltungen um fassen, um die nutzbare Leiterplattenfläche, die für die Ausrichtmerkmale gebraucht wird, zu minimieren und die Flexibilität des Layouts zu erhöhen.
  • Kurzbeschreibung der Zeichnung
  • Die vorliegende Erfindung wird nun beispielhaft anhand der beigefügten Zeichnungen beschrieben, worin
  • 1A-1C verschiedene Ausführungsformen von Ausrichtmerkmalen gemäß dieser Erfindung darstellen, wobei 1A ein Paar L-förmiger Merkmale darstellt, 1B ein kastenförmiges inneres Merkmal mit einem umgebenden äußeren Merkmal darstellt und 1C kastenförmige und L-förmige Merkmale darstellt;
  • 2 eine Veranschaulichung einer Schaltung gemäß dieser Erfindung während einer Prüfung ist;
  • 3 ein Substrat mit mehreren Schaltungen darstellt, wobei die Ausrichtmerkmale dieser Erfindung benachbarte Schaltungen umfassen.
  • Beschreibung der bevorzugten Ausführungsform
  • 1A-1C stellen drei alternative Ausführungsformen der optisch nachkontrollierbaren und elektrisch prüfbaren Ausrichtmerkmale gemäß dieser Erfindung dar. Ein erstes Paar Ausrichtmerkmale ist jeweils als Teil eines ersten Leiterdrucks gedruckt, und ein zweites Paar völlig gleicher Ausrichtmerkmale ist als Teil eines darauf folgenden Leiterdrucks ohne dazwischenliegendes Dielektrikum gedruckt.
  • Die in 1A-1C dargestellten Ausrichtmerkmale können im Allgemeinen als erste und zweite zusammenhängende, zueinander senkrechte Leitersegmente oder -oberflächen umfassend beschrieben werden. In bestimmten Ausführungsformen weist wenigstens eines der Ausrichtmerkmale die Form eines L auf. In anderen Ausführungsformen hat wenigstens eines der Ausrichtmerkmale die Form eines quadratischen oder rechteckigen Kastens. Der Zwischenraum zwischen den ein Paar bildenden benachbarten Ausrichtmerkmalen ist vorzugsweise jeweils schmaler als der Zwischenraum zwischen benachbarten Leitern im Hauptteil der Schaltung. Auf diese Weise wird eine geringfügige Fehlausrichtung, die keinen Kurzschluss zwischen benachbarten Leitern im Hauptteil der Schaltung bewirkt, anhand eines Kurzschlusses zwischen den mit engeren Abständen angeordneten Ausrichtmerkmalen festgestellt. Ebenso wird eine übermäßige Linienverbreiterung, die auf Regelwidrigkeiten bei der Tintenzusammensetzung zurückzuführen ist, anhand eines Kurzschlusses der benachbarten Ausrichtmerkmale festgestellt, bevor die tatsächlichen Schaltungsmerkmale nachteilig beeinflusst werden.
  • In der Ausführungsform von 1A umfassen die Ausrichtmerkmale ein Paar benachbarter L-förmiger Merkmale 10 und 12, die mit jeweiligen Sondenanschlussflächen 14 und 16 verbunden sind. Die Sondenanschlussflächen können als Teil des Leiterdrucks gedruckt sein oder können von einem früheren Druck schon vorhanden sein. In der Ausführungsform von 1B hat ein Ausrichtmerkmal 20 die Form eines Kastens, während das andere Ausrichtmerkmal 22 die Form eines benachbarten Kastens mit einem zusammenhängenden Schleifenabschnitt 22a hat, der das Merkmal 20 umgibt. In diesem Fall sind in den Mittenbereichen jedes Ausrichtmerkmals Sondenanschlussflächen vorgesehen. In der Ausführungsform von 1C hat ein Ausrichtmerkmal 30 die Form eines Kastens, und das andere Merkmal 32 hat die Form eines L mit Leiterseg menten in unmittelbarer Nähe zu zwei sich berührenden Seiten des Merkmals 30. Diese Konfiguration ist auch bei der bildlichen Darstellung der Prüfung in 2 und bei der bildlichen Darstellung der mehreren Schaltungen in 3 gezeigt.
  • 2 veranschaulicht eine prozessentkoppelte elektrische Prüfung der Ausrichtung unter Verwendung der allgemeinen Ausrichtmerkmal-Topologie von 1C. Folglich sind verschiedene Leiterbahnen, die allgemein mit dem Bezugszeichen 40 bezeichnet sind, auf das Substrat 42 gedruckt, und die Sonden 44, 46 einer elektrischen Impedanzprüfvorrichtung 48 sind in Kontakt mit den Sondenanschlussflächen der benachbarten Ausrichtmerkmale platziert. In der bildlichen Darstellung dient das kastenförmige Ausrichtmerkmal 30' außerdem als Bondfläche für die Schaltung, und das L-förmige Ausrichtmerkmal 32' ist an die Sondenanschlussfläche 50 gekoppelt. Die Prüfvorrichtung 48 kann ein Digital-Multimeter oder ein komplizierterer Teil einer prozessintegrierten Ausrüstung sein, wie etwa eine automatisierte Laserabgleich/Prüf-Vorrichtung, die Sonden aufweist, die für eine Funktionsprüfung und einen Laserabgleich automatisch mit verschiedenen Sondenanschluss- und Bondflächen in Kontakt gebracht werden.
  • Eine besonders vorteilhafte Anwendung dieser Erfindung kann mit Substraten verwirklicht werden, die mehrere unabhängige Schaltungen enthalten, die später in einem Vereinzelungsschritt voneinander getrennt werden. In diesem Fall können die oben beschriebenen Ausrichtmerkmale an jeder Stelle der Schaltung auf das Substrat gedruckt sein, um für eine optisch nachkontrollierbare und elektrisch prüfbare Ausrichtungskontrollmarke für jede Schaltung zu sorgen. Dies kann leicht erreicht werden, da die Ausrichtmerkmale sehr schmal sein können. Auf diese Weise kann die Prüfausrichtung benutzt werden, um Schaltungen zu erkennen und auszusondern, die eine unrichtige Druckausrichtung aufweisen, die beispielsweise auf ein örtlich begrenztes Dehnen der Druckschablone oder auf eine örtlich begrenzte Leiterbahnenverbreiterung zurückzuführen ist.
  • 3 veranschaulicht einen Abschnitt eines Substrats mit mehreren Schaltungen, das mehrere Ausrichtmerkmale aufweist, und eine besonders vorteilhafte Ausführungsform, bei der sich benachbarte Ausrichtmerkmalelemente von einer Schaltung zur anderen erstrecken. In 3 bezeichnet das Bezugszeichen 60 allgemein ein Substrat, auf dem mehrere völlig gleiche, einzelne Schaltungen ausgebildet sind, die als Schaltung Nr. 1, Schaltung Nr. 2 usw. gekennzeichnet sind. Die Grenzbereiche 62 des Substrats 60 zwischen den verschiedenen Schaltungen sind der Unterbringung des oben genannten Vereinzelungsschritts vorbehalten. In der veranschaulichten Ausführungsform ist für jedes Paar benachbarter Schaltungen ein Ausrichtmerkmal vorgesehen, das ein Paar benachbarter Ausrichtelemente im Wesentlichen wie in 1C gezeigt umfasst, obwohl auch andere Ausrichtmerkmalsmuster benutzt werden könnten. Beispielsweise ist ein L-förmiges Ausrichtmerkmal 64, das an eine Bond- oder Sondenanschlussfläche 66 der Schaltung Nr. 1 elektrisch angeschlossen ist, in der Nähe einer vorhandenen Bond- oder Sondenanschlussfläche 68 im Randgebiet der Schaltung Nr. 2 angeordnet. In der Veranschaulichung wird eine ähnliche Anordnung zwischen den Schaltungen Nr. 3 und 4 und den Schaltungen Nr. 5 und 6 verwendet.
  • Diese Anordnung weist zwei wichtige Vorteile auf. Erstens nutzt sie einen Teil des Grenzbereichs 62 zwischen benachbarten Schaltungen, statt Raum in Anspruch zu nehmen, der normalerweise für Schaltungsleiterbahnen oder -elemente genutzt wird. Und zweitens minimiert sie die Auswirkungen eines Ausrichtmerkmal-Kurzschlusses auf eine gegebene Schaltung, da ein Ausrichtmerkmal-Kurzschluss (infolge einer Fehlaus richtung oder Linienverbreiterung) nur zu einem Kurzschluss von einer Schaltung zur anderen führt, der als Folge des Vereinzelungsprozesses beseitigt wird, wobei jede vorhandene Bond- oder Sondenanschlussfläche als Ausrichtmerkmal genutzt werden kann, ohne die Schaltungen so konzipieren zu müssen, dass sie einen Kurzschluss zwischen Schaltungen infolge einer geringfügiger Fehlausrichtung oder Linienverbreiterung, die einen Ausrichtmerkmal-Kurzschluss hervorruft, tolerieren.
  • Zusammengefasst verbessert das Verfahren dieser Erfindung die Ausrichtungsprüfbarkeit von Dickfilmschaltungen bei mehreren Leiterdruckschritten wesentlich. Die Ausrichtmerkmale nehmen minimalen Raum auf der Leiterplatte ein und sorgen sowohl für eine optische Nachkontrollierbarkeit als auch für eine elektrische Prüfbarkeit. Eine optische Nachkontrolle kann kurz nach einem Drucken ausgeführt werden und kann genutzt werden, um eine Fehlausrichtung verhältnismäßig früh im Herstellungsprozess festzustellen. Eine elektrische Prüfung kann nach einem Einbrennen ausgeführt werden und wird genutzt, um eine Fehlausrichtung, die ausreicht, benachbarte Ausrichtmerkmale kurzzuschließen, genau festzustellen. Die Bereitstellung mehrerer Paare Ausrichtmerkmale liefert weitere Informationen bei einer minimalen Zunahme der Prüfzeit, da eine automatisierte Prüfausrüstung die Impedanz an mehreren Stellen parallel prüfen kann.

Claims (11)

  1. Verfahren zum Herstellen einer Dickfilmschaltung, die mehrere gedruckte Leiter besitzt, das die folgenden Schritte umfasst: Drucken einer ersten Lage aus einer Dickfilmleiter-Tinte auf ein Substrat (42), um eine erste Mehrzahl Leiterbahnen (40) mit geringer Schrittweite zu definieren, die wenigstens ein erstes Paar benachbarter Ausrichtmerkmale (10, 12) enthält, wobei jedes solche Ausrichtmerkmal durch erste und zweite benachbarte und zueinander senkrechte Leitersegmente oder -oberflächen definiert ist; und Drucken einer zweiten Lage aus einer Dickfilmleiter-Tinte, um eine zweite Mehrzahl Leiterbahnen mit geringer Schrittweite zu definieren, die wenigstens ein zweites Paar Ausrichtmerkmale (10, 12), das mit dem ersten Paar übereinstimmt und mit dem ersten Paar deckungsgleich ist, enthält; wobei eine erste und eine zweite Prüfsonde (44, 46) mit dem ersten oder dem zweiten Paar Ausrichtmerkmale (10, 12) elektrisch gekoppelt werden können, um die Impedanz zwischen der ersten und der zweiten Prüfsonde (44, 46) als Hinweis auf eine Fehlausrichtung zwischen der ersten und der zweiten Dickfilm-Leiterlage zu messen.
  2. Verfahren nach Anspruch 1, bei dem das Paar benachbarter Ausrichtmerkmale (10, 12) durch einen Spalt getrennt ist, der kleiner als ein minimaler Abstand zwischen anderen benachbarten Leiterbahnen (40) der Dickfilmschaltung ist.
  3. Verfahren nach den Ansprüchen 1 oder 2, bei dem: die erste Lage aus einer Dickfilmleiter-Tinte eine erste Mehrzahl von Paaren benachbarter Ausrichtmerkmale (10, 12) an verschiedenen Stellen auf dem Substrat (42) definiert, wobei jedes solche Paar benachbarter Ausrichtmerkmale durch erste und zweite benachbarte, zueinander senkrechte Leitersegmente oder -oberflächen definiert ist; und die zweite Lage aus einer Dickfilmleiter-Tinte eine zweite Mehrzahl von Paaren von Ausrichtmerkmalen (10, 12) definiert, die mit der ersten Mehrzahl von Paaren benachbarter Ausrichtmerkmale (10, 12) übereinstimmen und mit der ersten Mehrzahl von Paaren benachbarter Ausrichtmerkmale (10, 12) deckungsgleich sind; wobei Impedanzen zwischen den benachbarten Ausrichtmerkmalen der ersten Mehrzahl von Paaren benachbarter Ausrichtmerkmale (10, 12) als Hinweis auf eine lokalisierte Fehlausrichtung zwischen der ersten und der zweiten Dickfilmlage gemessen werden können.
  4. Verfahren nach einem der vorhergehenden Ansprüche, bei dem die erste und die zweite Mehrzahl von Leiterbahnen (40) Sondenanschlussflächen (14, 16) umfassen, die mit einzelnen Ausrichtmerkmalen (10, 12) elektrisch gekoppelt sind, um einen Kontakt mit den Prüfsonden herzustellen.
  5. Verfahren nach einem der vorhergehenden Ansprüche, bei dem wenigstens ein Ausrichtmerkmal des ersten Paars von Ausrichtmerkmalen (10, 12) L-förmig ist.
  6. Verfahren nach einem der vorhergehenden Ansprüche, bei dem wenigstens ein Ausrichtmerkmal des ersten Paars von Ausrichtmerkmalen (10, 12) kastenförmig ist.
  7. Verfahren nach einem der Ansprüche 1-4, bei dem ein Ausrichtmerkmal des ersten Paars von Ausrichtmerkmalen L-förmig ist und das andere Ausrichtmerkmal des ersten Paars von Ausrichtmerkmalen kastenförmig ist.
  8. Verfahren nach einem der Ansprüche 1-4, bei dem ein Ausrichtmerkmal des ersten Paars von Ausrichtmerkmalen (20) kastenförmig ist und das andere Ausrichtmerkmal des ersten Paars von Ausrichtmerkmalen (22) kastenförmig ist und einen benachbarten Leiterschleifenabschnitt (22a) aufweist, der das eine Ausrichtmerkmal des ersten Paars von Ausrichtmerkmalen (20) umgibt.
  9. Verfahren nach einem der vorhergehenden Ansprüche, das den Schritt des Bildens wenigstens einer ersten und einer zweiten einzelnen Dickfilmschaltung auf einem Substrat (60) umfasst, wobei das erste Paar benachbarter Ausrichtmerkmale (64), (68) ein erstes Ausrichtmerkmal (64), das mit der ersten Dickfilmschaltung elektrisch gekoppelt ist, und ein zweites Ausrichtmerkmal (68), das mit der zweiten Dickfilmschaltung elektrisch gekoppelt ist, umfasst.
  10. Verfahren nach Anspruch 9, bei dem die erste und die zweite Dickfilmschaltung durch einen Grenzbereich (62) auf dem Substrat (60) voneinander getrennt sind, um eine Vereinzelung der Schaltungen zu erzielen, wobei das erste Ausrichtmerkmal (64) ein Leitersegment oder eine Leiteroberfläche ist, das bzw. die in einem Umfangsbereich der ersten Dickfilmschaltung angeordnet ist, und das zweite Aus richtmerkmal (68) ein Leitersegment oder eine Leiteroberfläche ist, das bzw. die mit der zweiten Dickfilmschaltung durch eine in dem Grenzbereich angeordnete Leiterbahn elektrisch gekoppelt ist.
  11. Verfahren nach Anspruch 10, bei dem das zweite Ausrichtmerkmal (68) kastenförmig ist und das erste Ausrichtmerkmal (64) L-förmig ist.
DE1998633087 1997-10-08 1998-09-14 Verfahren zur Herstellung von Dickfilmschaltungen Expired - Lifetime DE69833087T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US94693197A 1997-10-08 1997-10-08
US946931 1997-10-08

Publications (2)

Publication Number Publication Date
DE69833087D1 DE69833087D1 (de) 2006-03-30
DE69833087T2 true DE69833087T2 (de) 2006-07-20

Family

ID=25485205

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1998633087 Expired - Lifetime DE69833087T2 (de) 1997-10-08 1998-09-14 Verfahren zur Herstellung von Dickfilmschaltungen

Country Status (3)

Country Link
US (1) US6143355A (de)
EP (1) EP0909117B1 (de)
DE (1) DE69833087T2 (de)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6348742B1 (en) * 1999-01-25 2002-02-19 Clear Logic, Inc. Sacrificial bond pads for laser configured integrated circuits
IT1311277B1 (it) * 1999-12-23 2002-03-12 St Microelectronics Srl Dispositivo elettronico con collegamenti a doppio filo, metodo difabbricazione di tale dispositivo elettronico e metodo di verifica
AU2001253142A1 (en) * 2000-04-04 2001-10-30 Parlex Corporation High speed flip chip assembly process
US6476332B1 (en) * 2001-09-12 2002-11-05 Visteon Global Technologies, Inc. Conductor systems for thick film electronic circuits
EP1304543B1 (de) 2001-10-22 2005-04-06 Agilent Technologies, Inc. (a Delaware corporation) Positionieren mit leitfähigen Marken ( silicon optical bench )
KR101710862B1 (ko) 2009-08-05 2017-02-28 씬 필름 일렉트로닉스 에이에스에이 인쇄된 전자장치를 위한 인쇄-적합 디자인 및 레이아웃
DE102018214520A1 (de) * 2018-08-28 2020-03-05 Siemens Aktiengesellschaft Qualitätsmanagement für den Lotpastendruck auf Leiterbahnen
CN109496061A (zh) * 2018-12-10 2019-03-19 浪潮(北京)电子信息产业有限公司 一种电路板的损坏判别方法和系统

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2835353C2 (de) * 1978-08-11 1982-05-13 Luther & Maelzer Gmbh, 3050 Wunstorf Verfahren zur Feststellung des Versatzes zwischen Kontaktlöchern und Leiterbahnen bei einer Leiterplatte sowie eine Leiterplatte zur Verwendung in diesem Verfahren
JPS58135692A (ja) * 1982-02-06 1983-08-12 松下電器産業株式会社 印刷の位置決め方法
FR2560437B1 (fr) * 1984-02-28 1987-05-29 Citroen Sa Procede de report a plat d'elements de puissance sur un reseau conducteur par brasage de leurs connexions
US4914829A (en) * 1988-12-16 1990-04-10 Ag Communication Systems Corporation Image alignment indicators
US5028867A (en) * 1989-08-31 1991-07-02 Nippon Seiki Co., Ltd. Printed-wiring board
JPH03131087A (ja) * 1989-10-17 1991-06-04 Hitachi Aic Inc プリント配線板の印刷ズレ検出方法
JP2752486B2 (ja) * 1989-12-29 1998-05-18 キヤノン株式会社 インクジェット記録ヘッドおよびその検査方法ならびにインクジェット記録装置
JPH0521923A (ja) * 1990-12-04 1993-01-29 Nec Corp 印刷配線板
JPH0580104A (ja) * 1991-09-20 1993-04-02 Cmk Corp モータ用プリント配線板の製造方法
JPH05267813A (ja) * 1992-03-24 1993-10-15 Ngk Insulators Ltd 厚膜回路基板、その製造方法および厚膜回路基板製造用基板

Also Published As

Publication number Publication date
EP0909117A3 (de) 2000-09-06
DE69833087D1 (de) 2006-03-30
EP0909117B1 (de) 2006-01-04
EP0909117A2 (de) 1999-04-14
US6143355A (en) 2000-11-07

Similar Documents

Publication Publication Date Title
DE2360801C2 (de) Schaltungsprüfeinrichtung für integrierte Schaltkreise auf Schichtschaltungsträgern
DE3408704C2 (de) Verfahren zum Prüfen von starren oder flexiblen elektrischen Verbindungsnetzwerk-Schaltungen und Vorrichtung zur Durchführung des Verfahrens
DE602004007689T2 (de) Sensor
EP0078339B1 (de) Tastkopfanordnung für Leiterzugüberprüfung mit mindestens einem, eine Vielzahl von federnden Kontakten aufweisenden Tastkopf
DE69302400T2 (de) Testanordnung mit filmadaptor fuer leiterplatten
DE69219165T2 (de) Prüf- und Einbrennsystem für einen Wafer und Methode für deren Herstellung
DE112005003667B4 (de) Elektrische Prüfsonde
DE112007000415B4 (de) Sonde und elektrische Verbindungsvorrichtung, die sie verwendet
EP0838688B1 (de) Vorrichtung und Verfahren zum Prüfen von Leiterplatten
DE2744299C2 (de) Verfahren zum elektrischen Prüfen eines Leiterbahnmusters auf einem Substrat
DE2421111A1 (de) Anordnung und verfahren zum feststellen und messen der ausrichtung oder fehlausrichtung zwischen zwei gegenstaenden
DE4231185A1 (de) Pruefelektrodeneinheit fuer gedruckte schaltungen, pruefgeraet, das die pruefelektrodeneinheit umfasst, und verfahren zum pruefen gedruckter schaltungen, das das pruefgeraet verwendet
DE68913764T2 (de) Kapazitiver feuchtigkeitsfühler.
DE3852073T2 (de) Angepasste gedruckte Schaltung.
DE69833087T2 (de) Verfahren zur Herstellung von Dickfilmschaltungen
DE68910322T2 (de) Verfahren zur Inspektion von Durchkontakt-Stiften in integrierten Schaltungspackungen mittels Photoemission.
DE68914005T2 (de) Leitende Muster für den elektrischen Test von Halbleiterbausteinen.
DE69107763T2 (de) Mehrschichtige leiterplatte und verfahren zum aufbau in einer vorherbestimmten reihenfolge.
EP0875767B1 (de) Vorrichtung und Verfahren zum Prüfen von unbestückten Leiterplatten
DE3245272A1 (de) Verfahren zur herstellung miniaturisierter dick- und duennschichtschaltungen
DE3031103C2 (de) Verfahren zur Prüfung des Lageversatzes bei Mehrlagenleiterplatten
DE69707624T2 (de) Apparat zur Inspektion von Leiterplatten
DE19830474A1 (de) Schaltungsplattentafel-Teststreifen und zugehöriges Zusammenbauverfahren
EP0489052B1 (de) Vorrichtung für die elektrische funktionsprüfung von verdrahtungsfeldern, inbesondere von leiterplatten
DE19644725C1 (de) Vorrichtung und Verfahren zum Prüfen von Leiterplatten

Legal Events

Date Code Title Description
8364 No opposition during term of opposition