DE60132313T2 - Aufzeichnungs- und Wiedergabegerät, Signaldekodierschaltung, Fehlerkorrekturverfahren und iterativer Dekoder - Google Patents

Aufzeichnungs- und Wiedergabegerät, Signaldekodierschaltung, Fehlerkorrekturverfahren und iterativer Dekoder Download PDF

Info

Publication number
DE60132313T2
DE60132313T2 DE60132313T DE60132313T DE60132313T2 DE 60132313 T2 DE60132313 T2 DE 60132313T2 DE 60132313 T DE60132313 T DE 60132313T DE 60132313 T DE60132313 T DE 60132313T DE 60132313 T2 DE60132313 T2 DE 60132313T2
Authority
DE
Germany
Prior art keywords
decoder
flag
soft
erasure
iterative
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE60132313T
Other languages
English (en)
Other versions
DE60132313D1 (de
Inventor
Toshihiko Kawasaki-shi Morita
Yuichi Kawasaki-shi Sato
Takao kawasaki-shi Sugawara
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of DE60132313D1 publication Critical patent/DE60132313D1/de
Application granted granted Critical
Publication of DE60132313T2 publication Critical patent/DE60132313T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2957Turbo codes and decoding
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/39Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
    • H03M13/3905Maximum a posteriori probability [MAP] decoding or approximations thereof based on trellis or lattice decoding, e.g. forward-backward algorithm, log-MAP decoding, max-log-MAP decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/6343Error control coding in combination with techniques for partial response channels, e.g. recording
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/373Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35 with erasure correction and erasure determination, e.g. for packet loss recovery or setting of erasures for the decoding of Reed-Solomon codes

Description

  • Die vorliegende Erfindung bezieht sich auf eine Aufzeichnungs- und Reproduziervorrichtung, eine Signaldecodierschaltung, ein Fehlerkorrekturverfahren und einen iterativen Decodierer zum Reproduzieren eines Signals von einer Magnetplatte, einer optischen Platte, einer magnetooptischen Platte oder dergleichen und zum Decodieren eines Signals in einer Kommunikationsanlage. Die vorliegende Erfindung bezieht sich insbesondere auf eine Aufzeichnungs- und Reproduziervorrichtung, eine Signaldecodierschaltung, ein Fehlkorrekturverfahren und einen iterativen Decodierer mit einer Fehlerkorrekturfunktion basierend auf einem iterativen Decodierverfahren.
  • Eine Aufzeichnungs- und Reproduziervorrichtung wie z.B. ein Plattenlaufwerk ist mit einer Fehlerkorrekturfunktion versehen, um ein aufgezeichnetes Signal ohne Fehler zu reproduzieren. Es ist unmöglich, eine Decodierung aufgezeichneter Daten aus rauschhaltigen Signalen sicherzustellen, außer die Vorrichtung verwendet diese Fehlerkorrekturfunktion. In letzter Zeit wird die Fehlerkorrektur einer Aufzeichnungs-Reproduziervorrichtung hauptsächlich durch eine Kombination von zwei Systemen realisiert, auf die als PRML (Partial-Response-Maximum-Likelihood) und ECC (Error Correction Code oder Fehlerkorrekturcode) verwiesen wird. Das PRML (Partial-Response-Maximum-Likelihood) ist ein System, um einen Aufzeichnungskanal als Partial-Response-Kanal (PR-Kanal) mit einer Interferenz zwischen Codes zu betrachten und eine Detektion mit Maximum-Likelihood durchzuführen, normalerweise einen Viterbi-Detektor verwendend. Der ECC (Fehlerkorrekturcode) ist ein System zum Korrigieren eines Fehlers, der durch den Viterbi-Detektor nicht korrigiert werden kann. Normalerweise wird ein Reed-Solomon-Code als der ECC verwendet. Eine allgemeine Beschreibung bezüglich des Viterbi-Detektors und Reed-Solomon-Codes wird in vielen Dokumenten geliefert, beispielsweise von "S. Lin and D. J. Costello, Jr., Error control coding: fundamentals and applications, Prentice-Hall, 1983".
  • 1 ist ein Blockdiagramm eines Magnetplattenlaufwerks, das ein typisches Beispiel einer Aufzeichnungs- und Reproduziervorrichtung ist. Das Laufwerk besteht aus einem Festplatten-Controller (HDC) 200, einem Lesekanal (RDC) 202 und einer Kopf-IC 204. Zunächst werden Aufzeichnungsdaten durch einen CRC-Codierer 206 und einen ECC-Codierer 208 in dem HDC 200 eine Pa rität hinzugefügt. CRC-Codes (Zyklische-Redundanz-Prüfung) verwendet, um die fehlerhafte Korrektur des ECC zu detektieren. Als nächstes überträgt der RDC 202 die Aufzeichnungsdaten zu einem Treiber 216 in der Kopf-IC 204 mit Hilfe eines Codierers 210, eines Schreib-Vorkompensators 212 und eines Treibers 214. Der Codierer 210 verwendet RLL-Codes oder dergleichen zum Stabilisieren des Takt- oder Zeitsteuerungs-Rückgewinnungssystems. Der Schreib-Vorkompensator 212 führt auch eine Kompensationsverarbeitung durch, um eine Distanz magnetischer Übergänge geringfügig zu erweitern. Schließlich erzeugt der Treiber 216 der Kopf-IC 204 einen Schreibstrom, der an den Schreibkopf angelegt werden soll. Auf der anderen Seite wird ein analoges Signal vom Lesekopf durch einen Vorverstärker 218 in der Kopf-IC 204 verstärkt und dann an einen RDC 202 übertragen. In dem PRC 202 wird das analoge Signal mittels eines Thermische-Schroffheit-Detektors 220, eines Verstärkers mit variabler Verstärkung (WGA) 222, eines Tiefpassfilters (LPF) 224 und eines Analog-Digital-Wandlers (ADC) 226 in ein digitales Signal umgewandelt. Danach entzerrt ein FIR-Filter 228 die Wellenform des digitalen Signals, und ein Decodierer 230 führt eine Viterbi-Decodierung zu dem resultierenden digitalen Signal durch. Es wird besonders erwähnt, dass der RDC 202 einen PLL 232 aufweist, der eine Zeitsteuerung zum Abtasten eines Signals steuert, und einen Controller mit selbsttätiger oder automatischer Verstärkung (AGC) 234, der die Verstärkung des Verstärkers 222 mit variabler Verstärkung steuert. Ein Decodierergebnis, das durch den RDC 202 erhalten wird, wird an den HDC 200 zurückgegeben. Im HDC 200 korrigiert ein ECC-Decodierer 236 die Fehler des resultierenden Signals, ein CRC-Decodierer 238 führt eine Prüfverarbeitung für das Signal durch und gibt die reproduzierten Daten aus.
  • Seit kurzem verwendet eine Magnetplattenvorrichtung einen MR(Magnetowiderstands-) Kopf als Lesekopf. Da der MR-Kopf in nur 30 bis 50 nm über die Oberfläche eines Plattenmediums fliegt, gerät der Kopf oft in Kontakt mit Vorsprüngen der Plattenoberfläche oder dergleichen oder kollidiert gegen diese.
  • Wenn ein Kontakt oder eine Kollision stattfindet, erhöht sich der Widerstandswert, da die Temperatur des Kopfes steigt. In Folge dessen ändert sich, wie in 2A gezeigt ist, der Gleichstrompegel eines Reproduziersignals E1 stark. Auf dieses Phänomen wird als Phänomen thermischer Schroffheit (engl. thermal asperity) oder TA-Phänomen verwiesen. Wenn das TA-Phänomen auftritt, wird ein Signal mit einer hohen Amplitude in die Vorrichtung eingespeist, und eine AGT-Schaltung und eine PLL-Schaltung, die ansonsten stabil arbeiten, werden durch das Signal nachteilig beeinflusst. Um dies zu verhindern, wird das TA-Phänomen normalerweise basierend auf einem fixierten Schwellenwert ±Th detektiert, und, wie in 2B gezeigt ist, wird ein Detektionssignal E2, das nur eingeschaltet wird, wenn das Signal EI den Schwellenwert übersteigt, als ein Löschung-Flag erzeugt. Während das Löschung-Flag eingeschaltet ist, sind die Operationen der PLL-Schaltung 232 und des AGC 234 fixiert. Als Folge geht, wie in 2C gezeigt ist, das Lesesignal in ein Signal E3 mit einem Bereich zwischen dem Schwellenwert ±Th über. Um den Einfluss des TA-Phänomens zu minimieren, wurden auch Verfahren vorgeschlagen, um eine TA-Detektionsschaltung 220 mit der Charakteristik des Hochpassfilters (HPF) vorzusehen (wie in den US-Patenten Nr. 5233482 und 6226136 offenbart ist). In diesen Fällen ist es, wie in 3A bis 3C gezeigt ist möglich, die Ausgabe des Kopfes schneller auf einen ursprünglichen Pegel zurückzuführen. Da ein ursprüngliches Lesesignal nicht beobachtet werden kann, wenn das TA-Phänomen auftritt, d.h. das Löschungs-Flag eingeschaltet ist, kann diese Periode als ein Zustand betrachtet werden, in welchem Eingabedaten verschwinden. Der Viterbi-Decodierer kann die Daten, welche für eine lange Zeit verschwunden sind, nicht wiederherstellen. Aus diesem Grund basierte herkömmlicherweise die Korrektur eines solchen Verschwindens von Daten auf dem ECC. Der ECC kann verlorene Daten einer bestimmten Länge korrigieren. Übrigens ist es, wie in 1 gezeigt ist, durch Verweisen auf das Löschung-Flag möglich, eine Fehlerkorrekturfähigkeit des ECC zu verbessern. Wenn die Rotationsgeschwindigkeit eines Plattenspindelmotors zunimmt, nimmt jedoch eine TA-Länge zu. Selbst wenn der HPF in dem TA-Detektor 220 verwendet wird, wird die TA-Länge bis zu mehrere zehn Bytes groß. Gemäß der vergrößerten TA-Länge nimmt unvermeidlich die Paritätslänge des ECC zu, wodurch die Aufzeichnungskapazität der Vorrichtung in nachteiliger Weise verringert wird. In diesem Zusammenhang sind Verfahren zum Eingeben eines Löschung-Flag in eine ECC und Korrigieren gelöschter Daten in den US-Patenten Nr. 5701314 , 5875199 und dergleichen offenbart. Außerdem sind verschiedene Modifikationen für die Löschungskorrektur durch den ECC in z.B. den US-Patenten Nr. 5714262 , 4852099 und dergleichen offenbart. Löschungsphänomen wie z.B. das TA-Phänomen sind nicht auf eine Magnetplatte beschränkt. Ein ähnliches Phänomen tritt auf in einer magnetooptischen Platte z.B. aufgrund eines Mediendefekts, einer Fehlstelle, Staub oder dergleichen auf. Um dies zu verhindern, detektiert daher die magnetooptische Platte eine Datenlöschung basierend auf einer Schwellenverarbeitung und führt eine Verarbeitung zum Fixieren der Operationen eines AGC und eines PLL wie im Fall der Magnetplatte durch. Desgleichen führt ein ECC eine Löschungskorrektur durch.
  • Zusätzlich zum TA-Phänomen gibt es einen Mediendefekt, der bewirkt, dass ein Lesesignal verschwindet. 4 zeigt ein Beispiel eines Reproduziersignals, falls ein Defekt eines Signalsdämpfungsfaktors von 50% auftritt. Ein Intervall, das durch einen Pfeil angegeben ist, ist ein Defektintervall 260. Wie man aus 4 ersehen kann, wird das Signal schwächer. Es ist schwierig, solch einen Defekt durch eine einfache Schwellenverarbeitung zu detektieren. Normalerweise werden lange Defekte durch A-Priori-Prüfung extrahiert, und dann wird ein defekter Teil durch einen normalen Sektor ersetzt. Nichts desto trotz werden kurze Defekte nicht ersetzt. Außerdem gibt es Fälle, in denen ein neuer Defekt im Laufe der Zeit auftritt. Es ist daher erforderlich, ein Decodierverfahren zu verwenden, das gegen solche Defekte robust ist.
  • Als neue Codier- und Decodiersysteme, die das PRML-System ersetzen, wurden jüngst ein Turbo-Code, ein Low-Density-Paritäts-Prüfcode oder LDPC oder dergleichen vorgeschlagen. Da diese Systeme ein Decodieren durch eine iterative Berechnung erfordern, wird auf sie als allgemein "Iteratives Decodierverfahren" verwiesen. Ein Turbo-Code, der in dem US-Patent Nr. 5446747 offenbart ist, ist typisch für das iterative Decodierverfahren. Der Turbo-Code ist ein Parallelverkettungscode, in welchem zwei rekursive systematische Faltungs-Codes oder RSC-Codes durch einen Zufalls-Verschachteler miteinander verbunden werden. Der Turbo-Code führt eine Decodierung mittels iterativer Berechnung unter Ausnutzung von zwei Soft-In/Soft-Out-Decodierern durch. Während der Turbo-Code auf dem Gebiet der Datenübertragung ersonnen wurde, sind mehrere Systeme zum Anwenden des Turbo-Codes auf einen PR-Kanal bei Auf zeichnungs- und Reproduziersystemen in einem Dokument "T. Souvignier et al., "Turbo Decoding for PR4: Parallel Versus Serial Concatenation," Proc. IEEE Int. Conf. an Communications, S. 1638 – 1642, 1999" offenbart.
  • Falls der Turbo-Code auf den PR-Kanal angewendet wird, wird eine Konfiguration verwendet, in der zwei einzelne Codierer 240 und 244 durch einen durch π bezeichneten Zufalls-Verschachteler 242, wie in 5A dargestellt ist, seriell verkettet werden. Der einzelne Codierer 244, der näher zum Kanal liegt, wird hier als innerer Codierer bezeichnet, und auf den anderen einzelnen Codierer 240 wird als äußerer Codierer verwiesen. Im Falle des PR-Kanals kann tatsächlich der Kanal als Faltungs-Codierer betrachtet werden, so dass hier kein innerer Codierer 244 vorgesehen werden muss. Um einen rekursiven systematischen Faltungs-Code vorzusehen, wird jedoch manchmal ein zusätzlicher Codierer, auf den als Vorcodierer verwiesen wird, manchmal verwendet. Als der äußere Codierer 240 wurden auf der anderen Seite verschiedene Arten von Codierern vorgeschlagen, die zwei rekursive systematische Faltungs-Codes (RSC's) verwenden und einen rekursiven systematischen Faltungs-Code (RSC) verwenden. Ferner gibt es Fälle, in denen Low-Density-Paritäts-Prüfcodes (LDPC's), die in einem Dokument "R. G. Galleger, Low-Density Parity-Check Codes, Cambridge, MA: MIT Press, 1963", offenbart sind, und Turbo-Produktcodes (TPC's), die durch ein Dokument "R. M. Pyndiah, "Near-Optimum decoding of product codes: block turbo codes," IEEE Trans. an Communications, 46-8, S. 1003 – 1010, 1998" offenbart sind, verwendet werden. Ein iterativer Decodierer besteht aus zwei einzelnen Decodierern, auf die als innerer Decodierer 246 und äußerer Decodierer 250 verwiesen wird, wie in 5B gezeigt ist. Der innere Decodierer 246 führt eine Decodierung entsprechend einem Codieren des inneren Codierers 244 durch, dargestellt in 5A, und der äußere Decodierer 250 führt ein Decodieren entsprechend der Codierung des äußeren Codierers 240, dargestellt in 5A, durch. Auf den inneren Decodierer wird manchmal als Kanal-Decodierer verwiesen. Das iterative Decodierverfahren ist gekennzeichnet durch ein Durchführen von einer MAP-Decodierung oder Maximum-A-Posteriori-Wahrscheinlichkeits-Decodierung. Infolgedessen sind beide der zwei einzelnen Decodierer SISO- oder Soft-In/Soft-Out-Decodierer. Der SISO-Decodierer gibt nicht einfach eine harte Entscheidung wie z.B. 0 oder 1 aus, sondern gibt eine Zuverlässigkeits-Information wie z.B. 0,4 oder 0,9 aus.
  • Der innere Decodierer 246 beispielsweise berechnet eine A-Posteriori-Wahrscheinlichkeit eines Informationssymbols xk, bei einer gegebenen Lesesignalsequenz yk (k = 1 bis N). Die A-Posteriori-Wahrscheinlichkeit wird ausgedrückt durch das Log-Likelihood-Verhältnis der Wahrscheinlichkeit wie folgt:
    Figure 00060001
  • In der Gleichung (1) gilt y1 N = {y1, y2, ..., yN}. Auf der anderen Seite wird die vor einer Decodierung erhaltene A-Priori-Information Λa(xk) in Form des Log-Likelihood-Verhältnisses in den inneren Decodierer 246 eingegeben. Der innere Decodierer 246 berechnet dann aus dieser A-Priori-Information Λa(Xxk) und dem Lesesignal yk die durch die Formel (1) ausgedrückte A-Posteriori-Wahrscheinlichkeit. Der innere Decodierer 246 gibt auch eine extrinsische Information durch Subtrahieren der A-Priori-Information von der A-Posteriori-Wahrscheinlichkeit wie durch folgende Gleichung (2) ausgedrückt aus: Λe(xk) = Λ(xk) – Λa(xk) (2)
  • Diese extrinsische Information Λe(xk) wird zum anderen Codierer übertragen. Decodierprozeduren werden wieder mit Verweis auf 5B beschrieben. Das Lesesignal yk wird zuerst in den inneren Decodierer 246 eingegeben. Der innere Decodierer 246 berechnet eine extrinsische Information Λe(xk) aus der Lesesignalfolge yk und der A-Priori-Information Λa(xk), die vom äußeren Decodierer 250 ausgegeben wurde, und gibt sie aus. Die extrinsische Information Λe(xk) wird in die A-Priori-Information Λa(x'k) am äußeren Decodierer 250 durch einen durch π–1 bezeichneten Entschachteler 248 übergeführt. Der äußere Decodierer 250 gibt die A-Posteriori-Wahrscheinlichkeit Λ(uk) und extrinsische Information Λe(x'k) der Informationssequenz aus. Die extrinsische Information Λe(x'k) wird wieder als A-Priori-Information Λa(xk) des inneren Decodierers 246 mittels des durch π bezeichneten Verschachtelers 252 verwendet. Nachdem die Verarbeitungen eine vorbestimmte Anzahl von Malen iteriert wurden, wird die vom äußeren Decodierer 250 ausgegebene A-Posteriori-Wahrscheinlichkeit Λ(uk) durch einen Komparator 254 einer Schwellenverarbeitung unterworfen, wodurch eine Decodierung beendet wird. Als ein konkretes Berechnungsverfahren für eine Soft-In/Soft-Out(SISO)-Decodierung bezüglich Codes wie z.B. Faltungs-Codes, die durch einen Zustandsübergang definiert sind, ist ein BCJR-Algorithmus bekannt. Normalerweise verwenden sowohl der innere Codierer als auch der äußere Codierer den BCJR-Algorithmus. Falls LDPC-Codes als der äußere Codierer verwendet werden, basiert der äußere Codierer auf einen Vertrauens-Propagations-Algorithmus (engl. belief propagation algorithm). Der BCJR-Algorithmus ist im Detail in einem Dokument "L.R. Bahl et al., "Optimal decoding of linear codes for minimizing symbol error rate," IEEE Trans. Inform. Theory, Bd. 20, S. 248-87, 1974" beschrieben. Die allgemeine Beschreibung des iterativen Decodierverfahrens ist ebenfalls in einem Dokument "Z. Wu, Coding and iterative detection for magnetic recording channels, Kluwer Academic Publishers, 2000", gegeben. Das oben erwähnte iterative Decodierverfahren hat eine höhere Fehlerkorrekturfähigkeit als jene des PRML-Decodierverfahrens, und man erwartet, dass es ein vielversprechendes Codierverfahren in der nächsten Generation wird.
  • Während es eine weit höhere Fehlerkorrekturfähigkeit als jene des herkömmlichen PRML-Decodierverfahrens bietet, ist das oben erwähnte iterative Decodierverfahren in nachteiliger Weise in der ECC-Wirkung schwach. Dies verhält sich so, weil nahezu alle Fehler durch iteratives Decodieren korrigiert werden, so dass kaum Fehler übrig gelassen werden, welche der ECC korrigieren könnte. Bei dem iterativen Decodierverfahren beträgt tatsächlich eine SN-Verbesserung durch Hinzufügen des ECC nicht mehr als 0,5 dB. Infolgedessen gibt es, obgleich das iterative Decodierverfahren eine größere SN-Verbesserung als jene des herkömmlichen PRML-Decodierverfahrens vor der Addition des ECC aufweist, einen geringen Unterschied zwischen dem iterativen Decodierverfahren und dem PRML-Decodierverfahren bei der SN-Verbesserung nach der Addition des ECC. Falls die Wirkung von ECC gering ist, wird die Fehlerkorrekturfähigkeit des iterativen Decodierverfahrens durch Eliminieren des ECC nicht verschlechtert. Vielmehr wird durch Eliminieren des ECC ein Verlust, der als Folge eines Addierens des ECC erzeugt wird, entfernt, und ein erforderliches S/N-Verhältnis wird dementsprechend in vorteilhafter Weise verbessert. Falls jedoch der ECC eliminiert ist, kann das iterative Decodierverfahren eine lange Lö schung, die aus dem TA-Phänomen oder dergleichen abgeleitet wird, nicht korrigieren. Folglich ist es, selbst wenn normalerweise nur eine geringe S/N-Verbesserung erwartet wird, notwendig, das iterative Decodierverfahren mit dem ECC zu kombinieren, um so die aus dem TA-Phänomen oder dergleichen abgeleitete Löschung zu korrigieren.
  • "Iterative Decoding for Digital Recording Systems", Bajcsy J. et al., IEEE Globecom 1998, The Bridge to Global Integration, Sydney, Nov. 8-12, 1998, IEEE Global Telecommunications Conference, New York, US, Bd. 5, 1998, Seiten 2700-2705, offenbart einen iterativen Empfänger, der generalisierte Löschungen zur Verwendung in einem digitalen Aufzeichnungssystem nutzt. Unzuverlässige Symbole werden durch einen AZD-Detektor als Fehler detektiert und dann in einem iterativen Prozess durch den Entzerrer und die Decodierer aufgelöst.
  • Gemäß der vorliegenden Erfindung werden eine Aufzeichnungs- und Reproduziervorrichtung, eine Signaldecodierschaltung, ein Fehlerkorrekturverfahren und ein iterativer Decodierer vorgesehen, der zu einer ECC-losen Decodierung imstande ist, indem gelöschte Daten in einem auf einem iterativen Decodierverfahren basierend Decodierer decodiert werden.
  • Ein Aspekt der Erfindung liefert eine Signaldecodierschaltung mit einer Fehlerkorrekturfunktion ohne Verwendung eines ECC, enthaltend: einen Löschungsdetektor (erster Löschungsdetektor), der ein Löschung-Flag ek (erstes Löschungs-Flag) erzeugt, das eine Löschung eines Lesesignals angibt; und einen iterativen Decodierer mit zwei Soft-In/Soft-Out-Decodierern (SISO), d.h. einem inneren, Kanal-, Decodierer- und einem äußeren Decodierer, welcher iterative Decodierer die Löschung des Lesesignals korrigiert, indem das Löschungs-Flag ek in den inneren Decodierer eingegeben und eine Löschungskompensation im inneren Decodierer durchgeführt wird. Als die Löschungskompensation im inneren Decodierer wird eine Kanalinformation maskiert, während das Löschungs-Flag an ist.
  • Wie man erkennen kann, ist es gemäß der vorliegenden Erfindung, da der ECC unnötig ist, möglich, die Aufzeichnungskapazität einer Vorrichtung um einen Betrag zu erhöhen, der dem Raum entspricht, der von der Parität des ECC in Anspruch genommen wird, oder die Anzahl von Paritäten zu erhöhen, die durch das iterative Decodierverfahren addiert werden sollen, um dadurch die Fehlerkorrekturfähigkeit weiter zu verbessern.
  • Der Löschungsdetektor detektiert vorzugsweise thermische Schroffheit (TA) und erzeugt ein Löschungs-Flag, das die Löschung des Lesesignals anzeigt.
  • Der innere Decodierer kann ein Soft-In/Soft-Out-Decodierer basierend auf einem BCJR-Decodierverfahren (Bahl-Cocke-Jeinek-Raviv) sein.
  • Falls das Löschungs-Flag ek an ist, kann eine Kanalinformation Λc(yk) im inneren Decodierer mit 0 maskiert werden, oder alternativ dazu kann ein exponentieller Wert einer Kanalinformation im inneren Decodierer mit 1 maskiert werden.
  • Auf der anderen Seite kann der innere Decodierer ein Soft-In/Soft-Out-Decodierer basierend auf einem Logarithmus-Maximum-A-Posteriori-Wahrscheinlichkeits-(LogMAP-) Decodierverfahren sein; und falls das Löschungs-Flag an ist, kann eine Kanalinformation im inneren Decodierer mit 0 maskiert werden.
  • Alternativ dazu kann der innere Decodierer ein Soft-In/Soft-Out-Decodierer basierend auf einem Logarithmus-Maximum-A-Posteriori-Wahrschein-lichkeits-(MaxLogMAP-) Decodierverfahren vom Approximationstyp sein; und falls das Löschungs-Flag an ist, kann Kanalinformation im inneren Decodierer mit 0 maskiert werden.
  • In einer anderen Ausführungsform ist der innere Decodierer ein Soft-In/Soft-Out-Decodierer basierend auf einem Soft-Output-Viterbi-Algorithmus(SOVA) Decodierverfahren; und falls das Löschungs-Flag an ist, kann Kanalinformation im inneren Decodierer mit 0 maskiert werden.
  • In jedem Fall führt der Löschungsdetektor eine Vorwärtsexpansion an einer vorderen Flanke des Löschungs-Flags um eine vorbestimmte Anzahl Bits aus und/oder führt eine Rückwärtsexpansion an einer hinteren Flanke des Löschungs-Flags um eine vorbestimmte Anzahl Bits aus. Indem dies so gemacht wird, wird der Einfluss der Änderung der Gleichstromkomponente des Lesesignals auf die vordere Flanke oder die hintere Flanke des Löschungs-Flags verringert.
  • Gemäß der vorliegenden Erfindung kompensiert der iterative Decodierer das Verschwinden des Lesesignals, das aus einem Mediendefekt abgeleitet wird. In einer Ausführungsform ist im iterativen Decodierer ein zweiter Löschungsdetektor vorgesehen, der ein zweites Löschungs-Flag erzeugt, das das Verschwinden des Lesesignals angibt; und eine logische Summe des ersten Löschungs-Flags und des zweiten Löschungs-Flags durch den zweiten Löschungsdetektor wird in den inneren Decodierer eingegeben.
  • Der zweite Löschungsdetektor erzeugt hier vorzugsweise das zweite Löschungs-Flag, in dem eine Verletzung einer RLL-Nebenbedingung oder –Beschränkung geprüft wird.
  • Der zweite Löschungsdetektor erzeugt vorzugsweise auch das zweite Löschungs-Flag, nur falls eine Anzahl von Malen der Verletzung der RLL-Beschränkung größer oder gleich einer vorbestimmten Anzahl ist. Wie man erkennen kann, ist es, indem der iterative Decodierer so aufgebaut wird, dass der zweite Löschungsdetektor im iterativen Decodierer vorgesehen ist und das Löschungs-Flag durch Detektieren eines Defekts erzeugt wird, möglich, eine Verarbeitung einer Löschungskompensation sogar auf den Defekt anzuwenden und eine Aufzeichnungs- und Reproduziervorrichtung zu realisieren, die auf den ECC verzichten und sich auf alle Faktoren eines Verschwindens beziehen kann.
  • Ein zweiter Aspekt der vorliegenden Erfindung liefert eine Aufzeichnungs- und Reproduziervorrichtung mit der obigen Signaldecodierschaltung. Die vorzuziehenden Merkmale dieser Aufzeichnungs- und Reproduziervorrichtung entsprechen jenen der Signaldecodierschaltung.
  • Ein dritter Aspekt der vorliegenden Erfindung liefert ein ECC-loses Fehlerkorrekturverfahren zum Decodieren eines Lesesignals durch einen iterativen Decodierer, der zwei Soft-In/Soft-Out-Decodierer enthält; d.h. einen inneren, Kanal-, Decodierer und einen äußeren Decodierer, mit den Schritten: Erzeugen eines Löschungs-Flags, das ein Verschwinden der gelesenen Daten angibt; und Eingeben des Löschungs-Flags in den inneren Decodierer, Durchführen einer Löschungskompensation im inneren Decodierer durch Maskieren einer Kanalinformation, während das Löschungs-Flag an ist, und dadurch die Löschung korrigierend. Optionale Merkmale dieses Fehlerkorrekturverfahrens entsprechen jenen, die oben für die Vorrichtung erwähnt wurden.
  • Ein vierter Aspekt der vorliegenden Erfindung liefert einen iterativen Decodierer, der zwei Soft-In/Soft-Out-Decodierer enthält; d.h. einen inneren, Kanal-, Decodierer und einen äußeren Decodierer, welcher iterative Decodierer betreibbar ist, um ein externes Löschungs-Flag, das ein Verschwinden eines Lesesignals anzeigt, in den inneren Decodierer zu empfangen, eine Löschungskompensation im inneren Decodierer durchzuführen, indem eine Kanalinformation maskiert wird, während das Löschungs-Flag an ist, und dadurch verlorene Daten korrigierend. Der iterative Decodierer weist vorzuziehende Merkmale entsprechend jenen der Signaldecodierschaltung auf. Es wird beispielhaft auf die beiliegenden Zeichnungen verwiesen, in welchen:
  • 1A und 1B Blockdiagramme eines herkömmlichen Aufzeichnungs- und Reproduziersystems sind, für das jeweils ein PRML-Verfahren verwendet wird;
  • 2A bis 2C Zeitlagendiagramme eines Kopfausgangssignals, wenn ein TA-Phänomen auftritt, eines Löschungs-Flag durch die Detektion des TA-Phänomens und eines Verstärkerausgangssignals sind, nach dem eine Schwellenverarbeitung durchgeführt ist;
  • 3A bis 3C Zeitlagendiagramme eines Kopfausgangssignals, wenn ein Hochpassfilter eine Variation unterdrückt, wenn ein TA-Phänomen auftritt, eines Löschungs-Flags durch die Detektion des TA-Phänomens und eines Ausgangssignals des Verstärkers sind, nachdem eine Schwellenverarbeitung durchgeführt ist;
  • 4 eine erläuternde Ansicht für die zurück gelesene oder abgerufene Wellenform einer Magnetplattenvorrichtung ist, wenn ein Defekt auftritt;
  • 5A und 5B Blockdiagramme sind, die die Basiskonfigurationen eines herkömmlichen Codierers und eines herkömmlichen Decodierers zeigen, die für ein einen ECC erforderndes iteratives Decodierverfahren verwendet werden;
  • 6 ein Blockdiagramm eines Festplattenlaufwerks ist, für das die vorliegende Erfindung verwendet werden kann;
  • 7A und 7B Blockdiagramme eines Aufzeichnungs- und Reproduziersystems des in 6 dargestellten Festplattenlaufwerks sind, das keinen ECC erfordert;
  • 8A und 8B Blockdiagramme sind, die die Basiskonfigurationen eines Codierers und eines Decodierers zeigen, die die vorliegende Erfindung verkörpern, verwendet für eine in 7A und 7B dargestellte iterative Decodierung;
  • 9 ein Flussdiagramm ist, das ein BOR-Decodierverfahren zeigt, das von dem in 8B dargestellten Decodierer durchgeführt wird;
  • 10 ein Flussdiagramm eines Wegmetrik-Berechnungsverfahrens in einer Ausführungsform der Erfindung ist;
  • 11 ein Blockdiagramm einer Verzweigungsmetrik-Berechnungsschaltung in einer Ausführungsform der Erfindung ist;
  • 12A und 12B Blockdiagramme sind, die konkrete Ausführungsformen des Codierers und Decodierers gemäß der vorliegenden Erfindung zeigen, die einen LDPC-Code verwenden;
  • 13 ein Blockdiagramm ist, das die Basiskonfiguration eines die vorliegende Erfindung verkörpernden iterativen Decodierers zeigt, der auch ein von einem Mediendefekt hervorgerufenes Verschwinden von Daten kompensiert;
  • 14A und 14B Flussdiagramme einer Defektdetektion in dem in 13 dargestellten iterativen Decodierer sind; und
  • 15A und 15B Blockdiagramme sind, die zusammen mit einem Codierer eine konkrete Ausführungsform des die vorliegende Erfindung verkörpernden iterativen Decodierers basierend auf den in 13 dargestellten Basiskonfigurationen zeigen.
  • 6 ist ein Blockdiagramm eines Festplattenlaufwerks, für das die vorliegende Erfindung verwendet werden kann. Das Festplattenlaufwerk besteht aus einem SCSI-Controller 10, einer Laufwerksteuerung 12 und einem Plattengehäuse 14. Dennoch ist die Schnittstelle zwischen dem Plattenlaufwerk und einem Host nicht auf den SCSI-Controller 10 beschränkt, und ein entsprechender Schnittstellen-Controller ist verwendbar. Der SCSI-Controller 10 ist mit einer MCU (Hauptsteuereinheit) 16, einem Speicher 18, der einen DRAM und oder SRAM als Steuerspeicher nutzt, einem Programmspeicher 20, der einen nicht flüchtigen Speicher wie z.B. einen Flash-Speicher verwendet, der ein Steuerprogramm speichert, einem Festplatten-Controller (HDC) 22 und einem Datenpool 24 versehen. Der Festplatten-Controller 22 des SCSI-Controllers 10 ist normalerweise mit einem Formstierer und einer ECC-Verarbeitungssektion versehen.
  • Da die vorliegende Erfindung auf einen ECC verzichten kann, muss der Festplatten-Controller 22 nicht mit ECC-bezogenen Sektionen versehen sein.
  • 7A und 7B zeigen die Konfiguration eines Aufzeichnungs- und Reproduziersystems, das die vorliegende Erfindung verkörpert, in dem in 6 dargestellten Festplattenlaufwerk. Das Aufzeichnungs- und Reproduziersystem einer Magnetplattenvorrichtung besteht aus einem Festplatten-Controller (HDC) 22, einem Lesekanal (RDC) 30 und einer Kopf-IC 34. Zunächst wird durch einen CRC-Codierer 208 im HDC 22 eine Parität zu Aufzeichnungsdaten addiert. Gemäß der vorliegenden Erfindung ist, da der ECC nicht notwendig ist, kein ECC-Codierer vorgesehen. In dem RDC 30 werden als nächstes die Aufzeichnungsdaten durch einen iterativen Codierer 46, einen Schreib-Vorkompensator 48 und einen Treiber 50 geleitet und zum Treiber 52 der Kopf-IC 34 übertragen. Der Codierer 46 verwendet RLL-Codes oder dergleichen, um eine Takt- oder Zeitsteuerungs-Rückgewinnung, die durch einen PLL durchgeführt wird, zu stabilisieren. Der Schreib-Vorkompensator 48 führt auch eine Kompensationsverarbeitung durch, um eine Distanz (Zwischenraum) zwischen magnetischen Übergängen geringfügig zu vergrößern. In der Kopf-IC 34 erzeugt schließlich der Treiber 52 einen Schreibstrom, der an einen Aufzeichnungskopf angelegt werden soll, um zu erlauben, dass die Aufzeichnungsdaten auf einer Magnetplatte aufgezeichnet werden. Auf der anderen Seite verstärkt zuerst ein Vorverstärker 43 in der Kopf-IC 34 eine von einem MR-Kopf angelegte analoge Spannung und speist dann die verstärkte analoge Spannung in den RDC 30 ein. Im RDC 30 führt eine thermische Schroffheit detektierende Sektion 56 eine Detektionsverarbeitung durch, und die analoge Spannung wird dann mittels eines Verstärkers mit variabler Verstärkung (VGA) 58, eines Tiefpassfilters (LPF) 60 und eines AD-Wandlers (ADC) 62 in ein digitales Signal umgewandelt. Als nächstes führt ein FIR-Filter 64 eine Wellenform-Entzerrungsverarbeitung oder dergleichen durch, und ein Codierer 66, der auf einem iterativen Decodierverfahren basiert, führt dann eine iterative Decodierung aus. Im RDC 30 sind ein PLL 68, der eine Zeitsteuerung zum Abtasten eines Signals steuert, und ein Controller mit automatischer Verstärkung (AGC) 70, der die Verstärkung des Verstärkers 58 mit variabler Verstärkung steuert, ebenfalls vorgesehen. Ein Decodierergebnis des RDC 30 wird an den HDC 22 zurückgegeben, einer Prüfverarbeitung durch ei nen CRC-Decodierer 72 unterzogen und decodiert, um Daten zu reproduzieren. Da die vorliegende Erfindung den ECC nicht erfordert, ist ferner der HDC 22 nicht mit einem ICC-Decodierer versehen. Gemäß der vorliegenden Erfindung wird übrigens ein von dem TA-Detektor 58 ausgegebenes Löschungs-Flag in den Decodierer 66 eingegeben, und der Decodierer 66 korrigiert Daten, welche verschwunden sind. Infolgedessen ist es möglich, die ECC-lose Konfiguration zu realisieren. Die Aufzeichnungsdaten werden im RDC nur mittels des CRC-Codierers 44 zum Codierer 46 übertragen, und die Ausgabe des Decodierers 66 wird direkt zum CRC-Decodierer 72 übertragen.
  • 8A zeigt die Basiskonfiguration eines Codierers, der die vorliegende Erfindung verkörpert. 8B zeigt die Basiskonfiguration eines Codierers, der die vorliegende Erfindung verkörpert. In 8A ist der Decodierer 46 so aufgebaut, dass ein äußerer Codierer 74 und ein innerer Codierer 78 seriell verkettet sind. Da ein PR-Kanal per se als Faltungs-Codierer betrachtet werden kann, besteht hier kein Bedarf, den inneren Codierer 78 vorzusehen. Der Codierer 46 ist im Grunde der gleiche wie der in 5A gezeigte Codierer, außer dass Aufzeichnungsdaten keinen ECC enthalten. Der Decodierer 66, der die vorliegende Erfindung wie in 8B gezeigt verkörpert, besteht aus einem Löschungsdetektor 80 und einem iterativen Decodierer 82. Der Löschungsdetektor 80 detektiert aus einem TA-Phänomen oder dergleichen abgeleitete Löschungsdaten und gibt ein Löschungs-Flag-Signal aus, das die Stelle eines Bits angibt, das verschwand. Der iterative Decodierer 82 besteht aus zwei Soft-In/Soft-Out(SISO)-Decodierern, d.h. einem inneren Decodierer 84 und einem äußeren Decodierer 86. Der innere Decodierer 84 empfängt das Löschungs-Flag-Signal E10 und führt eine Decodierberechnung durch, während eine Kanalinformation entsprechend dem verlorenen Bit maskiert wird. Nachdem der innere Decodierer 84 und der äußere Decodierer 86 eine iterative Decodierung eine vorbestimmte Anzahl von Malen durchführen, führt ein Kornparator 88 eine Schwellenverarbeitung durch und erzeugt Decodierdaten und gibt diese aus. In diesem Beispiel ist der Löschungsdetektor 80 außerhalb des iterativen Decodierers 82 angeordnet. Alternativ dazu kann der Löschungsdetektor 80 im iterativen Decodierer 82 angeordnet sein. Es gibt auch Fälle, bei denen keine Schwellenverarbeitung durch den Komparator 88 durchgeführt wird. Überdies enthalten die Konfigura tionen des iterativen Decodierers 82, dargestellt in 8A und 8B, nur dessen wichtige Teile. Tatsächlich sind neben den dargestellten einzelnen Elementen andere Module als jene vorgesehen, die darin dargestellt sind. Zum Beispiel ist oft zwischen den inneren Decodierer 84 und den äußeren Decodierer 86 ein Zufalls-Verschachteler eingefügt.
  • Nun wird die konkrete Verarbeitung des inneren Decodierers 84 beschrieben, der in der vorliegenden Erfindung zum Maskieren von Kanalinformation zum Korrigieren einer Datenlöschung verwendet wird. Zunächst werden im Detail BOR-Decodierprozeduren, die durch den inneren Decodierer 84 ausgeführt werden, im Detail beschrieben. Ähnlich zu 5B, die schon dargestellt beschrieben wurde, berechnet der innere Decodierer 84 eine extrinsische Information Λe(xk) unter Verwendung einer Lesesignalsequenz yk vom Kanal und eine A-Priori-Information Λa(xk) vom äußeren Decodierer 86. Man betrachte hier ein Gitter, das die Zustandsübergänge von Codes ausdrückt. Eine Kanalinformation Λc(yk) wird aus dem Lesesignal yk und einem idealen Signal mk, das mit einem bestimmten Zustandsübergang verbunden ist, basierend auf der folgenden Formel erhalten:
    Figure 00150001
    wobei σ2 eine Rauschvarianz ist. Als nächstes wird eine Verzweigungsmetrik für den Zustandsübergang Sk-1→Sk wie folgt erhalten: yk(Sk-1, Sk) = exp{xkΛa(xk)}exp{Λc(yk)} (4)
  • Ferner wird αk(Sk) durch eine rekursive Berechnung in Vorwärtsrichtung wie folgt erhalten:
    Figure 00150002
    βk-1(Sk-1) wird durch eine rekursive Berechnung in Rückwärtsrichtung wie folgt erhalten:
    Figure 00150003
  • Falls ein Anfangszustand und ein Endzustand jeweils als Zustand 0 angenommen werden, lauten Endbedingungen wie folgt:
    Figure 00160001
  • Unter Verwendung von α, β und γ wird eine A-Posteriori-Wahrscheinlichkeit Λ(xk) aus der folgenden Formel berechnet berechnet:
    Figure 00160002
  • In den Formeln bezeichnet S1 alle Zustandsübergänge, die mit xk = 1 verbunden sind, und SO bezeichnet alle Übergangszustände, die mit xk = 0 verbunden sind. Schließlich wird eine A-Priori-Information Λa(xk) von der A-Posteriori-Wahrscheinlichkeit Λ(xk) subtrahiert, und eine extrinsische Information Λe(xk) wird wie folgt erhalten: Λe(xk) = Λ(xk) – Λa(xk) (9)
  • 9 ist ein Flussdiagramm, das Berechnungsprozeduren in dem in 8B dargestellten inneren Decodierer 84 darstellt. Zunächst wird in einem Schritt S1γk(Sk_1, Sk) basierend auf den Formeln (3) und (4) berechnet. Als nächstes wird in einem Schritt S2 αk(Sk) basierend auf der Formel (5) erhalten, und in einem Schritt S3 wird βk(Sk) basierend auf der Formel (6) erhalten. Schließlich werden in einem Schritt S4 Λ(xk) und Λe(xk) basierend auf den Formeln (8) und (9) erhalten. Auf der anderen Seite wird mit Blick auf ein Reduzieren der Berechnungskomplexität im inneren Decodierer 84 ein LogMAP-Decodierverfahren zum Berechnen eines BCJR-Algorithmus in einer Log-Domäne vorgeschlagen. Bei dem LogMAP-Decodierverfahren werden die Formeln (4) bis (8) jeweils durch die folgenden Formeln (10) bis (14) ersetzt; Berechnungsprozeduren sind aber die gleichen:
    Figure 00160003
    Figure 00170001
    wobei max*(a, b) = max (a, b) + In {1 + exp(–|b – a|)} (15)gilt.
  • Überdies wird ein Max-LogMAP-Decodierverfahren zum Approximieren der Formel (15) zu max*(a, b) = max(a, b) (16)vorgeschlagen, um so den Berechnungsumfang weiter zu reduzieren. Außerdem ist ein SOVA (Soft-Output-Viterbi-Algorithm) zum Berechnen der A-Posteriori-Wahrscheinlichkeit im Verlauf einer herkömmlichen Viterbi-Decodierung durch Dokumente "J. Hagenauer und P. Hoeher, "A viterbi algorithm with soft-decision Outputs and its applications", IEEE Globecom, S. 1680-86, 1989", und "M.C. Valent, "iterative detection and decoding for wireless communications", Ph.D. Dissertation. Virginia Tech., Juli 1999 <http://www.cs.wvu.edu/mvalenti/pubs.html|" und dergleichen offenbart.
  • Ein Decodierverfahren zum Korrigieren verlorener Daten gemäß der vorliegenden Erfindung soll die arithmetische Operation in der Formel (3) basierend auf dem BOR-Decodierverfahren durch die folgende Formel ersetzen:
    Figure 00170002
    wobei ek ein Löschungs-Flag ist.
  • Falls nämlich das Löschungs-Flag ek AN ist, wird die Kanalinformation Λc(yk) auf 0 gesetzt. Falls das Löschungs-Flag ek AUS ist, wird die Kanalinformation Λc(yk) wie zuvor berechnet.
  • 10 ist ein Flussdiagramm, das Berechnungsprozeduren zum Berechnen der Verzweigungsmetrik γk(Sk_1, Sk) durch das BOR-Decodierverfahren basierend auf der vorliegenden Erfindung darstellt, um die verlorenen Daten zu korrigieren. In einem Schritt S1 wird das Löschungs-Flag ek geprüft. Falls das Löschungs-Flag ek AN ist, wird Kanalinformation Λc(yk) in einem Schritt S2 auf 0 gesetzt (Λc(yk) = 0). Falls das Löschungs-Flag ek AUS ist, wird in einem Schritt S3 Kanalinformation Λc(yk) berechnet. In einem Schritt S4 wird die Verzweigungsmetrik γk(Sk_1, Sk) erhalten.
  • Falls die Kanalinformation Λc(yk) 0 ist, (Λc(yk) = 0), gilt exp{Λc(yk)} = 1. Demgemäß kann der zweite Term der Formel (4) wie folgt ersetzt werden:
    Figure 00180001
  • Prüfen des Löschungs-Flag ek und Einstellen der Kanalinformation Λc(yk) auf 0, falls das Löschungs-Flag ek AN ist, bedeutet, dass die Verzweigungsmetrik γk(Sk-1, Sk) in der Formel (4) unter Verwendung nur der A-Priori-Information Λa(xk) während des Verschwindens der Daten berechnet wird. Sowohl das LogMAP-Decodierverfahren als auch das Max-LogMAP-Decodierverfahren verwenden gemeinsam die Formel (17). Der gleiche Sachverhalt gilt für den SOVA (Soft-Output-Viterbi Algorithm). Das SOVA-Verfahren ist ein weiteres Verfahren des Viterbi-Decodierverfahrens, um eine Soft-Ausgabe zu erzeugen. Der Unterschied zwischen dem BCRJ-Decodierverfahren und dem SOVA-Decodierverfahren ist der Folgende. Gemäß dem BCRJ-Decodierverfahren wird die A-Posteriori-Wahrscheinlichkeit angesichts aller möglichen Wege (Zustandsübergangsfolge) erhalten. Gemäß dem SOVA-Decodierverfahren wird die A-Posteriori-Wahrscheinlichkeit nur aus einem Teil von Wegen erhalten. Obgleich es schlechter in der Leistung gegenüber dem BOR-Decodierverfahren ist, ist in Folge dessen der Berechnungsumfang des SOVA-Decodierverfahrens geringer. Obgleich das SOVA-Decodierverfahren sich im Wegauswahlverfahren vom BCJR-Decodierverfahren unterscheidet, sind beide Verfahren im Grunde das gleiche SISO-Decodierverfahren. Gemäß dem SOVA-Decodierverfahren wird daher eine Verzweigungsmetrik für jeden Zustandsübergang basierend auf den Formeln (3) und (4) oder der Formel (10) wie im Falle des BCJR-Decodierverfahrens berechnet. Die Formel (17) gemäß der vorliegenden Erfindung kann auf das SOVA-Decodierverfahren angewendet werden, wie sie ist. Indem man den Decodierer so aufbaut, ist es möglich, das verlorene Bit aus dem anderen Bit, das nicht verloren ist, genau wiederherzustellen.
  • 11 zeigt ein Beispiel einer Verzweigungsmetriken berechnenden Schaltung in dem in 8B dargestellten inneren Decodierer 84. Ein Subtrahierer 118 erhält die Differenz zwischen dem Signal yk und dem idealen Signal mk. Eine Nachschlagetabelle (LUT) 120 erhält eine Kanalinformation Λc(xk) aus yk-mk basierend auf der Formel (3). Ein Selektor 122 wählt gemäß dem Löschungs-Flag ek entweder die Ausgabe der Nachschlagetabelle 120 oder 0. Ein Selektor 124 wählt gemäß xk entweder die A-Priori-Information Λa(xk) oder 0 aus. Ein Addierer 126 addiert die Ausgabe des Selektors 122 und diejenige des Selektors 124 miteinander, dadurch eine Verzweigungsmetrik γk ausgebend. In 11 wird einfach auf das Löschungs-Flag verwiesen. Wie man aus 2A bis 2C und 3A bis 3C ersehen kann, ändert sich die Gleichstromkomponente eines Lesesignals sehr, unmittelbar bevor sich das Löschungs-Flag von AUS in AN ändert, und unmittelbar, nachdem das Löschungs-Flag von AN nach AUS wechselt. Dementsprechend ist es möglich, den Einfluss der Änderung der Gleichstromkomponente des Lesesignals zu verringern, indem die vordere Flanke des Löschungs-Flag vorgerückt oder dessen vordere Flanke für eine bestimmte Zeitspanne gehalten wird. Das Vorrücken der vorderen Flanke kann reduziert werden, indem das Lesesignal gepuffert und verhältnismäßig verzögert wird.
  • 12A und 12B zeigen die korrigierten Beispiele des Codierers bzw. des Decodierers, falls ein LDPC-Code als äußerer Code verwendet wird. 12A zeigt das konkrete Beispiel des Codierers 46, der in 7A und 7B dargestellt ist. Der Codierer 46 besteht aus einem MTR-Codierer 92 und einem LDPC-Codierer 96. Aufzeichnungsdaten werden zuerst durch den MTR-Coderer 90 codiert, und die codierten Daten werden durch einen Wandler einer 1/(1 + D)-Umwandlung unterzogen. Als nächstes werden die resultierenden Daten durch einen Zufalls-Verschachteler 94 geleitet und dann durch den LDPC-Codierer 96 in Paritätsbits erzeugt. Da eine MTR-(Maximum-Transistion-Run)-Beschränkung von den Paritätsbits nicht erfüllt wird, wird einen Schutz-Inserter 98 regulär 0 in die Paritätsfolge durch eingefügt. Alternativ dazu kann anstelle von 0 darin 1 eingesetzt werden, um nur eine RLL-Beschränkung zu erfüllen. Ein Schutz-Einfügungsergebnis wird der Ausgabe des Wandlers 92 hinzugefügt und auf den PR-Kanal aufgezeichnet. Der innere Codierer ist nicht speziell vorgesehen, da der PR-Kanal als der innere Codierer genutzt wird. Der in 12A dargestellte gesamte Codierer dient daher als äußerer Codierer. In 8A ist auch der Zufalls-Verschachteler 76 nach dem äußeren Codierer 74 vorgesehen. In dieser Ausführungsform ist der Zufalls-Verschachteler 94 in den äußeren Codierer installiert. Der Verschachteler in dieser Ausführungsform hat nicht nur die gleichen Vorteile wie diejenigen des Verschachtelers, der nach dem in 8A gezeigten äußeren Codierer 74 vorgesehen ist, sondern weist auch einen Vorteil insofern auf, als die MTR-Beschränkung durch den Verschachteler nicht zerstört wird. Es wird besonders erwähnt, dass der Zufalls-Verschachteler oft weggelassen wird, da eine Paritätsprüfmatrix, die in dem LDPC-Codierer 90 verwendet wird, per se eine Zufallscharakteristik hat. Der in 12B dargestellte Decodierer 66 besteht hauptsächlich aus einem Kanal-Decodierer (innerer Decodierer) 100 basierend auf dem Max-LogMAP-Verfahren und einem äußeren Codierer 106 basierend auf einem Vertrauens-Propagations-Verfahren für LDPC-Decodierung. Das Löschungs-Flag ek wird in den Kanal-Decodierer 100 eingegeben, um basierend auf der vorliegenden Erfindung eine Löschungskorrektur durchzuführen. Unter der Ausgabe des Kanal-Decodierers 100 wird ein Informationsymbolteil durch den durch π bezeichneten Zufalls-Verschachteler 102 geleitet, und dessen Paritätsteil wird durch eine Schutzbit-Löschsektion 104, die durch G–1 bezeichnet ist, geleitet, und in den äußeren Decodierer 106 eingegeben. Auf der anderen Seite werden unter der Ausgabe extrinsischer Information des äußeren Decodierers 106 ein Informationssymbolteil davon und ein Paritätsteil davon durch einen Entschachteler 108, der durch π–1 bezeichnet ist, bzw. einen Schutz-Inserter 110, der durch G bezeichnet ist, an den Kanal-Decodierer 100 zurückgegeben. Nach einer vorbestimmten Anzahl von Malen einer Iteration wird die A-Posteriori-Wahrscheinlichkeit, die vom äußeren Decodierer 106 ausgegeben wird, durch eine Schwellenverarbeitung eines Komparators 112 in ein Signal 0 oder 1 umgewandelt, wird das umgewandelte Signal durch einen Wandler 114 einer (1 + D)-Umwandlung unterzogen und mittels eines MTR-Decodierers 116 als reproduzierte Daten ausgegeben. Falls der Zufalls-Verschachteler 94 des Codierers 46 weggelassen wird, werden auch der Zufalls-Verschachteler 102 und der Entschachteler 108 des Decodierers 66 weggelassen.
  • 13 zeigt die Basiskonfiguration eines iterativen Decodierers, der die vorliegende Erfindung verkörpert, um eine aus einem TA-Phänomen und einem Mediendefekt abgeleitete Datenlöschung zu kompensieren. Der erste Löschungsdetektor 80, der eine aus dem TA-Phänomen abgeleitete Datenlöschung detektiert, ist in der Eingangsstufe des Decodierers 66 wie im Falle von 8B vorgesehen, und der zweite Löschungsdetektor 128 ist zusätzlich im iterativen Decodierer 82 vorgesehen. Ferner ist der iterative Decodierer 82 mit dem äußeren Decodierer 86 und dem Komparator 88 wie im Falle von 8B versehen. Der zweite Löschungsdetektor 128 prüft, ob die Daten die RLL-Beschränkung erfüllen, d.h. ein Intervall ohne magnetischen Übergang einer Länge, die größer oder gleich einer vorbestimmten Länge ist, in dem die Ausgabe des inneren Decodierers 84 beobachtet wird. Der Abschnitt, der die RLL-Beschränkung verletzt, d.h. der Abschnitt, in welchem das Intervall ohne magnetischen Übergang eine Länge größer oder gleich der vorbestimmten Länge aufweist, wird als Defekt bestimmt. Ein entsprechende Löschungs-Flag wird eingeschaltet und als das zweite Löschungs-Flag ek2 ausgegeben. Das vom zweiten Löschungsdetektor 128 ausgegebene zweite Löschungs-Flag ek2 wird mit dem ersten Löschungs-Flag ek1, das vom ersten Löschungsdetektor 80 ausgegeben wurde, einer ODER-Verarbeitung unterzogen, und das Ergebnis wird in den inneren Decodierer 84 eingegeben. Die RLL-Beschränkung, für die der zweite Löschungsdetektor 128 prüft, ob die Daten die RLL-Beschränkung verletzen oder nicht, wird nun beschrieben. Eine Aufzeichnungs- und Reproduziervorrichtung führt eine Aufzeichnung durch, so dass die Länge eines Intervalls ohne magnetischen Übergang mit Blick auf Stabilisieren der Takt- oder Zeitsteuerungs-Rückgewinnung nicht eine vorbestimmte Länge durch den PLL überschreitet. Falls kein magnetischer Übergang über die vorbestimmte Länge eines Intervalls auftritt, bleibt ein Lesesignal 0, mit dem Ergebnis, dass das PLL nicht normal arbeitet. Um dies zu verhindern, zeichnet die Aufzeichnungs- und Reproduziervorrichtung ein Signal auf, um einen magnetischen Übergang einmal bei den Intervallen von z.B. 16 Bits einzubeziehen, um dadurch die normale Operation des PLL sicherzustellen. Da Nutzerdaten willkürlich sind, wird tatsächlich eine Codierung, auf die als RLL (lauflängebeschränkt oder Run Length Limited)-Codierung verwiesen wird, durchgeführt wird, werden Daten umgewandelt, so dass sie die RLL-Bedingung erfüllen, und die resultierenden Daten werden dann auf einem Medium aufgezeichnet.
  • Die Länge des Intervalls ohne magnetischen Übergang wird folglich im Decodierergebnis normalerweise gleich einem bestimmten Wert oder niedriger gehalten. Falls jedoch ein Defekt auftritt, schwächt sich ein Signal ab. Infolge dessen besteht eine ziemlich hohe Wahrscheinlichkeit, dass das Signal in eine Sequenz ohne magnetischen Übergang decodiert wird. Falls ein Decodierergebnis, das die RLL-Beschränkung nicht erfüllt, erhalten und das Decodierergebnis als defekt betrachtet wird, ist es umgekehrt möglich, den Defekt mit ziemlich hoher Wahrscheinlichkeit zu detektieren. Gemäß der vorliegenden Erfindung ist daher die Aufzeichnungs- und Reproduziervorrichtung so aufgebaut, dass der zweite Löschungsdetektor 128 die Verletzung der RLL-Beschränkung prüft, um dadurch einen Defekt zu detektieren. Das vom zweiten Löschungsdetektor 128 ausgegebene Löschungs-Flag ek2 wird mit dem vom ersten Verschwinden-Detektor 80 ausgegebenen ersten Löschungs-Flag ek1 durch eine ODER-Schaltung 130 einer ODER-Verarbeitung unterzogen, und das Ergebnis wird in den inneren Decodierer 84 eingegeben. In diesem Moment ist das zweite Löschungs-Flag ek2 nicht definiert, bis der innere Decodierer 84 die erste Decodierung abschließt. Das heißt, in der ersten Iteration ist nur das erste Löschungs-Flag ek1 effektiv, und das zweite Löschungs-Flag ek2 ist bis zur zweiten Iteration nicht effektiv. Außerdem wird der zweite Löschungsdetektor 128 nur während der ersten iterativen Decodierung betrieben. Das heißt, der iterative Decodierer ist wie folgt aufgebaut. Der zweite Löschungsdetektor 128 führt eine Detektierverarbeitung nur durch, nachdem der innere Decodierer 84 die erste Decodierung durchführt. Wenn der innere Decodierer 84 die zweite und die folgende Decodierverarbeitungen durchführt, führt der zweite Löschungsdetektor 118 keine Detektierverarbeitung durch und behält das in der ersten Decodierverarbeitung erzeugte Löschungs-Flag bei. Der Grund, den iterativen Decodierer wie oben dargelegt aufzubauen, lautet wie folgt. Führt der äußere Decodierer 86 einmal eine Decodierung durch, führt er eine Fehlerkorrektur durch, wenn auch teilweise, was es schwierig macht, die Verletzung der aus einem Defekt abgeleiteten RLL-Beschränkung zu detektieren.
  • 14A und 14B sind Flussdiagramme, die die Defektdetektions-Verarbeitungsprozeduren des zweiten Löschungsdetektors 128 zeigen. In 14A und 14B wird die Länge einer Signalserie als N (k = 0 bis N – 1) angenommen. Es wird auch angenommen, dass die Ausgabe des inneren Decodierers Λe(xk) ist. Das Symbol c wird als die fortlaufende Anzahl von Bits ohne magnetischen Übergang angenommen (die fortlaufende Zahl "0", wenn der Code durch NRZI ausgedrückt wird), und das Symbol n wird als die Anzahl von Malen der Verletzung der RLL-Beschränkungen angenommen. Zunächst werden im Schritt S1 die Anzahl von Malen n einer Verletzung bzw. der Zähler c auf 0 initialisiert. Im Schritt S2 wird als nächstes k bei 1 (k = 1) gesetzt. Die Ausgabe Λe(x0) des inneren Decodierers wird ebenfalls einer Schwellenverarbeitung unterworfen, wodurch das 0-te Bit des Codes wie folgt vorläufig bestimmt wird.
  • Figure 00230001
  • Danach werden in Schritt S3 bis S10 die oben angegebenen Verarbeitungen für jedes Bit wiederholt. In Schritt S2 wird zunächst das Bit k vorläufig bestimmt als.
    Figure 00230002
    und dann wird in dem Schritt S4 eine mod2-Berechnung durchgeführt, wodurch die NRZ-Daten in NRZI-Daten umgewandelt werden: t'k = tk + tk_1 (mod2) (21)
  • In der Formel (21) gibt t'k = 0 an, dass es keinen magnetischen Übergang gibt. Folglich wird in einem Schritt S5, falls t'k = 0 gilt, der Zähler c um 1 inkrementiert, und ansonsten wird der Zähler c bei 0 gesetzt (c = 0)
    Figure 00230003
  • In einem Schritt S6 wird, falls der Zähler 10 die RLL-Beschränkungslänge überschreitet, bestimmt, dass die Bits k die RLL-Beschränkung verletzen. Falls dies der Fall ist, wird in einem Schritt S7 die Anzahl von Malen n einer Verletzung um 1 inkrementiert. Danach wird in einem Schritt S8 das Löschungs-Flag in einem Bereich von ± p Bits (wobei p eine voreingestellte Konstante ist), zentriert um die Bits k auf 1 gesetzt. Die oben angegebenen Verarbeitungen werden iteriert, während k in einem Schritt S10 k < N erfüllt, während die Bits k in dem Schritt S7 um 1 inkrementiert werden, wodurch gewünschte Verarbeitung einer Defektdetektion realisiert werden. Falls die Anzahl von Malen n einer Verletzung geringer als ein Schwellenwert Td im letzten Schritt, d.h. einem Schritt S11, ist, kann aus dem folgenden Grund ein Schritt S12, in welchem das Löschungs-Flag zu 0 gelöscht wird, vorgesehen sein. Falls die Anzahl von Malen einer Verletzung klein ist, besteht eine Möglichkeit einer fehlerhaften Detektion.
  • Indem die Schwellenverarbeitung durchgeführt wird, ist es jedoch möglich, eine solche fehlerhafte Detektion zu unterdrücken. Was das Intervall, in welchem das erste Löschungs-Flag an ist, anbetrifft, kann außerdem c immer in der Formel (4) auf 0 (c = 0) gesetzt werden, so dass diese zweite Löschungsdetektion nicht ausgeführt wird. Der zweite Löschungsdetektor 128 detektiert auch eine Datenlöschung, die aus dem TA-Phänomen abgeleitet wurde. Infolge dessen übersteigt, wenn das TA-Phänomen auftritt, die Anzahl von Malen einer Verletzung leicht den Schwellenwert Td, und die von denjenigen mit dem TA-Phänomen verschiedenen Teile werden eher fälschlicherweise detektiert. Falls der Wert von p hoch ausgewählt wird, erweitert sich außerdem der Bereich des TA-Phänomens oft unnötigerweise um ± p Bits. Dies kann vermieden werden, indem die Defektdetektion nicht in dem Intervall durchgeführt wird, in welchem das Löschungs-Flag an ist. Wie aus dem obigen verstanden werden kann, kann der zweite Löschungsdetektor 128 das Verschwinden von Lesedaten, das aus einem Mediendefekt abgeleitet wurde, detektieren, was es schließlich möglich macht, auf Aufzeichnungsdaten genau zu reproduzieren, selbst wenn ein Defekt auftritt.
  • 15A und 15B zeigen die Ausführungsform des iterativen Decodierers gemäß der vorliegenden Erfindung, auf die die in 13 dargestellte Basiskonfiguration angewendet wird. Ein in 15A dargestellter Codierer 46 ist der gleiche wie der Codierer 46 in der in 12A oben beschriebenen Ausführungsform. Im Decodierer 46 führt ein MTR-Codierer 90 eine RLL-Codierung durch, um die Länge eines Intervalls ohne magnetischen Übergang zu beschränken. Ein in 15B gezeigter Decodierer 66 ist auf der anderen Seite so aufgebaut, dass der zweite Löschungsdetektor 128 zu dem in 12 dargestellten Decodierer 66 addiert ist. Im Decodierer 66 wird das vom zweiten Löschungsdetektor 128 ausgegebene zweite Löschungs-Flag ek2 mit dem von außerhalb des Decodierer 66 ausgegebenen ersten Löschungs-Flag ek1 durch eine ODER-Schaltung 130 einer ODER-Verarbeitung unterzogen, und das Ergebnis wird in einen Kanal-Decodierer 100 eingegeben. Indem der iterative Decodierer wie oben dargelegt aufgebaut wird, ist es, selbst wenn ein Defekt auftritt, möglich, Aufzeichnungsdaten genau zu reproduzieren. Es wird besonders erwähnt, dass eine Normalisierungs-Verarbeitungssektion 132 unmittelbar nach dem Ka nal-Decodierer 100 in dieser Ausführungsform addiert ist. Die Normalisierungs-Verarbeitung soll den maximalen Wert des Absolutwertes der Ausgabe Λc(xk) des Kanal-Decodierers 100 wie unten gezeigt erhalten und den maximalen Wert in einen vorbestimmten Bereich A fallen lassen.
  • Figure 00250001
  • Λc(xk) nimmt einen höheren Wert ein, wenn ein SN-Verhältnis zunimmt oder der Decodierer 66 eine iterative Operation fortführt. Falls Λc(xk) zu hoch ist, kann die Berechnung eines äußeren Decodierers 106 möglicherweise überlaufen, und die Daten können nicht normal detektiert werden. Dieses Phänomen ist besonders auffällig, wenn ein Defekt auftritt. Um solch ein Phänomen zu kompensieren, ist die Normalisierungs-Verarbeitungssektion 132 vorgesehen. Die Defektdetektion des zweiten Löschungsdetektors 128 ist die gleiche zwischen einem Fall, in dem die Normalisierungs-Verarbeitungssektion 132 vorgesehen ist, um eine Normalisierungs-Verarbeitung durchzuführen, und einem Fall, in den keine Normalisierungs-Verarbeitung durchgeführt wird.
  • Wie bis jetzt festgestellt wurde, ist es gemäß der vorliegenden Erfindung möglich, dass der iterative Decodierer Daten korrigiert, die aufgrund eines TA-Phänomens oder dergleichen verschwanden, und daher möglich, eine ECC-lose Konfiguration zu realisieren. Es ist möglich, eine Speicherung von Nutzerdaten um zu der Eliminierung der Parität des ECC's zu steigern und letzten Endes die Aufzeichnungskapazität einer Aufzeichnungs- und Reproduziervorrichtung zu erhöhen. Indem die Parität iterativer Codes verstärkt wird, statt die Parität des ECC's zu eliminieren, ist es außerdem möglich, die Fehlerkorrekturfähigkeit zu verbessern. Überdies ist es möglich, dass der iterative Decodierer die Lesedaten genau decodiert, welche aufgrund eines TA-Phänomens oder eines Mediendefekts verschwanden.
  • Es wird besonders erwähnt, dass die vorliegende Erfindung entsprechende Änderungen und Modifikationen einschließt, die die Vorteile der Erfindung nicht beeinträchtigen, und dass die vorliegende Erfindung nicht auf irgendwelche numerischen Werte beschränkt ist, die in den oben dargelegten Ausführungsformen dargestellt sind.

Claims (17)

  1. Signaldecodierschaltung, mit: einem Löschungsdetektor (56), um ein Löschungs-Flag (ek) zu erzeugen, das ein Verschwinden eines Lesesignals angibt; und einem iterativen Decodierer (66); dadurch gekennzeichnet, dass der iterative Decodierer zwei Soft-In/Soft-Out-Decodierer aufweist, welche zwei Soft-In/Soft-Out-Decodierer ein innerer, Kanal-, Decodierer (84) und äußerer Decodierer (86) sind, wobei der iterative Decodierer betreibbar ist, um das Verschwinden des Lesesignals zu korrigieren, indem das Löschungs-Flag (ek) in den inneren Decodierer (84) eingegeben wird, und eine Löschungskompensation im inneren Decodierer durchzuführen, indem Kanalinformation maskiert wird, während des Löschungs-Flag an ist.
  2. Signaldecodierschaltung nach Anspruch 1, wobei der Löschungsdetektor (56) thermische Schroffheit detektiert und das Löschungs-Flag (ek) erzeugt, das das Verschwinden des Lesesignals angibt.
  3. Signaldecodierschaltung nach Anspruch 1 oder 2, wobei der innere Decodierer (84) der Soft-In/Soft-Out-Decodierer basierend auf einem BCJR-(Bahl-Cocke-Jeinek-Raviv-) Decodierverfahren ist; und falls das Löschungs-Flag (ek) an ist, Kanalinformation im inneren Decodierer (84) mit 0 maskiert wird.
  4. Signaldecodierschaltung nach Anspruch 1 oder 2, wobei der innere Decodierer (84) der Soft-In/Soft-Out-Decodierer basierend auf einem BCJR-(Bahl-Cocke-Jeinek-Raviv-) Decodierverfahren ist; und falls das Löschungs-Flag (ek) an ist, ein exponentieller Wert einer Kanalinformation im inneren Decodierer (84) mit 1 maskiert wird.
  5. Signaldecodierschaltung nach Anspruch 1 oder 2, wobei der innere Decodierer (84) der Soft-In/Soft-Out-Decodierer basierend auf einem Logarithmus-Maximum-A-Posteriori-Wahrscheinlichkeit-(LogMAP-) Decodierverfahren ist; und falls das Löschungs-Flag (ek) an ist, eine Kanalinformation im inneren Decodierer (84) mit 0 maskiert wird.
  6. Signaldecodierschaltung nach Anspruch 1 oder 2, wobei der innere Decodierer (84) der Soft-In/Soft-Out-Decodierer basierend auf einem Logarithmus-Maximum-A-Posteriori-Wahrscheinlichkeit-(MaxLogMAP-) Decodierverfahren vom Approximationstyp ist; und falls das Löschungs-Flag (ek) an ist, Kanalinformation im inneren Decodierer (84) mit 0 maskiert wird.
  7. Signaldecodierschaltung nach Anspruch 1 oder 2, wobei der innere Decodierer (84) der Soft-In/Soft-Out-Decodierer basierend auf dem Soft-Output-Viterbi-Algorithmus-(SOVA-) Decodierverfahren ist; und falls das Löschungs-Flag (ek) an ist, Kanalinformation im inneren Decodierer 84 mit 0 maskiert wird.
  8. Signaldecodierschaltung nach einem der Ansprüche 1 bis 7, wobei der Löschungsdetektor (56) eine vordere Flanke des Löschungs-Flag (ek) um eine vorbestimmte Anzahl Bits vorwärts expandiert.
  9. Signaldecodierschaltung nach einem der Ansprüche 1 bis 8, wobei der Löschungsdetektor (56) eine hintere Flanke des Löschungs-Flag (ek) um eine vorbestimmte Anzahl von Bits rückwärts expandiert.
  10. Signaldecodierschaltung nach einem Ansprüche 1 bis 9, wobei ein zweiter Löschungsdetektor (128), der ein zweites Löschungs-Flag (ek2) erzeugt, das das Verschwinden des Lesesignals angibt, in dem iterativen Decodierer (82) vorgesehen ist; und eine logische Summe des ersten Löschungs-Flag (ek1) und des zweiten Löschungs-Flag (eks) durch den zweiten Löschungsdetektor (128) in den inneren Decodierer (84) eingegeben wird.
  11. Signaldecodierschaltung nach Anspruch 10, wobei der zweite Löschungsdetektor (128) das zweite Löschungs-Flag (ek2) durch Prüfen einer Verletzung einer RLL-Beschränkung erzeugt.
  12. Signaldecodierschaltung nach Anspruch 11, wobei der zweite Löschungsdetektor (128) das zweite Löschungs-Flag (ek2) nur erzeugt, falls eine Anzahl von Malen der Verletzung der RLL-Beschränkung gleich einer vorbestimmten Anzahl oder höher ist.
  13. Aufzeichnungs- und Reproduziervorrichtung, mit der Signaldecodierschaltung nach einem der Ansprüche 1 bis 12.
  14. Fehlerkorrekturverfahren zum Decodieren eines Lesesignals durch einen iterativen Decodierer (66), welches Verfahren den Schritt aufweist: Erzeugen eines Löschungs-Flag (ek), das ein Verschwinden der Lesedaten angibt; gekennzeichnet durch Eingeben des Löschungs-Flag (ek) in einen inneren, Kanal-, Decodierer (84) des iterativen Decodierers, welcher iterative Decodierer zwei Soft-In/Soft-Out-Decodierer aufweist, welche zwei Soft-In/Soft-Out-Decodierer der innere Decodierer (84) und ein äußerer Decodierer (86) sind, und Durchführen einer Löschungskompensation im inneren Decodierer (84) durch Maskieren von Kanalinformation, während das Löschungs-Flag an ist, und dadurch das Verschwinden korrigierend.
  15. Verfahren nach Anspruch 14, wobei ein zweiter Löschungsdetektor (128), der ein zweites Löschungs-Flag (ek2) erzeugt, das das Verschwinden des Lesesignals angibt, in dem iterativen Decodierer vorgesehen ist; und eine logische Summe des ersten Löschungs-Flag (ek1) und des zweiten Löschungs-Flag (ek2) durch den zweiten Löschungsdetektor (128) in den inneren Decodierer (84) eingegeben wird.
  16. Iterativer Decodierer (66), gekennzeichnet durch: zwei Soft-In/Soft-Out-Decodierer, welche zwei Soft-In/Soft-Out-Decodierer ein innerer, Kanal-, Decodierer (84) und ein äußerer Decodierer (86) sind, wobei der iterative Decodierer betreibbar ist, um ein externes Löschungs-Flag (ek), das ein Verschwinden eines Lesesignals angibt, in den inneren Decodierer (84) zu empfangen, eine Löschungskompensation im inneren Decodierer durchzuführen, indem eine Kanalinformation maskiert wird, während das Löschungs-Flag an ist, und dadurch verlorene Daten zu korrigieren.
  17. Iterativer Decodierer (66) nach Anspruch 16, wobei ein Löschungsdetektor (128), der ein internes Löschungs-Flag (ek2) erzeugt, das das Verschwinden des Lesesignals angibt, in dem iterativen Decodierer (66) vorgesehen ist; und eine logische Summe des externen Löschungs-Flag (ek1) und des internen Löschungs-Flag (ek2) in den inneren Decodierer (84) eingegeben wird.
DE60132313T 2001-06-11 2001-11-27 Aufzeichnungs- und Wiedergabegerät, Signaldekodierschaltung, Fehlerkorrekturverfahren und iterativer Dekoder Expired - Lifetime DE60132313T2 (de)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2001176222 2001-06-11
JP2001176222 2001-06-11
JP2001273141 2001-09-10
JP2001273141A JP4198904B2 (ja) 2001-06-11 2001-09-10 記録再生装置、信号復号回路、エラー訂正方法、及び反復型復号器

Publications (2)

Publication Number Publication Date
DE60132313D1 DE60132313D1 (de) 2008-02-21
DE60132313T2 true DE60132313T2 (de) 2008-05-08

Family

ID=26616726

Family Applications (1)

Application Number Title Priority Date Filing Date
DE60132313T Expired - Lifetime DE60132313T2 (de) 2001-06-11 2001-11-27 Aufzeichnungs- und Wiedergabegerät, Signaldekodierschaltung, Fehlerkorrekturverfahren und iterativer Dekoder

Country Status (6)

Country Link
US (2) US20030043487A1 (de)
EP (1) EP1267346B1 (de)
JP (1) JP4198904B2 (de)
KR (1) KR100544089B1 (de)
CN (1) CN1299292C (de)
DE (1) DE60132313T2 (de)

Families Citing this family (112)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003223764A (ja) * 2002-01-24 2003-08-08 Fujitsu Ltd データ再生装置
JP3833545B2 (ja) * 2002-02-13 2006-10-11 三菱電機株式会社 通信システム、受信機、送信機および通信方法
WO2003081786A1 (de) * 2002-03-27 2003-10-02 Siemens Aktiengesellschaft Verfahren zur decodierung einer mit hilfe eines binären faltungscodes verschlüsselten datenfolge
US7178080B2 (en) * 2002-08-15 2007-02-13 Texas Instruments Incorporated Hardware-efficient low density parity check code for digital communications
US7505534B1 (en) * 2002-11-04 2009-03-17 Nortel Networks Limited Method for determination of discontinuous transmission, frame erasure, and rate
US7162684B2 (en) * 2003-01-27 2007-01-09 Texas Instruments Incorporated Efficient encoder for low-density-parity-check codes
US20040160860A1 (en) * 2003-02-18 2004-08-19 Hongwei Song Magneto-optical recording/reproducing method and apparatus
JP2004253017A (ja) * 2003-02-18 2004-09-09 Fujitsu Ltd 記録媒体再生装置、記録媒体再生方法およびハードディスクコントローラ
EP1460765A1 (de) * 2003-03-19 2004-09-22 STMicroelectronics S.r.l. Fehlerkorrekturmethode für als Symbolsequenz codierte digitale Daten
US7139959B2 (en) * 2003-03-24 2006-11-21 Texas Instruments Incorporated Layered low density parity check decoding for digital communications
WO2004105023A1 (ja) * 2003-05-20 2004-12-02 Fujitsu Limited 情報記録方法、情報記録媒体、情報記録再生装置、および情報記録再生システム
FR2859332B1 (fr) * 2003-08-28 2005-12-02 Agence Spatiale Europeenne Architecture pour un decodeur iteratif
JP2005093038A (ja) 2003-09-19 2005-04-07 Fujitsu Ltd 記録再生装置および記録再生回路
JP4536412B2 (ja) 2004-04-12 2010-09-01 富士通株式会社 記録再生装置および信号処理回路
KR20050118056A (ko) 2004-05-12 2005-12-15 삼성전자주식회사 다양한 부호율을 갖는 Block LDPC 부호를 이용한이동 통신 시스템에서의 채널부호화 복호화 방법 및 장치
US7415651B2 (en) * 2004-06-02 2008-08-19 Seagate Technology Data communication system with multi-dimensional error-correction product codes
US7506238B2 (en) * 2004-08-13 2009-03-17 Texas Instruments Incorporated Simplified LDPC encoding for digital communications
US7165211B2 (en) * 2004-09-20 2007-01-16 Guzik Technical Enterprises Viterbi decoder with direct current restoration
US7516389B2 (en) * 2004-11-04 2009-04-07 Agere Systems Inc. Concatenated iterative and algebraic coding
JP4711660B2 (ja) 2004-11-10 2011-06-29 日本ビクター株式会社 記録装置および記録媒体
US7581159B2 (en) * 2004-11-23 2009-08-25 Texas Instruments Incorporated Simplified decoding using structured and punctured LDPC codes
US20060156171A1 (en) * 2004-12-15 2006-07-13 Seagate Technology Llc Combining spectral shaping with turbo coding in a channel coding system
JP4544420B2 (ja) * 2005-03-31 2010-09-15 オムロン株式会社 受信データ補償装置
US7561640B2 (en) * 2005-04-08 2009-07-14 Seagate Technology Llc Method and apparatus for interative noise whitening with causal and anti-causal prediction filters
US7587657B2 (en) * 2005-04-29 2009-09-08 Agere Systems Inc. Method and apparatus for iterative error-erasure decoding
EP1901294A4 (de) * 2005-06-10 2009-05-06 Ibm Fehlerkorrektureinrichtung, verfahren und programm
US8046657B2 (en) * 2005-06-17 2011-10-25 Telefonaktiebolaget Lm Ericsson (Publ) Decoding method and apparatus
US20060285852A1 (en) * 2005-06-21 2006-12-21 Wenze Xi Integrated maximum a posteriori (MAP) and turbo product coding for optical communications systems
US8286051B2 (en) * 2005-07-15 2012-10-09 Mediatek Inc. Method and apparatus for burst error detection and digital communication device
US7603591B2 (en) * 2005-07-19 2009-10-13 Mediatek Incorporation Apparatus selectively adopting different determining criteria in erasure marking procedure when performing decoding process, and method thereof
US7673222B2 (en) * 2005-07-15 2010-03-02 Mediatek Incorporation Error-correcting apparatus including multiple error-correcting modules functioning in parallel and related method
US7590920B2 (en) * 2005-08-05 2009-09-15 Hitachi Global Storage Technologies Netherlands, B.V. Reduced complexity error correction encoding techniques
US7725800B2 (en) * 2005-08-05 2010-05-25 Hitachi Global Stroage Technologies Netherlands, B.V. Decoding techniques for correcting errors using soft information
JP4244351B2 (ja) * 2005-09-22 2009-03-25 ローム株式会社 信号処理装置および信号記憶システム
US7596196B1 (en) * 2005-09-27 2009-09-29 Maxtor Corporation Timing recovery in error recovery for iterative detection
JP4679345B2 (ja) * 2005-11-17 2011-04-27 株式会社東芝 誤り訂正処理装置及び誤り訂正処理方法
KR20070055128A (ko) * 2005-11-25 2007-05-30 삼성전자주식회사 반복 복호화 장치
JP4571580B2 (ja) 2005-12-15 2010-10-27 富士通株式会社 復号器
US7679853B2 (en) * 2005-12-28 2010-03-16 Agere Systems Inc. Detection of signal disturbance in a partial response channel
EP1982421A1 (de) * 2006-01-31 2008-10-22 Intel Corporation Iterative decodierung von verketteten ldpc-codes
JP4729726B2 (ja) * 2006-02-06 2011-07-20 学校法人 名城大学 誤り訂正装置、受信装置、誤り訂正方法および誤り訂正プログラム
US8091009B2 (en) * 2006-03-23 2012-01-03 Broadcom Corporation Symbol by symbol map detection for signals corrupted by colored and/or signal dependent noise
US7734984B2 (en) * 2006-04-13 2010-06-08 Trident Microsystems (Far East) Ltd. Erasures assisted block code decoder and related method
US7721186B2 (en) * 2006-04-28 2010-05-18 International Business Machines Corporation Redundancy protection for data recorded across multiple layers of recording media
US20110173509A1 (en) * 2006-09-18 2011-07-14 Availink, Inc. Bit mapping scheme for an ldpc coded 16apsk system
US8369448B2 (en) * 2006-09-18 2013-02-05 Availink, Inc. Bit mapping scheme for an LDPC coded 32APSK system
CN101162965B (zh) * 2006-10-09 2011-10-05 华为技术有限公司 一种ldpc码的纠删译码方法及系统
JP2008112516A (ja) * 2006-10-31 2008-05-15 Fujitsu Ltd 誤り訂正回路及び情報再生装置
JP4652310B2 (ja) * 2006-10-31 2011-03-16 富士通株式会社 復号器及び再生装置
US8145983B1 (en) 2006-11-08 2012-03-27 Marvell International Ltd. Methods and apparatus for identification of likely errors in data blocks
GB2445005B (en) * 2006-12-19 2012-01-18 Martin Tomlinson Concatenated coding system
JP4331202B2 (ja) 2006-12-25 2009-09-16 株式会社東芝 再生装置及び再生方法
US8024640B2 (en) * 2007-05-25 2011-09-20 Broadcom Corporation Read/write channel coding and methods for use therewith
US8037398B2 (en) * 2007-07-02 2011-10-11 Seagate Technology System for precoding parity bits to meet predetermined modulation constraints
KR100924696B1 (ko) * 2007-07-05 2009-11-03 삼성전자주식회사 하드디스크 드라이브의 기록밀도 향상방법 및 그 제어장치
WO2009011059A1 (ja) * 2007-07-19 2009-01-22 Pioneer Corporation 誤り訂正復号装置および再生装置
US7752531B2 (en) * 2007-09-12 2010-07-06 Seagate Technology Llc Defect sensing Viterbi based detector
US8453039B2 (en) * 2007-10-01 2013-05-28 Agere Systems Inc. Systems and methods for media defect detection
KR20090041224A (ko) 2007-10-23 2009-04-28 삼성전자주식회사 연접 디코더 및 연접 디코딩 방법
CN101452721B (zh) * 2007-11-30 2011-11-30 瑞昱半导体股份有限公司 解码装置及方法
US8312354B1 (en) * 2007-12-27 2012-11-13 Marvell International Ltd. Method and apparatus for improved performance of iterative decoders on channels with memory
KR101449750B1 (ko) * 2008-03-05 2014-10-15 삼성전자주식회사 저밀도 패리티 검사 부호 생성 장치 및 방법
US8307267B2 (en) * 2008-03-14 2012-11-06 Seagate Technology Llc Programmable soft-output Viterbi algorithm system and method
US8161357B2 (en) * 2008-03-17 2012-04-17 Agere Systems Inc. Systems and methods for using intrinsic data for regenerating data from a defective medium
US8095855B2 (en) * 2008-03-17 2012-01-10 Agere Systems Inc. Systems and methods for regenerating data from a defective medium
US8149527B2 (en) * 2008-04-29 2012-04-03 Agere Systems Inc. Systems and methods for reducing attenuation of information derived from a defective medium
US7849385B2 (en) * 2008-04-29 2010-12-07 Agere Systems Inc. Systems and methods for media defect detection utilizing correlated DFIR and LLR data
US8121224B2 (en) * 2008-04-29 2012-02-21 Agere Systems Inc. Systems and methods for filter based media defect detection
WO2010001502A1 (ja) * 2008-06-30 2010-01-07 国立大学法人愛媛大学 復号化装置、垂直磁気記録再生装置、受信装置、および、復号化方法
US8139457B2 (en) * 2008-09-23 2012-03-20 Agere Systems Inc. Systems and methods for low latency media defect detection
US8949701B2 (en) 2008-09-23 2015-02-03 Agere Systems Inc. Systems and methods for low latency media defect detection
JP2009048765A (ja) * 2008-10-06 2009-03-05 Fujitsu Ltd 復号器および符号器
JP2009093791A (ja) * 2008-12-12 2009-04-30 Victor Co Of Japan Ltd 記録装置、記録方法、再生装置、再生方法、記録媒体
US8219892B2 (en) * 2009-03-06 2012-07-10 Agere Systems Inc. Systems and methods for enhanced media defect detection
US7952824B2 (en) * 2009-03-06 2011-05-31 Agere Systems Inc. Systems and methods for defective media region identification
US8411537B2 (en) * 2009-03-06 2013-04-02 Agere Systems Inc. Systems and methods for recovering information from a defective medium
KR101570472B1 (ko) * 2009-03-10 2015-11-23 삼성전자주식회사 연접 부호화 및 복호화 구조를 갖는 데이터 처리 시스템
US7982985B1 (en) * 2009-04-17 2011-07-19 Marvell International Ltd. Method and apparatus for adapting a finite impulse response equalizer in a hard disk drive read channel
US8745439B2 (en) * 2009-04-17 2014-06-03 Lsi Corporation Systems and methods for multilevel media defect detection
US8347155B2 (en) * 2009-04-17 2013-01-01 Lsi Corporation Systems and methods for predicting failure of a storage medium
US8176404B2 (en) * 2009-09-09 2012-05-08 Lsi Corporation Systems and methods for stepped data retry in a storage system
US8176400B2 (en) * 2009-09-09 2012-05-08 Lsi Corporation Systems and methods for enhanced flaw scan in a data processing device
JP4823366B2 (ja) 2010-02-02 2011-11-24 株式会社東芝 反復復号を適用するディスク装置における対数尤度比操作方法
US8031420B2 (en) * 2010-02-18 2011-10-04 Lsi Corporation Frequency-based approach for detection and classification of hard-disc defect regions
US20110205653A1 (en) * 2010-02-24 2011-08-25 Lsi Corporation Systems and Methods for Data Recovery
US8345369B2 (en) * 2010-02-24 2013-01-01 Lsi Corporation Systems and methods for data recovery using enhanced sync mark location
US8045283B2 (en) * 2010-03-23 2011-10-25 Lsi Corporation Amplitude-based approach for detection and classification of hard-disc defect regions
US8089713B2 (en) * 2010-03-25 2012-01-03 Lsi Corporation Detection of hard-disc defect regions using soft decisions
JP5609250B2 (ja) * 2010-05-12 2014-10-22 日本電気株式会社 ビタビ復号装置およびその復号方法ならびに通信システム
US8799737B1 (en) * 2011-02-15 2014-08-05 Marvell International Ltd. Soft-information modification in concatenated decoding systems
US8887034B2 (en) * 2011-04-15 2014-11-11 Lsi Corporation Systems and methods for short media defect detection
JP5696604B2 (ja) * 2011-06-30 2015-04-08 富士通株式会社 誤り訂正符号の復号装置、誤り訂正符号の復号方法及び基地局装置ならびに移動局装置
US8612843B2 (en) 2011-08-19 2013-12-17 Lsi Corporation Systems and methods for qualitative media defect determination
US8661324B2 (en) * 2011-09-08 2014-02-25 Lsi Corporation Systems and methods for non-binary decoding biasing control
US8788921B2 (en) 2011-10-27 2014-07-22 Lsi Corporation Detector with soft pruning
US8996952B2 (en) 2012-01-04 2015-03-31 Marvell World Trade Ltd. High-throughput iterative decoding's defect scan in retry mode of storage system channel
US8892986B2 (en) * 2012-03-08 2014-11-18 Micron Technology, Inc. Apparatuses and methods for combining error coding and modulation schemes
US9129653B2 (en) 2012-04-20 2015-09-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for calibration coasting in a data processing system
US8819521B2 (en) 2012-04-30 2014-08-26 Lsi Corporation Systems and methods for short media defect detection using non-binary coded information
US8675297B2 (en) 2012-06-15 2014-03-18 Lsi Corporation Media defect classification
US9076492B2 (en) 2012-07-12 2015-07-07 Lsi Corporation Systems and methods for rapid erasure retry decoding
US8826110B2 (en) 2012-07-17 2014-09-02 Lsi Corporation Systems and methods for defect scanning
US9110821B2 (en) * 2012-07-25 2015-08-18 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for improved short media defect detection
US8732562B2 (en) 2012-07-25 2014-05-20 Lsi Corporation Systems and methods for improved short media defect detection
US8972800B2 (en) 2012-07-30 2015-03-03 Lsi Corporation Systems and methods for enhanced media defect detection
US9245586B2 (en) 2012-10-18 2016-01-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for short media defect detection using multi-iteration soft data feedback
US8996970B2 (en) 2012-10-24 2015-03-31 Lsi Corporation Systems and methods for positive feedback short media defect detection
US9362954B1 (en) * 2013-03-15 2016-06-07 Seagate Technology Llc Digital communications channel
US9244752B2 (en) 2013-05-02 2016-01-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for detecting media flaws
US8917468B1 (en) 2013-06-06 2014-12-23 Lsi Corporation Systems and methods for media defect detection with pattern qualification
US10205470B2 (en) * 2014-02-14 2019-02-12 Samsung Electronics Co., Ltd System and methods for low complexity list decoding of turbo codes and convolutional codes
JP2021034825A (ja) * 2019-08-21 2021-03-01 株式会社東芝 磁気ディスク装置

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH084233B2 (ja) * 1984-06-29 1996-01-17 株式会社日立製作所 誤り訂正符号の復号装置
JPS62254540A (ja) * 1986-04-28 1987-11-06 Casio Comput Co Ltd 誤り訂正装置
JPS63193723A (ja) 1987-02-06 1988-08-11 Sony Corp リ−ドソロモン符号の復号方法
EP0473260B1 (de) * 1990-08-28 1995-12-27 International Business Machines Corporation Herstellung von Halbleiterpackungen
US5222069A (en) * 1990-09-20 1993-06-22 Ampex Systems Corporation Miscorrection arrangement for the concealment of misdetected or miscorrected digital signals
FR2675971B1 (fr) 1991-04-23 1993-08-06 France Telecom Procede de codage correcteur d'erreurs a au moins deux codages convolutifs systematiques en parallele, procede de decodage iteratif, module de decodage et decodeur correspondants.
US5233482A (en) * 1991-07-31 1993-08-03 International Business Machines Corporation Thermal asperity compensation for PRML data detection
KR0160645B1 (ko) * 1993-12-30 1999-01-15 김광호 디지탈 브이씨알의 에러정정 디코더
US5714262A (en) 1995-12-22 1998-02-03 E. I. Du Pont De Nemours And Company Production of poly(ethylene terephthalate)
KR0166755B1 (ko) * 1995-09-30 1999-03-20 김광호 디지탈기록재생시스템의 오류수정을 위한 제어신호발생방법 및 그 장치
US5701314A (en) 1995-12-21 1997-12-23 Cirrus Logic, Inc. On-the-fly error correction using thermal asperity erasure pointers from a sampled amplitude read channel in a magnetic disk drive
KR100229015B1 (ko) * 1996-08-06 1999-11-01 윤종용 디지탈 처리시스템의 에러정정장치 및 방법
US5875199A (en) 1996-08-22 1999-02-23 Lsi Logic Corporation Video device with reed-solomon erasure decoder and method thereof
US5844920A (en) * 1996-11-07 1998-12-01 Cirrus Logic, Inc. Thermal asperity compensation using multiple sync marks for retroactive and split segment data synchronization in a magnetic disk storage system
JP3906516B2 (ja) * 1997-04-22 2007-04-18 ソニー株式会社 ディジタル磁気記録再生装置
KR100243209B1 (ko) * 1997-04-30 2000-02-01 윤종용 오류정정 능력을 개선한 디지털 기록/재생 장치와 그 방법
KR19990052150A (ko) * 1997-12-12 1999-07-05 윤종용 시간지연 보상회로
US6226136B1 (en) 1998-10-01 2001-05-01 Lsi Logic Corporation System and method for gain compensation for thermal asperity correction
KR100321978B1 (ko) * 1998-12-31 2002-07-02 윤종용 통신시스템에서반복복호장치및방법
US6405342B1 (en) * 1999-09-10 2002-06-11 Western Digital Technologies, Inc. Disk drive employing a multiple-input sequence detector responsive to reliability metrics to improve a retry operation
DE69923970T2 (de) * 1999-09-14 2006-04-27 Lucent Technologies Inc. Kanaldecodiereinrichtung und Verfahren zum Kanaldecodieren
US6604220B1 (en) * 2000-09-28 2003-08-05 Western Digital Technologies, Inc. Disk drive comprising a multiple-input sequence detector selectively biased by bits of a decoded ECC codedword
US6757117B1 (en) * 2001-08-24 2004-06-29 Cirrus Logic, Inc. Data detection in a disk drive system using erasure pointers

Also Published As

Publication number Publication date
JP2003068024A (ja) 2003-03-07
US20030066020A1 (en) 2003-04-03
KR20020095009A (ko) 2002-12-20
DE60132313D1 (de) 2008-02-21
JP4198904B2 (ja) 2008-12-17
CN1391221A (zh) 2003-01-15
CN1299292C (zh) 2007-02-07
EP1267346B1 (de) 2008-01-09
EP1267346A1 (de) 2002-12-18
KR100544089B1 (ko) 2006-01-23
US7237173B2 (en) 2007-06-26
US20030043487A1 (en) 2003-03-06

Similar Documents

Publication Publication Date Title
DE60132313T2 (de) Aufzeichnungs- und Wiedergabegerät, Signaldekodierschaltung, Fehlerkorrekturverfahren und iterativer Dekoder
KR100515718B1 (ko) 정보 기록 재생 장치 및 방법, 및 신호 복호회로
US7849388B2 (en) Signal decoding method and device, and signal storage system
DE10050746A1 (de) Systeme und Verfahren zum Lesen von kodierten Informationen, die zufälligen Fehlern und Sprungfehlern unterworfen sind
US7590929B2 (en) Record reproduction method, apparatus, and circuit for using error correcting code
US20060168493A1 (en) Data detection and decoding system and method
US7414941B2 (en) Data recording device and data reproducing device
DE60307369T2 (de) Informationsaufzeichnungs- und -wiedergabeapparat, optischer Plattenapparat und Datenwiedergabeverfahren
JP2004164767A (ja) データの復号方法およびそれを用いたディスク装置
US7240276B2 (en) Method and apparatus for turbo coding and decoding in a disk drive
US7178092B2 (en) Method and apparatus for turbo coding and decoding in read and write channel of disk drive
US7421643B2 (en) Data detection and decoding system and a method of detecting and decoding data
Oenning et al. Low density parity check coding for magnetic recording channels with media noise
Warisarn et al. Soft-output decoding approach of 2D modulation codes in bit-patterned media recording systems
Tjhai et al. Performance of Serial Concatenated Turbo Codes in High Density Multi-Track Magnetic Recording
JP2005108332A (ja) 反復復号を用いたデータ再生装置及び方法
Cao Bit-based SNR insensitive early stopping for turbo decoding
CHOUDHARY et al. Implementation of High-Rate Error-Detection Code Techniques for Perpendicular Recording using Cyclic Redundancy Check Code
Fan et al. Application to Magnetic Storage
Kuma et al. Turbo codes for zero field MAMMOS

Legal Events

Date Code Title Description
8381 Inventor (new situation)

Inventor name: MORITA, TOSHIHIKO, KAWASAKI-SHI, KANAGAWA 211-, JP

Inventor name: SATO, YUICHI, KAWASAKI-SHI, KANAGAWA 211-8588, JP

Inventor name: SUGAWARA, TAKAO, KAWASAKI-SHI, KANAGAWA 211-85, JP

8364 No opposition during term of opposition
8328 Change in the person/name/address of the agent

Representative=s name: SEEGER SEEGER LINDNER PARTNERSCHAFT PATENTANWAELTE