DE3344462C2 - - Google Patents
Info
- Publication number
- DE3344462C2 DE3344462C2 DE3344462A DE3344462A DE3344462C2 DE 3344462 C2 DE3344462 C2 DE 3344462C2 DE 3344462 A DE3344462 A DE 3344462A DE 3344462 A DE3344462 A DE 3344462A DE 3344462 C2 DE3344462 C2 DE 3344462C2
- Authority
- DE
- Germany
- Prior art keywords
- layer
- silicon
- contact
- exposed
- silicon dioxide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76897—Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
-
- H10P14/44—
-
- H10P50/642—
-
- H10P50/644—
-
- H10P54/00—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Weting (AREA)
- Die Bonding (AREA)
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US44776182A | 1982-12-08 | 1982-12-08 | |
| US06/447,760 US4878099A (en) | 1982-12-08 | 1982-12-08 | Metallizing system for semiconductor wafers |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE3344462A1 DE3344462A1 (de) | 1984-06-20 |
| DE3344462C2 true DE3344462C2 (Direct) | 1989-12-28 |
Family
ID=27035081
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19833344462 Granted DE3344462A1 (de) | 1982-12-08 | 1983-12-08 | Verfahren zur herstellung von halbleiterbauteilen |
Country Status (5)
| Country | Link |
|---|---|
| DE (1) | DE3344462A1 (Direct) |
| FR (1) | FR2537778B1 (Direct) |
| GB (2) | GB2132412B (Direct) |
| IT (1) | IT1194505B (Direct) |
| SE (1) | SE8306663L (Direct) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3301666A1 (de) * | 1983-01-20 | 1984-07-26 | Brown, Boveri & Cie Ag, 6800 Mannheim | Verfahren zur herstellung einer mehrschichtigen kontaktmetallisierung |
| JPH07118534B2 (ja) * | 1990-02-22 | 1995-12-18 | 三菱電機株式会社 | 半導体装置の製造方法 |
| US5422286A (en) * | 1994-10-07 | 1995-06-06 | United Microelectronics Corp. | Process for fabricating high-voltage semiconductor power device |
| CN1241253C (zh) * | 2002-06-24 | 2006-02-08 | 丰田合成株式会社 | 半导体元件的制造方法 |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| NL280742A (Direct) * | 1961-08-12 | |||
| US3288662A (en) * | 1963-07-18 | 1966-11-29 | Rca Corp | Method of etching to dice a semiconductor slice |
| DE1258235B (de) * | 1965-01-04 | 1968-01-04 | Licentia Gmbh | Verfahren zur Herstellung einer, die Sperrspannungsfestigkeit erhoehenden Randzonenprofilierung von Siliziumscheiben |
| DE1286641B (de) * | 1966-08-26 | 1969-01-09 | Bosch Gmbh Robert | Verfahren zur Kontaktierung einer Halbleiteranordnung |
| DE1789062C3 (de) * | 1968-09-30 | 1978-11-30 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Verfahren zum Herstellen von Metallkontaktschichten für Halbleiteranordnungen |
| IT995593B (it) * | 1972-12-11 | 1975-11-20 | Rca Corp | Dispositivo semiconduttore con connessioni a barretta e metodo di fabbricazione dello stesso |
| DE2332822B2 (de) * | 1973-06-28 | 1978-04-27 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Verfahren zum Herstellen von diffundierten, kontaktierten und oberflächenpassivierten Halbleiterbauelementen aus Halbleiterscheiben aus Silizium |
| GB1487201A (en) * | 1974-12-20 | 1977-09-28 | Lucas Electrical Ltd | Method of manufacturing semi-conductor devices |
| US4042951A (en) * | 1975-09-25 | 1977-08-16 | Texas Instruments Incorporated | Gold-germanium alloy contacts for a semiconductor device |
| IN144812B (Direct) * | 1976-01-22 | 1978-07-15 | Westinghouse Electric Corp | |
| IT1059086B (it) * | 1976-04-14 | 1982-05-31 | Ates Componenti Elettron | Procedimento per la passivazione di dispositivi a semiconduttore di potenza ad alta tensione inversa |
| DE2656015A1 (de) * | 1976-12-10 | 1978-06-15 | Bbc Brown Boveri & Cie | Verfahren zum herstellen von halbleiterbauelementen |
| DE2709802A1 (de) * | 1977-03-07 | 1978-09-14 | Siemens Ag | Verfahren zur entfernung von bei ionenimplantationsprozessen in halbleitersystemen entstehenden verunreinigungen |
| GB2064860B (en) * | 1979-10-18 | 1984-01-25 | Gen Electric | Method for metallizing a semiconductor element |
| CA1164734A (en) * | 1980-07-11 | 1984-04-03 | Michael Schneider | Method for applying an anti-reflection coating to a solar cell |
| US4339869A (en) * | 1980-09-15 | 1982-07-20 | General Electric Company | Method of making low resistance contacts in semiconductor devices by ion induced silicides |
-
1983
- 1983-12-02 SE SE8306663A patent/SE8306663L/xx not_active Application Discontinuation
- 1983-12-06 IT IT24070/83A patent/IT1194505B/it active
- 1983-12-08 DE DE19833344462 patent/DE3344462A1/de active Granted
- 1983-12-08 FR FR8319680A patent/FR2537778B1/fr not_active Expired
- 1983-12-08 GB GB08332808A patent/GB2132412B/en not_active Expired
-
1985
- 1985-11-27 GB GB08529225A patent/GB2168843B/en not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| IT8324070A0 (it) | 1983-12-06 |
| FR2537778B1 (fr) | 1986-12-19 |
| SE8306663L (sv) | 1984-06-09 |
| GB2168843A (en) | 1986-06-25 |
| SE8306663D0 (sv) | 1983-12-02 |
| FR2537778A1 (fr) | 1984-06-15 |
| GB2132412A (en) | 1984-07-04 |
| GB2132412B (en) | 1987-08-19 |
| GB2168843B (en) | 1987-08-19 |
| IT1194505B (it) | 1988-09-22 |
| GB8332808D0 (en) | 1984-01-18 |
| GB8529225D0 (en) | 1986-01-02 |
| DE3344462A1 (de) | 1984-06-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE19581952B4 (de) | Verfahren zum Entfernen von Metallschichten von einer Pb/Sn-Lötbumps aufweisenden Substratoberfläche | |
| EP0005185B1 (de) | Verfahren zum gleichzeitigen Herstellen von Schottky-Sperrschichtdioden und ohmschen Kontakten nach dotierten Halbleiterzonen | |
| DE2319883A1 (de) | Verfahren zur herstellung einer halbleiteranordnung mit einem leitermuster und durch dieses verfahren hergestellte anordnung | |
| DE2709986A1 (de) | Verfahren zum herstellen von koplanaren schichten aus duennen filmen | |
| US4638553A (en) | Method of manufacture of semiconductor device | |
| DE2922015A1 (de) | Verfahren zur herstellung einer vlsi-schaltung | |
| DE102014101283A1 (de) | Halbleiterbauelement und Verfahren zur Herstellung eines Halbleiterbauelements | |
| DE3316417A1 (de) | Solarzelle | |
| DE19520768A1 (de) | Verfahren zur Herstellung einer Halbleitervorrichtung mit Dünnfilmwiderstand | |
| US4965173A (en) | Metallizing process and structure for semiconductor devices | |
| DE2340142B2 (de) | Verfahren zur massenproduktion von halbleiteranordnungen mit hoher durchbruchspannung | |
| DE1614306B2 (de) | Verfahren zur Herstellung elektrischer Anschlüsse auf einer Oberfläche eines elektronischen Bauelementes und durch Anwendung dieses Verfahrens hergestelltes Bauelement | |
| DE1927646B2 (de) | Verfahren zur herstellung einer halbleiteranordnung | |
| DE3312053A1 (de) | Verfahren zum verhindern von kurz- oder nebenschluessen in einer grossflaechigen duennschicht-solarzelle | |
| DE102016119676A1 (de) | Verfahren und Halbleiterchipvorrichtung | |
| DE3689971T2 (de) | Herstellung einer halbleiteranordnung. | |
| DE3344462C2 (Direct) | ||
| DE2332822B2 (de) | Verfahren zum Herstellen von diffundierten, kontaktierten und oberflächenpassivierten Halbleiterbauelementen aus Halbleiterscheiben aus Silizium | |
| EP0013728B1 (de) | Verfahren zur Herstellung von elektrischen Verbindungen zwischen Leiterschichten in Halbleiterstrukturen | |
| DE3626598C2 (de) | Verfahren zum Herstellen eines MOS-Feldeffekttransistors in einer integrierten Schaltung | |
| DE102016106563A1 (de) | Verfahren zum Herstellen einer Solarzelle, mit dem Verfahren hergestellte Solarzelle und Substratträger | |
| JPS59117115A (ja) | 半導体装置の製造方法 | |
| DE69215956T2 (de) | Verfahren zum Herstellen eines Kontakts auf einem Halbleiterbauelement | |
| DE1929084C3 (de) | Ätzlösung für ein Verfahren zum Herstellen eines Halbleiterbauelementes | |
| DE1640470A1 (de) | Verfahren zum Herstellen von scharf definierten Aperturen in einer isolierenden Schicht bzw.in Halbleitermaterial,insbesondere zur gegenseitigen elektrischen Isolierung verschiedener in einer integrierten oder monolithischen Halbleitervorrichtung zusammengefasster Schaltungselemente |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8110 | Request for examination paragraph 44 | ||
| D2 | Grant after examination | ||
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |