DE2751021A1 - Anordnung zum synchronisieren von oszillatorsignalen - Google Patents
Anordnung zum synchronisieren von oszillatorsignalenInfo
- Publication number
- DE2751021A1 DE2751021A1 DE19772751021 DE2751021A DE2751021A1 DE 2751021 A1 DE2751021 A1 DE 2751021A1 DE 19772751021 DE19772751021 DE 19772751021 DE 2751021 A DE2751021 A DE 2751021A DE 2751021 A1 DE2751021 A1 DE 2751021A1
- Authority
- DE
- Germany
- Prior art keywords
- signal
- frequency
- oscillator
- output signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000008878 coupling Effects 0.000 claims description 2
- 238000010168 coupling process Methods 0.000 claims description 2
- 238000005859 coupling reaction Methods 0.000 claims description 2
- 230000001360 synchronised effect Effects 0.000 description 6
- 101100286286 Dictyostelium discoideum ipi gene Proteins 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/199—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division with reset of the frequency divider or the counter, e.g. for assuring initial synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
- H04N5/067—Arrangements or circuits at the transmitter end
- H04N5/073—Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Processing Of Color Television Signals (AREA)
Description
Brit.Ser.No: 4-754-6-76
Piled: November 15, 1976 «_
SerNo: 776711 Ef
977 ?1 £ ?**
Filed: March 11, 1977 «?1 £ ?** 8J0*,
1 , DIpI.-Ing. Wolfgang Heueier
3 8 München 86, Postfach 860668
RCA Corporation
New York, N.Y., V.St.v.A.
New York, N.Y., V.St.v.A.
Anordnung zum Synchronisieren von Oszillatorsignalen
Die Erfindung bezieht sich auf Einrichtungen zum Synchronisieren von Oszillatoren, und zwar insbesondere mit Hilfe eines Bezugssignals,
dessen Frequenz sich wesentlich von der Betriebsfrequenz des Oszillators unterscheidet.
Es gibt zahlreiche Anlagen mit sogenanntem Haupt- oder Steueroszillator,
von dessen Ausgangsfrequenz mehrere Sekundärfrequenzen abgeleitet werden. Ein Beispiel hierfür sind Pernsehsysterne,
worin ein auf relativ hoher Frequenz schwingender Hauptoszillator mit Frequenzteilern gekoppelt ist, um die Horizontal- oder
Zeilensynchronsignale und die Vertikal- oder Bildsynchronsignale zu erzeugen, die alle in Frequenz und Phase mit dem Hauptoszillator
synchronisiert sind. Solche Hauptoszillatoren zur Bereitstellung eines Bezugssignals sind gewöhnlich thermostatstabilisiert
oder temperaturkompensiert und arbeiten dann mit optimaler Genauigkeit auf einer diskreten Frequenz mit einem begrenzten Justierbereich
in der Größenordnung von + 5ppm (Teile je Million).
809821/0823
In der Praxis können ein oder mehrere flauptoszillatoren über
einen Synchronisierungsmechanismus innerhalb eines Systems kombiniert sein, wozu die Oszillatoren in Phase und Freouenz miteinander
synchronisiert werden müssen. Diese Arbeitsweise bezeichnet man als "Genlock"-Betrieb (von engl.: "generator
locking"). Bei Genlock-Betrieb nimmt nan ein externes Signal,
im allgemeinen ein Signal mit niedriger Frequenz wie z.B. die Horizontalfrequenz in einem Fernsehsystem, das von einem die
Rolle des System-Bezugsgebers spielenden Hauptoszillator abgeleitet wird, um die anderen Hauptoszillatoren mit dem System-Bezugsgeber
zu synchronisieren. Ein Phasendetektor in der Regelschleife
Jedes Hauptoszillators vergleicht die vom betreffenden Hauptoszillator abgeleitete entsprechende Sekundärfrequenz, z.B.
das horizontalfreauente Signal, mit dem horizontalfreauenten externen System-Bezugssignal. Eine Phasendifferenz zwischen den
beiden Eingangssignalen des Phasendetektors bringt diesen Detektor zur Abgabe eines Fehlersignals, das auf einen Steuereingang
des lokalen Hauptoszillators gekoppelt wird, um dessen Ausgangssignal in Phase mit dem externen Bezugssignal zu bringen, so daß
der lokale Hauptoszillator mit dem System synchronisiert wird. Falls die Phasendifferenz zwischen der lokalen und der System-Bezugsfrequenz
relativ groß ist, kann unter Umständen eine beträchtliche Zeit vergehen (z.B. bis zu 60 Sekunden), bevor alle
Sekundärfrequenzen synchronisiert sind. Dieser Zeitverzug ist dadurch bedingt, daß die Ausgangsfrequenz des Hauptoszillators
in relativ hohem Maße heruntergeteilt werden muß, um die niedrigere Sekundärfreauenz zu erzeugen, und daß der Stellbereich des
Hauptoszillators normalerweise begrenzt ist.
Bekannte Maßnahmen zur Verkürzung der für die Synchronisierung eines lokalen Hauptoszillators benötigten Zeit erfordern im
allgemeinen die Verwendung von zwei oder mehr externen Bezugssignalen. So wird z.B. in einem bekannten System ein erstes Bezugssignal
mit einer bei oder nahe der Ausgangsfrequenz des lokalen Hauptoszillators liegenden Frequenz dazu verwendet, den
lokalen Hauptoszillator zu korrigieren, während ein zweites Be-
- 3 809821/0823
zugssignal einer niedrigeren Sekundärfrequenz dazu herangezogen
wird, die für die Ableitung der niedrigeren Sekundärfrequenz dienende Frequenzteilerschaltung zurückzustellen. Der beträchtliche
Frequenzunterschied zwischen den beiden (oder mehreren) externen Bezug3signalen kann jedoch zu einer wesentlichen Zeit-
und FhasenverSetzung des Ausgangssignals der niedrigeren Sekundärfrequenz
führen, je nachdem, welchen Zählerstand die Freauenzteilerschaltung
zum Zeitpunkt der versuchten Rücksetzung hat.
Gemäß einer bevorzugten Ausführungsform der Erfindung wird eine
Anordnung vorgesehen, die mittels eines einzigen externen Bezugssignals eine Oszillatorschaltung synchronisieren kann, welche
zwei oder mehr Ausgangssignale mit wesentlich unterschiedlicher Frequenz liefert. Die erfindungsgemäße Anordnung erhält eine ein
erstes Ausgangssignal erzeugende Oszillatorschaltung, an die eine
Freauenzteilerschaltung angeschlossen ist, um von diesem ersten Ausgangssignal ein zweites Ausgangssignal abzuleiten. Ein Phasendetektor
empfängt das zweite Ausgangssignal und ein im wesentlichen mit der gleichen Frequenz wie dieses Signal schwingendes
externes Bezugssignal und entwickelt daraus ein Phasensteuersignal, welches die Phasendifferenz zwischen dem zweiten Ausn;angssignal
und dem externen Bezugssignal anzeigt. Eine Kopplungseinrichtung führt das Phasensteuersignal dem Oszillator zu, um
das zweite Ausgangssignal phasengleich mit dem externen Bezugssignal zu machen. Eine mit der Frequenzteilerschaltung gekoppelte
erste Steuereinrichtung spricht auf das externe Bezugssignal an, um die Teilerschaltung beim Anlegen des externen Bezugssignals
an die Oszillatorschaltung zurückzusetzen. Eine mit der Teilerschaltung gekoppelte zweite Steuereinrichtung sorgt dafür,
daß die Teilerschaltung aktiviert wird, sobald das erste
Ausgangssignal von der Teilerschaltung nach dem Anlegen des externen Bezugssignals erscheint.
Die Erfindung wird nachstehend an einem Ausführungsbeispiel anhand
von Zeichnungen näher erläutert.
809821/0823
Fig. 1 zeigt in Blockform eine erfindungsgernäße Schaltungsanordnung
für einen Hauptoszillator;
Figuren 2a bis 2f
zeigen Wellenformen zur Veranschaulichung des Betriebs der Anordnung nach Fig. 1.
In der Anordnung nach Fig. 1 ist ein spannungsgesteuerter Hauptoszillator
(spannungsgesteuerter Kristalloszillator) 10 vorgesehen, der unter Steuerung durch eine zwischen einem Potential V
und einem Bezugspotential (Masse) eingerichtete Vorspannung 8 auf einer diskreten Frequenz schwingt. Der Ausgang des Hauptoszillators
ist mit einer Ausgangsklemme (Oszillatorausgang)und mit dem Eingang einer Teilerschaltung 12 verbunden. Die Teilerschaltung
12 ist in an sich bekannter Weise ausgelegt, um die Ausgangsfrequenz des Hauptoszillators 10 durch eine gewünschte
Zahl η zu teilen, die von der für den Hauptoszillator 10 gewählten diskreten Frequenz und der gewünschten niedrigeren Sekundärfrequenz
abhängt. In einem typischen Ausführungsbeispiel, das für die SECAM-Fernsehnorm ausgelegt ist, schwingt der Hauptoszillator
10 auf einer Frequenz von 4406250 Hz, wobei η gleich
282 und die niedrige Sekundärfrequenz gleich 15625 Hz (die gewünschte Horizontal- oder Zeilenfreouenz) ist. Der Ausgang der
Teilerschaltung 12 ist mit dem einen Eingang eines Phasendetektors 14 gekoppelt und außerdem über einen Schalter So mit einer
Ausgangsklemme 30 verbunden, wo das Ausgangssignal der Teilerschaltung
als lokaler Horizontal-Zeitbezug (Wellenform 2f) entnommen werden kann. In der Genlock-Betriebsart wird ein Genlock-Steuersignal
auf einen Eingang 31 eines UND-Gliedes 22 gekoppelt. V/enn das externe Horizontalsignal, auf das die Synchronisierung
erfolgen soll, auf die Klemme 33 gegeben wird, dann wird ein dazu in Relation stehendes Steuersignal auf die andere Eingangsklemme 52 des UND-Gliedes 22 gekoppelt. Das Ausgangssignal des
UND-Gliedes 22 in Form eines Pegelsprungs (bei t^, in der Wellenform
2a) ist ein Umschalt-Steuersignal, das die (lediglich schematisch dargestellten) Schalter S^. und Sp in die Position EXT
- 5
809821 /0823
bringt und außerdem einen monostabilen Multivibrator 20 triggert (t^ in der Wellenform 2b). Das Ausgangssignal des Multivibrators
20 wird auf den Setzeingang eines Setz/Rücksetz-Flipflops 18 gekoppelt.
Das Signal vom Q-Ausgang des Flipflops 18 (t^-t,- in
Fig. 2c) wird auf den Rücksetzeingang der Teilerschaltung 12 gegeben,
um die Teilerschaltung auf einen Zählerstand 0 zurückzustellen und damit die Erzeugung des Horizontal-Zeitbezugssignals
von der Teilerschaltung 12 zu unterbrechen (t^-t,- in der Wellenform
2d).
Das an der Klemme 33 zugeführte externe Synchronbezugssignal (Wellenform 2f) wird auf den anderen Eingang des Phasendetektors
14 gegeben und außerdem über den Schalter S~ an die Klemme 30
geliefert. Wie oben beschrieben erzeugt der Phasendetektor 14 ein Steuersignal, das die Phasendifferenz zwischen dem intern
erzeugten Signal (d.h. dem Ausgangssignal der Teilerschaltung 12) und dem von außen zugeführten externen Bezugssignal anzeigt. Da
jedoch der Steuereingang des Hauptoszillators 10 jetzt mittels des Schalters S^. über ein Tiefpaßfilter 16 mit dem Ausgang des
Phasendetektors 14 in Verbindung steht und die Teilerschaltung
durch das ihrem Rücksetzeingang vom Ausgang des Flipflops 18 zugeführte Steuersignal auf dem Zählwert 0 gehalten wird, empfängt
der eine Eingang des Phasendetektors den Wert 0, und die Folge ist eine Undefinierte Steuerspannung am Steuereingang des Hauptoszillators.
Mit dem Auftreten des unmittelbar nächsten externen Ilorizontal-Zeitimpulses (te in Fig. 2e)t der an der Ausgangsklemme
30 erscheint, wird das Flipflop 18 zurückgesetzt, worauf sein
Q-Ausgang niedrig wird (t,- in Fig. 2c) und die Teiler schaltung
wiederum äctiviert wird· Wenn die Teilerschaltung ihren vorgegebenen
Zählerstand erreicht hat, gibt sie ihren Ausgangsimpuls ab (tn in Fig. 2d), der dem offenen Eingang des Phasendetektors 14
zugeführt wird· Da das Maß der Frequenzänderung des Hauptoszillators 10 nur gering ist, liegt dieser erste Ausgangsimpuls zeitlich
ziemlich dicht an der Kette der externen Horizontal-Zeitimpulse,
die den Zählbetrieb in der Teilerschaltung 12 ausgelöst hat. Der Phasendetektor 14 empfängt als die beiden zu vergleichen-
- 6 809821/0823
den Signale nun einen externen Impuls (tg in Fig. 2e) und einen
Ausgangsimpuls der Teilerschaltung (tr, in Fig. 2d). Die Lage
des Teiler-Ausgangsimpulses beim Zeitpunkt tn in der Wellenform 2d zeigt an, daß der Hauptoszillator 10 während des Fehlens
eines vom Fhasendetektor 14 kommenden Steuersignals zu langsam
gelaufen ist. Der Phasendetektor 14- bildet aus seinen beiden eben genannten Eingangssignalen ein Steuersignal für den Steuereingang
des Hauptoszillators 10, das den Oszillator 10 beschleunigt. Der unmittelbar nächste Ausgangsimpuls von der Teilerschaltung
12 (to in Fig. 2d) erscheint im dargestellten Fall zu
früh, aber wiederum sehr dicht am richtigen externen Horizontal-Zeitimpuls
(tq in Fig. 2e). Der Phasendetektor macht wiederum den
Phasenvergleich, und der nächste externe Horizontal-Zeitimpuls zum Zeitpunkt t.Q in Fig. 2e zeigt, daß Teiler-Ausgangssignal
(Wellenform 2d) zum Zeitpunkt t.„ und das an der Klemme 30 erscheinende
Ausgangssignal (Wellenform 2f) zum Zeitpunkt t^Q alle
synchron sind. Die benötigte Zeit für die volle Synchronisierung des Ausgangssignals des Hauptoszillators und des Signals der
sekundären Frequenz hat also nur so kurz wie 2 bis 3 Zählzyklen der Teilerschaltung 12 gedauert, d.h. die zur Phasensynchronisierung
erforderliche Zeit ist auf ein Minimum reduziert worden, und die durch die sehr unterschiedlichen Frequenzen angesteuerten
externen Schaltungen haben kaum oder keinerlei Störung erfahren.
Die Erfindung wurde vorstehend an einem Ausführungsbeispiel erläutert,
das sich auf die Synchronisierung der Horizontalfrequenz mit einem an der Klemme 33 zugeführten externen Horizontalsignal
bezieht. Das erfindungsgemäße System ist jedoch in der Lage, die
Ausgangssignale des Oszillators 10 und die an der Klemme 30 erhaltenen
Ausgangssignale mit jedem beliebigen extern zugeführten Signal zu synchronisieren. So kann das beschriebene Prinzip zum
Beispiel auch mit Vorteil angewandt werden, um Ausgangssignale, die der Horizontalfrequenz und der Vertikalfrequenz entsprechen,
mit einem extern zugeführten vertikalfrequenten Signal zu synchronisieren.
809821/0823
Claims (2)
- PatentansprücheΛ.j Anordnung zum Synchronisieren einer Oszillatorschaltung, die zwei oder mehr Ausgangssignale mit sich wesentlich unterscheidenden Freouenzen liefert, auf ein einziges externes Bezugssignal, gekennzeichnet durch: einen Oszillator (10) zur Erzeugung eines ersten Ausgangssi prnals;eine mit dem Oszillator gekoppelte Teilerschaltung (12), die von diesem ersten Ausgangssignal ein zweites Ausgangssignal ableitet;eine Quelle für ein externes Bezugssignal (33)» das im wesentlichen die gleiche Frequenz wie das zweite Ausgangssignal hat;einen auf das zweite Ausgangssignal und das externe Bezugssignal ansprechenden Phasendetektor (14-) zur Gewinnung eines Phasensteuersignals, das die Phasendifferenz zwischen dem zweiten Ausgangssignal und dem externen Bezugssignal anzeigt;eine Kopplungseinrichtung (16), die das Phasensteuersignal in solchem Sinne auf den Oszillator koppelt, daß das zweite Ausgangssignal in Phasengleichheit mit dem externen Bezugssignal gebracht wird;eine mit der Teilerschaltung gekoppelte Steuereinrichtung (18, 20), die auf ein Synchronisiersteuersignal anspricht, um die Teilerschaltung beim Anlegen des Synchronisiersteuersignals an die Steuereinrichtung zurückzusetzen, und die auf das nach dem Anlegen des Synchronisiersteuersignals als erstes erscheinende externe Bezugssignal anspricht, um die Teilerschaltung zu aktivieren.
- 2. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Steuereinrichtung aus einem monostabilen Multivibrator (20)809821/0823ORfGMNAL INSPECTEDund einem Setz/Rücksetz-Flipflop (18) besteht.Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß
der Oszillator (10) die horizontalfrequenten und die vertikalfreouenten Signale für ein Fernsehsystem erzeugt und daß das erste /Vusgangssignal eine dem horizontelfreouentcn oignal entsprechende Frenuenz hat und daß das zweite Ausgangssignal eine dem vertikal!renuenten oignal entsprechende Freemen ζ hat.809821 /0823
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB4754676A GB1589278A (en) | 1976-11-15 | 1976-11-15 | Master oscillator synchronising system |
US05/776,711 US4092672A (en) | 1976-11-15 | 1977-03-11 | Master oscillator synchronizing system |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2751021A1 true DE2751021A1 (de) | 1978-05-24 |
DE2751021B2 DE2751021B2 (de) | 1979-12-06 |
DE2751021C3 DE2751021C3 (de) | 1980-08-21 |
Family
ID=26266075
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2751021A Expired DE2751021C3 (de) | 1976-11-15 | 1977-11-15 | Synchronisierschaltung für eine Oszillatorschaltung |
Country Status (7)
Country | Link |
---|---|
US (1) | US4092672A (de) |
JP (1) | JPS5915219B2 (de) |
CA (1) | CA1088636A (de) |
DE (1) | DE2751021C3 (de) |
FR (1) | FR2371090A1 (de) |
IT (1) | IT1087050B (de) |
NL (1) | NL7712506A (de) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3225042A1 (de) * | 1981-07-06 | 1983-01-20 | RCA Corp., 10020 New York, N.Y. | Verfahren und vorrichtung zum betrieb eines mikroprozessors in synchronismus mit einem videosignal |
US4476490A (en) * | 1981-03-20 | 1984-10-09 | Victor Company Of Japan, Ltd. | Horizontal scanning frequency multiplying circuit |
DK151754B (da) * | 1978-12-27 | 1987-12-28 | Telefunken Fernseh & Rundfunk | Digital fasereguleringskobling med en hjaelpekobling |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2748075C3 (de) * | 1977-10-26 | 1980-08-07 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Phasenregelkreis |
JPS55112045A (en) * | 1979-02-22 | 1980-08-29 | Sony Corp | Pll circuit |
US4346407A (en) * | 1980-06-16 | 1982-08-24 | Sanders Associates, Inc. | Apparatus for synchronization of a source of computer controlled video to another video source |
US6356316B1 (en) * | 1982-01-04 | 2002-03-12 | Video Associates Labs, Inc. | Microkeyer: microcomputer broadcast video overlay device and method |
GB2148652B (en) * | 1983-09-15 | 1987-09-09 | Sinclair Res Ltd | Television receivers |
US4560950A (en) * | 1983-09-29 | 1985-12-24 | Tektronix, Inc. | Method and circuit for phase lock loop initialization |
US4843469A (en) * | 1987-04-13 | 1989-06-27 | The Grass Valley Group, Inc. | Rapid signal acquisition and phase averaged horizontal timing from composite sync |
JP2975607B2 (ja) * | 1989-03-16 | 1999-11-10 | 三洋電機株式会社 | Afc回路 |
US4983924A (en) * | 1989-06-16 | 1991-01-08 | Hewlett-Packard Company | Method and apparatus for synchronized sweeping of multiple instruments |
US5745314A (en) * | 1989-09-27 | 1998-04-28 | Canon Kabushiki Kaisha | Clock generating circuit by using the phase difference between a burst signal and the oscillation signal |
DE3940860A1 (de) * | 1989-12-11 | 1991-06-13 | Thomson Brandt Gmbh | Schaltungsanordnung zum erkennen eines fernsehsignals |
US5528307A (en) * | 1991-07-18 | 1996-06-18 | Canon Kabushiki Kaisha | Clock generator |
KR100275753B1 (ko) * | 1998-11-30 | 2000-12-15 | 윤종용 | 텔레비젼 시스템의 지터 보정장치 및 방법 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2052112A1 (de) * | 1970-10-23 | 1972-04-27 | Licentia Gmbh | Schaltung zur Erzeugung eines Trägers |
NL163694C (nl) * | 1972-11-24 | 1980-09-15 | Philips Nv | Schakeling voor het opwekken van een stuursignaal voor de rasteruitgangstrap in een televisie-ontvanger, alsmede televisie-ontvanger, daarvan voorzien. |
US3921095A (en) * | 1974-11-14 | 1975-11-18 | Hewlett Packard Co | Startable phase-locked loop oscillator |
JPS52104856A (en) * | 1976-02-27 | 1977-09-02 | Fujitsu Ltd | Phase synchronization |
US4025951A (en) * | 1976-06-09 | 1977-05-24 | Gte Sylvania Incorporated | Vertical synchronizing circuit having adjustable sync pulse window |
-
1977
- 1977-03-11 US US05/776,711 patent/US4092672A/en not_active Expired - Lifetime
- 1977-10-25 CA CA289,393A patent/CA1088636A/en not_active Expired
- 1977-11-07 IT IT7729393A patent/IT1087050B/it active
- 1977-11-14 JP JP52137202A patent/JPS5915219B2/ja not_active Expired
- 1977-11-14 NL NL7712506A patent/NL7712506A/xx not_active Application Discontinuation
- 1977-11-14 FR FR7734181A patent/FR2371090A1/fr active Granted
- 1977-11-15 DE DE2751021A patent/DE2751021C3/de not_active Expired
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DK151754B (da) * | 1978-12-27 | 1987-12-28 | Telefunken Fernseh & Rundfunk | Digital fasereguleringskobling med en hjaelpekobling |
US4476490A (en) * | 1981-03-20 | 1984-10-09 | Victor Company Of Japan, Ltd. | Horizontal scanning frequency multiplying circuit |
DE3225042A1 (de) * | 1981-07-06 | 1983-01-20 | RCA Corp., 10020 New York, N.Y. | Verfahren und vorrichtung zum betrieb eines mikroprozessors in synchronismus mit einem videosignal |
Also Published As
Publication number | Publication date |
---|---|
JPS5362450A (en) | 1978-06-03 |
FR2371090A1 (fr) | 1978-06-09 |
DE2751021C3 (de) | 1980-08-21 |
IT1087050B (it) | 1985-05-31 |
FR2371090B1 (de) | 1981-08-21 |
US4092672A (en) | 1978-05-30 |
DE2751021B2 (de) | 1979-12-06 |
JPS5915219B2 (ja) | 1984-04-07 |
NL7712506A (nl) | 1978-05-17 |
CA1088636A (en) | 1980-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3841512C2 (de) | ||
DE1953484C3 (de) | Schaltungsanordnung zur Regelung von Frequenz und Phase der von einem spannungsgesteuerten Oszillator gelieferten Taktimpulse | |
DE69231565T2 (de) | Vorrichtung zur Zeitbasiskorrektur | |
DE2751021A1 (de) | Anordnung zum synchronisieren von oszillatorsignalen | |
DE2925583A1 (de) | Phasenkopplungsschleifen-motorantriebssystem | |
DE10392225T5 (de) | Prüfvorrichtung | |
DE3333019A1 (de) | Synchronisierschaltung | |
DE2658238A1 (de) | Phasenstarre schaltung | |
DE3332152C2 (de) | ||
DE69300291T2 (de) | Frequenzregelschleife. | |
DE69012269T2 (de) | Synchronisierte Uhr. | |
DE2853927B2 (de) | Fernsehempfänger mit einer Horizontal-Synchronschaltung | |
DE69215945T2 (de) | Synchronisationstaktgenerator | |
DE3587002T2 (de) | Signalgeneratorschaltungen. | |
DE69409903T2 (de) | Digitaler Phasenkomparator | |
DE1288123B (de) | Regelschaltung für eine Ultraschallverzögerungsleitung für Zeilendauer in einem Farbfernsehgerät· | |
DE1809810A1 (de) | Verfahren und Geraet zum Bestimmen der Periodendaueraenderung einer Schwingung | |
DE3212655C2 (de) | ||
DE2635204A1 (de) | Netzwerkanalysatorsystem | |
DE4216148C2 (de) | Verriegelungsschaltung für einen dualen Phasenregelkreis | |
DE2716813C2 (de) | Phasenregelkreis | |
DE2406774B2 (de) | Elektronischer Frequenzzähler | |
DE2244230B2 (de) | Frequenzsynchronisierer | |
DE2926587C2 (de) | Frequenzsynthese-Anordnung | |
DE2510261A1 (de) | Verfahren zum stabilisieren der frequenz eines oszillators |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OAP | Request for examination filed | ||
OD | Request for examination | ||
C3 | Grant after two publication steps (3rd publication) | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: RCA LICENSING CORP., PRINCETON, N.J., US |
|
8328 | Change in the person/name/address of the agent |
Free format text: VON BEZOLD, D., DR.RER.NAT. SCHUETZ, P., DIPL.-ING. HEUSLER, W., DIPL.-ING., PAT.-ANWAELTE, 8000 MUENCHEN |
|
8339 | Ceased/non-payment of the annual fee |