DE2728845C2 - - Google Patents
Info
- Publication number
- DE2728845C2 DE2728845C2 DE2728845A DE2728845A DE2728845C2 DE 2728845 C2 DE2728845 C2 DE 2728845C2 DE 2728845 A DE2728845 A DE 2728845A DE 2728845 A DE2728845 A DE 2728845A DE 2728845 C2 DE2728845 C2 DE 2728845C2
- Authority
- DE
- Germany
- Prior art keywords
- base
- zone
- emitter
- layer
- base region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/01—Manufacture or treatment
- H10D10/051—Manufacture or treatment of vertical BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/177—Base regions of bipolar transistors, e.g. BJTs or IGBTs
-
- H10W10/0126—
-
- H10W10/13—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/965—Shaped junction formation
Landscapes
- Bipolar Transistors (AREA)
- Element Separation (AREA)
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19772728845 DE2728845A1 (de) | 1977-06-27 | 1977-06-27 | Verfahren zum herstellen eines hochfrequenztransistors |
| GB16908/78A GB1577405A (en) | 1977-06-27 | 1978-04-28 | High-frequency transistors |
| US05/915,368 US4175983A (en) | 1977-06-27 | 1978-06-14 | Process for the production of a high frequency transistor |
| IT24720/78A IT1108801B (it) | 1977-06-27 | 1978-06-20 | Procedimento per fabbricare un transistore per alte frequenze |
| FR7818541A FR2396411B2 (enExample) | 1977-06-27 | 1978-06-21 | |
| JP7733678A JPS5411683A (en) | 1977-06-27 | 1978-06-26 | Method of producing hf transistor |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19772728845 DE2728845A1 (de) | 1977-06-27 | 1977-06-27 | Verfahren zum herstellen eines hochfrequenztransistors |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE2728845A1 DE2728845A1 (de) | 1979-01-18 |
| DE2728845C2 true DE2728845C2 (enExample) | 1987-07-16 |
Family
ID=6012432
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19772728845 Granted DE2728845A1 (de) | 1977-06-27 | 1977-06-27 | Verfahren zum herstellen eines hochfrequenztransistors |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US4175983A (enExample) |
| JP (1) | JPS5411683A (enExample) |
| DE (1) | DE2728845A1 (enExample) |
| FR (1) | FR2396411B2 (enExample) |
| GB (1) | GB1577405A (enExample) |
| IT (1) | IT1108801B (enExample) |
Families Citing this family (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5577172A (en) * | 1978-12-06 | 1980-06-10 | Oki Electric Ind Co Ltd | Semiconductor device |
| US4269636A (en) * | 1978-12-29 | 1981-05-26 | Harris Corporation | Method of fabricating self-aligned bipolar transistor process and device utilizing etching and self-aligned masking |
| JPS5852339B2 (ja) * | 1979-03-20 | 1983-11-22 | 富士通株式会社 | 半導体装置の製造方法 |
| US4261761A (en) * | 1979-09-04 | 1981-04-14 | Tektronix, Inc. | Method of manufacturing sub-micron channel width MOS transistor |
| US4261763A (en) * | 1979-10-01 | 1981-04-14 | Burroughs Corporation | Fabrication of integrated circuits employing only ion implantation for all dopant layers |
| JPS57149770A (en) * | 1981-03-11 | 1982-09-16 | Mitsubishi Electric Corp | Manufacture of semiconductor device |
| DE3175429D1 (en) * | 1981-11-28 | 1986-11-06 | Itt Ind Gmbh Deutsche | Process for producing a monolithic integrated circuit having at least one pair of complementary field-effect transistors and at least one bipolar transistor |
| US4961102A (en) * | 1982-01-04 | 1990-10-02 | Shideler Jay A | Junction programmable vertical transistor with high performance transistor |
| US4624046A (en) * | 1982-01-04 | 1986-11-25 | Fairchild Camera & Instrument Corp. | Oxide isolation process for standard RAM/PROM and lateral PNP cell RAM |
| JPS5941877A (ja) * | 1982-08-31 | 1984-03-08 | Junichi Nishizawa | フオトトランジスタ |
| SE461428B (sv) * | 1988-06-16 | 1990-02-12 | Ericsson Telefon Ab L M | Foerfarande foer att paa ett underlag av halvledarmaterial framstaella en bipolaer transistor eller en bipolaer transistor och en faelteffekttransistor eller en bipolaer transistor och en faelteffekttransistor med en komplementaer faelteffekttransistor och anordningar framstaellda enligt foerfarandena |
| JP2748420B2 (ja) * | 1988-08-12 | 1998-05-06 | ソニー株式会社 | バイポーラトランジスタ及びその製造方法 |
| DE69323614T2 (de) * | 1992-11-12 | 1999-06-17 | National Semiconductor Corp., Santa Clara, Calif. | Schmale Basis-Effekte vermeidendes Verfahren für einen Transistor |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB1457139A (en) * | 1973-09-27 | 1976-12-01 | Hitachi Ltd | Method of manufacturing semiconductor device |
| JPS5214594B2 (enExample) * | 1973-10-17 | 1977-04-22 | ||
| NL180466C (nl) * | 1974-03-15 | 1987-02-16 | Philips Nv | Werkwijze voor het vervaardigen van een halfgeleiderinrichting met een halfgeleiderlichaam voorzien van een in het halfgeleiderlichaam verzonken patroon van isolerend materiaal. |
| US3904450A (en) * | 1974-04-26 | 1975-09-09 | Bell Telephone Labor Inc | Method of fabricating injection logic integrated circuits using oxide isolation |
| JPS50153873A (enExample) * | 1974-05-30 | 1975-12-11 | ||
| US4066473A (en) * | 1976-07-15 | 1978-01-03 | Fairchild Camera And Instrument Corporation | Method of fabricating high-gain transistors |
-
1977
- 1977-06-27 DE DE19772728845 patent/DE2728845A1/de active Granted
-
1978
- 1978-04-28 GB GB16908/78A patent/GB1577405A/en not_active Expired
- 1978-06-14 US US05/915,368 patent/US4175983A/en not_active Expired - Lifetime
- 1978-06-20 IT IT24720/78A patent/IT1108801B/it active
- 1978-06-21 FR FR7818541A patent/FR2396411B2/fr not_active Expired
- 1978-06-26 JP JP7733678A patent/JPS5411683A/ja active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| FR2396411B2 (enExample) | 1983-08-05 |
| GB1577405A (en) | 1980-10-22 |
| DE2728845A1 (de) | 1979-01-18 |
| IT7824720A0 (it) | 1978-06-20 |
| US4175983A (en) | 1979-11-27 |
| IT1108801B (it) | 1985-12-09 |
| FR2396411A2 (enExample) | 1979-01-26 |
| JPS5411683A (en) | 1979-01-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3105118C2 (de) | Verfahren zur Herstellung einer integrierten Schaltung mit komplementären bipolaren Transistoren und komplementären Isolierschicht-Gate-Feldeffekttransistoren auf einem gemeinsamen Substrat | |
| DE3012363C2 (de) | Verfahren zur Bildung der Kanalbereiche und der Wannen von Halbleiterbauelementen | |
| DE69517140T2 (de) | Halbleiterbauelement mit Bipolartransistor mit isolierter Gateelektrode und dessen Herstellungsverfahren | |
| DE2703877A1 (de) | Mis-feldeffekttransistor mit kurzer kanallaenge | |
| DE2652253A1 (de) | Verfahren zum herstellen von halbleiterbauelementen | |
| EP0006510B1 (de) | Verfahren zum Erzeugen aneinander grenzender, unterschiedlich dotierter Siliciumbereiche | |
| DE2728845C2 (enExample) | ||
| DE19951993A1 (de) | Halbleiter-Isolator-Struktur mit reduzierter Störkapazität und ein Verfahren zu deren Herstellung | |
| DE2605641C3 (de) | Hochfrequenztransistor und Verfahren zu seiner Herstellung | |
| EP0007923A1 (de) | Verfahren zur Herstellung eines doppeltdiffundierten, lateralen Transistors und eines mit diesem integrierten komplementären vertikalen Transistors | |
| DE2420239A1 (de) | Verfahren zur herstellung doppelt diffundierter lateraler transistoren | |
| DE68928951T2 (de) | Verfahren zur Herstellung einer integrierten Schaltung mit Bipolartransistoren | |
| EP1415340B1 (de) | Verfahren zum parallelen herstellen eines mos-transistors und eines bipolartransistors | |
| EP0122313B1 (de) | Verfahren zum Herstellen einer monolithisch integrierten Schaltung mit mindestens einem integrierten Isolierschicht-Feldeffekttransistor | |
| EP0062883B1 (de) | Verfahren zur Herstellung eines integrierten bipolaren Planartransistors | |
| DE2429957A1 (de) | Verfahren zur herstellung einer dotierten zone eines leitfaehigkeitstyps in einem halbleiterkoerper | |
| EP0028786A1 (de) | Ionenimplantationsverfahren | |
| DE2507038C3 (de) | Inverser Planartransistor und Verfahren zu seiner Herstellung | |
| DE3915634A1 (de) | Bipolarer hochgeschwindigkeitstransistor und verfahren zur herstellung des transistors unter verwendung der polysilizium-selbstausrichtungstechnik | |
| DE2627922A1 (de) | Halbleiterbauteil | |
| DE6802215U (de) | Halbleiterbauelement. | |
| DE2627307C3 (de) | Verfahren zum Herstellen einer Halbleiteranordnung | |
| DE19523333A1 (de) | Bipolare Halbleitereinrichtung und Verfahren zur Herstellung einer solchen | |
| DE2851186A1 (de) | Transistor vom mesatyp und verfahren zur herstellung dieses transistors | |
| DE2610208C3 (de) | Verfahren zur Herstellung von Halbleiterbauelementen |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8110 | Request for examination paragraph 44 | ||
| 8162 | Independent application | ||
| D2 | Grant after examination | ||
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |