DE2535813C2 - Verfahren zur Herstellung einkristalliner Schichten aus Halbleitermaterial auf einer elektrisch isolierenden Unterlage - Google Patents

Verfahren zur Herstellung einkristalliner Schichten aus Halbleitermaterial auf einer elektrisch isolierenden Unterlage

Info

Publication number
DE2535813C2
DE2535813C2 DE19752535813 DE2535813A DE2535813C2 DE 2535813 C2 DE2535813 C2 DE 2535813C2 DE 19752535813 DE19752535813 DE 19752535813 DE 2535813 A DE2535813 A DE 2535813A DE 2535813 C2 DE2535813 C2 DE 2535813C2
Authority
DE
Germany
Prior art keywords
layer
silicon
intermediate layer
substrate
epitaxial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19752535813
Other languages
German (de)
English (en)
Other versions
DE2535813A1 (enExample
DE2535813B1 (de
Inventor
Manfred Dipl.-Chem. Dr. 8011 Vaterstetten Druminski
Heinz Dipl.-Phys. Dr. 8000 Muenchen Splittgerber
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19752535813 priority Critical patent/DE2535813C2/de
Publication of DE2535813A1 publication Critical patent/DE2535813A1/de
Publication of DE2535813B1 publication Critical patent/DE2535813B1/de
Application granted granted Critical
Publication of DE2535813C2 publication Critical patent/DE2535813C2/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Recrystallisation Techniques (AREA)
DE19752535813 1975-08-11 1975-08-11 Verfahren zur Herstellung einkristalliner Schichten aus Halbleitermaterial auf einer elektrisch isolierenden Unterlage Expired DE2535813C2 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19752535813 DE2535813C2 (de) 1975-08-11 1975-08-11 Verfahren zur Herstellung einkristalliner Schichten aus Halbleitermaterial auf einer elektrisch isolierenden Unterlage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19752535813 DE2535813C2 (de) 1975-08-11 1975-08-11 Verfahren zur Herstellung einkristalliner Schichten aus Halbleitermaterial auf einer elektrisch isolierenden Unterlage

Publications (3)

Publication Number Publication Date
DE2535813A1 DE2535813A1 (enExample) 1976-11-18
DE2535813B1 DE2535813B1 (de) 1976-11-18
DE2535813C2 true DE2535813C2 (de) 1980-11-20

Family

ID=5953753

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19752535813 Expired DE2535813C2 (de) 1975-08-11 1975-08-11 Verfahren zur Herstellung einkristalliner Schichten aus Halbleitermaterial auf einer elektrisch isolierenden Unterlage

Country Status (1)

Country Link
DE (1) DE2535813C2 (enExample)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3219441A1 (de) * 1981-05-25 1982-12-16 Mitsubishi Denki K.K., Tokyo Verfahren zur herstellung von halbleitervorrichtungen
DE3221304A1 (de) * 1982-06-05 1983-12-08 Deutsche Itt Industries Gmbh, 7800 Freiburg Verfahren zum herstellen dielektrisch isolierter festkoerperschaltkreise
DE3831130A1 (de) * 1988-09-13 1990-03-15 Bosch Gmbh Robert Verfahren zum herstellen von halbleitenden, duennen schichten auf einem isolierenden substrat
DE19845792A1 (de) * 1998-09-21 2000-03-23 Inst Halbleiterphysik Gmbh Verfahren zur Erzeugung einer amorphen oder polykristallinen Schicht auf einem Isolatorgebiet

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2572219B1 (fr) * 1984-10-23 1987-05-29 Efcis Procede de fabrication de circuits integres sur substrat isolant
DE10124030A1 (de) 2001-05-16 2002-11-21 Atmel Germany Gmbh Verfahren zur Herstellung eines Silizium-Wafers
DE10124032B4 (de) * 2001-05-16 2011-02-17 Telefunken Semiconductors Gmbh & Co. Kg Verfahren zur Herstellung von Bauelementen auf einem SOI-Wafer
DE10124038A1 (de) * 2001-05-16 2002-11-21 Atmel Germany Gmbh Verfahren zur Herstellung vergrabener Bereiche

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3219441A1 (de) * 1981-05-25 1982-12-16 Mitsubishi Denki K.K., Tokyo Verfahren zur herstellung von halbleitervorrichtungen
DE3219441C2 (enExample) * 1981-05-25 1989-07-20 Mitsubishi Denki K.K., Tokio/Tokyo, Jp
DE3221304A1 (de) * 1982-06-05 1983-12-08 Deutsche Itt Industries Gmbh, 7800 Freiburg Verfahren zum herstellen dielektrisch isolierter festkoerperschaltkreise
DE3831130A1 (de) * 1988-09-13 1990-03-15 Bosch Gmbh Robert Verfahren zum herstellen von halbleitenden, duennen schichten auf einem isolierenden substrat
DE19845792A1 (de) * 1998-09-21 2000-03-23 Inst Halbleiterphysik Gmbh Verfahren zur Erzeugung einer amorphen oder polykristallinen Schicht auf einem Isolatorgebiet

Also Published As

Publication number Publication date
DE2535813A1 (enExample) 1976-11-18
DE2535813B1 (de) 1976-11-18

Similar Documents

Publication Publication Date Title
DE3587377T2 (de) Verfahren zur herstellung von halbleiteranordnungen unter verwendung von silizium-auf- isolator techniken.
DE69231348T2 (de) Verfahren zur Herstellung eines Halbleiterkörpers
DE69331817T2 (de) Herstellungsverfahren eines Halbleitersubstrat
DE69711344T2 (de) Verfahren zur Züchtung von Schichten aus III-V Nitrid Halbleiterverbindungen und Verfahren zur Herstellung von Substraten aus III-V Nitrid Halbleiterverbindungen
DE69232749T2 (de) Verfahren zur Herstellung von defektfreiem Silizium auf einem isolierenden Substrat
US3385729A (en) Composite dual dielectric for isolation in integrated circuits and method of making
DE69331815T2 (de) Verfahren zur Herstellung eines Halbleitersubstrates
DE69333294T2 (de) Halbleiteranordnung und Verfahren zu seiner Herstellung
DE1614867B1 (de) Verfahren zum herstellen eines integrierten schaltkreisaufbaus
DE69518418T2 (de) Verfahren zur herstellung einer struktur mit niedrigen konzentrationsdefekten mit einer in einem halbleitersubstrat begrabenen oxydschicht
DE2030805A1 (de) Verfahren zur Ausbildung epitaxialer Kristalle oder Plattchen in ausgewählten Bereichen von Substraten
DE69010298T2 (de) Niederdruck/Niedertemperatur-Prozess für Deposition von Siliciumdioxyd.
DE19803013A1 (de) Verfahren zur Herstellung von Sollbruchschichten zum Ablösen von aufgewachsenen Schichtsystemen
DE2031333C3 (de) Verfahren zum Herstellen eines Halbleiterbauelementes
EP1908099B1 (de) Halbleitersubstrat sowie verfahren und maskenschicht zur herstellung eines freistehenden halbleitersubstrats mittels der hydrid-gasphasenepitaxie
DE2535813C2 (de) Verfahren zur Herstellung einkristalliner Schichten aus Halbleitermaterial auf einer elektrisch isolierenden Unterlage
DE69207952T2 (de) Selektive Epitaxie von Silizium in Siliziumdioxidöffnungen mit Unterdrückung unerwünschter Bildung von Facetten
DE1564191B2 (de) Verfahren zum herstellen einer integrierten halbleiterschaltung mit verschiedenen, gegeneinander und gegen ein gemeinsames siliziumsubstrat elektrisch isolierten schaltungselementen
DE1298189B (de) Verfahren zum Herstellen von isolierten Bereichen in einer integrierten Halbleiter-Schaltung
DE1248168B (de) Verfahren zur Herstellung von Halbleiteranordnungen
DE1296266B (de) Verfahren zum elektrischen isolieren von einkristallinen bereichen in einer integrierten halbleiterschaltung
DE3634140C2 (enExample)
DE1965406A1 (de) Monolithische integrierte Schaltungen und Verfahren zu ihrer Herstellung
DE68913254T2 (de) Gegenstand aus Kristall und Verfahren zu seiner Herstellung.
DE1769298B2 (de) Verfahren zum epitaktischen Aufwachsen von Silicium oder Germanium auf einer Unterlage aus einkristallinem Saphir

Legal Events

Date Code Title Description
8339 Ceased/non-payment of the annual fee