DE2405034A1 - Stochastischer impulszaehler - Google Patents

Stochastischer impulszaehler

Info

Publication number
DE2405034A1
DE2405034A1 DE19742405034 DE2405034A DE2405034A1 DE 2405034 A1 DE2405034 A1 DE 2405034A1 DE 19742405034 DE19742405034 DE 19742405034 DE 2405034 A DE2405034 A DE 2405034A DE 2405034 A1 DE2405034 A1 DE 2405034A1
Authority
DE
Germany
Prior art keywords
flip
input
flops
output
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19742405034
Other languages
English (en)
Inventor
Uwe Dr Kiencke
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Priority to DE19742405034 priority Critical patent/DE2405034A1/de
Publication of DE2405034A1 publication Critical patent/DE2405034A1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/60Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers
    • G06F7/68Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers using pulse rate multipliers or dividers pulse rate multipliers or dividers per se
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers

Description

  • Stochastischer Impulszähler Die Erfindung betrifft einen stochastischen Impulszähler zur Erzeugung einer pseudostatistischen Zahlenfolge.
  • Sollen Impuls folgen gezählt werden, dann eignen sich je nach der Art der Weiterverarbeitung der Summensignale verschiedene Ausführungsformen- von Zählern. So erhält man beispielsweise bei einem dezimalen Zähler das Ausgangssignal im Zehnersystem, und bei einem dualen Zähler im entsprechenden Zweiersystem.
  • Es läßt sich eine Vielfalt solcher Systeme je nach vertretbarem Aufwand realisieren. Das jeweilige Zählsystem ist dabei ohne Belang, wenn nur die nachfolgende Stufe den varwendeten Kode richtig zu deuten vermag.
  • Für viele Anwendungsfälle wird sowohl eine Vorwärts zählung als auch eine Rückwärtszählung benötigt. Dies bedeutet, daß der Vor- und Rückwärts zähler beim Rückwärts zählen die gleiche, Zahlenfolge durchläuft, jedoch in entgegengesetzter Richtung.
  • Auch hier spielt der verwendete Kode für das nachfolgende Auswertungs-System keine Rolle, sofern die Zuordnungen von vorherein vereinbart sind, Die Aufgabe der Erfindung ist es nun, einen Impulszähler mit einfachem und damit preisgünstigem Aufbau zu schaffen, der bei wechselnder Beschaltung in beiden Z.hlerichtungen zählt.
  • Gelöst wird diese Aufgabe dadurch, daß n D-Flipflops in Reihe geschaltet sind, deren Takteingangcn die Zählfrequenz zuführbar ist, die nicht invertierenden Ausgänge der ersten n - 1 D-Flipflops jeweils mit dem D-Eingang des nächstfolgenden D-Flipflops verbunden sind, sowie wenigstens zwei Ausgänge über ein Koppelglied auf den D-Eingang des ersten D-Flipflops schaltbar sind, und daß zur Erzeugung der inversen Zahlenfolge die nicht invertierenden Ausgänge der letzten n - 1 D-Flipflops jeweils auf den D-Eingang des vorangehenden D-Flipflops geschaltet sind und wenigstens zwei Ausgänge von D-Flipflops über ein Koppelglied auf den D-Eingang des n-ten D-Flipflops geführt sind.
  • Als einzelne Zähler sind diese Schaltungen schon bekannt, z.B.
  • als Untersetzer. Wichtig ist, daß man nun durch das Vor-Rückwärtszählen auch damit rechnen kann.
  • In weiterer Ausgestaltung der Erfindung können als Koppelglieder sowohl Auqivalenzgatter, als auch Antivalenzgatter verwendet werden.
  • Die erfindungsgemäße Schaltungsanordnung stellt einen stochastischen Impulszähler dar und erzeugt eine pseudostatist sche Impulsfolge. Der Ausdruck pseudostatistisch steht hier für eine Zufallsfolge oder stochastiscnen Folge. Ihre parallele Verarbeitung gibt einen Zusammenhang zwischen der Anzahl der zugeführten Impulse und dem Ausgangswert in Form einer Zahl.
  • Ein Ausführungsbeispiel der Erfindung sowie ein Anwendungsbeispiel sind in einer Zeichnung dargestellt und werden im folgenden beschrieben und näher erläutert. Es zeigen: Fig. 1 einen stochastischen Impulszähler mit definierter Vorwärts zählrichtung.
  • Fig. 2 ein stochastischer Impulszähler für eine definierte Rückwärts zählrichtung, Fig. 3 ein stochastischer Vor-Rückwärts zähler, Fig. 4 eine Zåhlrichtungssteuerung für den Vor-Rückwärtszähler von Fig. 3 Fig. 5 eine Frequenzvielfacherschaltung unter Verwendung eines Vor- und Rückwärtszählers nach den Figuren 1 und 2.
  • Die Ausdrücke "definierte Vorwärtszählrichtungund "definierte Rückwärts zählrichtung" stehen hier für eine Vereinbarung, da eine stochastische Zahlenfolge für eine nachfolgende Stufe weder äuf- und absteigende Werte, noch sonst eine Regelmäßigkeit aufweist.
  • Die Schaltungsanordnung nach Figur 1 zeigt einen stochati schen Impulszähler mit sechs D-Flipflops 10 bis 15. Diese D-Flipflops 10 bis 15 besitzen Takteingänge 16 bis 21, D-Eingänge 22 bis 27, ferner Preset-Eingänge 28 bis 33 und nichtinvertierende Ausgänge 34 bis 39. Sämtliche Takteingänge 16 bis 23 der D-Flipflops 10 bis 15 sind mit einer Leitung 40 verbunden, auf der die Zählimpulse bereitgestellt werden. Ein Aquivalenzgatter 41 mit zwei Eingängen 42 bis 43 ist mit seinem Ausgang 47 am D-Eingang 22 des ersten D-FlXpflops 10 angeschlossen. Sämtliche nichtinvertierende Ausgänge 34 bis 38 der D-Flipflops 10 bis 14 sind mit dem jeweilig nächstfolgenden D-Eingängen 23 bis 27 der D-Flipflops 11 bis 15 verbunden. Der nichtinvertierende Ausgang 39 des D-Flipflops 15 ist mit dem Eingang 43 des Äquivalenzgatters 41 gekoppelt und der Ausgang 38 des D-Flipflops 14 mit dem Eingang 42. Mit 44 ist ein Vorgabe-Eingang des stochastischen Impulszählers bezeichnet, der mit sämtlichen Preset-Eingängen 2-8 bis 33 der D-Flipflops 10 bis 15 in Verbindung steht.
  • Den Ausgang des stochastischen Impulszählers bildet eine Sammelleitung 45, deren Teilleitungen 46 bis 51 an den nichtinvertierenden Ausgängen 34 bis 39 der D-Flipflops 10 bis 15 angeschlossen sind.
  • Figur 2 zeigt einen stochastischen Impulszähler mit definierter Rückwärtszählrichtung im Vergleich zum stochastischen Impulszähler von Figur 1. Im Vergleich zu der Figur 1 sind hier die Verknüpfungen zwischen den einzelnen D-Flipflops 10 bis 15 anders gewählt. Der nichtinvertierende Ausgang 39 des D-Flipflops 15 ist hier auf den D-Eingang 26 des D-Flipflops 14 gekoppelt und diese Rückkopplung wiederholt sich bei jedem D-Flipflop 14 bis 11. Ein Ausgang 48 eines Äquivalenzgatters 49 ist hier am D-Eingang 27 des D-Flipflops 15 angeschlossen. Ein erster Eingang 50 des Aquivalenzgatters 49 ist mit dem nichtinvertierenden Ausgang 39 des D-Flipflops 15 verbunden und ein zweiter Ausgang 51 mit dem nichtinvertierenden Ausgang 34 des D-Flipflops 10. Die übrige Beschaltung ist zu der von Figur 1 identisch und trägt daher die gleichen Bezugszahlen.
  • Zur Erklärung der Schaltungsanordnungen von Figur 1 und Figur 2 sei angenommen, daß über die Vorgabe-Eingänge 44 kein Signal anliegt und daher zu Beginn der Inhalt der D-Flipflops 10 bis 15 gleich Null ist. Null bedeutet hier, daß kein Signal an den jeweiligen nichtinvertierenden Ausgängen 34 bis 39 anliegt im Gegensatz zum Zustand L beim Vorliegen eines Signals größer als Null an den Ausgängen 34 bis 39.
  • Die verwendeten Aquivalenzgatter 41 und 49 geben dann an ihren Ausgängen 44 und 48 ein L-Signal ab, wenn jeweils beide Eingänge 42 und 43 bzw. 50 und 51 dasselbe Potential aufweisen.
  • Zu Beginn der Zählung liegt demnach an sämtlichen nichtinvertierenden Ausgängen 34 bis 39 der D-Flipflops 10 bis 15 ein Nullsignal an.
  • Am D-Eingang 22 des D-Flipflops 10 der Figur 1 ergibt sich ein L-Signal infolge der gleichen Eingangspotentiale des Äquivalenzgatters 41. Es tritt nun erst dann eine Änderung am Ausgang 47 des Äquivalenzgatters 41 ein, wenn das ursprüngliche L-Signal am D-Eingang 22 des D-Flipflops 10 nach fünf.Zählschritten der Eingangs frequenz zum nichtinvertierenden Ausgang 38 des D-Flipflops durchgeschaltet worden ist. In diesem Moment ergibt sich keine Potentialgleichheit mehr an den beiden Eingängen 42 und 43 des Äquivalenzgatters 41 und das Ausgangssignal des Äquivalenzgatters 41 wird null. Dieser neue Wert der Ausgangsspannung am Ausgang 44 wird nun ebenfalls entsprechend der äufigkeit der Eingangsimpulse auf der Leitung 40 durch-, bzw. weitergeschaltet. Bei andauernder Zählung erhält man auf diese Weise eine pseudostatistische Zahlenfolge in der Sammelleitung 45 mit an einer von der Anzahl der D-Flipflops und den gewählten Anschlüssen für die Eingänge 42 und 43 des Äquivalenzgatters 41 abhängigen Periode.
  • Wurde in der Schaltungsanordnung nach Figur 1 das Ausgangssignal am Ausgang 47 des Äquivalenzgatters 41 zum D-Eingang 22 des D-Flipflops 10 geführt und von dort zu den anderen D-Flipflops 11 bis 15 durchgeschoben, so ist im Gegensatz dazu in der Figur 2 der Ausgang 48 des Äquivalenzgatters 49 auf den D-Eingang 27 des D-Flipflops 15 geschaltet. Bei den nachfolgenden Eingangs impulsen über die Leitung 40 wird das Ausgangssignal des D-Flipflops 15 laufend auf den D-Eingang des jeweils vorangehenden D-Flipflops durchgeschaltet.
  • Die inverse Zählung des stochastischen Impulszählers nach der Figur 2 möge das folgende Beispiel veranschaulichen. Greift man das obenstehende Zählbeispiel erneut auf, ergibt sich im Verlauf der Zählung auf der Sammelleitung 45 der Figur 1 das folgende Bild. Ausgangspunkt sei erneut der Zählerstand null und mit jedem Taktimpuls auf der Leitung 40 erscheint auf der Sammelleitung 45 von links fortlaufend ein L-Signal.
  • Dies setzt sich solange fort, bis auf der Leitung 50 der Sammelleitung 45 ein L-Signal erscheint. Beim nächsten Zählimpuls folgt dann auf der Leitung 46 ein Nullsignal. Führt man diese Zahl auf der Sammelleitung 45 dem Vorgabe-Eingang 44 der Figur 2 zu, so erhält man durch die Vorrechtstellung der Preset-Eingänge 28 bis 33 der D-Flipflops 10 bis 15 nach einem weiteren Zählimpuls auf der Leitung 40 das folgende Bild auf den nicht invertierenden Ausgängen 34 bis 39. Die Ausgänge 34 bis 38 weisen ein L-Signal auf und der Ausgang 39 ein Nullsignal. Bei diesen Ausgangswerten der D-Flipflops 10 bis 15 gibt das Äquialenzgatter 49 an seinen Ausgang 48 ein Nüllsignal ab und damit wird dieses Nullsignal mit jedem Zählimpuls auf der Leitung 40 nach vorne geschoben.
  • Der Ausgangswert des Äquivalenzgatters 49 ändert sich erst, wenn sowohl am nicht invertierenden Ausgang 34 als auch am entsprechenden Ausgang 39 der D-Flipflops 10 und 15 ein Nullsignal anliegt. In diesem Moment ist dann die Ausgangslage der Spannungswerte von der Schaltungsanordnung nach Figur 1 wiederhergestellt.
  • Ein Anwendungsfall für diese vor- und rückwärts zählenden stochastischen Impulszähler ist in der Figur 3 angegeben.
  • Die dargestellte Schaltungsanordnung besitzt eine Impulsleitung 60, einen Vorwärtszanler 61 mit einem Preset-Eingang 62 und einen Zähleingang 63 sowie einen Ausgang 64. Dem Ausgang 64 folgt ein Ubernahmegatter 65 mit einem Eingang 66 und einem Ausgang 67. über ein Register 68 ist der Ausgang 67 des übernahmegatters 65 aut ein zweites übernahmegatter 70 geschaltet. Dieses zweite übenahmegatter 70 besitzt einen Takteingang 71 und ist über einen Ausgang 72 auf einen Eingang 75 eines Abwärtszählers 76 gekoppelt. Der Abwärtszähler 76 besitzt außerdem einen Zähleingang 77 und einen Ausgang 78, der mit einer Dedektorstufe 80 verbunden ist. Ein Ausgang 81 der Dedektorstufe bildet den Ausgang 82 der Schältungsanordnung und er ist gleichzeitig auf den Takteingang 71 des zweiten Ubernahmegatters 70 zurückgeführt.
  • Eine Taktfrequenz ft wird über einen Eingang 85 bereitgestellt, und an diesen Eingang ist einmal ein Eingang 86 einer Triggerstufe 87 angeschlossen und zum anderen der Zähleingang 77 des Rückwärtszählers 76. Außerdem liegt zwischen diesem Eingang 85 und dem Zähleingang 63 eine Untersetzerstufe 92. Schließlich ist die Zählimpulsleitung 60 noch mit einem zweiten Eingang 88 der Triggerstufe 87 verbunden, und deren Ausgang 89 führt zum Preset-Eingang 62 des Vorwärts zählers 61.
  • Für den Vorwärts zähler 61 des Frequenzvervielfachers nach Figur 3 kann der Vorwärts zähler nach der Figur 1 verwendet werden. In diesem Fall ist die Leitung 40 mit dem Eingang 63 identisch, die Sammelleitung 45 mit dem Ausgang 64 und der Vorgabe-Eingang 44 mit dem Preset-Eingang 62. In analoger Weise entspricht die Schaltungsanordnung nach der Figur 2 dem Rückwärtszähler 76 von Figur 3. In diesem Fall ist der Vorgabe-Eingang'44 mit dem Eingang 75 identisch, die Leitung 40 mit dem Eingang 77 und die Sammelleitung 45 mit dem Ausgang 78.
  • Die Frequenzvervielfachung erfolgt nun in der Weise, daß der Vorwärts zähler 61 während der Dauer zwischen zwei Impulsen auf der Leitung 60 vorwärts zählt, zu Beginn des zweiten Impulses seinen Endstand auf das Register 68 überträgt und gleichzeitig über die Triggerstufe 87 den Zählerinhalt im Vorwärtszähler 61 löscht bzw. zurücksetzt. Die Vorwärts zählung im Vorwärts zähler 61 erfolgt mit unterteilter Taktfrequenz über den Zähleingang 63. Während der nächsten Periode der Impulse auf der Impulsleitung 60 wird der Speicherinhalt im Register 68 laufend in dem Rückwärts zähler 76 übernommen, und mit der vollen Taktfrequenz zurückgezählt. Eine Detektorstufe 80 am Ausgang des Rückwärts zählers 76 gibt beim Erreichen eines bestimmten Zahlenwertes ein Ausgangssignal ab, das gleichzeitig den Inhalt des Registers 68 erneut als Ausgangszählerstand in den Rückwärts zähler 76 einschreibt. Über das Untersetzungsverhältnis im Untersetzer 92 läßt sich die Zählgeschwindigkeit im Vorwärts zähler 61 variieren und bei konstanter Rückwärtszählgeschwindigkeit im Rückwärtszähler 76 ist das Untersetzungsverhältnis im Untersetzer 92 ein Maß für die Vervielfachung der Eingangs frequenz auf der Impulsleitung 60.
  • Für dieses Anw'endungsb eis piel eines Vor- und eines Rückwärtszählers ist es ohne Belang, in welchen Zahlensystem die beiden Zähler arbeiten. Entscheidend ist hier lediglich die Übertin stimmung der beiden Zahlenfolgen des Vorwärts zählers 61 und des Rückwärtszählers 76. Da die stochastischen Zähler einfach und preisgünstig in ihrem Aufbau sind, lassen sie sich vorteilhaft einsetzen. Sowohl in der Figur 1 als auch in der Figur 2 wurden als Kopplungsgatter Äquivalenzgatter verwendet. Eine Verwendung dieser Gatter setzt voraus, daß sämtliche Ausgangswerte an den nicht invertierenden Ausgängen der D-Flipflops 10 bis 15 nicht den Wert L annehmen dürfen. Die Verwnedung von Antivalenzgattern stellt eine weitere Möglichkeit dar. Antivalenzgatter geben dann ein L-Signal an ihrem Ausgang ab, wenn an ihren beiden Eingängen unterschiedliche Signale anliegen.
  • Wie bereits oben erwähnt, ist die stochastische Folge sowohl von der Anzahl der verwendeten D-Flipflops abhängig, als auch von der Art der Kopplung. Die Wort länge des Ausgangssignals auf der Sammelleitung 45 ist durch-die Anzahl der verwendeten D-Flipflops bestimmt und daher meistens gegeben. Die am Ende der Beschreibung angegebene Tabelle kennzeichnet die Anschlüsse der [quivalenzgatter 41 und 49 für den Vorwärts- und Rückwärtszählvorgang bei verschiedenen Wort längen n. Für den Anschluß der jeweiligen Ausgänge 47 und 48 der Aquivalenzgatter 41 und 49 ergibt es aufgrund der Schaltungsanordnung keine Alternativmöglichkeiten.
  • Ein umschaltbarer stochastischer Vor-Rückwärts zähler ist in Figur 3 dargestellt. Diese Schaltungsanordnung ergibt sich als Kombination der beiden in Figur 1 und Figur 2 gezeigten Zähler, da nur die einzelnen Anschlüsse der D-Flipflops 10 bis 15 unterschiedlich sind. Diese D-Flipflops 10 bis 15 sind auch in die Figur 3 übernommen, ebenso die beiden Äquivalenzgatter 41 und 49. Zur Steuerung der Zählrichtung sind vor alle D-Eingänge 22 bis 27 der D-Flipflops 10 bis 15 Zählrichtungssteuerschaltungen 101 bis 106 geschaltet. Der Einfachheit halber ist hier nur eine Zählrichtungssteue'#schaltung 101 mit allen Anschlüssen bezeichnet, da die übrigen Zählrichtungssteuerschaltungen 102 bis 106 in analoger Weise angeordnet sind.
  • Figur 4 zeigt als Beispiel diese Zählrichtungssteuerschaltung 101 mit ihren beiden Eingängen 110 und 111, einen Steuereingang 112 und einem Ausgang 113. Diese Zählrichtungssteuerschaltung 101 besteht aus drei NAND-Gatter 115, 116 und 117, wobei die Ausgänge der beiden NAND-Gatter 115 und 116 mit den beiden Eingängen des NAND-Gatters 117 gekoppelt sind. Der Ausgang dieses NAND-Gatters 117 bildet gleichzeitig den Ausgang 113 der Zählrichtungssteuerschaltung 101. Ein Eingang des NAND-Gatters 115 bildet den Eingang 110 und ein Eingang des NAND-Gatters 116 den Eingang 111. Die zweiten Eingänge der beiden NAND-Gatter 115 und 116 sind einmal direkt, und einmal über einen Inverter 119 auf den Steuereingang 112 der Zählrichtungssteuerschaltunt 101 gekoppelt.
  • Je nachdem, ob am Steuereingang 112 ein Steuersignal anliegt oder nicht ist der Eingang 110 oder 111 auf den Ausgang 113 der Zählrichtungssteuerschaltung 101 durchgeschaltet. Bei einem positiven Signal am Steuereingang 112 wird demnach das Signal am Eingang 111 auf den Ausgang 113 durchgeschaltet und entsprechend bei einem Null-Signal am Steuereingang 112 das Signal am Eingang 111.
  • Da sämtliche Zählrichtungssteuerschaltungen 101 bis 106 den gleichen Aufbau und die gleiche Wirkungsweise haben, ist mit ihnen eine unterschiedliche Kopplung zwischen den einzelnen D-Flipflops 10 bis 15 möglich. In gleicher Weise, wie die Zählrichtungssteuerschaltung 101 mit ihrem Ausgang 113 auf den D-Eingang 22 des D-Flipflops 10 geschaltet ist sind auch die übrigen Zählrichtungssteuerschaltungen 102 bis 106 den jeweiligen D-Eingängen 23 bis 27 vorgeschaltet.
  • Bei der in Figur 3 dargestellten Schaltungsanordnung eines stochastischen Vor-Rückwärtszählers können die Preset-Eingänge 28 bis 33 der D-Flipflops 10 bis 15 der Figuren 1 und 2 entfallen, da der Endwert eines Zählvorganges gleich den Ausgangswert für eine neue Zählung bildet. Abgenommen werden die Zahlenwerte des stochastischen Vor-Rückwärtszälers von Figur 3 befalls an den Ausgängen der einzelnen D-Flipflops 10 bis 15. Die Steuereingänge der einzelnen Zählrichtungssteuerschaltungen 101 bis 106 sind mit einer Zählrichtungssteuerleitung 120 gekoppelt. Auch hier liegt ein Null-Signal für die Vorwärtszählrichtung und ein positiyes Signal für die Rückwärtszählrichtung.
  • Rückkopplungen für stochastische Impuls zähler Beschaltungen für D(o) bis D(n-1) Wortlänge n Vorwärtszählen Rückwärts zählen 1 O# X1 O # X1 2 X1#X2 X1#X2 3 X2#X3 X1#X3 4 X3#X4 X1:X4 5 X3#X5 X1#X4 6 X5#X6 X1#X6 7 X4#X7 X1#XS 8 (X3#X5)#(X7#X8) (X4#X6)#(X1#X8) 9 X5#X9 X1#X6 10 X7#X10 X1#X8 11 X9t#X11 X1#X10

Claims (4)

  1. Ansprüche 9 Stochastischer Impulszähler zur Erzeugung einer pseudostatistischen Zahlenfolge, dadurch gekennzeichnet, daß n D-Flipflops (10 - 15) in Reihe geschaltet sind, deren Takteingängen (16 - 21) die Zählfrequenz zuführbar ist, die nichtinvertierenden Ausgänge (34 - 39) der ersten n-1 D-Flipflops (10 - 14) jeweils mit dem D-Eingang (23 - 27) des nächstfolgenden D-Flipflops (11 - 15) verbunden sind sowie wenigstens zwei Ausgänge (38 und 39) über ein Koppelglied (41) auf den D-Eingang (22) des ersten D-Flipflops (10) schaltbar sind, und daß zur Erzeugung der inversen Zahlenfolge die nichtinvertierenden Ausgänge (35 - 39) der letzten n-1 D-Flipflops (11v- 15) jeweils auf den D-Eingang (22 - 26) des vorangehenden D-Flipflops (10 - 14) geschaltet sind und wenigstens 2 Ausgänge (34 und 39) von D-Flipflops (10 und 15) über ein Koppelglied (49) auf den D-Eingang (27) des n-ten D-Flipflops (15) geführt sind.
  2. 2. Stochastischer Impulszähler nach Anspruch 1, dadurch gekennzeichnet, daß die Koppelglieder (41, 49) Aquivalenzgatter sind.
  3. 3. Stochastischer ImpulszUhler nach Anspruch 1, dadurch gekennzeichnet, daß die Koppelglieder (41 und 49) Antivalenzgatter sind.
  4. 4. Stochastischer Impulszähler nach Anspruch 2 oder 3, dadurch gekennzeichnet, daß die Anschlüsse der D-Flipflops (10-15) sowie der Koppelglieder (41 und 49) zur Vor- und Rückwärts zählung umschaltbar sind.
DE19742405034 1974-02-02 1974-02-02 Stochastischer impulszaehler Pending DE2405034A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19742405034 DE2405034A1 (de) 1974-02-02 1974-02-02 Stochastischer impulszaehler

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19742405034 DE2405034A1 (de) 1974-02-02 1974-02-02 Stochastischer impulszaehler

Publications (1)

Publication Number Publication Date
DE2405034A1 true DE2405034A1 (de) 1975-08-14

Family

ID=5906445

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19742405034 Pending DE2405034A1 (de) 1974-02-02 1974-02-02 Stochastischer impulszaehler

Country Status (1)

Country Link
DE (1) DE2405034A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2389276A1 (fr) * 1977-04-29 1978-11-24 Fairchild Camera Instr Co Montage synthetiseur numerique de frequence de remplacement

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2389276A1 (fr) * 1977-04-29 1978-11-24 Fairchild Camera Instr Co Montage synthetiseur numerique de frequence de remplacement

Similar Documents

Publication Publication Date Title
DE2407326A1 (de) Detektorschaltung zur ueberwachung der phasenfolge und der leistung in den leitungen eines mehrphasenstarkstromnetzes
DE2007353B2 (de) Vielstelliges addierwerk
DE3427669C2 (de) Signalverarbeitungsschaltung
DE1491975C3 (de) Einstellbarer Frequenzteiler
DE1524181B2 (de) Auswahlvorrichtung fuer ein und ausgabegeraete einer daten verarbeitungsanlage
DE2541595C2 (de) Elektronische Schaltungsanordnung zur steuerbaren Frequenzteilung
DE2336015C2 (de) Schaltungsanordnung zur Umsetzung einer Frequenz in eine Binärzahl
DE1925917C3 (de) Binäre Impulsfrequenz-Multiplizierschaltung
DE2453247A1 (de) Anordnung zur digitalen frequenzumwandlung
DE2405034A1 (de) Stochastischer impulszaehler
EP0333884B1 (de) CMOS-Parallel-Serien-Multiplizierschaltung sowie deren Multiplizier- und Addierstufen
DE2008560C3 (de) Nachrichtenübertragungssystem unter Verwendung von Puls-Code-Modulation und empfangsseitiger Pulskompression
DE1212151C2 (de) Statischer Zaehler mit Haupt- und Hilfsspeicher je Zaehlstufe
DE2910543A1 (de) Schaltungsanordnung zum durchfuehren arithmetischer operationen mit indirekter digital/analog-umwandlung
DE2410633A1 (de) Schaltungsanordnung zur umsetzung einer analogen eingangsspannung in einen digitalen ausgangswert
DE1252738B (de) Veränderlicher Frequenzteiler mit einer Anzahl von bistabilen Schaltungen
DE2261352C3 (de) Vorrichtung zum Umwandeln einer ersten Folge periodischer Impulse in eine zweite Folge periodischer Impulse mit niedriger Frequenz
DE2007335B2 (de) Einrichtung zum steuern von verkehrsampelsignalen
DE1212152C2 (de) Statischer Zaehler
DE3540800A1 (de) Binaeraddierer-zelle und aus solchen binaeraddierer-zellen zusammengesetztes schnelles addier- und multiplizierwerk
DE2057903A1 (de) Impulsfrequenzteiler
DE2842332C3 (de) Verfahren und Schaltungsanordnung zur Festlegung der Dauer der Abgabe eines einem Binärwert entsprechenden Ausgangssignals auf das Auftreten eines Auslöseimpulses hin, insbesondere für Eisenbahn-Signalanlagen
DE1537046C (de) Schaltungsanordnung zur Umsetzung einer Wechselspannung in eine Impulsfolge-
DE1774301C3 (de) Binäres Rechenelement
DE2102808A1 (de) Digitaler Frequenzteiler

Legal Events

Date Code Title Description
OHJ Non-payment of the annual fee