DE2342914A1 - Verfahren zur herstellung von halbleitereinrichtungen - Google Patents

Verfahren zur herstellung von halbleitereinrichtungen

Info

Publication number
DE2342914A1
DE2342914A1 DE19732342914 DE2342914A DE2342914A1 DE 2342914 A1 DE2342914 A1 DE 2342914A1 DE 19732342914 DE19732342914 DE 19732342914 DE 2342914 A DE2342914 A DE 2342914A DE 2342914 A1 DE2342914 A1 DE 2342914A1
Authority
DE
Germany
Prior art keywords
emitter
base
semiconductor layer
emitter region
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19732342914
Other languages
German (de)
English (en)
Inventor
Fuminori Kumagai
Heiji Moroshima
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of DE2342914A1 publication Critical patent/DE2342914A1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Bipolar Transistors (AREA)
DE19732342914 1972-08-25 1973-08-24 Verfahren zur herstellung von halbleitereinrichtungen Pending DE2342914A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP47084581A JPS4940882A (enrdf_load_stackoverflow) 1972-08-25 1972-08-25

Publications (1)

Publication Number Publication Date
DE2342914A1 true DE2342914A1 (de) 1974-04-11

Family

ID=13834627

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19732342914 Pending DE2342914A1 (de) 1972-08-25 1973-08-24 Verfahren zur herstellung von halbleitereinrichtungen

Country Status (2)

Country Link
JP (1) JPS4940882A (enrdf_load_stackoverflow)
DE (1) DE2342914A1 (enrdf_load_stackoverflow)

Also Published As

Publication number Publication date
JPS4940882A (enrdf_load_stackoverflow) 1974-04-17

Similar Documents

Publication Publication Date Title
EP0032550B1 (de) Verfahren zur Herstellung einer bipolaren, vertikalen PNP-Transistorstruktur
DE69033711T2 (de) Verfahren zur Herstellung eines bipolaren Transistors
EP0036634B1 (de) Verfahren zur Herstellung einer bipolaren Transistorstruktur
DE69030415T2 (de) Verfahren zur Herstellung eines DMOS Transistors
DE69031488T2 (de) Halbleitervorrichtung mit einem lateralen Bipolartransistor und entsprechende Herstellungsverfahren
DE1764464C3 (de) Verfahren zur Herstellung eines lateralen Transistors
EP0001550A1 (de) Integrierte Halbleiteranordnung für eine Bauelementstruktur mit kleinen Abmessungen und zugehöriges Herstellungsvefahren
DE69324630T2 (de) Dotierungsverfahren, Halbleiterbauelement und Verfahren zu seiner Herstellung
DE2605830A1 (de) Verfahren zur herstellung von halbleiterbauelementen
DE2133184A1 (de) Verfahren zum Herstellen von Halbleiterbauteilen
DE2030403B2 (de) Verfahren zum Herstellen eines Halbleiterbauelementes
EP0006510A1 (de) Verfahren zum Erzeugen aneinander grenzender, unterschiedlich dotierter Siliciumbereiche
DE69132468T2 (de) Selbst ausrichtende Kollektor-Implantation für bipolare Transistoren
DE69028397T2 (de) Verfahren zur herstellung einer halbleitervorrichtung
DE2128884A1 (de) Verfahren zum Herstellen von Halbleiterbauteilen
DE3329224C2 (de) Verfahren zur Herstellung einer Bi-CMOS-Halbleiterschaltung
DE69030225T2 (de) Verfahren zur Herstellung von BiMOS-Schaltungen mit hoher Leistung
DE19615324A1 (de) Verfahren zum Herstellen eines vertikalen bipolaren Transistors
DE69427913T2 (de) Bipolarer Hochfrequenztransistor und Verfahren zur Herstellung
DE1950069A1 (de) Verfahren zur Herstellung von Halbleitervorrichtungen
DE69129344T2 (de) Selbstjustierender Silizidbasisbipolartransistor und Widerstand und Herstellungsverfahren
DE68923730T2 (de) Verfahren zur Herstellung einer bipolaren integrierten Schaltung.
DE2063952A1 (de) Bipolartransistor
DE69033593T2 (de) Verfahren zur Herstellung einer integrierten Halbleiterschaltung mit einer Isolationszone
EP0003330B1 (de) Verfahren zum Herstellen von hochintegrierten Halbleiteranordnungen mit aneinandergrenzenden, hochdotierten Halbleiterzonen entgegengesetzten Leitungstyps

Legal Events

Date Code Title Description
OHJ Non-payment of the annual fee