DE2239996C3 - Elektronische Vorrichtung zur parallelseriellen Multiplikation einer natürlich -im 8-4-2-1-Kode- binär kodierten Zahl eines Zahlensystemes mit geradzahliger Basis größer als 2 mit einem Faktor, der gleich der Hälfte der Basis dieses Zahlensystems ist - Google Patents
Elektronische Vorrichtung zur parallelseriellen Multiplikation einer natürlich -im 8-4-2-1-Kode- binär kodierten Zahl eines Zahlensystemes mit geradzahliger Basis größer als 2 mit einem Faktor, der gleich der Hälfte der Basis dieses Zahlensystems istInfo
- Publication number
- DE2239996C3 DE2239996C3 DE2239996A DE2239996A DE2239996C3 DE 2239996 C3 DE2239996 C3 DE 2239996C3 DE 2239996 A DE2239996 A DE 2239996A DE 2239996 A DE2239996 A DE 2239996A DE 2239996 C3 DE2239996 C3 DE 2239996C3
- Authority
- DE
- Germany
- Prior art keywords
- factor
- base
- binary
- number system
- multiplication
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/491—Computations with decimal numbers radix 12 or 20.
- G06F7/4915—Multiplying; Dividing
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computational Mathematics (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Analysis (AREA)
- Complex Calculations (AREA)
- Dc Digital Transmission (AREA)
- Liquid Crystal Display Device Control (AREA)
- Analogue/Digital Conversion (AREA)
- Logic Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CH768672A CH552249A (de) | 1972-05-24 | 1972-05-24 | Elektronische vorrichtung zur multiplikation einer binaer kodierten zahl eines zahlensystemes mit geradzahliger basis groesser als 2 mit einem faktor, der gleich der haelfte der basis dieses zahlensystems ist. |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| DE2239996A1 DE2239996A1 (de) | 1974-01-17 |
| DE2239996B1 DE2239996B1 (de) | 1974-01-17 |
| DE2239996C3 true DE2239996C3 (de) | 1974-08-22 |
Family
ID=4329013
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE2239996A Expired DE2239996C3 (de) | 1972-05-24 | 1972-08-14 | Elektronische Vorrichtung zur parallelseriellen Multiplikation einer natürlich -im 8-4-2-1-Kode- binär kodierten Zahl eines Zahlensystemes mit geradzahliger Basis größer als 2 mit einem Faktor, der gleich der Hälfte der Basis dieses Zahlensystems ist |
Country Status (9)
| Country | Link |
|---|---|
| US (1) | US3805042A (enExample) |
| JP (1) | JPS4929543A (enExample) |
| CH (1) | CH552249A (enExample) |
| DD (1) | DD100342A5 (enExample) |
| DE (1) | DE2239996C3 (enExample) |
| FR (1) | FR2193505A5 (enExample) |
| GB (1) | GB1395991A (enExample) |
| NL (1) | NL7213082A (enExample) |
| SE (1) | SE375168B (enExample) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3890496A (en) * | 1974-04-01 | 1975-06-17 | Sperry Rand Corp | Variable 8421 BCD multiplier |
| JPS63288094A (ja) * | 1987-05-20 | 1988-11-25 | Matsushita Electric Ind Co Ltd | セラミック多層基板及びその製造方法 |
| US5176811A (en) * | 1991-02-01 | 1993-01-05 | International Business Machines Corporation | Gold plating bath additives for copper circuitization on polyimide printed circuit boards |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| NL280023A (enExample) * | 1961-06-23 | |||
| US3456098A (en) * | 1966-04-04 | 1969-07-15 | Bell Telephone Labor Inc | Serial binary multiplier arrangement |
| US3495075A (en) * | 1966-12-13 | 1970-02-10 | Ibm | Shifting apparatus |
-
1972
- 1972-05-24 CH CH768672A patent/CH552249A/xx not_active IP Right Cessation
- 1972-08-14 DE DE2239996A patent/DE2239996C3/de not_active Expired
- 1972-08-18 SE SE7210748A patent/SE375168B/xx unknown
- 1972-08-22 US US00282863A patent/US3805042A/en not_active Expired - Lifetime
- 1972-08-23 GB GB3921272A patent/GB1395991A/en not_active Expired
- 1972-09-27 NL NL7213082A patent/NL7213082A/xx unknown
- 1972-09-29 JP JP47097304A patent/JPS4929543A/ja active Pending
- 1972-10-06 DD DD166077A patent/DD100342A5/xx unknown
-
1973
- 1973-05-22 FR FR7318566A patent/FR2193505A5/fr not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| GB1395991A (en) | 1975-05-29 |
| US3805042A (en) | 1974-04-16 |
| NL7213082A (enExample) | 1973-11-27 |
| JPS4929543A (enExample) | 1974-03-16 |
| FR2193505A5 (enExample) | 1974-02-15 |
| SE375168B (enExample) | 1975-04-07 |
| DD100342A5 (de) | 1973-09-12 |
| CH552249A (de) | 1974-07-31 |
| DE2239996A1 (de) | 1974-01-17 |
| DE2239996B1 (de) | 1974-01-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2145404A1 (de) | Nichtrekursive Digitalfiltereinrichtung mit Verzögerungs- und Addier-Anordnung | |
| DE2158378A1 (de) | Digitales Filter | |
| DE2803425A1 (de) | Digitaleinrichtung zur ermittlung des wertes von komplexen arithmetischen ausdruecken | |
| DE1915819A1 (de) | Verfahren und Anordnung zur adaptiven Zeichenerkennung | |
| DE2239996C3 (de) | Elektronische Vorrichtung zur parallelseriellen Multiplikation einer natürlich -im 8-4-2-1-Kode- binär kodierten Zahl eines Zahlensystemes mit geradzahliger Basis größer als 2 mit einem Faktor, der gleich der Hälfte der Basis dieses Zahlensystems ist | |
| DE2523625A1 (de) | Digitalfilter | |
| DE2456245C2 (de) | Schaltungsanordnung für ein digitales Filter | |
| DE1126163B (de) | Verfahren und Vorrichtung zur Multiplikation | |
| DE3621446A1 (de) | Geraet zum digitalen verarbeiten von kontinuierlichen bitstroemen | |
| DE3046772C2 (de) | Taktgenerator | |
| DE1094490B (de) | Verfahren und Anordnung zur Umwandlung von Binaerzahlen in Dezimalzahlen und umgekehrt | |
| DE2900970C3 (de) | Prüfsignalgenerator | |
| DE3416536C2 (enExample) | ||
| DE1925917C3 (de) | Binäre Impulsfrequenz-Multiplizierschaltung | |
| DE2142636C3 (de) | Rechenwerk für die Durchführung digitaler Multiplikationen | |
| DE4106431C1 (enExample) | ||
| DE1181459B (de) | Multiplikationsschaltung fuer elektronische Zifferrechenmaschinen | |
| DE2239737B1 (de) | Elektronische vorrichtung zur verfuenffachung einer im 8-4-2-1-kode binaer kodierten dezimalzahl | |
| DE3916482A1 (de) | Verfahren zur umwandlung von aus datenworten gebildeten digitalen signalen sowie digital/analog-wandler | |
| DE1950350C3 (de) | Verfahren und Vorrichtung zur Erzeugung von Impulsen zum Beispiel zur Steuerung von Schrittmotoren in Werkzeugmaschinen | |
| DE2214257C3 (de) | Rechenwerk für die Durchführung von Multiplikationen | |
| DE1524177C (de) | Multiplikationseinrichtung zur teilweise parallelen Multiplikation binärer Faktoren | |
| DE2432450C2 (de) | Binäres Parallelrechenwerk für Additionen oder Subtraktionen | |
| DE1900839C3 (de) | Zähler für elektrische Impulse | |
| DE1774507B2 (de) | Digitalfilter |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C3 | Grant after two publication steps (3rd publication) | ||
| E77 | Valid patent as to the heymanns-index 1977 | ||
| 8339 | Ceased/non-payment of the annual fee |