DE112015007141T5 - Array-Substrat für eine Flüssigkristall-Anzeigetafel und dessen Herstellungsverfahren - Google Patents
Array-Substrat für eine Flüssigkristall-Anzeigetafel und dessen Herstellungsverfahren Download PDFInfo
- Publication number
- DE112015007141T5 DE112015007141T5 DE112015007141.5T DE112015007141T DE112015007141T5 DE 112015007141 T5 DE112015007141 T5 DE 112015007141T5 DE 112015007141 T DE112015007141 T DE 112015007141T DE 112015007141 T5 DE112015007141 T5 DE 112015007141T5
- Authority
- DE
- Germany
- Prior art keywords
- layer
- polycrystalline silicon
- insulating layer
- forming
- film transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 66
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 37
- 239000004973 liquid crystal related substance Substances 0.000 title claims description 14
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 92
- 239000010409 thin film Substances 0.000 claims abstract description 52
- 238000002161 passivation Methods 0.000 claims abstract description 29
- 239000010408 film Substances 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 12
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- 239000000377 silicon dioxide Substances 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- 235000012239 silicon dioxide Nutrition 0.000 description 5
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 4
- 229910021417 amorphous silicon Inorganic materials 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000002041 carbon nanotube Substances 0.000 description 2
- 229910021393 carbon nanotube Inorganic materials 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005265 energy consumption Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 229910021389 graphene Inorganic materials 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 230000035515 penetration Effects 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- 229910001182 Mo alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000011651 chromium Substances 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 230000005622 photoelectricity Effects 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/13338—Input devices, e.g. touch panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133345—Insulating layers
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133357—Planarisation layers
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134381—Hybrid switching mode, i.e. for applying an electric field with components parallel and orthogonal to the substrates
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/13439—Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136209—Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136231—Active matrix addressed cells for reducing the number of lithographic steps
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0443—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78633—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78651—Silicon transistors
- H01L29/7866—Non-monocrystalline silicon transistors
- H01L29/78672—Polycrystalline or microcrystalline silicon transistor
- H01L29/78675—Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134318—Electrodes characterised by their geometrical arrangement having a patterned common electrode
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
- G02F1/13685—Top gates
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/121—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/10—Materials and properties semiconductor
- G02F2202/104—Materials and properties semiconductor poly-Si
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2203/00—Indexing scheme relating to G06F3/00 - G06F3/048
- G06F2203/041—Indexing scheme relating to G06F3/041 - G06F3/045
- G06F2203/04103—Manufacturing, i.e. details related to manufacturing processes specially suited for touch sensitive devices
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Ceramic Engineering (AREA)
- Human Computer Interaction (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
Abstract
Die Erfindung stellt ein Array-Substrat vor, umfassend: ein Substrat; einen polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur auf dem Substrat; eine Flachschicht, die den polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur bedeckt; Durchbohrungen in der Flachschicht, wobei die Durchbohrungen von der Drainelektrode des polykristallinen Silizium-Dünnfilmtransistors freigelegt sind; gemeinsame Elektroden und Aufnahmeelektroden, die auf der Flachschicht beabstandet angeordnet sind, wobei die gemeinsamen Elektroden in der Kontaktsteuerungsphase als Treiberelektroden dienen, und die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind; eine Passivierungsschicht, die die gemeinsamen Elektroden, die Aufnahmeelektroden und die Flachschicht bedeckt; eine Pixelelektrode auf der Passivierungsschicht, wobei die Pixelelektrode durch die Durchbohrungen die Drain-Elektrode kontaktiert. Die Erfindung stellt weiter ein Herstellungsverfahren für dieses Array-Substrat. Durch die Erfindung wird ein Herstellungsschritt bei Herstellung des Array-Substrats gespart und werden die Herstellungskosten verringert.
Description
- Technisches Gebiet
- Die Erfindung gehört zu dem Gebiet der Flüssigkristall-Anzeigetechnik, spezifisch gesagt, betrifft ein Array-Substrat für eine Flüssigkristall-Anzeigetafel und dessen Herstellungsverfahren.
- Hintergrundstechnik
- Mit Entwicklung der Technik der Photoelektrizität und des Halbleiters, wird die Entwicklung des Flachbildschirms (Flat Panel Display) gefördert, und in den verschiedenen Flachbildschirmen, ist das Flüssigkristall-Anzeige (Liquid Crystal Display, abgekürzt als LCD) wegen vieler überlegener Eigenschaften, z.B. hoher Raumnutzungsrate, geringen Energieverbrauchs, keiner Strahlung und geringer elektromagnetischer Störungen, zu dem Hauptstrom auf dem Markt geworden.
- Nun wird amorphe Siliziumfilmtriode (a-Si TFT) als Schaltelement für LCD allgemein verwendet, aber hinsichtlich der Erfüllung der Anforderungen, z.B. dünner Form, geringen Gewichts, hoher Feinheit, hoher Helligkeit, hoher Zuverlässigkeit und geringen Energieverbrauchs ist a-Si TFT LCD noch beschränkt. Im Vergleich zu a-Si TFT LCD, hat TFT LCD von polykristallinem Silizium mit niedrigerer Temperatur (Lower Temperature Polycrystal Silicon, LTPS) hinsichtlich der Erfüllung der oben erwähnten Anforderungen wesentliche Vorteile.
- Zum Anderen, ist der kapazitive Touchscreen mit Popularisierung der intelligenten elektronischen Produkte bereits in verschiedenen elektronischen Produkten, z.B. Handy, Tabletcomputer angewendet. Nun betrifft der allgemeine kapazitive Touchscreen drei Techniken, nämlich OGS (One Glass Solution), On-Cell und In-Cell, wobei In-Cell wegen der Vorteile an die Herstellungstechnik im Vergleich zu OGS und On-Cell die Vorteile von leichtem Gewicht, besser Lichtdurchlässigkeit und stabilerer Struktur hat.
- Nach Forschungen ist gefunden, dass zwei Herstellungsschritte bei Herstellung des LTPS-Touchscreens mit In-Cell durchzuführen sind, um die Herstellung der Treiberelektrode Tx und der Aufnahmeelektrode Rx fertig zu machen. Deshalb liegt beim Stand der Technik das technische Problem vor, dass die Herstellung des Array-Substrats zu kompliziert ist.
- Offenbarung der Erfindung
- Um die oben erwähnten Probleme, die im Stand der Technik vorliegen, zu lösen, liegt die Aufgabe der Erfindung zugrunde, ein Array-Substrat für eine Flüssigkristall-Anzeigetafel, vorzustellen, umfassend: ein Substrat; einen polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur auf dem Substrat; eine Flachschicht, die den polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur bedeckt; Durchbohrungen in der Flachschicht, wobei die Durchbohrungen von der Drainelektrode des polykristallinen Silizium-Dünnfilmtransistors freigelegt sind; gemeinsame Elektroden und Aufnahmeelektroden, die auf der Flachschicht beabstandet angeordnet sind, wobei die gemeinsamen Elektroden in der Kontaktsteuerungsphase als Treiberelektroden dienen, und die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind; eine Passivierungsschicht, die die gemeinsamen Elektroden, die Aufnahmeelektroden und die Flachschicht bedeckt; eine Pixelelektrode auf der Passivierungsschicht, wobei die Pixelelektrode durch die Durchbohrungen die Drain-Elektrode kontaktiert.
- Weiterhin umfasst das Array-Substrat: dritte Durchbohrungen in der Passivierungsschicht, wobei die dritten Durchbohrungen von den gemeinsamen Elektroden freigelegt sind; Verbindungselektroden auf der Passivierungsschicht und ohne Kontakt mit der Pixelelektrode, wobei die Verbindungselektroden durch die dritten Durchbohrungen die gemeinsamen Elektroden kontaktieren, sodass die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind.
- Weiterhin sind die gemeinsamen Elektroden und die Aufnahmeelektroden gleichzeitig gebidet.
- Weiterhin sind die Pixelelektrode und die Verbindungselektroden gleichzeitig gebildet.
- Weiterhin umfasst das Array-Substrat: eine Lichtabschirmschicht zwischen dem Substrat und dem polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur, wobei die Lichtabschirmschicht und der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur einander gegenüberliegend vorgesehen sind; eine erste Isolierschicht zwischen der Lichtabschirmshicht und dem polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur, wobei die Lichtabschirmschicht die Lichtabschirmschicht und das Substrat bedeckt.
- Weiterhin umfasst der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur: eine polykristalline Siliziumschicht auf der ersten Isolierschicht; eine zweite Isolierschicht, die auf der ersten Isolierschicht liegt und die polykristalline Siliziumschicht bedeckt; eine Gitterelektrode auf der zweiten Isolierschicht; eine dritte Isolierschicht, die auf der zweiten Isolierschicht liegt und die Gitterelektrode bedeckt; eine erste Durchbohrung und eine zweite Durchbohrung jeweils in der dritten Isolierschicht und in der zweiten Isolierschicht, wobei die erste Durchbohrung und die zweite Durchbohrung von der Oberfläche der polykristallinen Siliziumschicht freigelegt sind; eine Quellenelektrode und eine Drainelektrode auf der dritten Isolierschicht, wobei die Quellenelektrode die erste Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, die Drainelektrode die zweite Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, wobei die Flachschicht auf der dritten Isolierschicht liegt und die Quellenelektrode und die Drainelektrode bedeckt.
- Der Erfindung liegt eine weitere Aufgabe zugrunde, ein Herstellungsverfahren des Array-Substrats für eine Flüssigkristall-Anzeigetafel vorzustellen, umfassend: Bereitstellen eines Substrats; Bilden eines polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur auf dem Substrat; Bilden einer den polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur bedeckenden Flachschicht; Bilden von Durchbohrungen in der Flachschicht, wobei die Durchbohrungen von der Drainelektrode des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur freigelegt sind; gleichzeitiges Bilden von gemeinsamen Elektroden und Aufnahmeelektroden auf der Flachschicht, die beabstandet angeordnet sind, wobei die gemeinsamen Elektroden in der Kontaktsteuerungsphase als Treiberelektrode dienen, und die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind; Bilden einer Passivierungsschicht, die die gemeinsamen Elektroden, die Aufnahmeelektroden und die Flachschicht bedeckt; Bilden einer Pixelelektrode auf der Passivierungsschicht, wobei die Pixelelektrode durch die Durchbohrungen die Drain-Elektrode kontaktiert.
- Weiterhin umfasst das Herstellungsverfahren: Bilden von dritten Durchbohrungen in der Passivierungsschicht nach Bilden der Passivierungsschicht, wobei die dritten Durchbohrungen von den gemeinsamen Elektroden freigelegt sind; Bilden von die Pixelelektrode nicht kontaktierenden Verbindungselektroden auf der Passivierungsschicht bei Bilden der Pixelelektrode, wobei die Verbindungselektroden durch die dritten Durchbohrungen die gemeinsamen Elektrodeen kontaktieren, sodass die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind.
- Weiterhin umfasst das Herstellungsverfahren: Bilden einer Lichtabschirmschicht auf dem Substrat vor Bilden eines polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur, wobei die Lichtabschirmschicht und der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur einander gegenüberliegend vorgesehen sind; Bilden einer die Lichtabschirmschicht bedeckenden ersten Isolierschicht auf dem Substrat.
- Weiterhin umfasst spezifisch das Herstellungsverfahren des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur: Bilden einer polykristallinen Siliziumschicht auf der ersten Isolierschicht; Bilden einer die polykristalline Siliziumschicht bedeckenden zweiten Isolierschicht auf der ersten Isolierschicht; Bilden einer Gitterelektrode auf der zweiten Isolierschicht; Bilden einer die Gitterelektrode bedeckenden dritten Isolierschicht auf der zweiten Isolierschicht; Bilden einer ersten Durchbohrung und einer zweiten Durchbohrung jeweils in der dritten Isolierschicht und in der zweiten Isolierschicht, wobei die erste Durchbohrung und die zweite Durchbohrung von der Oberfläche der polykristallinen Siliziumschicht freigelegt sind; Bilden einer Quellenelektrode und einer Drainelektrode auf der dritten Isolierschicht, wobei die Quellenelektrode die erste Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, die Drainelektrode die zweite Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, wobei die Flachschicht auf der dritten Isolierschicht liegt und die Quellenelektrode und die Drainelektrode bedeckt.
- Die vorteilhaften Wirkungen der Erfindung bestehen darin, dass bei der Erfindung in demselben Herstellungsschritt gemeinsame Elektroden und Aufnahmeelektroden, die in der Kontaktsteuerungsphase als Treiberelektrode dienen, gebildet werden, und im Vergleich dazu, dass im Stand der Technik zwei Herstellungsschritte zum Bilden einer Treiberelektrode und einer Aufnahmeelektrode notwendig sind, ein Herstellungsschritt gespart wird, und der Herstellungsprozess des Array-Substrats des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur vereinfacht wird, und die Herstellungskosten verringert werden.
- Figurenliste
- In Kombination mit den Zeichnungen wird wie folgt beschrieben, die oben erwähnten sowie weitere Aspekte, Besonderheiten und Vorteile der Ausführungsbeispiele der Erfindung werden klarer werden. Es zeigt:
-
1 Schematische Darstellung der lokalen Struktur eines Array-Substrats eines polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur gemäß dem Ausführungsbeispiel der Erfindung; -
2 Schematische Darstellung der lokalen Struktur der Flüssigkristall-Anzeigetafel gemäß dem Ausführungsbeispiel der Erfindung. - Konkrete Ausführungsformen
- Im Folgenden werden die Ausführungsbeispiele der Erfindung gemäß den Zeichnungen ausführlich beschrieben. Aber die Erfindung kann in verschiedenen Formen ausgeführt werden, und die Erfindung soll nicht als die hier erläuterten konkreten Ausführungsbeispiele einschränkend erklärt werden. Im Gegensatz, sind diese Ausführungsbeispiele vorgestellt, um die Prinzipien der Erfindung und deren tatsächliche Anwendungen zu erklären, sodass der Fachmann auf dem einschlägigen Gebiet verschiedene Ausführungsbeispeile der Erfindung und verschiedene Korrekturen, die für bestimmte erwartete Anwendungen geeignet sind, verstehen kann.
- In den Zeichnungen, sind die Dicken der Schicht und des Bereichs übertrieben, um die Mittel klarzustellen. Die gleichen Bezugszeihcen können in der Beschreibung und in den Zeichnungen zum Zeigen der gleichen Elemente verwendet werden.
- Es ist zu verstehen, dass obwohl Fachwörter „erst“, „zweit“, „dritt“ usw. zum Beschreiben von verschiedenen Elementen verwendet werden können, diese Elemente nicht von diesen Fachwörtern begrenzt werden sollen. Diese Fachwörter sind nur dazu verwendet, ein Element von einem anderen Element zu unterscheiden.
- Auch ist zu verstehen, dass wenn eine Schicht oder ein Element „auf“ einer anderen Schicht oder Substrat liegt, kann sie oder es direkt auf einer anderen Schicht oder Substrat liegen oder ausgebildet werden, oder ein andere Zwischenschicht oder Zwischenelement vorliegen kann.
-
1 zeigt eine schematische Darstellung der lokalen Struktur eines Array-Substrats eines polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur gemäß dem Ausführungsbeispiel der Erfindung; - Gemäß
1 , wird zuerst ein Substrat101 bereitgestellt. In dem vorliegenden Ausführungsbeispiel, kann das Substrat101 ein transparentes Glassubstrat sein, aber die Erfindung ist nicht darauf beschränkt, zum Beispiel, das Substrat101 kann auch ein transparentes Harzsubstrat sein. - Anschließend wird auf dem Substrat
101 eine Lichtabschirmschicht102 gebildet werden. Im vorliegenden Ausführungsbeispiel, ist die Lichtabschirmschicht102 dem zu bildenden polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur gegenüberliegend vorzusehen, sodass die Kanäle des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur durch die Lichtabschirmschicht102 gegen Licht abgeschirmt werden, sodass es verhindert wird, dass der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur wegen der Beleuchtung einen Ableitungsstrom erzeugt. - Weiterhin sind die Lichtabschirmschicht
102 und der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur einander gegenüberliegend vorgesehen. D.h. in1 bedeckt die Lichtabschirmschicht102 , von unten nach oben gesehen, den zu bildenden polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur vollständig. Im vorliegenden Ausführungsbeispiel, kann die Lichtabschirmschicht102 aus schwarzem Metall, z.B. Chrom, Molybdän oder Kombination der beiden, gebildet werden, aber die Erfindung ist nicht darauf beschränkt. - Anschließend wird auf dem Substrat
101 eine die Lichtabschirmschicht102 bedeckende erste Isolierschicht103 gebildet. D.h. die Lichtabschirmschicht102 ist direkt auf dem Substrat101 gebildet, die erste Isolierschicht103 ist direkt auf dem Substrat101 gebildet und bedeckt die Lichtabschirmschicht102 , während der zu bildende polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur direkt auf der ersten Isolierschicht103 gebildet ist. Im vorliegenden Ausführungsbeispiel, ist die erste Isolierschicht103 aus Siliciumnitrid und/oder Siliciumdioxid gebildet, zum Beispiel, die erste Isolierschicht103 kann Siliciumnitrid-Schichten und Siliciumdioxid-Schichten umfassen, die sich von unten nach oben stapeln, aber die Erfindung ist nicht darauf beschränkt. - Im Folgenden ist weiter gemäß
1 die Struktur des zu bildenden polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur spezifisch zu beschreiben. Es ist zu verstehen, dass die Struktur des hier vorgestellten polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur nur als ein Beispiel dient, und die Struktur des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur ist nicht darauf beschränkt. - Weiter gemäß
1 ist zuerst auf der ersten Isolierschicht103 eine polykristalline Siliziumschicht104 gebildet, wobei die polykristalline Siliziumschicht104 zum Bilden eines Ladungsträger-Bewegungskanals dient. Hierbei kann das Bildungsverfahren der polykristallinen Siliziumschicht104 auf die Bildungsweise des Niedertemperatur-Polysiliziums im Stand der Technik verweisen, und hier wird nicht beschrieben, um Wiederholung zu vermeiden. Außerdem kann hierbei eine N-Dotierung für die beiden Enden der polykristallinen Siliziumschicht104 vorgenommen. So kontaktieren die zu bildenden Quellenelektrode und Drainelektrode die N-Dotierungsbereiche an den beiden Enden der polykristallinen Siliziumschicht 104. - Anschließend ist auf der ersten Isolierschicht
103 eine die polykristalline Siliziumschicht104 bedeckende zweite Isolierschicht105 gebildet. Im vorliegenden Ausführungsbeispiel, ist die zweite Isolierschicht105 aus Siliciumnitrid und/oder Siliciumdioxid gebildet, zum Beispiel, die zweite Isolierschicht105 kann Siliciumnitrid-Schichten und Siliciumdioxid-Schichten umfassen, die sich von unten nach oben stapeln, aber die Erfindung ist nicht darauf beschränkt. - Anschließend ist auf der zweiten Isolierschicht
105 eine Gitterelektrode106 gebildet. Hierbei kann die Gitterelektrode106 aus leitfähigem metallischem Material gebildet werden, z.B. Molybdän, aber die Erfindung ist nicht darauf beschränkt. - Anschließend ist auf der zweiten Isolierschicht
105 eine die Gitterelektrode106 bedeckende dritte Isolierschicht107 gebildet. Im vorliegenden Ausführungsbeispiel, ist die dritte Isolierschicht107 aus Siliciumnitrid und/oder Siliciumdioxid gebildet, zum Beispiel, die dritte Isolierschicht107 kann Siliciumnitrid-Schichten und Siliciumdioxid-Schichten umfassen, die sich von unten nach oben stapeln, aber die Erfindung ist nicht darauf beschränkt. - Anschließend ist in der dritten Isolierschicht
107 und der zweiten Isolierschicht105 jeweils eine erste Durchbohrung108a und eine zweite Durchbohrung108b gebildet, wobei die erste Durchbohrung108a und die zweite Durchbohrung108b von der Oberfläche der polykristallinen Siliziumschicht104 freigelegt sind. Hierbei werden die N-Dotierungsbereiche an den beiden Ende der polykristallinen Siliziumschicht 104 jeweils durch Bildung der ersten Durchbohrung108a und der zweiten Durchbohrung108b freigelegt, falls für die beiden Enden der polykristallinen Siliziumschicht 104 N-Dotierung vorgenommen wird. Außerdem können durch Belichtung, Entwicklung der dritten Isolierschicit107 und der zweiten Isolierschicht 105 die erste Durchbohrung108a und die zweite Durchbohrung108b gebildet werden. - Zuletzt wird auf der dritten Isolierschicht
107 eine Quellenelektrode109a und eine Drainelektrode109b gebildet, wobei die Quellenelektrode109a die erste Durchbohrung108a besetzt und die Oberfläche der polykristallinen Siliziumschicht 104 kontaktiert, die Drainelektrode109b die zweite Durchbohrung108b besetzt und die Oberfläche der polykristallinen Siliziumschicht104 kontaktiert. Hierbei kontaktieren die Quellenelektrode109a und die Drainelektrode109b jeweils die N-Dotierungsbereiche an den beiden Enden der polykristallinen Siliziumschicht104 , falls für die beiden Enden der polykristallinen Siliziumschicht 104 N-Dotierung vorgenommen wird. Außerdem können die Quellenelektrode109a und die Drainelektrode109b aus Legierungsmaterial von Molybdän/Aluminium/Molybdän hergestellt werden, aber die Erfindung ist nicht darauf beschränkt. - Im Folgenden wird gemäß
1 die Herstellung des Array-Substrats des polykristallinen Silizium-Dünnfilmtransistors gemäß dem Ausführungsbeispiel der Erfindung beschrieben. - Weiter gemäß
1 , ist nach Herstellen des polykristallinen Silizium-Dünnfilmtransistors anschließend eine die Quellenelektrode109a und die Drainelektrode109b bedeckende Flachschicht110 auf der dritten Isolierschicht107 gebildet. Im vorliegenden Ausführungsbeispiel, kann die Flachschicht110 aus organischem Material gebildet werden, aber die Erfindung ist nicht darauf beschränkt. - Anschließend ist in der Flachschicht
110 eine Durchbohrung110a gebildet, wobei die Durchbohrung110a von der Drainelektrode109b des polykristallinen Silizium-Dünnfilmtransistors mit niedriger Temperatur freigelegt ist. Im vorliegenden Ausführungsbeispiel, kann durch Belichtung, Entwicklung in der Flachschicht110 eine Durchbohrung110a gebildet werden, aber die Erfindung ist nicht darauf beschränkt. - Anschließend sind gemeinsame Elektroden
111a und Aufnahmeelektroden111b auf der Flachschicht, die beabstandet angeordnet sind, gleichzeitig gebildet. Hier kann bei dem Array-Substrat des polykristallinen Silizium-Dünnfilmtransistors mit niedriger Temperatur in Anwendung Anzeige-Kontaktsteuerung-Timesharing-Abtastung verwendet werden: beim Anzeigen von Bildern (nämlich in Anzeigephase), wird gemeinsame Spannung durch die gemeinsamen Elektroden111a für jeweilige Pixeleinheiten bereitgestellt, sodass zwischen der gemeinsamen Spannung111a und der zu bildenden Pixelelektrode ein elektrisches Feld gebildet wird, und die gemeinsamen Elektroden111a können zu einer oder mehreren Pixeleinheiten korrespondieren; Bei Kontaktsteuerung-Abtastung (nämlich in Kontaktsteuerungsphase), können die gemeinsamen Elektroden111a als Treiberelektrode verwendet werden, um Treibersignal zu erzeugen. - Außerdem können im vorliegenden Ausführungsbeispiel die gemeinsamen Elektroden 111a und die Aufnahmeelektroden
111b aus Indiumzinnoxid-Material (ITO) zusammen hergestellt werden, zum Beispiel, die gemeinsamen Elektroden111a und die Aufnahmeelektroden111b können auch aus Materialien mit hoher Durchlässigkeit und niedrigem Scheinwiderstand, z.B. Graphen, Kohlenstoff-Nanoröhrchen und Nano-Silber zusammen hergestellt werden. - Anschließend wird eine Passivierungsschicht
112 , die die gemeinsamen Elektroden lila, die Aufnahmeelektroden111b und die Flachschicht110 bedeckt, gebildet, wobei die Passivierungsschicht112 den Abstand zwischen der gemeinsamen Elektrode111a und der Aufnahmeelektrode111b besetzt. Hierbei ist die Passivierungsschicht112 bei Bildung nicht in der Durchbohrung110a gebildet; oder die Passivierungsschicht112 ist bei Bildung in der Durchbohrung110a gebildet und dann wird in der Durchbohrung110a die Passivierungsschicht112 entfernt, was durch die Erfindung nicht spezifisch eingeschränkt wird. Zudem ist die Passivierungsschicht 112 aus isolierendem Material gebildet. - Anschließend sind in der Passivierungsschicht
112 dritte Durchbohrungen112a gebildet, wobei durch diese dritte Durchbohrungen112a die gemeinsamen Elektroden 111a freigelegt werden. Im vorliegenden Ausführungsbeispiel, können durch Belichtung, Entwicklung in der Passivierungsschicht112 die dritten Durchbohrungen 112a gebildet werden, aber die Erfindung ist nicht darauf beschränkt. - Anschließend sind auf der Passivierungsschicht
112 gleichzeitig eine Pixelelektrode 113a und Verbindungselektroden113b gebildet, die sich nicht kontaktieren, wobei die Pixelelektrode113a durch die Durchbohrung110a die Drainelektrode109b des polykristallinen Silizium-Dünnfilmtransistors mit niedriger Temperatur kontaktiert, die Verbindungselektroden113b durch die dritten Durchbohrungen112a die gemeinsamen Elektroden111a kontaktiert, sodass die beabstandet getrennten gemeinsamen Elektroden111a miteinander verbunden sind. Im vorliegenden Ausführungsbeispiel, können die Pixelelektrode113a und die Verbindungelektroden 113b aus Indiumzinnoxid-Material (ITO) zusammen hergestellt werden, aber die Erfindung ist nicht darauf beschränkt, zum Beispiel, die Pixelelektrode113a und die Verbindungelektroden113b können auch aus Materialien mit hoher Durchlässigkeit und niedrigem Scheinwiderstand, z.B. Graphen, Kohlenstoff-Nanoröhrchen und Nano-Silber zusammen hergestellt werden. - Wie oben beschrieben, werden in demselben Herstellungsschritt gemeinsame Elektroden
111a und Aufnahmeelektroden111b , die in der Kontaktsteuerungsphase als Treiberelektrode dienen, gebildet, und im Vergleich dazu, dass im Stand der Technik zwei Herstellungsschritte zum Bilden einer Treiberelektrode und einer Aufnahmeelektrode notwendig sind, werden ein Herstellungsschritt gespart, und der Herstellungsprozess des Array-Substrats des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur vereinfacht, und die Herstellungskosten verringert. -
2 zeigt eine schematische Darstellung der lokalen Struktur der Flüssigkristall-Anzeigetafel gemäß dem Ausführungsbeispiel der Erfindung. - Gemäß
2 , umfasst die Flüssigkristall-Anzeigetafel gemäß dem Ausführungsbeispiel der Erfindung: ein in1 gezeigtes Array-Substrat1 des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur, ein Folienfiltersubstrat2 , das dem Array-Substrat1 des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur gegenüberliegend vorgesehen ist, und eine Flüssigkristall-Schicht3 , die zwischen den Beiden vorgesehen ist, wobei die Flüssigkristall-Schicht3 eine Anzahl von Flüssigkristallmolekülen umfasst. - Hierbei umfasst das Folienfiltersubstrat
2 üblicherweise: ein Substrat, einen Folienfilter, einen schwarzen Matrix und Elemente sowie Teile von anderen geeigneten Typen auf dem Substrat. Weil diese jeweils zu dem Stand der Technik gehören, kann auf die konkrete Struktur des Folienfiltersubstrats im Stand der Technik verwiesen werden, und hier wird das Folienfiltersubstrat2 nicht ausführlich beschrieben, um Wiederholung zu vermeiden. - Zwar ist die Erfindung gemäß den bestimmten Ausführungsbeispielen beschrieben, aber der Fachmann auf dem einschlägigen Gebiet hat zu verstehen, dass ohne Abweichung von dem durch die Ansprüche und deren Äquivalent eingeschränkten Gedanke und Bereich der Erfindung hier verschiedene Änderungen in Form und Detail vorgenommen werden können.
Claims (13)
- Array-Substrat für eine Flüssigkristall-Anzeigetafel, dadurch gekennzeichnet, dass das Array-Substrat umfasst: ein Substrat; einen polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur auf dem Substrat; eine Flachschicht, die den polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur bedeckt; Durchbohrungen in der Flachschicht, wobei die Durchbohrungen von der Drainelektrode des polykristallinen Silizium-Dünnfilmtransistors freigelegt sind; gemeinsame Elektroden und Aufnahmeelektroden, die auf der Flachschicht beabstandet angeordnet sind, wobei die gemeinsamen Elektroden in der Kontaktsteuerungsphase als Treiberelektroden dienen, und die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind; eine Passivierungsschicht, die die gemeinsamen Elektroden, die Aufnahmeelektroden und die Flachschicht bedeckt; eine Pixelelektrode auf der Passivierungsschicht, wobei die Pixelelektrode durch die Durchbohrungen die Drain-Elektrode kontaktiert.
- Array-Substrat gemäß
Anspruch 1 , dadurch gekennzeichnet, dass das Array-Substrat weiter umfasst: dritte Durchbohrungen in der Passivierungsschicht, wobei die dritten Durchbohrungen von den gemeinsamen Elektroden freigelegt sind; Verbindungselektroden auf der Passivierungsschicht und ohne Kontakt mit der Pixelelektrode, wobei die Verbindungselektroden durch die dritten Durchbohrungen die gemeinsamen Elektroden kontaktieren, sodass die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind. - Array-Substrat gemäß
Anspruch 1 , dadurch gekennzeichnet, dass die gemeinsamen Elektroden und die Aufnahmeelektroden gleichzeitig gebidet sind. - Array-Substrat gemäß
Anspruch 2 , dadurch gekennzeichnet, dass die gemeinsamen Elektroden und die Aufnahmeelektroden gleichzeitig gebidet sind. - Array-Substrat gemäß
Anspruch 2 , dadurch gekennzeichnet, dass die Pixelelektrode und die Verbindungselektroden gleichzeitig gebildet sind. - Array-Substrat gemäß
Anspruch 1 , dadurch gekennzeichnet, dass das Array-Substrat weiter umfasst: eine Lichtabschirmschicht zwischen dem Substrat und dem polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur, wobei die Lichtabschirmschicht und der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur einander gegenüberliegend vorgesehen sind; eine erste Isolierschicht zwischen der Lichtabschirmshicht und dem polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur, wobei die Lichtabschirmschicht die Lichtabschirmschicht und das Substrat bedeckt. - Array-Substrat gemäß
Anspruch 5 , dadurch gekennzeichnet, dass der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur umfasst: eine polykristalline Siliziumschicht auf der ersten Isolierschicht; eine zweite Isolierschicht, die auf der ersten Isolierschicht liegt und die polykristalline Siliziumschicht bedeckt; eine Gitterelektrode auf der zweiten Isolierschicht; eine dritte Isolierschicht, die auf der zweiten Isolierschicht liegt und die Gitterelektrode bedeckt; eine erste Durchbohrung und eine zweite Durchbohrung jeweils in der dritten Isolierschicht und in der zweiten Isolierschicht, wobei die erste Durchbohrung und die zweite Durchbohrung von der Oberfläche der polykristallinen Siliziumschicht freigelegt sind; eine Quellenelektrode und eine Drainelektrode auf der dritten Isolierschicht, wobei die Quellenelektrode die erste Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, die Drainelektrode die zweite Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, wobei die Flachschicht auf der dritten Isolierschicht liegt und die Quellenelektrode und die Drainelektrode bedeckt. - Herstellungsverfahren des Array-Substrats für eine Flüssigkristall-Anzeigetafel, umfassend: Bereitstellen eines Substrats; Bilden eines polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur auf dem Substrat; Bilden einer den polykristallinen Silizium-Dünnfilmtransistor mit niedrigerer Temperatur bedeckenden Flachschicht; Bilden von Durchbohrungen in der Flachschicht, wobei die Durchbohrungen von der Drainelektrode des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur freigelegt sind; gleichzeitiges Bilden von gemeinsamen Elektroden und Aufnahmeelektroden auf der Flachschicht, die beabstandet angeordnet sind, wobei die gemeinsamen Elektroden in der Kontaktsteuerungsphase als Treiberelektrode dienen, und die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind; Bilden einer Passivierungsschicht, die die gemeinsamen Elektroden, die Aufnahmeelektroden und die Flachschicht bedeckt; Bilden einer Pixelelektrode auf der Passivierungsschicht, wobei die Pixelelektrode durch die Durchbohrungen die Drain-Elektrode kontaktiert.
- Herstellungsverfahren gemäß
Anspruch 8 , dadurch gekennzeichnet, dass das Herstellungsverfahren weiter umfasst: Bilden von dritten Durchbohrungen in der Passivierungsschicht nach Bilden der Passivierungsschicht, wobei die dritten Durchbohrungen von den gemeinsamen Elektroden freigelegt sind; Bilden von die Pixelelektrode nicht kontaktierenden Verbindungselektroden auf der Passivierungsschicht bei Bilden der Pixelelektrode, wobei die Verbindungselektroden durch die dritten Durchbohrungen die gemeinsamen Elektrodeen kontaktieren, sodass die beabstandet getrennten gemeinsamen Elektroden miteinander verbunden sind. - Herstellungsverfahren gemäß
Anspruch 8 , dadurch gekennzeichnet, dass das Herstellungsverfahren weiter umfasst: Bilden einer Lichtabschirmschicht auf dem Substrat vor Bilden eines polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur, wobei die Lichtabschirmschicht und der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur einander gegenüberliegend vorgesehen sind; Bilden einer die Lichtabschirmschicht bedeckenden ersten Isolierschicht auf dem Substrat. - Herstellungsverfahren gemäß
Anspruch 9 , dadurch gekennzeichnet, dass das Herstellungsverfahren weiter umfasst: Bilden einer Lichtabschirmschicht auf dem Substrat vor Bilden eines polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur, wobei die Lichtabschirmschicht und der polykristalline Silizium-Dünnfilmtransistor mit niedrigerer Temperatur einander gegenüberliegend vorgesehen sind; Bilden einer die Lichtabschirmschicht bedeckenden ersten Isolierschicht auf dem Substrat. - Herstellungsverfahren gemäß
Anspruch 8 , dadurch gekennzeichnet, dass das Herstellungsverfahren des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur weiter umfasst: Bilden einer polykristallinen Siliziumschicht auf der ersten Isolierschicht; Bilden einer die polykristalline Siliziumschicht bedeckenden zweiten Isolierschicht auf der ersten Isolierschicht; Bilden einer Gitterelektrode auf der zweiten Isolierschicht; Bilden einer die Gitterelektrode bedeckenden dritten Isolierschicht auf der zweiten Isolierschicht; Bilden einer ersten Durchbohrung und einer zweiten Durchbohrung jeweils in der dritten Isolierschicht und in der zweiten Isolierschicht, wobei die erste Durchbohrung und die zweite Durchbohrung von der Oberfläche der polykristallinen Siliziumschicht freigelegt sind; Bilden einer Quellenelektrode und einer Drainelektrode auf der dritten Isolierschicht, wobei die Quellenelektrode die erste Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, die Drainelektrode die zweite Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, wobei die Flachschicht auf der dritten Isolierschicht liegt und die Quellenelektrode und die Drainelektrode bedeckt. - Herstellungsverfahren gemäß
Anspruch 9 , dadurch gekennzeichnet, dass das Herstellungsverfahren des polykristallinen Silizium-Dünnfilmtransistors mit niedrigerer Temperatur weiter umfasst: Bilden einer polykristallinen Siliziumschicht auf der ersten Isolierschicht; Bilden einer die polykristalline Siliziumschicht bedeckenden zweiten Isolierschicht auf der ersten Isolierschicht; Bilden einer Gitterelektrode auf der zweiten Isolierschicht; Bilden einer die Gitterelektrode bedeckenden dritten Isolierschicht auf der zweiten Isolierschicht; Bilden einer ersten Durchbohrung und einer zweiten Durchbohrung jeweils in der dritten Isolierschicht und in der zweiten Isolierschicht, wobei die erste Durchbohrung und die zweite Durchbohrung von der Oberfläche der polykristallinen Siliziumschicht freigelegt sind; Bilden einer Quellenelektrode und einer Drainelektrode auf der dritten Isolierschicht, wobei die Quellenelektrode die erste Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, die Drainelektrode die zweite Durchbohrung besetzt und die Oberfläche der polykristallinen Siliziumschicht kontaktiert, wobei die Flachschicht auf der dritten Isolierschicht liegt und die Quellenelektrode und die Drainelektrode bedeckt.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510827673.9A CN105448933B (zh) | 2015-11-24 | 2015-11-24 | 用于液晶面板中的阵列基板及其制作方法 |
CN201510827673.9 | 2015-11-24 | ||
PCT/CN2015/095816 WO2017088179A1 (zh) | 2015-11-24 | 2015-11-27 | 用于液晶面板中的阵列基板及其制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE112015007141T5 true DE112015007141T5 (de) | 2018-08-02 |
DE112015007141B4 DE112015007141B4 (de) | 2020-11-05 |
Family
ID=55558947
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE112015007141.5T Expired - Fee Related DE112015007141B4 (de) | 2015-11-24 | 2015-11-27 | Array-Substrat für eine Flüssigkristall-Anzeigetafel und dessen Herstellungsverfahren |
Country Status (7)
Country | Link |
---|---|
US (1) | US9759941B2 (de) |
JP (1) | JP6564139B2 (de) |
KR (1) | KR102068111B1 (de) |
CN (1) | CN105448933B (de) |
DE (1) | DE112015007141B4 (de) |
GB (1) | GB2561117B (de) |
WO (1) | WO2017088179A1 (de) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105489552B (zh) * | 2016-01-28 | 2018-08-14 | 武汉华星光电技术有限公司 | Ltps阵列基板的制作方法 |
CN105810692A (zh) * | 2016-04-18 | 2016-07-27 | 京东方科技集团股份有限公司 | 阵列基板、显示面板、显示装置及阵列基板制作方法 |
CN106298955A (zh) * | 2016-09-07 | 2017-01-04 | 武汉华星光电技术有限公司 | 低温多晶硅薄膜晶体管及其制作方法、液晶面板及显示器 |
KR102599536B1 (ko) * | 2017-01-26 | 2023-11-08 | 삼성전자 주식회사 | 생체 센서를 갖는 전자 장치 |
CN106847743B (zh) * | 2017-02-07 | 2019-12-24 | 武汉华星光电技术有限公司 | Tft基板及其制作方法 |
CN107146770B (zh) * | 2017-05-10 | 2021-01-22 | 京东方科技集团股份有限公司 | 一种阵列基板的制备方法、阵列基板和显示装置 |
KR102500799B1 (ko) | 2018-03-09 | 2023-02-20 | 삼성디스플레이 주식회사 | 트랜지스터 기판 및 이를 구비하는 표시 장치 |
US10330991B1 (en) * | 2018-05-31 | 2019-06-25 | a.u. Vista Inc. | Liquid crystal display devices with electrode stacks and methods for manufacturing such devices |
CN109768054B (zh) * | 2019-02-25 | 2020-11-10 | 云谷(固安)科技有限公司 | 阵列基板及显示屏 |
US11626579B2 (en) * | 2020-06-09 | 2023-04-11 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED display panel with light shielding layer disposed on touch structure |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4481391B2 (ja) * | 1999-07-16 | 2010-06-16 | 東芝モバイルディスプレイ株式会社 | 液晶表示装置 |
JP4544251B2 (ja) * | 2007-02-27 | 2010-09-15 | ソニー株式会社 | 液晶表示素子および表示装置 |
JP2009265748A (ja) * | 2008-04-22 | 2009-11-12 | Hitachi Displays Ltd | タッチパネル付き表示装置 |
US8507811B2 (en) * | 2009-02-02 | 2013-08-13 | Apple Inc. | Touch sensor panels with reduced static capacitance |
JP4816738B2 (ja) * | 2009-02-05 | 2011-11-16 | ソニー株式会社 | 情報入出力装置 |
KR101753802B1 (ko) * | 2010-09-20 | 2017-07-04 | 엘지디스플레이 주식회사 | 터치 스크린이 내장된 액정 표시장치와 이의 제조방법 |
US8970545B2 (en) * | 2011-07-13 | 2015-03-03 | Synaptics Incorporated | Trace shielding for input devices |
KR101863153B1 (ko) * | 2011-09-27 | 2018-06-01 | 엘지디스플레이 주식회사 | 액정 표시장치와 이의 제조방법 |
US9720295B2 (en) * | 2011-09-27 | 2017-08-01 | Lg Display Co., Ltd. | Liquid crystal display device and method for manufacturing the same |
US9262020B2 (en) * | 2012-01-27 | 2016-02-16 | Blackberry Limited | Electronic device with capacitive touch-sensitive display |
KR20130115621A (ko) * | 2012-04-12 | 2013-10-22 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
TW201423544A (zh) * | 2012-12-07 | 2014-06-16 | Wintek Corp | 電容式觸控面板及其製作方法 |
KR101318448B1 (ko) * | 2012-12-11 | 2013-10-16 | 엘지디스플레이 주식회사 | 터치센서 일체형 표시장치 및 그 제조방법 |
KR102045504B1 (ko) * | 2013-03-27 | 2019-11-18 | 삼성디스플레이 주식회사 | 액정표시장치 및 이의 제조 방법 |
KR102132445B1 (ko) * | 2013-12-31 | 2020-07-09 | 엘지디스플레이 주식회사 | 액정 디스플레이 패널 및 이의 제조 방법 |
CN104330935B (zh) * | 2014-10-10 | 2017-11-14 | 上海天马微电子有限公司 | 一种阵列基板、显示面板和显示装置 |
CN204515743U (zh) * | 2014-12-31 | 2015-07-29 | 京东方科技集团股份有限公司 | 一种触摸显示屏的基板、触摸屏及显示装置 |
CN104716144B (zh) * | 2015-03-06 | 2018-02-16 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
CN104951132B (zh) * | 2015-06-02 | 2018-08-28 | 业成光电(深圳)有限公司 | 触控显示面板结构 |
-
2015
- 2015-11-24 CN CN201510827673.9A patent/CN105448933B/zh not_active Expired - Fee Related
- 2015-11-27 US US14/901,250 patent/US9759941B2/en active Active
- 2015-11-27 JP JP2018526707A patent/JP6564139B2/ja not_active Expired - Fee Related
- 2015-11-27 DE DE112015007141.5T patent/DE112015007141B4/de not_active Expired - Fee Related
- 2015-11-27 GB GB1810335.8A patent/GB2561117B/en not_active Expired - Fee Related
- 2015-11-27 WO PCT/CN2015/095816 patent/WO2017088179A1/zh active Application Filing
- 2015-11-27 KR KR1020187017366A patent/KR102068111B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
JP6564139B2 (ja) | 2019-08-21 |
CN105448933A (zh) | 2016-03-30 |
KR102068111B1 (ko) | 2020-02-11 |
GB201810335D0 (en) | 2018-08-08 |
KR20180087304A (ko) | 2018-08-01 |
GB2561117B (en) | 2019-04-03 |
CN105448933B (zh) | 2018-10-30 |
WO2017088179A1 (zh) | 2017-06-01 |
US20170199407A1 (en) | 2017-07-13 |
US9759941B2 (en) | 2017-09-12 |
GB2561117A (en) | 2018-10-03 |
DE112015007141B4 (de) | 2020-11-05 |
JP2019504338A (ja) | 2019-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE112015007141B4 (de) | Array-Substrat für eine Flüssigkristall-Anzeigetafel und dessen Herstellungsverfahren | |
DE102016205134B4 (de) | Arraysubstrat, Berührungsanzeigevorrichtung und Testverfahren derselben | |
DE102011005147B4 (de) | Berührungsempfindliche Flüssigkeitkristallanzeigevorrichtung und Verfahren zum Herstellen derselben | |
DE102015217739B4 (de) | TFT-Matrixsubstrat, Anzeigefeld und Anzeigevorrichtung | |
DE102011088319B4 (de) | Substrat für eine Flüssigkristallanzeigevorrichtung mit berührungsempfindlichem Sensor in den Zellen und Herstellungsverfahren für dasselbe | |
DE102013113844B4 (de) | Flüssigkristall-Anzeigevorrichtung und Verfahren zum Herstellen derselben | |
DE102011081444B4 (de) | FLÜSSIGKRISTALLANZEIGEVORRICHTUNG (LCD Vorrichtung) | |
DE102012108165B4 (de) | Array-Substrat für Streufeldschaltung-Modus-Flüssigkristallanzeigevorrichtung und Verfahren zum Herstellen desselben | |
EP2757412B1 (de) | Substrat für tft-array, herstellungsverfahren dafür und flüssigkristallanzeigevorrichtung | |
CN103268878B (zh) | Tft阵列基板、tft阵列基板的制作方法及显示装置 | |
DE102017129439A1 (de) | Organisches lichtemittierendes Anzeigefeld und elektronische Vorrichtung | |
DE112012006888B4 (de) | Verfahren zur Herstellung eines Flüssigkristallanzeige-Panels | |
DE102014226616A1 (de) | Anzeigeschaltung mit verringertem Metallleitwiderstand | |
DE102015114678A1 (de) | Array-Substrat und Flüssigkristall-Bildschirmpanel | |
DE102017118122B4 (de) | Anordnungssubstrat und Herstellungsverfahren hierfür, sowie Anzeigetafel | |
DE102014112932A1 (de) | Anzeigevorrichtung | |
EP3358613A1 (de) | Arraysubstrat und herstellungsverfahren dafür und anzeigevorrichtung | |
CN202631914U (zh) | 一种阵列基板及显示装置 | |
DE102015221900A1 (de) | Matrixsubstrat, Anzeigefeld und Anzeigevorrichtung | |
DE102010042473A1 (de) | Flüssigkristall-Anzeigevorrichtung mit integrierter berührungsempfindlicher Tafel | |
CN106328660B (zh) | 显示面板、显示装置及显示面板的制造方法 | |
DE102016111399B4 (de) | Arraysubstrat, berührungsanzeigefeld und berührungsanzeigevorrichtung | |
DE102015210089A1 (de) | Berührungssteuer-Anzeigebildschirm und elektronisches Gerät | |
CN105093750A (zh) | Tft阵列基板结构及其制作方法 | |
DE102015215577A1 (de) | Flüssigkristallanzeigefeld und Verfahren zum Herstellen desselben |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R012 | Request for examination validly filed | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |