DE10361136A1 - Halbleiterdiode und IGBT - Google Patents
Halbleiterdiode und IGBT Download PDFInfo
- Publication number
- DE10361136A1 DE10361136A1 DE10361136A DE10361136A DE10361136A1 DE 10361136 A1 DE10361136 A1 DE 10361136A1 DE 10361136 A DE10361136 A DE 10361136A DE 10361136 A DE10361136 A DE 10361136A DE 10361136 A1 DE10361136 A1 DE 10361136A1
- Authority
- DE
- Germany
- Prior art keywords
- semiconductor
- doped
- semiconductor layer
- zones
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 270
- 230000005684 electric field Effects 0.000 claims description 18
- 230000007704 transition Effects 0.000 claims description 8
- 210000000746 body region Anatomy 0.000 claims description 5
- 230000000670 limiting effect Effects 0.000 claims description 3
- 239000002800 charge carrier Substances 0.000 description 14
- 230000002441 reversible effect Effects 0.000 description 11
- 230000000903 blocking effect Effects 0.000 description 10
- 238000002347 injection Methods 0.000 description 7
- 239000007924 injection Substances 0.000 description 7
- 230000006378 damage Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 230000000087 stabilizing effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000001465 metallisation Methods 0.000 description 2
- 230000006641 stabilisation Effects 0.000 description 2
- 238000011105 stabilization Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000011144 upstream manufacturing Methods 0.000 description 2
- 108091006146 Channels Proteins 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000001143 conditioned effect Effects 0.000 description 1
- 230000001066 destructive effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000003028 elevating effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000003574 free electron Substances 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000007935 neutral effect Effects 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 230000009979 protective mechanism Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000002829 reductive effect Effects 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/083—Anode or cathode regions of thyristors or gated bipolar-mode devices
- H01L29/0834—Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
- H01L29/0623—Buried supplementary region, e.g. buried guard ring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Bipolar Transistors (AREA)
Abstract
Eine Halbleiterdiode (1, 1') weist eine Anode (2), eine Kathode (3) und ein zwischen Anode (2) und Kathode (3) vorgesehenes Halbleitervolumen (7) auf. In dem Halbleitervolumen (7) sind mehrere Halbleiterzonen (8¶1¶ bis 8¶4¶) ausgebildet, die gegenüber ihrer unmittelbaren Umgebung invers dotiert, voneinander beabstandet und in der Nähe der Kathode (3) vorgesehen sind. Die Halbleiterzonen sind gegenüber der Kathode (3) beabstandet.
Description
- Die Erfindung betrifft eine Halbleiterdiode sowie einen IGBT.
- Auf dem Gebiet der Leistungs-Halbleitertechnik ist man bestrebt, Halbleiterbauteile mit Schutzmechanismen zu versehen, damit selbst unter Extrembedingungen einer Zerstörung der Halbleiterbauteile vorgebeugt werden kann.
- Derartige Extrembedingungen können unter anderem beim Abkommutieren von Leistungs-Halbleiterdioden auftreten:
Während des Abkommutiervorgangs liegen beispielsweise am n-n-Übergang einer pn-n-Halbleiterdiode hohe elektrische Felder an, was zu einer lawinenartigen Ladungsträgererzeugung am n-n-Übergang führt. Zum gleichen Zeitpunkt treten am pn--Übergang der pn-n-Halbleiterdiode hohe elektrische Feldstärken auf, die zu einer lawinenartigen Ladungsträgererzeugung am pn-Übergang führen. Die abrupte, lawinenartige Erzeugung von Ladungsträgern (so genannter „Avalanche-Effekt") bewirkt, dass im n--dotierten Mittelgebiet der Halbleiterdiode ein für das Sperrvermögen der Halbleiterdiode notwendiges hohes elektrisches Feld nicht mehr aufrechterhalten werden kann. Die Halbleiterdiode verliert somit ihr Sperrvermögen und wird zerstört, falls nicht externe Maßnahmen zur Strom- und Leistungsbegrenzung vorgenommen wurden. - Um eine Zerstörung der Halbleiterdiode zu vermeiden, musste der Abkommutiervorgang der Diode bislang hinreichend langsam erfolgen. Wurden derartige Halbleiterdioden innerhalb von IGBT-Halbleitermodulen eingesetzt, musste dadurch jedoch eine Erhöhung der Einschaltverluste des IGBT in Kauf genommen werden.
- Eine weitere Möglichkeit, der Zerstörung der Halbleiterdiode vorzubeugen, besteht darin, die Chipdicke der Halbleiterdiode zu erhöhen bzw. die Menge der Überschwemmungsladung an der Anode zu verringern und gleichzeitig die Überschwemmungsladung an der Kathode zu erhöhen. Derartige Maßnahmen ziehen jedoch erhöhte Durchlass- bzw. Schaltverluste nach sich.
- Bei IGBT (Insulated Gate Bipolar Transistor) – Halbleiterbauteilen (insbesondere bei Feldstopp-IGBTs und PT („punch through")-IGBTs) treten Extrembedingungen vor allem beim Abschalten hoher Ströme und bei Kurzschlüssen auf. Beim Abschalten hoher Ströme muss darauf geachtet werden, dass entsprechende Stromabfälle innerhalb des IGBT-Halbleiterbauteils nicht zu steil ausfallen, was insbesondere dann der Fall ist, wenn bei einer benötigten Sperrspannung keine oder zu wenig Überschwemmungsladung im rückseitigen Teil des IGBT-Halbleiterbauteils vorliegt und infolgedessen der Laststrom abreißt. Bei Kurzschlüssen kann aufgrund des starken Elektronenflusses durch den im IGBT-Halbleiterbauteil induzierten Kanal der Zustand eintreten, dass die höchste elektrische Feldstärke innerhalb des IGBT-Halbleiterbauteils nicht an den pn-Übergängen nahe der Vorderseite, sondern am rückseitigen nn+-Übergang zur Feldstoppschicht bzw. Pufferschicht hin auftritt. Dies kann wiederum dazu führen, dass am nn+-Übergang eine lawinenartige Erzeugung von Ladungsträgern bewirkt wird, die zum Abbau eines elektrischen Felds innerhalb des IGBT-Halbleiterbauteils und damit zu einem Verlust der Sperrfähigkeit des Bauteils führt. In beiden Fällen kann das IGBT-Halbleiterbauteil zerstört werden.
- Bei NPT („non-punch through")-IGBTs können die oben beschriebenen Probleme prinzipiell nicht auftreten, da in diesen Halbleiterbauteilen eine ausreichend dicke neutrale Zone verbleibt beziehungsweise keine Feldstoppschicht vorhanden ist. Da das elektrische Feld innerhalb des NPT-IGBTs aufgrund der erhöhten Dicke des Halbleiterbauteils sich praktisch nie im gesamten Halbleitervolumen ausbildet, steht während eines Stromabschaltvorgangs immer eine ausreichende Menge an Ladungsträgern für einen Stromtransport zur Verfügung, so dass der Laststrom nicht abreißen kann. Bei Kurzschlüssen führt eine höhere Elektronenstromdichte zu einem flacheren Gradienten des elektrischen Feldes und somit zu einer Annäherung der Raumladungszone an den Rückseitenemitter (beispielsweise p-dotiert), der aufgrund dessen mehr Löcher in das Halbleiterbauteil injiziert. Diese zusätzliche positive Ladung führt wiederum zu einem Aufsteilen des elektrischen Feldes und somit zur Stabilisierung desselben. Damit kann die Sperrfähigkeit des IGBTs aufrechterhalten werden.
- Nachteilig an NPT-IGBTs ist jedoch deren gegenüber Feldstopp- bzw. PT-IGBTs erhöhte Chipdicke, was Schalt- und Durchlassverluste entsprechend erhöht. Es ist daher versucht worden, die Feldstoppschicht zu unterbrechen bzw. inselförmig auszugestalten und/oder niedrig zu dotieren. Dies hat wiederum den Nachteil, dass ein Kompromiss zwischen der statischen Sperrfähigkeit des Halbleiterbauteils und der Softness bzw. Kurzschlussfestigkeit gefunden werden muss. Zwar ist es möglich, durch Erhöhen der Dotierung des Rückseitenemitters die Softness bzw. Kurzschlussfestigkeit des Halbleiterbauteils zu verbessern. Jedoch führt dies zu einer starken Ladungsträgerüberschwemmung auch unter normalen Bedingungen, was unerwünscht ist, da sich hieraus erhöhte Schaltverluste ergeben.
- Die der Erfindung zugrunde liegende Aufgabe ist, eine Halbleiterdiode bzw. einen IGBT anzugeben, die in ihren Abmessungen möglichst kompakt ausgestaltet sind und gleichzeitig eine Zerstörung der Halbleiterbauteile unter Extrembedingungen ausschließen.
- Diese Aufgabe wird erfindungsgemäß durch eine Halbleiterdiode gemäß Patentanspruch 1 gelöst. Ferner stellt die Erfindung einen IGBT gemäß Patentanspruch 9 bereit. Vorteilhafte Ausgestaltungen bzw. Weiterbildungen des Erfindungsgedankens finden sich in jeweiligen Unteransprüchen.
- Die erfindungsgemäße Halbleiterdiode weist eine Anode, eine Kathode, und ein zwischen Anode und Kathode vorgesehenes Halbleitervolumen auf. In dem Halbleitervolumen sind mehrere Halbleiterzonen ausgebildet, die gegenüber ihrer unmittelbaren Umgebung invers dotiert, voneinander beabstandet, und in der Nähe der Kathode vorgesehen sind. Die Halbleiterzonen sind hierbei auch gegenüber der Kathode beabstandet, grenzen also nicht direkt an diese an.
- In einer ersten bevorzugten Ausführungsform weist das Halbleitervolumen eine erste, zweite und dritte Halbleiterschicht auf, die in dieser Reihenfolge auf der Kathode angeordnet sind. Die erste Halbleiterschicht ist hierbei n+-dotiert, die zweite Halbleiterschicht n--dotiert und die dritte Halbleiterschicht p-dotiert. Die Halbleiterzonen sind in dieser Ausführungsform als p-dotierte Zonen innerhalb der zweiten Halbleiterschicht ausgebildet und grenzen an einen Übergang zwischen der ersten und der zweiten Halbleiterschicht an.
- In einer zweiten Ausführungsform weist das Halbleitervolumen eine erste, zweite, dritte und vierte Halbleiterschicht auf, die in dieser Reihenfolge auf der Kathode angeordnet sind. Die erste Halbleiterschicht ist hierbei n+-dotiert, die zweite Halbleiterschicht n-dotiert, die dritte Halbleiterschicht n--dotiert und die vierte Halbleiterschicht p-dotiert. Die Halbleiterzonen sind als p-dotierte Zonen innerhalb der zweiten Halbleiterschicht ausgebildet und grenzen an einen Übergang zwischen der ersten und der zweiten Halbleiterschicht an. Der Unterschied zur vorangehend beschriebenen Ausführungsform besteht also darin, dass in der zweiten Ausführungsform die Halbleiterzonen wenigstens teilweise durch eine zusätzliche, n-dotierte Halbleiterschicht umgeben sind.
- Die Halbleiterzonen sind vorzugsweise inselförmig (rechteckig, rund bzw. andere beliebige Formen) ausgestaltet und werden, um eine regelmäßige elektrische Feldstärkenstruktur zu erzielen, vorteilhafterweise äquidistant zueinander angeordnet. Die Dicke der Halbleiterzonen sollte hierbei in einem Bereich von 3 bis 20 μm liegen, die Breite in einem Bereich von 2 bis 200 μm und der Abstand zwischen den Halbleiterzonen in einem Bereich von 5 bis 200 μm liegen. Die Halbleiterzonen sind in ihren Abmessungen vorzugsweise identisch ausgestaltet. Die Erfindung ist jedoch nicht auf diese Wertebereiche beschränkt.
- Generell gilt die Faustregel, dass 1/10 der Sperrspannung einer Halbleiterdiode (in Volt gerechnet) der Dicke der Halbleiterdiode (in μm gerechnet) entsprechen sollte. In der ersten beschriebenen Ausführungsform, deren Halbleitervolumen aus drei Halbleiterschichten besteht, ist analog der Abstand zwischen den Halbleiterzonen und der dritten Halbleiterschicht damit beispielsweise für ein Bauelement mit einer Sperrspannung > 2 kV vorzugsweise größer als 200 μm. In der zweiten Ausführungsform, deren Halbleitervolumen aus vier Halbleiterschichten besteht, ist analog der Abstand zwischen den Halbleiterzonen und der vierten Halbleiterschicht vorzugsweise größer als 200 μm. Weiterhin beträgt in der zweiten Ausführungsform der Abstand zwischen den Halbleiterzonen und dem Übergang zwischen der zweiten und der dritten Halbleiterschicht zwischen 10 μm bis 25 μm. Die Dicke der Halbleiterzonen sollte in einem Bereich von 0,2 μm bis 20 μm liegen. Die Erfindung ist nicht auf die oben angegebenen Bereiche beschränkt.
- Der erfindungsgemäße IGBT weist einen Vorderseitenkontakt, einen Rückseitenkontakt und ein zwischen Vorderseitenkontakt und Rückseitenkontakt vorgesehenes Halbleitervolumen auf. Im Halbleitervolumen ist eine Feldstoppschicht zur räumlichen Begrenzung eines in dem Halbleitervolumen ausbildbaren elektrischen Feldes vorgesehen, wobei in der Feldstoppschicht mehrere Halbleiterzonen ausgebildet sind, die gegenüber ihrer unmittelbaren Umgebung invers dotiert und voneinander beabstandet sind.
- In einer ersten bevorzugten Ausführungsform weist das Halbleitervolumen eine erste, zweite und dritte Halbleiterschicht auf, die in dieser Reihenfolge auf dem Rückseitenkontakt angeordnet sind, wobei die erste Halbleiterschicht eine p-dotierte Emitterschicht, die zweite Halbleiterschicht eine n-dotierte Feldstoppschicht, und die dritte Halbleiterschicht ein n--dotiertes Basisgebiet ist. Die Halbleiterzonen sind in dieser Ausführungsform als p-dotierte Zonen innerhalb der n-dotierten Feldstoppschicht ausgebildet.
- In einer zweiten bevorzugten Ausführungsform weist das Halbleitervolumen eine erste, zweite, dritte und vierte Halbleiterschicht auf, die in dieser Reihenfolge auf dem Rückseitenkontakt angeordnet sind, wobei die erste Halbleiterschicht eine p-dotierte Emitterschicht, die zweite Halbleiterschicht ein n-dotierter Teil der Feldstoppschicht, die dritte Halbleiterschicht ein schwach n-dotierter Teil der Feldstoppschicht, und die vierte Halbleiterschicht ein n--dotiertes Basisgebiet ist. Die p-dotierten Halbleiterzonen sind in dieser Ausführungsform in dem schwach n-dotierten Teil der Feldstoppschicht ausgebildet und grenzen an einen Übergang zwischen der zweiten Halbleiterschicht und der dritten Halbleiterschicht an. Der Unterschied zwischen dieser und der vorangehend beschriebenen Ausführungsform ist demnach, dass in dieser Ausführungsform das Halbleitervolumen eine zusätzliche schwach n-dotierte Schicht aufweist, die die Halbleiterzonen wenigstens teilweise umgibt.
- Üblicherweise sind in das obere Ende der dritten Halbleiterschicht (erste Ausführungsform) bzw. in das obere Ende der vierten Halbleiterschicht (zweite Ausführungsform) p-dotierte Körpergebiete eingelassen. Da auch hier analog die Faustregel gilt, dass 1/10 der Sperrspannung eines IGBT (in Volt gerechnet) der Dicke der IGBT (in μm gerechnet) entsprechen sollte, beträgt beispielsweise für ein Bauelement mit einer Sperrspannung > 2 kV der Abstand zwischen den Halbleiterzonen und den p-dotierten Körpergebieten in beiden Fällen vorzugsweise mehr als 200 μm. In der zweiten Ausführungsform sollte ferner der Abstand zwischen den Halbleiterzonen und dem Übergang zwischen der dritten und vierten Halbleiterschicht in einem Bereich von 10 μm bis 25 μm liegen. Die Anwendung der beschriebenen Faustformel ist nicht zwingend erforderlich, es kann auch ein anderer funktioneller Zusammenhang bestehen.
- Die Dicke der Halbleiterzonen liegt vorzugsweise in einem Bereich von 0,2 μm bis 20 μm, die Breite der Halbleiterzonen vorzugsweise in einem Bereich von 2 μm bis 200 μm, und der Abstand zwischen den Halbleiterzonen in einem Bereich von 5 bis 200 μm.
- Sämtliche beschriebenen Wertebereiche sind lediglich bevorzugte Ausführungsformen und stellen keine Einschränkung der Erfindung dar. Alle im Anmeldungstext beschriebenen Ausführungsformen können invers dotiert sein, d. h., n-Gebiete und p-Gebiete können miteinander vertauscht werden.
- Die Erfindung wird im Folgenden unter Bezugnahme auf die Figuren in beispielsweiser Ausführungsform näher erläutert.
- Es zeigen:
-
1 eine erste bevorzugte Ausführungsform einer erfindungsgemäßen Halbleiterdiode samt zugehörigem Ersatzschaltbild. -
2 eine zweite bevorzugte Ausführungsform einer erfindungsgemäßen Halbleiterdiode. -
3 eine Ausführungsform eines herkömmlichen IGBTs mit zugehöriger vertikaler E-Feldverteilung. -
4 eine bevorzugte Ausführungsform eines erfindungsgemäßen IGBTs mit zugehöriger vertikaler E-Feldverteilung. Der Schnitt verläuft hierbei durch eine der p-Inseln. -
5 eine bevorzugte Ausführungsform eines Abschnitts des in4 gezeigten erfindungsgemäßen IGBTs. - In den Figuren sind identische bzw. einander entsprechende Bauteile bzw. Bauteilgruppen mit den gleichen Bezugsziffern gekennzeichnet.
- In
1 ist eine erste Ausführungsform1 einer erfindungsgemäßen Halbleiterdiode gezeigt. Die Halbleiterdiode1 weist eine Anode2 , eine Kathode3 , eine erste Halbleiterschicht4 , eine zweite Halbleiterschicht5 und eine dritte Halbleiterschicht6 auf, wobei die erste Halbleiterschicht4 n+-dotiert, die zweite Halbleiterschicht5 n--dotiert und die dritte Halbleiterschicht6 p-dotiert ist. Die erste, zweite und dritte Halbleiterschicht4 ,5 und6 bilden zusammen ein Halbleitervolumen7 , das zwischen der Anode2 und der Kathode3 vorgesehen ist. Innerhalb der zweiten Halbleiterschicht5 sind mehrere Halbleiterzonen81 bis84 vorgesehen, die in dieser Ausführungsform einen rechteckförmigen Querschnitt aufweisen und äquidistant voneinander beabstandet sind. Die Halbleiterzonen81 bis84 sind auf gleicher vertikaler Höhe angeordnet, wobei deren jeweilige Unterseiten direkt an die erste Halbleiterschicht4 angrenzen. - In dieser Ausführungsform beträgt die Dicke b der ersten Halbleiterschicht
4 0,2 bis 30 μm, die Dicke a der Halbleiterzonen81 bis84 3 bis 20 μm, und der Abstand w zwischen den Halbleiterzonen81 bis84 und der dritten Halbleiterschicht6 mehr als 200 μm. Die Breite d der Halbleiterzonen81 bis84 beträgt jeweils 2 bis 200 μm, der Abstand e zwischen den Halbleiterzonen81 bis84 beträgt 5 bis 200 μm. Die Dotierung der Halbleiterzonen81 bis84 beträgt maximal 1E15 bis 5E16 cm-3. Die Halbleiterdiode1 ist auf Spannungen von >2000 V bis 8000 V ausgelegt. Die Erfindung ist nicht auf diese Wertebereiche beschränkt. Die oben genannten Werte hängen, wie bereits erwähnt wurde, von der gewünschten Spannungsklasse des Halbleiterbauteils ab ("Faustformel") und sind daher nicht als Einschränkung, sondern lediglich als Beispiel zu verstehen. - Der Übergang zwischen der ersten Halbleiterschicht
4 und den Halbleiterzonen81 bis84 ist mit J3, der Übergang zwischen den Halbleiterzonen81 bis84 und der zweiten Halbleiterschicht5 ist mit J2, und der Übergang zwischen der zweiten und dritten Halbleiterschicht5 ,6 mit J1 bezeichnet. - Im Folgenden wird die Funktionsweise der erfindungsgemäßen Halbleiterdiode
1 näher erläutert. - Bei Kommutierung der Halbleiterdiode in den Sperrzustand ist J2 in Durchlassrichtung, J1 und J3 in Sperrrichtung gepolt. J1 ist auf 2000 bis 8000 V ausgelegt. J3 ist auf 10 bis 100 V ausgelegt. Entsteht am Hauptübergang J1 ein dynamischer "Avalanche", so ist J3 ebenfalls im Zustand des Avalanche.
- Während dieses Zustands befindet sich in der Mittelzone der Diode noch der Ladungsträgerberg. J3 injiziert jetzt Löcher in den Ladungsträgerberg. Damit wird verhindert, dass sich der Ladungsträgerberg vom Übergang J3 ablöst. Die injizierten Löcher kompensieren die durch dynamischen Avalanche vom Übergang J1 kommenden Elektronen. Es kann sich somit keine durch die freien Elektronen getragene Raumladungszone zwischen Ladungsträgerberg und n+-Zone (erste Halbleiterschicht
4 ) aufbauen. - Die durch die Halbleiterzonen
81 –84 gebildete p-Zone ist unterbrochen, was im Ersatzschaltbild durch den Widerstand R dargestellt ist. Bei einer durchgehenden p-Zone würde der Übergang J2 sperren, wenn die Diode in Durchlassrichtung betrieben werden würde. Durch den Widerstand R finden kleine Ströme in Durchlassrichtung einen Nebenschluss. Bei typischen Betriebsströmen wird die pnpn-Struktur durchgesteuert, d.h. eingeschaltet und mit Ladungsträgern überschwemmt. R sollte nicht zu klein sein: Bei Kommutierung muss am Übergang J3 eine Spannung aufgebaut werden, die zu einem Avalanche führt. - Erfindungsgemäß entsteht also auf der Kathodenseite ein dynamischer Avalanche an einem pn-Übergang, was zur Stabilisierung des elektrischen Felds führt. Zusätzlich verbessert sich, durch das Festhalten des Ladungsträgerbergs an der Kathodenseite der Diode bedingt, auch das "Soft-Recovery-Verhalten".
- Erreicht bei Anlegen der statischen Sperrspannung die Raumladungszone die vorgelagerten p-Zonen, so entsteht durch den npn-Transistor mit offener Basis ein erhöhter Sperrstrom. Allerdings geht die Sperrfähigkeit nicht verloren. In einem Experiment wurde eine Stufe im Sperrstrom gefunden, die dem Erreichen des p-Gebiets entspricht. Der Sperrstrom stieg von >100 μA bis 1 μA auf 1 mA bis 5 mA bei 25 °C.
-
2 zeigt eine zweite Ausführungsform1' einer erfindungsgemäßen Halbleiterdiode. Die Halbleiterdiode1' weist eine Anode2 , eine Kathode3 , eine erste Halbleiterschicht4 , eine zweite Halbleiterschicht5' , eine dritte Halbleiterschicht6' und eine vierte Halbleiterschicht9 auf, wobei die erste Halbleiterschicht4 n+-dotiert, die zweite Halbleiterschicht5' n-dotiert, die dritte Halbleiterschicht6' n--dotiert und die vierte Halbleiterschicht9 p-dotiert ist. Gegenüber der in1 gezeigten Ausführungsform1 ist also eine zusätzliche Halbleiterschicht5' vorgesehen, die n-dotiert ist und die die Halbleiterzonen81 bis84 wenigstens teilweise umgibt. Die Dotierung der als Puffer für die Ausdehnung der Raumladungszone dienenden zweiten Halbleiterschicht5' liegt zwischen 5E14 und 5E15 cm-3, der Abstand c zwischen den Oberseiten der Halbleiterzonen81 bis84 und dem Übergang zwischen der zweiten Halbleiterschicht5' und der dritten Halbleiterschicht6' beträgt zwischen 10 und 25 μm. Durch Hinzufügen der zweiten Halbleiterschicht5' kann die Stufe im Sperrstromverlauf zu höheren Spannungen verschoben werden. Die restlichen Wertebereiche entsprechen denen der ersten Ausführungsform. Die Erfindung ist nicht auf diese Wertebereiche beschränkt. - Der Puffer (die zweite Halbleiterschicht
5' ) setzt außerdem die Sperrfähigkeit des Übergangs J2 herab, das Einschalten der Diode wird erleichtert. - Bei geeigneter Dimensionierung des Anteils der Flächen der Halbleiterzonen
81 –84 (p-Fläche), der Größe der einzelnen Halbleiterzonen81 –84 (p-Inseln) und ihrer Abstände voneinander bzw. von der Kathode kann die Überschwemmung des Bauelements mit Ladungsträgern auch örtlich unterschiedlich moduliert werden: Je größer der Anteil an p-Fläche ist, desto geringer ist die Ladungsträgerdichte der Überschwemmungsladung im vorgelagerten n--Gebiet. Dadurch können die Durchlassspannung und Schaltverluste gezielt reduziert werden. - Erfindungsgemäß reichen die in die n-Emitter integrierten p-Inseln nicht bis an die Kathodenmetallisierung. Eine solche Ausgestaltung würde zu einem sehr späten und abrupten Einsetzen der Injektion von Löchern führen. Eine Dimensionierung der Dotiergebiete, um gleichermaßen softes Schaltverhalten bzw. die Verhinderung von hohen Feldstärken am nn+-Übergang zu bewirken, wäre nicht möglich. Die geforderten Dynamik-Eigenschaften hinsichtlich der unterschiedlichen im praktischen Betrieb vorkommmenden Vorstromdichten und Zwischenkreisspannungen könnten nicht erfüllt werden, denn entweder besitzt die Diode bei kleinen Stromdichten und/oder hohen Spannungen nicht mehr genügend Sperrfähigkeit, oder bei hohen Stromdichten und/oder niedrigen Spannungen erfolgt keine Injektion von Löchern mehr.
- Ein wesentlicher Aspekt der Erfindung ist also, bei einer Hochvolt-Diodenstruktur die Kommutier-Festigkeit durch stabilisierenden dynamischen Avalanche an der Kathode beim Schalten zu verbessern. Die erfindungsgemäßen Halbleiterdioden-Ausführungsformen
1 ,1' ermöglichen die Vermeidung zerstörerischer elektrischer Felder an einem nn+-Übergang, ohne dass die Halbleiterdiode eine solch große Mittelzonendicke aufweisen müsste, dass ein dynamischer „Avalanche" am pn-Übergang der Halbleiterdiode beendet wird, bevor sich ein elektrisches Feld am nn+-Übergang ausbilden kann. - In
3 ist eine herkömmliche Ausführungsform20 eines erfindungsgemäßen IGBTs gezeigt. Diese Ausführungsform weist einen Rückseitenkontakt21 und einen Vorderseitenkontakt29 auf, zwischen denen ein Halbleitervolumen30 vorgesehen ist. Das Halbleitervolumen30 weist eine erste Halbleiterschicht22 , eine zweite Halbleiterschicht23 und eine dritte Halbleiterschicht24 auf. Die erste Halbleiterschicht22 ist hierbei eine p-Emitterschicht, die zweite Halbleiterschicht23 eine n-Feldstoppschicht, und die dritte Halbleiterschicht24 ein n--Basisgebiet. In die dritte Halbleiterschicht24 sind ein erstes und ein zweites p-dotiertes Körpergebiet251 und252 eingelassen, in welche wiederum jeweils ein n-dotiertes Sourcegebiet261 ,262 eingebracht ist. Weiterhin ist ein Gate27 vorgesehen, das von der dritten Halbleiterschicht24 und dem Vorderseitenkontakt29 mittels einer Oxidschicht28 isoliert ist, die das Gate27 gegenüber dem Source-Potential elektrisch isoliert. In3 ist außerdem die Stärke eines elektrischen Felds gezeigt, das innerhalb des Halbleitervolumens30 ausbildbar ist. Die Funktionsweise eines derartigen IGBTs ist bekannt und soll hier nicht erläutert werden. - Die in
4 gezeigte Ausführungsform20' eines erfindungsgemäßen IGBTs unterscheidet sich von der in3 gezeigten Ausführungsform lediglich dadurch, dass in der zweiten Halbleiterschicht23 , d. h. in der n-dotierten Feldstoppschicht, p-dotierte Halbleiterzonen311 bis313 ausgebildet sind. - In
4 ist ferner der vertikale Feldstärkeverlauf gezeigt, der sich innerhalb des Halbleitervolumens30 ausbildet. Der Schnitt verläuft durch eine der p-Inseln. Deutlich zu sehen ist, dass durch die Halbleiterzonen311 bis313 eine Feldspitze32 innerhalb des E-Feldstärkeverlaufs erzeugt wird, die zu einer gewünschten lawinenartigen Ladungsträgererzeugung führt. Der in4 gezeigte Feldstärkeverlauf des elektrischen Feldes tritt bei Abschaltprozessen oder im Falle von Kurzschlüssen auf. -
5 stellt eine schematische Darstellung einer bevorzugten Ausführungsform des in4 gezeigten erfindungsgemäßen IGBTs20' dar. In der in5 gezeigten Ausführungsform ist die zweite Halbleiterschicht23 in einen ersten n-dotierten Teil33 und einen zweiten schwach-dotierten Teil34 aufgespalten. Die Halbleiterzonen311 bis314 sind innerhalb des zweiten Teils34 der Feldstoppschicht23 ausgebildet, wobei deren Unterseiten an einen Übergang zwischen dem ersten Teil33 und dem zweiten Teil34 der Feldstoppschicht23 angrenzen. Das Zellenfeld an der Vorderseite kann selbstverständlich auch anders ausgeführt sein, beispielsweise mit Feldplattentrenches. - Die Dotierung der p-dotierten Halbleiterzonen
311 bis314 beträgt maximal 1E15 bis 1E18 cm-3, vorzugsweise 1E16 bis 5E16 cm-3. Der Abstand w zwischen den p-dotierten Körpergebieten251 und254 und den p-dotierten Halbleiterzonen311 und313 hängt von der gewünschten Sperrfähigkeit ab und beträgt in diesem Beispiel vorzugsweise mehr als 200 μm, der Abstand c zwischen den Halbleiterzonen311 und314 und dem Übergang zwischen der zweiten und dritten Halbleiterschicht23 ,24 beträgt vorzugsweise 10 μm bis 25 μm, die Dicke a der Halbleiterzonen311 und314 beträgt vorzugsweise 0,5 bis 20 μm, die Breite d derselben vorzugsweise 2 bis 200 μm, und der Abstand e zwischen den Halbleiterzonen311 und313 vorzugsweise 5 bis 200 μm. Die Erfindung ist jedoch nicht auf diese Bereiche beschränkt. - In der folgenden Beschreibung sollen weitere Aspekte des erfindungsgemäßen IGBTs
20' diskutiert werden. - Eine sehr wirkungsvolle Methode, während des Abschaltvorgangs oder während eines Kurzschlusses eine gezielte Injektion von Löchern in die Basiszone des IGBTs zu induzieren, besteht darin, in die Feldstoppzone p-dotierte Inseln zu integrieren. Die Stärke der Löcherinjektion und auch deren zeitlicher Verlauf kann hierbei über das Design dieser Inseln gesteuert werden, also z. B. über die Breite in lateraler Richtung und auch über ihre Dotierungskonzentration. Die Injektion sollte hierbei einerseits so hoch gewählt werden, dass die gewünschte Weichheit des Abschaltens speziell unter harten Schaltbedingugnen resultiert, andererseits aber auch nicht zu hoch, um die Abschaltverluste unter normalen Schaltbedingungen so gering wie möglich zu halten. Insbesondere dürfen die p-dotierten Inseln keinen Kontakt zur Rückseitenmetallisierung oder zum rückseitigen p-Emitter haben, sondern müssen davon durch ein n-Gebiet getrennt sein.
- Der schematische Querschnitt einer solchen Struktur (rückseitiger p-Emitter und genaue Darstellung der Zellen auf der Vorderseite nicht dargestellt) ist in
5 gezeigt. Die Realisierung der in der Feldstoppzone vergrabenen p-dotierten Schichten kann z. B. mittels einer Hochenergie-Ionenimplantation oder auch mittels der Anwendung von Waferbonding-Techniken oder Epitaxie erfolgen. Die Dotierung der p-dotierten Inseln beträgt im Maximum zwischen 1E15 und 1E18 cm-3, vorzugsweise zwischen 1E16 und 5E16 cm-3. - Eine vollständige IGBT-Struktur gemäß der Erfindung ist in
4 bzw.5 dargestellt. Natürlich kann die planare Zellenstruktur auf der Vorderseite auch durch eine Trenchzellen-Struktur ersetzt werden. - Die durch die p-Inseln verursachte Injektion der Löcher wird dadurch verursacht, dass zwischen der p-Insel und der angrenzenden n-Dotierung beim Abschalten oder beim Kurzschluss eine Spannung auftritt, die die Sperrspannung des pn-Übergangs J3 übersteigt. Der durch Avalanche erzeugte Strom wird als Löcherstrom injiziert und dient zum weicheren Abschalten bzw. Stabilisieren des elektrischen Feldes im Kurzschlussfall.
- Durch Einbringen einer Feldstoppschicht mit erhöhter n-Dotierung ergibt sich ein weiterer Freiheitsgrad, um die Spannung zu bestimmen, ab der die p-Inseln überhaupt injizieren können. Dadurch kann bei niedrigen Zwischenkreisspannungen bzw. Applikationen mit niedriger Streuinduktivität und entsprechend niedrigen Überspannungsspitzen beim Schalten die Injektion und die damit verbundene Erhöhung der Abschaltverluste vermieden werden.
- Ein wesentlicher Aspekt der Erfindung liegt somit in der Erzeugung eines zusätzlichen Stroms durch Avalanche unter kritischen Betriebsbedingungen, der als Löcherstrom injiziert wird und zum weicheren Abschalten bzw. Stabilisieren des elektrischen Felds im Kurzschluss führt.
- Die p-Inseln können im Querschnitt polygon- oder kreisförmig sein oder auch als Streifen ausgelegt werden. Die p-Inseln können justiert oder unjustiert zur Vorderseite eingebracht werden. Das Raster der p-Inseln kann zu dem Raster der Vorderseitenstruktur (Raster der Zellen des Zellenfeldes) in einem einfachen ganzzahligen Verhältnis stehen, d.h. pro Zelle ein, zwei, ..., p-Inseln.
- Die in die n-Feldstoppzone vor den p-Inseln (zwischen p-Inseln und n--Gebiet) eingebrachte n-Dotierung hat eine Dosis zwischen 2E11/cm2 und 2E12/cm2) und kann, um diese Dosis möglichst genau einstellen zu können, mittels Implantation in Kombination mit einem oder mehreren nachfolgenden Eindiffusionsschritten eingebracht werden.
-
- 1
- Erste Ausführungsform einer erfindungsgemäßen
- Halbleiterdiode
- 1'
- Zweite Ausführungsform einer erfindungsgemäßen
- Halbleiterdiode
- 2
- Anode
- 3
- Kathode
- 4 bis 6
- Erste bis dritte Halbleiterschicht
- 7
- Halbleitervolumen
- 81 bis 84
- Halbleiterzonen
- 9
- Vierte Halbleiterschicht
- 20
- Herkömmliche Ausführungsform eines IGBT-
- Halbleiterbauteils
- 20'
- Erfindungsgemäße Ausführungsform eines IGBT-
- Halbleiterbauteils
- 21
- Rückseitenkontakt
- 22 bis 24
- Erste bis dritte Halbleiterschicht
- 251, 252
- Körpergebiete
- 261, 262
- Sourcegebiete
- 27
- Gate
- 28
- Oxidschicht
- 29
- Vorderseitenkontakt
- 30
- Halbleitervolumen
- 311 bis 313
- Halbleiterzonen
- 32
- Feldspitze
- 33
- Erster Teil der Feldstoppschicht
- 34
- Zweiter Teil der Feldstoppschicht
- a
- Dicke der Halbleiterzonen
- b
- Dicke der n+-Emitterschicht bzw. des ersten Teils
- der Feldstoppschicht
- c
- Abstand zwischen den Halbleiterzonen und dem
- Übergang zwischen der zweiten/dritten bzw.
- vierten/zweiten Halbleiterschicht
- d
- Breite der Halbleiterzonen
- e
- Abstand zwischen den Halbleiterzonen
- w
- Abstand zwischen den Halbleiterzonen und den
- vorderseitigen p-Gebieten/dem Übergang zwischen
- zweiter und dritter Halbleiterschicht w
- J1
- Übergang
- J2
- Übergang
- J3
- Übergang
Claims (16)
- Halbleiterdiode (
1 ,1' ), mit einer Anode (2 ), einer Kathode (3 ), und einem zwischen Anode (2 ) und Kathode (3 ) vorgesehenen Halbleitervolumen (7 ), dadurch gekennzeichnet, dass in dem Halbleitervolumen (7 ) mehrere Halbleiterzonen (81 –84 ) ausgebildet sind, die – gegenüber ihrer unmittelbaren Umgebung invers dotiert sind, – voneinander beabstandet sind, und – in der Nähe der Kathode (3 ) vorgesehen, jedoch gegenüber dieser beabstandet sind. - Halbleiterdiode (
1 ,1' ) nach Anspruch 1, dadurch gekennzeichnet, – dass das Halbleitervolumen (7 ) eine erste, zweite und dritte Halbleiterschicht (4 –6 ) aufweist, die in dieser Reihenfolge auf der Kathode (3 ) angeordnet sind, wobei die erste Halbleiterschicht (4 ) n+-dotiert, die zweite Halbleiterschicht (5 ) n--dotiert und die dritte Halbleiterschicht (6 ) p-dotiert ist, – wobei die Halbleiterzonen (81 –84 ) als p-dotierte Zonen innerhalb der zweiten Halbleiterschicht (5 ) ausgebildet sind und an einen Übergang (J3) zwischen der ersten und der zweiten Halbleiterschicht (4 ,5 ) angrenzen. - Halbleiterdiode (
1 ,1' ) nach Anspruch 1, dadurch gekennzeichnet, – dass das Halbleitervolumen (7 ) eine erste, zweite, dritte und vierte Halbleiterschicht (4 ,5' ,6' ,9 ) aufweist, die in dieser Reihenfolge auf der Kathode (3 ) angeordnet sind, wobei die erste Halbleiterschicht (4 ) n+-dotiert, die zweite Halbleiterschicht (5' ) n-dotiert, die dritte Halbleiterschicht (6' ) n--dotiert und die vierte Halbleiterschicht (9 ) p-dotiert ist, – wobei die Halbleiterzonen (81 –84 ) als p-dotierte Zonen innerhalb der zweiten Halbleiterschicht (5' ) ausgebildet sind und an einen Übergang zwischen der ersten und der zweiten Halbleiterschicht (4 ,5' ) angrenzen. - Halbleiterdiode (
1 ,1' ) nach Anspruch 2, dadurch gekennzeichnet, dass der Abstand (w) zwischen den Halbleiterzonen (81 –84 ) und der dritten Halbleiterschicht (6' ) größer als 200 μm ist. - Halbleiterdiode (
1 ,1' ) nach Anspruch 3, dadurch gekennzeichnet, dass der Abstand (w) zwischen den Halbleiterzonen (81 –84 ) und der vierten Halbleiterschicht (9 ) größer als 200 μm ist. - Halbleiterdiode (
1 ,1' ) nach Anspruch 3 oder 5, dadurch gekennzeichnet, dass der Abstand (c) zwischen den Halbleiterzonen (81 –84 ) und dem Übergang zwischen der zweiten und der dritten Halbleiterschicht (5' ,6' ) in einem Bereich von 10 μm bis 25 μm liegt. - Halbleiterdiode (
1 ,1' ) nach einem der vorstehenden Ansprüche, dadurch gekennzeichnet, dass die Dicke (a) der Halbleiterzonen (81 –84 ) in einem Bereich von 3 μm bis 20 μm liegt. - Halbleiterdiode (
1 ,1' ) nach einem der vorstehenden Ansprüche, dadurch gekennzeichnet, dass die Dicke (b) der ersten Halbleiterschicht (4 ) in einem Bereich von 0,2 μm bis 12 μm liegt. - IGBT (
20' ), mit einem Vorderseitenkontakt (29 ), einem Rückseitenkontakt (21 ), und einem zwischen Vorderseitenkontakt (29 ) und Rückseitenkontakt (21 ) vorgesehenen Halbleitervolumen (30 ), in dem eine Feldstoppschicht (23 ) zur räumlichen Begrenzung eines in dem Halbleitervolumen (30 ) ausbildbaren elektrischen Feldes vorgesehen ist, dadurch gekennzeichnet, dass in der Feldstoppschicht (23 ) mehrere Halbleiterzonen (311 –314 ) ausgebildet sind, die gegenüber ihrer unmittelbaren Umgebung invers dotiert und voneinander beabstandet sind. - IGBT (
20' ) nach Anspruch 9, dadurch gekennzeichnet, dass das Halbleitervolumen (30 ) eine erste, zweite und dritte Halbleiterschicht (22 –24 ) aufweist, die in dieser Reihenfolge auf dem Rückseitenkontakt (21 ) angeordnet sind, wobei die erste Halbleiterschicht (22 ) eine p-dotierte Emitterschicht, die zweite Halbleiterschicht (23 ) eine n-dotierte Feldstoppschicht, und die dritte Halbleiterschicht (24 ) ein n--dotiertes Basisgebiet ist, wobei die Halbleiterzonen (311 –314 ) als p-dotierte Zonen innerhalb der n-dotierten Feldstoppschicht (23 ) ausgebildet sind. - IGBT (
20' ) nach Anspruch 9, dadurch gekennzeichnet, dass das Halbleitervolumen (30 ) eine erste, zweite, dritte und vierte Halbleiterschicht (22 ,33 ,34 ,24 ) aufweist, die in dieser Reihenfolge auf dem Rückseitenkontakt (21 ) aufgebracht sind, wobei die erste Halbleiterschicht eine p- dotierte Emitterschicht (22 ), die zweite Halbleiterschicht (33 ) ein n-dotierter Teil der Feldstoppschicht (23 ), die dritte Halbleiterschicht (34 ) ein schwach n-dotierter Teil der Feldstoppschicht (23 ), und die vierte Halbleiterschicht (24 ) ein n--dotiertes Basisgebiet ist, wobei die p-dotierten Halbleiterzonen (311 –314 ) in dem n-dotierten Teil (34 ) der Feldstoppschicht ausgebildet sind und an einen Übergang (J3) zwischen der zweiten Halbleiterschicht und der dritten Halbleiterschicht (33 ,34 ) angrenzen. - IGBT (
20' ) nach Anspruch 11, dadurch gekennzeichnet, dass in der vierten Halbleiterschicht (24 ) p-dotierte Körpergebiete (251 ,252 ) ausgebildet sind, wobei der Abstand (w) zwischen den Halbleiterzonen (311 –314 ) und den p-dotierten Körpergebieten größer als 200 μm ist. - IGBT (
20' ) nach Anspruch 11 oder 12, dadurch gekennzeichnet, dass der Abstand (c) zwischen den Halbleiterzonen (311 –314 ) und dem Übergang zwischen der zweiten und der dritten Halbleiterschicht (33 ,34 ) in einem Bereich von 10 μm bis 25 μm liegt. - IGBT (
20' ) nach einem der Ansprüche 9 bis 13, dadurch gekennzeichnet, dass die Dicke (a) der Halbleiterzonen (311 –314 ) in einem Bereich von 0,5 μm bis 20 μm liegt. - Halbleiterbauteil (
1 ,1' ,20' ) nach einem der vorstehenden Ansprüche, dadurch gekennzeichnet, dass die Breite (d) der Halbleiterzonen (311 –314 ,81 –84 ) in einem Bereich von 2 μm bis 200 μm liegt. - Halbleiterbauteil (
1 ,1' ,20' ) nach einem der vorstehenden Ansprüche, dadurch gekennzeichnet, dass der Abstand (e) zwischen den Halbleiterzonen (81 –84 ,311 –314 ,) in einem Bereich von 5 μm bis 200 μm liegt.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10361136A DE10361136B4 (de) | 2003-12-23 | 2003-12-23 | Halbleiterdiode und IGBT |
US11/023,040 US7635909B2 (en) | 2003-12-23 | 2004-12-23 | Semiconductor diode and IGBT |
US11/713,226 US7696600B2 (en) | 2003-12-23 | 2007-03-02 | IGBT device and related device having robustness under extreme conditions |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10361136A DE10361136B4 (de) | 2003-12-23 | 2003-12-23 | Halbleiterdiode und IGBT |
Publications (2)
Publication Number | Publication Date |
---|---|
DE10361136A1 true DE10361136A1 (de) | 2005-07-21 |
DE10361136B4 DE10361136B4 (de) | 2005-10-27 |
Family
ID=34683871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE10361136A Expired - Fee Related DE10361136B4 (de) | 2003-12-23 | 2003-12-23 | Halbleiterdiode und IGBT |
Country Status (2)
Country | Link |
---|---|
US (2) | US7635909B2 (de) |
DE (1) | DE10361136B4 (de) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102005029263A1 (de) * | 2005-06-23 | 2007-01-11 | Infineon Technologies Austria Ag | Halbleiterbauelement mit verbesserter dynamischer Belastbarkeit |
US7842590B2 (en) | 2008-04-28 | 2010-11-30 | Infineon Technologies Austria Ag | Method for manufacturing a semiconductor substrate including laser annealing |
DE102010024257A1 (de) * | 2010-06-18 | 2011-12-22 | Semikron Elektronik Gmbh & Co. Kg | Leistungshalbleiterbauelement mit zweistufigem Dotierungsprofil |
WO2013079235A1 (de) * | 2011-11-30 | 2013-06-06 | Infineon Technologies Bipolar Gmbh & Co. Kg | Halbleiterbauelement mit optimiertem randabschluss |
US8809902B2 (en) | 2011-10-17 | 2014-08-19 | Infineon Technologies Austria Ag | Power semiconductor diode, IGBT, and method for manufacturing thereof |
US9324783B2 (en) | 2014-09-30 | 2016-04-26 | Infineon Technologies Ag | Soft switching semiconductor device and method for producing thereof |
DE102016115801A1 (de) | 2016-08-25 | 2018-03-01 | Infineon Technologies Ag | Transistorbauelement mit hoher stromfestigkeit |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004010635B4 (de) * | 2004-03-02 | 2006-10-05 | Micronas Gmbh | Vorrichtung zur Durchführung von Messungen an Biokomponenten |
DE102006025958B3 (de) * | 2006-06-02 | 2007-10-11 | Infineon Technologies Ag | Sanft schaltendes Halbleiterbauelement mit hoher Robustheit und geringen Schaltverlusten |
JP2008021981A (ja) * | 2006-06-16 | 2008-01-31 | Toshiba Corp | 絶縁ゲートバイポーラトランジスタ及びその製造方法 |
DE102007020657B4 (de) * | 2007-04-30 | 2012-10-04 | Infineon Technologies Austria Ag | Halbleiterbauelement mit einem Halbleiterkörper und Verfahren zur Herstellung desselben |
US7687891B2 (en) | 2007-05-14 | 2010-03-30 | Infineon Technologies Ag | Diode having one or more zones of a first conductivity type and one or more zones of a second conductivity type each located within a layer of the second conductivity type |
DE102007045184A1 (de) * | 2007-09-21 | 2009-04-02 | Robert Bosch Gmbh | Halbleitervorrichtung und Verfahren zu deren Herstellung |
JP4743447B2 (ja) * | 2008-05-23 | 2011-08-10 | 三菱電機株式会社 | 半導体装置 |
JP2010098189A (ja) * | 2008-10-17 | 2010-04-30 | Toshiba Corp | 半導体装置 |
US20100117725A1 (en) * | 2008-11-12 | 2010-05-13 | Infineon Technologies Austria Ag | Semiconductor diode |
US8592903B2 (en) * | 2008-11-26 | 2013-11-26 | Infineon Technologies Austria Ag | Bipolar semiconductor device and manufacturing method |
DE102009047808B4 (de) | 2009-09-30 | 2018-01-25 | Infineon Technologies Austria Ag | Bipolares Halbleiterbauelement und Verfahren zur Herstellung einer Halbleiterdiode |
JP5321669B2 (ja) * | 2010-11-25 | 2013-10-23 | 株式会社デンソー | 半導体装置 |
US8466491B2 (en) * | 2011-05-12 | 2013-06-18 | Infineon Technologies Austria Ag | Semiconductor component with improved softness |
CN102290436B (zh) * | 2011-09-15 | 2016-08-03 | 江苏宏微科技有限公司 | 新型绝缘栅双极晶体管背面结构及其制备方法 |
US9287371B2 (en) | 2012-10-05 | 2016-03-15 | Semiconductor Components Industries, Llc | Semiconductor device having localized charge balance structure and method |
US9219138B2 (en) | 2012-10-05 | 2015-12-22 | Semiconductor Components Industries, Llc | Semiconductor device having localized charge balance structure and method |
US9583578B2 (en) * | 2013-01-31 | 2017-02-28 | Infineon Technologies Ag | Semiconductor device including an edge area and method of manufacturing a semiconductor device |
JP6028852B2 (ja) | 2013-03-25 | 2016-11-24 | 富士電機株式会社 | 半導体装置 |
CN203339170U (zh) * | 2013-04-26 | 2013-12-11 | 英飞凌科技股份有限公司 | 绝缘栅双极型晶体管 |
KR20140142888A (ko) * | 2013-06-05 | 2014-12-15 | 에스케이하이닉스 주식회사 | 반도체 집적 회로 장치 및 그 제조방법 |
CN104425258B (zh) * | 2013-08-30 | 2017-10-27 | 无锡华润上华科技有限公司 | 反向导通场截止绝缘栅双极型晶体管的制造方法 |
US9252292B2 (en) * | 2013-09-16 | 2016-02-02 | Infineon Technologies Ag | Semiconductor device and a method for forming a semiconductor device |
JP6092760B2 (ja) * | 2013-12-05 | 2017-03-08 | 株式会社豊田中央研究所 | 縦型半導体装置 |
US9385181B2 (en) | 2014-01-23 | 2016-07-05 | Infineon Technologies Ag | Semiconductor diode and method of manufacturing a semiconductor diode |
US10211325B2 (en) | 2014-01-28 | 2019-02-19 | Infineon Technologies Ag | Semiconductor device including undulated profile of net doping in a drift zone |
DE102014118664B4 (de) | 2014-12-15 | 2020-02-13 | Infineon Technologies Ag | Leistungshalbleitervorrichtung mit verbesserter Stabilität und Verfahren zur Herstellung derselben |
DE112016001599B4 (de) * | 2015-11-16 | 2024-02-29 | Fuji Electric Co., Ltd. | Halbleitervorrichtung und Verfahren zum Herstellen einer Halbleitervorrichtung |
DE102016102070B4 (de) | 2016-02-05 | 2022-05-12 | Infineon Technologies Ag | Ein Verfahren zum Bilden eines Halbleiterbauelements und ein Halbleiterbauelement |
CN107851584B (zh) | 2016-02-23 | 2021-06-11 | 富士电机株式会社 | 半导体装置 |
JP6846119B2 (ja) * | 2016-05-02 | 2021-03-24 | 株式会社 日立パワーデバイス | ダイオード、およびそれを用いた電力変換装置 |
US9768247B1 (en) | 2016-05-06 | 2017-09-19 | Semiconductor Components Industries, Llc | Semiconductor device having improved superjunction trench structure and method of manufacture |
DE102016114264A1 (de) * | 2016-08-02 | 2018-02-08 | Infineon Technologies Ag | Herstellungsverfahren einschliesslich einer aktivierung von dotierstoffen und halbleitervorrichtungen mit steilen übergängen |
CN106531812A (zh) * | 2017-01-05 | 2017-03-22 | 江苏中科君芯科技有限公司 | 具有软恢复特性的快恢复二极管结构 |
CN108807508A (zh) * | 2018-07-06 | 2018-11-13 | 安徽钜芯半导体科技有限公司 | 一种抑制二次雪崩的二极管芯片结构 |
US10897250B2 (en) | 2018-11-16 | 2021-01-19 | Transportation Ip Holdings, Llc | Systems and methods for controlling dynamic avalanche in switching devices |
CN113224164B (zh) * | 2021-04-21 | 2022-03-29 | 电子科技大学 | 一种超结mos器件 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19823944A1 (de) * | 1998-05-28 | 1999-12-02 | Siemens Ag | Leistungsdioden-Struktur |
DE19843659A1 (de) * | 1998-09-23 | 2000-04-06 | Siemens Ag | Halbleiterbauelement mit strukturiertem Halbleiterkörper |
US6239466B1 (en) * | 1998-12-04 | 2001-05-29 | General Electric Company | Insulated gate bipolar transistor for zero-voltage switching |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1558506A (en) * | 1976-08-09 | 1980-01-03 | Mullard Ltd | Semiconductor devices having a rectifying metalto-semicondductor junction |
JP3321185B2 (ja) * | 1990-09-28 | 2002-09-03 | 株式会社東芝 | 高耐圧半導体装置 |
JPH06163907A (ja) * | 1992-11-20 | 1994-06-10 | Hitachi Ltd | 電圧駆動型半導体装置 |
DE4313170A1 (de) * | 1993-04-22 | 1994-10-27 | Abb Management Ag | Leistungshalbleiterbauelement |
DE19730759C1 (de) * | 1997-07-17 | 1998-09-03 | Siemens Ag | Vertikaler Leistungs-MOSFET |
US6239446B1 (en) * | 1999-02-23 | 2001-05-29 | John M. Cholin | Fluid flow detector |
DE59915172D1 (de) * | 1999-08-19 | 2010-07-15 | Infineon Technologies Ag | Vertikal aufgebautes leistungshalbleiterbauelement |
DE10061528C1 (de) * | 2000-12-11 | 2002-07-25 | Infineon Technologies Ag | Mittels Feldeffekt steuerbares Halbleiterbauelement |
-
2003
- 2003-12-23 DE DE10361136A patent/DE10361136B4/de not_active Expired - Fee Related
-
2004
- 2004-12-23 US US11/023,040 patent/US7635909B2/en active Active
-
2007
- 2007-03-02 US US11/713,226 patent/US7696600B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19823944A1 (de) * | 1998-05-28 | 1999-12-02 | Siemens Ag | Leistungsdioden-Struktur |
DE19843659A1 (de) * | 1998-09-23 | 2000-04-06 | Siemens Ag | Halbleiterbauelement mit strukturiertem Halbleiterkörper |
US6239466B1 (en) * | 1998-12-04 | 2001-05-29 | General Electric Company | Insulated gate bipolar transistor for zero-voltage switching |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102005029263A1 (de) * | 2005-06-23 | 2007-01-11 | Infineon Technologies Austria Ag | Halbleiterbauelement mit verbesserter dynamischer Belastbarkeit |
DE102005029263B4 (de) * | 2005-06-23 | 2011-07-07 | Infineon Technologies Austria Ag | Halbleiterbauelement mit verbesserter dynamischer Belastbarkeit |
US7842590B2 (en) | 2008-04-28 | 2010-11-30 | Infineon Technologies Austria Ag | Method for manufacturing a semiconductor substrate including laser annealing |
DE102010024257A1 (de) * | 2010-06-18 | 2011-12-22 | Semikron Elektronik Gmbh & Co. Kg | Leistungshalbleiterbauelement mit zweistufigem Dotierungsprofil |
US8350366B2 (en) | 2010-06-18 | 2013-01-08 | Semikron Elektronik Gmbh & Co., Kg | Power semiconductor element with two-stage impurity concentration profile |
DE102010024257B4 (de) * | 2010-06-18 | 2020-04-30 | Semikron Elektronik Gmbh & Co. Kg | Leistungshalbleiterbauelement mit zweistufigem Dotierungsprofil |
US8809902B2 (en) | 2011-10-17 | 2014-08-19 | Infineon Technologies Austria Ag | Power semiconductor diode, IGBT, and method for manufacturing thereof |
US10103227B2 (en) | 2011-10-17 | 2018-10-16 | Infineon Technologies Austria Ag | Method for manufacturing a power semiconductor device |
US8946867B2 (en) | 2011-11-30 | 2015-02-03 | Infineon Technologies Bipolar Gmbh & Co. Kg | Semiconductor component with optimized edge termination |
WO2013079235A1 (de) * | 2011-11-30 | 2013-06-06 | Infineon Technologies Bipolar Gmbh & Co. Kg | Halbleiterbauelement mit optimiertem randabschluss |
US9324783B2 (en) | 2014-09-30 | 2016-04-26 | Infineon Technologies Ag | Soft switching semiconductor device and method for producing thereof |
DE102016115801A1 (de) | 2016-08-25 | 2018-03-01 | Infineon Technologies Ag | Transistorbauelement mit hoher stromfestigkeit |
US10483384B2 (en) | 2016-08-25 | 2019-11-19 | Infineon Technologies Ag | Transistor device with high current robustness |
DE102016115801B4 (de) * | 2016-08-25 | 2020-10-29 | Infineon Technologies Ag | Transistorbauelement mit hoher stromfestigkeit |
Also Published As
Publication number | Publication date |
---|---|
US20070170514A1 (en) | 2007-07-26 |
US7635909B2 (en) | 2009-12-22 |
DE10361136B4 (de) | 2005-10-27 |
US7696600B2 (en) | 2010-04-13 |
US20050161746A1 (en) | 2005-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE10361136B4 (de) | Halbleiterdiode und IGBT | |
DE102007020657B4 (de) | Halbleiterbauelement mit einem Halbleiterkörper und Verfahren zur Herstellung desselben | |
EP0566639B1 (de) | Integrierte leistungsschalterstruktur | |
DE102006050338B4 (de) | Halbleiterbauelement mit verbessertem Speicherladung zu Dioden-Softness Trade-off | |
DE102010000531B4 (de) | Halbleiterbauelement, elektronische Komponente und Verfahren zur Herstellung eines Halbleiterbauelements | |
EP0905780B1 (de) | Integrierte Halbleiterschaltung mit Schutzstruktur zum Schutz vor elektrostatischer Entladung | |
DE102008023471A1 (de) | Halbleiterbauelement | |
DE102005049506B4 (de) | Vertikales Halbleiterbauelement | |
DE102005056426B4 (de) | Halbleiterbauelement und Verfahren zu dessen Herstellung | |
CH657230A5 (de) | Halbleitergleichrichtereinrichtung. | |
EP0913000B1 (de) | Durch feldeffekt steuerbares halbleiterbauelement | |
DE102015107103A1 (de) | Bipolar-Transistor mit isolierter Gate-Elektrode | |
DE19528998C2 (de) | Bidirektionaler Halbleiterschalter und Verfahren zu seiner Steuerung | |
EP0869559A2 (de) | Power diode | |
DE102008028452B4 (de) | Leistungstransistor für hohe Spannungen in SOI-Technologie | |
DE102005029263B4 (de) | Halbleiterbauelement mit verbesserter dynamischer Belastbarkeit | |
DE10243743B4 (de) | Quasivertikales Halbleiterbauelement | |
DE3942490C2 (de) | Feldeffekt-gesteuertes Halbleiterbauelement | |
DE102007024461B4 (de) | Halbleiterelement und Verfahren zu seiner Herstellung | |
DE102004042758B4 (de) | Halbleiterbauteil | |
DE10333556B4 (de) | Halbleiterbauelement mit verbesserter Kommutierung | |
DE10326739B3 (de) | Halbleiterbauelement mit Schottky-Metallkontakt | |
DE10325721B4 (de) | Halbleiterbauelement | |
EP1384269B1 (de) | Mis-halbleiterleistungsbauelement und entsprechendes herstellungsverfahren | |
EP1191594B1 (de) | Diodenvorrichtung aus zwei monolithisch miteinander integrierten Dioden |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8364 | No opposition during term of opposition | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |