DE102016117046A1 - Halbleiterstruktur und zugehöriges herstellungsverfahren - Google Patents
Halbleiterstruktur und zugehöriges herstellungsverfahren Download PDFInfo
- Publication number
- DE102016117046A1 DE102016117046A1 DE102016117046.1A DE102016117046A DE102016117046A1 DE 102016117046 A1 DE102016117046 A1 DE 102016117046A1 DE 102016117046 A DE102016117046 A DE 102016117046A DE 102016117046 A1 DE102016117046 A1 DE 102016117046A1
- Authority
- DE
- Germany
- Prior art keywords
- substrate
- semiconductor structure
- dielectric layer
- layer
- drain region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 49
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 11
- 238000000034 method Methods 0.000 title claims description 53
- 239000000758 substrate Substances 0.000 claims abstract description 67
- 229910052751 metal Inorganic materials 0.000 claims description 27
- 239000002184 metal Substances 0.000 claims description 27
- 125000006850 spacer group Chemical group 0.000 claims description 14
- 239000004020 conductor Substances 0.000 claims description 10
- 230000008569 process Effects 0.000 description 36
- 229920002120 photoresistant polymer Polymers 0.000 description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 14
- 239000000463 material Substances 0.000 description 11
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 10
- 239000010703 silicon Substances 0.000 description 10
- 238000005229 chemical vapour deposition Methods 0.000 description 9
- 229910052802 copper Inorganic materials 0.000 description 9
- 239000010949 copper Substances 0.000 description 9
- 238000005530 etching Methods 0.000 description 9
- 229910052710 silicon Inorganic materials 0.000 description 9
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 8
- 238000012545 processing Methods 0.000 description 8
- 229910021332 silicide Inorganic materials 0.000 description 8
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 8
- 238000000059 patterning Methods 0.000 description 7
- 229920005591 polysilicon Polymers 0.000 description 7
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- 238000005468 ion implantation Methods 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 5
- 238000000206 photolithography Methods 0.000 description 5
- 238000005240 physical vapour deposition Methods 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 239000003989 dielectric material Substances 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000002829 reductive effect Effects 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- 239000005749 Copper compound Substances 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 150000001880 copper compounds Chemical class 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 238000007747 plating Methods 0.000 description 3
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 3
- 229910010271 silicon carbide Inorganic materials 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- 229910000881 Cu alloy Inorganic materials 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 2
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 2
- 229910052785 arsenic Inorganic materials 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 238000010276 construction Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000018109 developmental process Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000011049 filling Methods 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 238000004151 rapid thermal annealing Methods 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- -1 transition metal nitrides Chemical class 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 229910019001 CoSi Inorganic materials 0.000 description 1
- KRHYYFGTRYWZRS-UHFFFAOYSA-M Fluoride anion Chemical compound [F-] KRHYYFGTRYWZRS-UHFFFAOYSA-M 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- 229910005883 NiSi Inorganic materials 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910000676 Si alloy Inorganic materials 0.000 description 1
- 229910004166 TaN Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- AZDRQVAHHNSJOQ-UHFFFAOYSA-N alumane Chemical class [AlH3] AZDRQVAHHNSJOQ-UHFFFAOYSA-N 0.000 description 1
- 150000004645 aluminates Chemical class 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000000670 limiting effect Effects 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 229910001092 metal group alloy Inorganic materials 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910052914 metal silicate Inorganic materials 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- QLOAVXSYZAJECW-UHFFFAOYSA-N methane;molecular fluorine Chemical compound C.FF QLOAVXSYZAJECW-UHFFFAOYSA-N 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229920000052 poly(p-xylylene) Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 229910052723 transition metal Inorganic materials 0.000 description 1
- 229910000314 transition metal oxide Inorganic materials 0.000 description 1
- 229910000326 transition metal silicate Inorganic materials 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
- GFQYVLUOOAAOGM-UHFFFAOYSA-N zirconium(iv) silicate Chemical compound [Zr+4].[O-][Si]([O-])([O-])[O-] GFQYVLUOOAAOGM-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/408—Electrodes ; Multistep manufacturing processes therefor with an insulating layer with a particular dielectric or electrostatic property, e.g. with static charges or for controlling trapped charges or moving ions, or with a plate acting on the insulator potential or the insulator charges, e.g. for controlling charges effect or potential distribution in the insulating layer, or with a semi-insulating layer contacting directly the semiconductor surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66659—Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66681—Lateral DMOS transistors, i.e. LDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7816—Lateral DMOS transistors, i.e. LDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
- H01L29/7835—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1025—Channel region of field-effect devices
- H01L29/1029—Channel region of field-effect devices of field-effect transistors
- H01L29/1033—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
- H01L29/1041—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface
- H01L29/1045—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface the doping structure being parallel to the channel length, e.g. DMOS like
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
Eine Halbleiterstruktur wird offenbart. Die Halbleiterstruktur weist Folgendes auf: ein Substrat, eine Gatestruktur, die auf dem Substrat gebildet ist, eine Sourceregion und eine Drainregion, die in dem Substrat auf jeder Seite der Gatestruktur gebildet ist, wobei sowohl die Sourceregion als auch die Drainregion einen ersten Leitfähigkeitstyp aufweisen, und eine dielektrische Schicht mit einem ersten Abschnitt und einem zweiten Abschnitt, wobei der erste Abschnitt der dielektrischen Schicht auf einem Abschnitt der Gatestruktur gebildet ist und der zweite Abschnitt der dielektrischen Schicht auf dem Substrat gebildet ist und sich zu einem Abschnitt der Drainregion erstreckt, wobei die dielektrische Schicht mindestens eine Aussparung auf dem zweiten Abschnitt aufweist. Ein zugehöriges Herstellungsverfahren wird ebenfalls offenbart.
Description
- PRIORITÄTSANSPRUCH UND QUERVERWEIS
- Diese Anmeldung beansprucht die Priorität der vorläufigen US-Anmeldung Nr. 62/273,473, die am 31. Dezember 2015 eingereicht wurde und hierin in ihrer Gesamtheit durch Bezugnahme aufgenommen wird.
- ALLGEMEINER STAND DER TECHNIK
- Die Industrie der integrierten Halbleiterschaltungen (Integrated Circuit = IC) hat ein schnelles Wachstum erfahren. Technologische Fortschritte bei IC-Materialien und -Konstruktion haben IC-Generationen hervorgebracht, bei denen jede Generation kleinere und komplexere Schaltungen als die vorherige Generation hat. Allerdings haben diese Fortschritte die Komplexität der Verarbeitung und Herstellung von IC erhöht, sodass zur Umsetzung dieser Fortschritte ähnliche Entwicklungen bei der IC-Verarbeitung und -Herstellung benötigt werden. Da beispielsweise Halbleiterschaltungen, die aus Vorrichtungen wie Metall-Oxid-Halbleiter-Feldeffekttransistoren (MOSFET) zusammengesetzt sind, für Hochspannungsanwendungen ausgelegt sind, entstehen Probleme im Hinblick auf die Integration einer Hochspannungsvorrichtung mit einer Niederspannungsvorrichtung (z. B. einer Logikvorrichtung) für die System-on-Chip-(SOC)-Technologie. Da Logikvorrichtungen mit voranschreitenden Technologien immer kleiner werden (z. B. 45 nm und darunter), kann der Prozessfluss von einer hohen Implantationskonzenration begleitet sein, um einen Durchgriff zwischen einer Source und einem Drain zu verhindern oder den Widerstand einer Source und eines Drains zu verringern, und kann somit größere Leckageprobleme und die Verschlechterung der Vorrichtungszuverlässigkeit verursachen.
- KURZBESCHREIBUNG DER ZEICHNUNGEN
- Aspekte der vorliegenden Offenbarung sind am besten aus der folgenden ausführlichen Beschreibung zu verstehen, wenn diese mit den beiliegenden Figuren gelesen wird. Es sei klargestellt, dass gemäß der Standardpraxis in der Industrie verschiedene Merkmale nicht maßstabsgetreu dargestellt sind. In der Tat können die Abmessungen der verschiedenen Merkmale willkürlich erhöht oder reduziert werden.
-
1 bis11 sind Schaubilder, die eine Hochspannungs-Halbleitervorrichtung in verschiedenen Herstellungsstufen gemäß einem Ausführungsbeispiel der vorliegenden Offenbarung darstellen. - AUSFÜHRLICHE BESCHREIBUNG
- Die folgende Offenbarung stellt viele verschiedene Ausführungsformen oder Beispiele zur Implementierung unterschiedlicher Merkmal der Offenbarung bereit. Spezifische Beispiele von Komponenten und Anordnungen sind nachstehend zur Vereinfachung der vorliegenden Offenbarung beschrieben. Diese sind natürlich reine Beispiele und sollen nicht einschränkend sein. Zum Beispiel kann die Bildung eines ersten Merkmals über oder auf einem zweiten Merkmal in der nun folgenden Beschreibung Ausführungsformen beinhalten, in denen das erste und das zweite Merkmal in direktem Kontakt ausgebildet sind, und kann auch Ausführungsformen beinhalten, in denen zusätzliche Merkmale zwischen dem ersten und dem zweiten Merkmal ausgebildet sind, sodass das erste und das zweite Merkmal nicht in direktem Kontakt stehen. Zudem kann die vorliegende Offenbarung Bezugszeichen und/oder Buchstaben in den verschiedenen Beispielen wiederholen. Diese Wiederholung dient der Einfachheit und Klarheit und schreibt selbst keine Beziehung zwischen den verschiedenen erläuterten Ausführungsformen und/oder Konfigurationen vor.
- Ferner können räumliche Begriffe wie „unterhalb”, „unter”, „unterer”, „über”, „oberer” und dergleichen hierin zur Erleichterung der Beschreibung verwendet werden, um die Beziehung eines Elements oder Merkmals zu einem anderen Element(en) oder Merkmal(en), die in den Figuren veranschaulicht sind, zu beschreiben. Die räumlichen Ausdrücke sollen neben den in den Figuren dargestellten Ausrichtungen andere Ausrichtungen der Vorrichtung umfassen, die verwendet wird oder in Betrieb ist. Die Vorrichtung kann anderweitig ausgerichtet sein (um 90 Grad oder in anderen Ausrichtungen gedreht sein) und die hierin verwendeten räumlichen Deskriptoren können gleichermaßen entsprechend interpretiert werden.
- Ungeachtet dessen, dass die numerischen Bereiche und Parameter, die den breiten Schutzumfang der Offenbarung darlegen, Annäherungen sind, werden die Zahlenwerte, die in den spezifischen Beispielen dargestellt sind, präzise wie möglich angegeben. Jeder Zahlenwert enthält jedoch inhärent gewisse Fehler, die notwendigerweise aus der Standardabweichung in den zugehörigen Prüfmessungen resultieren. Wie hier verwendet, bezieht sich der Begriff „etwa” im Allgemeinen auf innerhalb von 10%, 5%, 1% oder 0,5% eines bestimmten Wertes oder Bereichs. Als Alternative bezieht sich der Begriff „etwa” auf innerhalb eines akzeptablen Standardfehlers des Mittelwertes liegend, der von einem Durchschnittsfachmann in Betracht gezogen wird. Im Gegensatz zu den Anwendungs-/Arbeitsbeispielen oder sofern nicht ausdrücklich anderweitig angegeben, sind alle hierin offenbarten numerischen Bereiche, Mengen, Werte und Prozentangaben wie diejenigen für Materialmengen, Zeitdauern, Temperaturen, Betriebsbedingungen, Mengenverhältnisse und dergleichen als in allen Fällen durch den Begriff „etwa” modifiziert zu verstehen. Dementsprechend sind, sofern nicht das Gegenteil angegeben ist, die numerischen Parameter, die in der vorliegenden Offenbarung und den beiliegenden Ansprüchen angegeben sind, Annäherungen, die je nach Wunsch variieren können. Zumindest ist jeder numerische Parameter unter Berücksichtigung der Anzahl von beschriebenen signifikanten Stellen und durch Anwenden von gebräuchlichen Rundungstechniken zu verstehen. Bereiche können hierin von einem Endpunkt zu einem anderen Endpunkt oder zwischen zwei Endpunkten ausgedrückt werden. Alle hierin offenbarten Bereiche schließen die Endpunkte ein, sofern nicht anderweitig angegeben.
-
1 bis11 sind Schaubilder, die eine Hochspannungs-Halbleitervorrichtung100 in verschiedenen Herstellungsstufen gemäß einem Ausführungsbeispiel der vorliegenden Offenbarung darstellen. Es sei darauf hingewiesen, dass1 bis11 für ein besseres Verständnis der offenbarten Ausführungsform vereinfacht wurden. Darüber hinaus kann die Hochspannungs-Halbleitervorrichtung100 als ein System-on-Chip-(SoC)-Vorrichtung mit verschiedenen PMOS- und NMOS-Transistoren konfiguriert sein, die für den Betrieb bei unterschiedlichen Spannungspegeln hergestellt sind. Die PMOS- und NMOS-Transistoren können eine Niederspannungsfunktion, die Logik-/Speichervorrichtungen und/oder Eingabe-/Ausgabevorrichtungen umfasst, und eine Hochspannungsfunktion bereitstellen, die Leistungsmanagementvorrichtungen umfasst. Zum Beispiel können Transistoren, die eine Niederspannungsfunktion bereitstellen, Betriebs-(oder Drain)-Spannungen von 1,1 V mit der standardmäßigen CMOS-Technologie oder Spannungen von 1,8/2,5/3,3/V mit speziellen (Eingabe/Ausgabe)-Transistoren in der standardmäßigen CMOS-Technologie aufweisen. Zudem können Transistoren, die eine Mittel-/Hochspannungsfunktion bereitstellen, Betriebs-(oder Drain)-Spannungen von 5 V oder mehr (z. B. 20 bis 35 V) aufweisen. Es versteht sich, dass die Hochspannungs-Halbleitervorrichtung100 auch Widerstände, Kondensatoren, Induktoren, Dioden und andere geeignete mikroelektronische Vorrichtungen aufweisen kann, die typischerweise in integrierten Schaltungen implementiert sind. In der vorliegenden Ausführungsform umfasst die Hochspannungs-Halbleitervorrichtung100 eine n-leitende Hochspannungs-MOS-(NHVMOS)-Vorrichtung. - Unter Bezugnahme auf
1 ist ein Halbleitersubstrat202 bereitgestellt. Das Substrat202 kann einen Halbleiterwafer wie einen Siliciumwafer aufweisen. Als Alternative kann das Substrat202 andere elementare Halbleiter wie Germanium aufweisen. Das Substrat202 kann auch einen Verbindungshalbleiter wie Siliciumcarbid, Galliumarsenid, Indiumarsenid und Indiumphosphid aufweisen. Darüber hinaus kann das Substrat202 einen Legierungshalbleiter wie Siliciumgermanium, Siliciumgermaniumcarbid, Galliumarsenidphosphid und Galliumindiumphosphid aufweisen. In einer Ausführungsform weist das Substrat202 eine Epitaxieschicht (Epi-Schicht) auf, die über einem Bulk-Halbleiter liegt. Darüber hinaus kann das Substrat202 eine Halbleiter-auf-Isolator-(SOI)-Struktur aufweisen. Darüber hinaus kann das Substrat202 eine vergrabene Oxid-(BOX)-Schicht aufweisen, die durch einen Prozess wie eine Trennung durch implantierten Sauerstoff (SIMOX) gebildet wird. In verschiedenen Ausführungsformen kann das Substrat202 eine vergrabene Schicht wie eine n-leitende vergrabene Schicht (NBL), eine p-leitende vergrabene Schicht (PBL) und/oder eine dielektrische vergrabene Schicht mit einer vergrabenen Oxid-(Buried Oxide = BOX)-Schicht aufweisen. In der vorliegenden Ausführungsform, die als ein n-leitender HVMOS dargestellt ist, weist das Substrat202 ein p-leitendes Siliciumsubstrat (p-Substrat) auf. Zur Bildung eines komplementären HVMOS kann eine n-leitende vergrabene Schicht, das heißt, eine tiefe n-Wanne (Deep N-Well = DNW), tief unter der aktiven Region des p-leitenden HVMOS des p-Substrats202 implantiert sein. - Isoliermerkmalsstrukturen
204 wie flache Grabenisolationen (Shallow Trench Isolation = STI) oder eine lokale Oxidation von Silicium (Local Oxidation Of Silicon = LOCOS) können in dem Substrat202 gebildet sein, um verschiedene aktive Regionen zu definieren und elektrisch zu isolieren. Zum Beispiel kann die Bildung eines STI-Merkmals das Trockenätzen eines Grabens in einem Substrat und das Füllen des Grabens mit Isolatormaterialien wie Siliciumoxid, Siliciumnitrid oder Siliciumoxinitrid umfassen. Der gefüllte Graben kann eine mehrschichtige Struktur wie eine thermische Oxid-Auskleidungsschicht aufweisen, die mit Siliciumnitrid oder Siliciumoxid gefüllt ist. Unter weiterer Bezugnahme auf die Ausführungsform kann die STI-Struktur unter Verwendung einer Verarbeitungssequenz wie der folgenden erzeugt werden: Züchten eines Pad-Oxids, Bilden einer chemischen Niederdruck-Dampfabscheidungs-(Low Pressure Chemical Vapor Deposition = LPCVD)-Nitridschicht, Strukturieren einer STI-Öffnung mittels Fotolack und Maskierung, Ätzen eines Grabens in das Substrat, wahlweise Züchten einer thermischen Oxidgraben-Auskleidungsschicht, um die Grabengrenzfläche zu verbessern, Füllen des Grabens mit CVD-Oxid unter Verwendung einer chemisch-mechanischen Polier-(CMP)-Bearbeitung zum Zurückätzen und Planarisieren und Anwenden eines Nitridabscheidungsprozesses, um das Siliciumnitrid zu entfernen. - In
2 ist eine N-Wanne (NW)206 in verschiedenen Regionen des P-Substrats202 durch Ionenimplantation oder Diffusionstechniken gebildet, die im Stand der Technik bekannt sind. Zum Beispiel wird eine N-Wannenmaske zum Strukturieren einer Fotolackschicht205 in einem Photolithographieprozess oder einem anderen geeigneten Prozess verwendet. Ein beispielhafter Photolithographieprozess kann die Verarbeitungsschritte Fotolackbeschichten, langsames Backen, Maskenausrichten, Belichten, Nachbelichtungsbacken, Entwickeln und schnelles Backen umfassen. Eine Ionenimplantation, die einen n-leitenden Dotierstoff wie Arsen oder Phosphor verwendet, kann zur Bildung der N-Wanne (NW)206 in dem Substrat202 ausgeführt werden. Die N-Wanne206 kann als ein erweiterter Drain der NHVMOS-Vorrichtung bezeichnet werden. - In
3 ist eine P-Wanne (NW)208 in verschiedenen Regionen des P-Substrats202 durch Ionenimplantation oder Diffusionstechniken gebildet, die im Stand der Technik bekannt sind. Die P-Wanne208 kann auf ähnliche Weise wie oben für die N-Wanne206 erläutert gebildet werden. Eine P-Wannenmaske wird zum Strukturieren einer Fotolackschicht207 verwendet, welche die N-Wanne206 schützt. Eine Ionenimplantation, die einen p-leitenden Dotierstoff wie Bor verwendet, kann ausgeführt werden, um die P-Wanne208 in der Region zu bilden, wo anschließend ein Sourcemerkmal gebildet wird. Es sei klargestellt, dass andere Ionenimplantationsprozesse ebenfalls ausgeführt werden können, um Schwellenspannungen der Kern-NMOS- und -PMOS-Vorrichtungen in den anderen aktiven Regionen des Substrats202 einzustellen, wie im Stand der Technik bekannt. - In
4 ist eine Gatestruktur210 auf dem Halbleitersubstrat202 gebildet. In dieser Ausführungsform weist die Gatestruktur210 eine dielektrische Gateschicht210b , die auf dem Substrat202 gebildet ist, und eine Gateelektrode210a auf, die auf der dielektrischen Gateschicht210b gebildet ist. Ferner liegt die Gatestruktur210 über einem Abschnitt der N-Wanne206 und einem Abschnitt der P-Wanne208 . Die dielektrische Gateschicht210b kann eine Siliciumoxidschicht aufweisen. Als Alternative kann die dielektrische Gateschicht210b wahlweise ein dielektrisches High-k-Material, Siliciumoxinitrid, andere geeignete Materialien oder Kombinationen davon aufweisen. Das High-k-Material kann aus Metalloxiden, Metallnitriden, Metalsilikaten, Übergangsmetalloxiden, Übergangsmetallnitriden, Übergangsmetallsilikaten, Oxinitriden von Metallen, Metallaluminaten, Zirkonsilikat, Zirkonaluminat, Hafniumoxid oder Kombinationen davon ausgewählt sein. Die dielektrische Gateschicht210b kann eine mehrschichtige Struktur wie eine Schicht von Siliciumoxid und eine andere Schicht von High-k-Material aufweisen. Die dielektrische Gateschicht210b kann mittels chemischer Dampfphasenabscheidung (CVD), physikalischer Dampfphasenabscheidung (PVD), Atomlagenabscheidung (ALD), thermischem Oxid, anderen geeigneten Prozessen oder Kombinationen davon gebildet werden. - Die Gateelektrode
210a kann konfiguriert sein, mit Metallverbindungen gekoppelt zu werden, und kann über der dielektrischen Gateschicht210b liegend angeordnet sein. Die Gateelektrode210a kann ein dotiertes polykristallines Silicium (oder Polysilicium) aufweisen. Als Alternative kann die Gateelektrode210a ein Metall wie Al, Cu, W, Ti, Ta, TiN, TaN, NiSi, CoSi, andere geeignete leitfähige Materialien oder Kombinationen davon aufweisen. Die Gateelektrode210a kann durch CVD, PVD, Plattierung und andere geeignete Prozesse gebildet werden. Die Gateelektrode210a kann eine mehrschichtige Struktur aufweisen und kann in einem mehrstufigen Prozess unter Anwendung einer Kombination unterschiedlicher Prozesse gebildet werden. - Die dielektrische Gateschicht
210b und die Gateelektrode210a , die auf dem Substrat202 gebildet sind, werden dann strukturiert, um mehrere Gatestrukturen unter Anwendung eines Prozesse zu bilden, der die Photolithographiestrukturierung und Ätzen umfasst. Ein beispielhaftes Verfahren zum Strukturieren der dielektrischen Gateschicht210b und der Gateelektrode210a wird nachstehend beschrieben. Eine Fotolackschicht wird auf der Polysiliciumschicht durch einen geeigneten Prozess wie Aufschleuderbeschichtung gebildet und danach strukturiert, um ein strukturiertes Fotolackmerkmal durch ein geeignetes Lithographiestrukturierungsverfahren zu bilden. Die Struktur des Fotolacks kann dann durch einen Trockenätzprozess auf die darunterliegende Polysiliciumschicht und die dielektrische Gateschicht übertragen werden, um Gateelektroden und Gatedielektrika in mehreren Verarbeitungsschritten und verschiedenen geeigneten Sequenzen zu bilden. Die Fotolackschicht kann danach entfernt werden. In einer anderen Ausführungsform wird nur die Gateelektrode210a strukturiert. In noch einer anderen Ausführungsform kann eine Hartmaskenschicht verwendet und auf der Polysiliciumschicht gebildet werden. Die strukturierte Fotolackschicht wird auf der Hartmaskenschicht gebildet. Die Struktur der Fotolackschicht wird auf die Hartmaskenschicht übertragen und dann auf die Polysiliciumschicht übertragen, um die Gateelektrode210a zu bilden. Die Hartmaskenschicht kann Siliciumnitrid, Siliciumoxinitrid, Siliciumcarbid und/oder andere geeignete dielektrische Materialien aufweisen und kann mittels eines Verfahrens wie CVD oder PVD gebildet werden. - In
5 sind Seitenwand-Spacer230 auf beiden Seiten der Gatestruktur210 gebildet. Die Seitenwand-Spacer230 können ein dielektrisches Material wie Siliciumoxid aufweisen. Als Alternative können die Seitenwand-Spacer230 wahlweise Siliciumnitrid, Siliciumcarbid, Siliciumoxinitrid oder Kombinationen davon aufweisen. In einigen Ausführungsformen können die Seitenwand-Spacer230 eine mehrschichtige Struktur aufweisen. Die Seitenwand-Spacer230 könne durch eine Abscheidung und Ätzung (anisotrope Ätztechnik) wie im Stand der Technik bekannt gebildet werden. - In
6 wird eine Sourceregion232 in der P-Wanne208 und eine Drain-Region234 in der N-Wanne206 gebildet, wobei die Sourceregion232 und die Drainregion234 n-leitend sind (als N+ oder stark dotierte Regionen bezeichnet). Die n-leitende Sourceregion232 und die n-leitende Drainregion234 können auf beiden Seiten der Gatestruktur210 und dazwischen angeordnet sein. In einigen Ausführungsformen kann die Sourceregion232 einen Rand aufweisen, der mit einem der Seitenwand-Spacer im Wesentlichen selbst ausgerichtet ist. In einigen Ausführungsformen kann die Drainregion234 einen Rand aufweisen, der von dem anderen der Seitenwand-Spacer getrennt ist. Dementsprechend kann eine strukturierte Fotolackschicht214 einen Abschnitt des Halbleitersubstrats202 schützen, der sich über einen äußeren Rand des anderen der Seitenwand-Spacer hinaus erstreckt. In der vorliegenden Ausführungsform weisen die Sourceregion232 und die Drainregion234 n-leitende Dotierstoffe wie P oder As auf. Die Sourceregion232 und die Drainregion234 können durch ein Verfahren wie die Ionenimplantation oder Diffusion gebildet werden. Ein RTA-(Rapid Thermal Annealing)-Prozess kann angewendet werden, um den implantierten Dotierstoff zu aktivieren. In verschiedenen Ausführungsformen kann die Sourceregion232 und die Drainregion234 unterschiedliche Dotierprofile aufweisen, die durch eine mehrere Prozesse beinhaltende Implantation gebildet werden. Es sei klargestellt, dass ein Prozess zur Bildung einer Source/Drain eines p-leitenden Typs (als P+ oder hoch dotierte Regionen bezeichnet) für die PMOS-Vorrichtungen in den anderen aktiven Regionen des Substrats ausgeführt werden kann. Dementsprechend können die NMOS-Vorrichtungen, welche die vorliegende Ausführungsform umfassen, durch die strukturierte Fotolackschicht214 geschützt werden. - In
7 ist eine Resist-Schutzoxid-(RPO)-Schicht250 über der Gatestruktur210 , den Seitenwand-Spacern230 , der Sourceregion232 , der Drainregion234 und den Isoliermerkmalstrukturen204 gebildet. In einem Beispiel ist die RPO-Schicht250 unter Verwendung von Siliciumdioxid gebildet. In8 ist die RPO-Schicht250 (dargestellt in7 ) teilweise weggeätzt, sodass die RPO-Schicht252 über mindestens einem Abschnitt der Gatestruktur210 und den Seitenwand-Spacern230 zurückbleibt, die sich über einen Abschnitt der Drainregion234 erstrecken. Die RPO-Schicht252 kann während eines nachfolgenden selbst ausgerichteten Silicid-(Silicid)-Prozesses, der unten erläutert wird, als eine Silicidsperrschicht fungieren. Der Vorrichtungsbereich, der den Silicidprozess nicht verwendet, wird mit der RPO-Schicht252 abgedeckt. die RPO-Schicht252 kann durch Anwenden beispielsweise einer Oxidnassätzung, welche die RPO-Schicht250 teilweise entfernt, definiert werden. Dies schützt den Bereich unter der RPO-Schicht252 vor der Silicidbildung. - In
9 sind Aussparungen260_1 –260_n auf der RPO-Schicht252 gebildet. Genauer werden die Aussparungen260_1 –260_n auf der RPO-Schicht252 über einem Abschnitt zwischen den Seitenwand-Spacern230 und der Drainregion234 durch einen Prozess gebildet, der eine Photolithographiestrukturierung und Ätzung wie im Stand der Technik bekannt umfasst. Ein beispielhaftes Verfahren zum Strukturieren der Aussparungen260_1 –260_n wird nachstehend beschrieben. Eine Fotolackschicht wird auf der RPO-Schicht252 durch einen geeigneten Prozess wie Aufschleuderbeschichtung gebildet und danach strukturiert, um ein strukturiertes Fotolackmerkmal durch ein geeignetes Lithographiestrukturierungsverfahren zu bilden. In mehreren Bearbeitungsschritten und verschiedenen geeigneten Sequenzen kann die Struktur des Fotolacks dann durch einen Trocken- und/oder Nassätzprozess auf die darunterliegende RPO-Schicht252 übertragen werden, um die Aussparungen260_1 –260_n zu bilden. Die Fotolackschicht kann danach entfernt werden. Der Prozess der Photolithographiestrukturierung und Ätzung kann mit einem standardmäßigen HV-Prozess kombiniert werden; auf diese Weise ist keine zusätzliche Maske speziell für die Bildung der Aussparungen260_1 –260_n erforderlich. - Die Anzahl der Aussparungen
260_1 –260_n ist nicht eingeschränkt, wobei n in einigen Ausführungsform gleich oder größer als 1 ist. In dieser Ausführungsform entspricht eine Länge L jeder der Aussparungen260_1 –260_n einer Breite W jeder der Aussparungen260_1 –260_n . Wie aus dem vergrößerten Abschnitt der Aussparungen260_2 und260_3 zu sehen ist, beträgt die Länge L jeder der Aussparungen260_1 –260_n etwa 0,16 um und die Breite jeder der Aussparungen260_1 –260_n beträgt etwa 0,16 um. Allerdings ist dies keine Einschränkung der vorliegenden Offenbarung. In einigen Ausführungsformen entspricht eine Länge L jeder der Aussparungen260_1 –260_n möglicherweise nicht einer Breite W jeder der Aussparungen260_1 –260_n . Zum Beispiel kann eine längliche rechteckige Aussparung entlang der Länge der Oberfläche der RPO-Schicht252 über dem Abschnitt zwischen den Seitenwand-Spacern230 und der Drainregion234 gebildet sein, um die Aussparungen260_1 –260_n zu ersetzen. In einigen Ausführungsformen kann jede der Aussparungen260_1 –260_n eine andere Abmessung haben. In einigen Ausführungsformen kann ein Verhältnis der Breite W jeder der Aussparungen260_1 –260_n zu einer Breite W1 des sich ausdehnenden Abschnitts der RPO-Schicht252 , der horizontal auf dem Substrat202 liegt, im Bereich von etwa 0,2 bis etwa 0,3 liegen. In einigen Ausführungsformen kann ein Verhältnis der Breite W jeder der Aussparungen260_1 –260_n zu einer Breite W1 des sich ausdehnenden Abschnitts, der horizontal auf dem Substrat202 liegt, im Bereich von etwa 0,1 bis etwa 0,5 liegen. Allerdings ist dies keine Einschränkung der vorliegenden Offenbarung. - In dieser Ausführungsform kann ein Abstand S zwischen zwei beliebigen benachbarten Aussparungen der Aussparungen
260_1 –260_n etwa 0,16 um betragen. Allerdings ist dies keine Einschränkung der vorliegenden Offenbarung. In einigen Ausführungsformen kann der Abstand S zwischen zwei beliebigen benachbarten Aussparungen der Aussparungen260_1 –260_n im Bereich von etwa 0,16 um bis etwa 0,19 um liegen. in anderen Ausführungsformen kann der Abstand S zwischen zwei beliebigen benachbarten Aussparungen der Aussparungen260_1 –260_n weniger als etwa 0,16 um oder mehr als etwa 0,19 um betragen. Mit anderen Worten kann ein Verhältnis des Abstands S zu der Breite W der Aussparungen im Bereich von etwa 1 bis etwa 1,2 liegen. In dieser Ausführungsform kann eine Tiefe D jeder der Aussparungen260_1 –260_n etwa 0 Angström bis etwa 650 Angström betragen. Mit anderen Worten kann ein Verhältnis der Tiefe D jeder der Aussparungen260_1 –260_n zu einer Dicke des sich ausdehnenden Abschnitts der RPO-Schicht252 im Bereich von etwa 0 bis etwa 0,8 liegen. Allerdings ist dies keine Einschränkung der vorliegenden Offenbarung. Es sei klargestellt, dass die Aussparungen260_1 –260_n in einigen Aussparungen möglicherweise nicht vorhanden sind, wenn die Tiefe D etwa 0 entspricht. Zudem ist die Tiefe D jeder der Aussparungen260_1 –260_n insofern eingeschränkt, als sie nicht der Tiefe des sich ausdehnenden Abschnitts der RPO-Schicht252 entspricht. Mit anderen Worten sind die Aussparungen260_1 –260_n konfiguriert, sich zur Unterseite der N-Wanne206 zu erstrecken und sich nicht weiter zu erstrecken, bevor sie die RPO-Schicht252 durchdringen. - Es versteht sich, dass die Halbleitervorrichtung
100 einer weiteren CMOS-Verarbeitung wie im Stand der Technik bekannt unterzogen werden kann. Zum Beispiel kann die Halbleitervorrichtung100 ferner verschiedene, auf dem Substrat202 gebildete Kontakte und Metallmerkmale aufweisen. Silicidmerkmale können durch Silicidierung wie Salicid gebildet werden, wobei ein Metallmaterial neben einer Si-Struktur gebildet wird, danach die Temperatur zum Glühen und Bewirken einer Reaktion zwischen dem darunterliegenden Silicium und dem Metall erhöht wird, um so Silicid zu bilden, und das nicht umgesetzte Metall weggeätzt wird. Das Salicidmaterial kann selbst ausgerichtet sein, sodass es auf verschiedenen Merkmalen wie der Sourceregion232 , der Drainregion234 und/oder der Gateelektrode210a liegt, um einen Kontaktwiderstand zu verringern. In dieser Ausführungsform wird eine Salicid-Sourceregion262 in der Sourceregion232 gebildet und eine Salicid-Drainregion264 wird in der Drainregion234 gebildet, wie in10 dargestellt. - Ferner werden mehrere strukturierte dielektrische Schichten und leitfähige Schichten auf dem Substrat
202 gebildet, um mehrschichtige Verbindungen (Interconnects) zu bilden, um die verschiedenen p-leitenden und n-leitenden dotierten Regionen in dem Substrat202 wie die Sourceregion232 , die Drainregion234 und die Gateelektrode210a zu koppeln. In einer Ausführungsform werden eine dielektrische Zwischen-(ILD)-Schicht266 und eine mehrschichtige Verbindungs-(MLI)-Struktur268 in einer derartigen Konfiguration gebildet, dass die ILD-Schicht266 jede Metallschicht von anderen Metallschichten trennt und isoliert. Unter weiterer Bezugnahme auf das Beispiel weist die MLI-Struktur268 Kontakte, Durchkontaktierungen und Metalllinien auf, die auf dem Substrat202 gebildet sind. In einem Beispiel kann die MLI-Struktur268 leitfähige Materialien wie Aluminium, Aluminium/Silicium/Kupferlegierung, Titan, Titannitrid, Wolfram, Polysilicium, Metallsilicid oder Kombinationen davon aufweisen, die als Aluminiumverbindungen bezeichnet werden. Aluminiumverbindungen können durch einen Prozess gebildet werden, der eine physikalische Dampfphasenabscheidung (oder Sputtern), chemische Dampfphasenabscheidung (CVD) oder Kombinationen davon umfasst. Andere Herstellungstechniken zur Bildung der Aluminiumverbindung können eine photolithographische Bearbeitung und Ätzung umfassen, um die leitfähigen Materialien für vertikale Verbindungen (Durchkontaktierungen und Kontakte) und horizontale Verbindungen (leitfähige Linien) zu strukturieren. Als Alternative kann eine mehrschichtige Kupferverbindung verwendet werden, um die Metallstrukturen zu bilden. Die Kupferverbindungsstruktur kann Kupfer, Kupferlegierung, Titan, Titannitrid, Tantal, Tantalnitrid, Wolfram, Polysilicium, Metallsilicid oder Kombinationen davon umfassen. Die Kupferverbindung kann durch eine Technik gebildet werden, die CVD, Sputtern, Plattieren oder andere geeignete Prozesse umfasst. - Die ILD-Schicht
266 weist Siliciumoxid auf. Als Alternative oder zusätzlich weist die ILD-Schicht266 ein Material mit einer niedrigen dielektrischen Konstante wie einer dielektrischen Konstante von weniger als etwa 3,5 auf. In einer Ausführungsform weist die dielektrische Schicht Siliciumdioxide Siliciumnitrid, Siliciumoxinitrid, Polyimid, Spin-On-Glas (SOG), fluoriddotiertes Silikatglas (FSG), kohlenstoffdotiertes Siliciumoxid, Black Diamond® (Applied Materials of Santa Clara, Kalif., USA), Xerogel, Aerogel, amorphen fluorierten Kohlenstoff, Parylene, BCB (Bis-benzocyclobutene), SiLK (Dow Chemical, Midland, Mich., USA), Polyimid und/oder andere geeignete Materialien auf. Die Kupferverbindung kann durch eine Technik gebildet werden, die CVD, Sputtern, Plattieren oder andere geeignete Prozesse umfasst. - Die MLI-Struktur
268 und die ILD-Schicht266 können in einem integrierten Prozess wie einem Damascene-Prozess gebildet werden. In einem Damascene-Prozess wird ein Metall wie Kupfer als leitfähiges Material für eine Verbindung verwendet. Ein anderes Metall oder eine Metalllegierung kann zusätzlich oder als Alternative für verschiedene leitfähige Merkmale verwendet werden. Dementsprechend kann Siliciumoxid, fluoriertes Silicaglas oder Materialien mit niedriger dielektrischer Konstante (k) für die ILD-Schicht266 verwendet werden. Während des Damascene-Prozesses wird ein Graben in einer dielektrischen Schicht gebildet und Kupfer wird in den Graben eingefüllt. Wie in11 dargestellt, wird ein Graben272 , der mit Metall wie Kupfer gefüllt ist, in der ILD-Schicht266 gebildet, um die Salicid-Sourceregion262 der Sourceregion232 mit der oberen MLI-Struktur268 zu verbinden; ein Graben274 , der mit Metall wie Kupfer gefüllt ist, wird in der ILD-Schicht266 gebildet, um die Salicid-Drainregion264 der Drainregion234 mit der oberen MLI-Struktur268 zu verbinden, ein Graben273 , der mit Metall wie Kupfer gefüllt ist, wird in der ILD-Schicht266 gebildet, um die Gateelektrode210a mit der oberen MLI-Struktur268 zu verbinden; und ein Graben271 , der mit Metall wie Kupfer gefüllt ist, wird in der ILD-Schicht266 gebildet, um die RPO-Schicht252 mit der oberen MLI-Struktur268 zu verbinden. Der Graben271 kann auf einer der Aussparungen260_1 –260_n gebildet werden und das Metall, das in den Graben271 eingefüllt ist, kann die eine der Aussparungen260_1 –260_n im Wesentlichen füllen. In einigen Ausführungsformen kann der Graben271 auf mindestens einer der Aussparungen260_1 –260_n gebildet sein. Zum Beispiel kann der Graben271 auf den Aussparungen260_1 –260_n gebildet werden und das Metall, das in den Graben271 eingefüllt ist, kann die Aussparungen260_1 –260_n im Wesentlichen füllen. Wie im Stand der Technik bekannt, kann anschließend eine chemisch-mechanische Polier-(CMP)-Technik implementiert werden, um die Substratoberfläche zurückzuätzen und zu planarisieren. - Der Graben
271 ist mit der Sourceregion232 durch die MLI-Struktur268 und den Graben272 gekoppelt. Dementsprechend ist der Graben271 während des Betriebs äquipotential zu der Sourceregion232 . Das elektrische Hochspannungsfeld, das durch die hohe Spannung an der Drainregion234 induziert wird, wird daher von dem Metall abgeschirmt, das in den Graben271 eingefüllt ist. Auf diese Weise kann der Graben271 als ein elektrische Spannungsfeldbarriere betrachtet werden, wobei mindestens die Region an der Seite, die der Drainregion234 gegenüberliegt und über der Unterseite des Grabens271 liegt, zu der Sourceregion232 ungefähr äquipotential sein kann. Der Spannungsausfall an der Gatestruktur210 kann folglich gemindert werden. Zudem kann das Metall in dem Graben271 , das die Aussparungen260_1 –260_n füllt, hilfreich sein, um die Metallbarriere zu verlängern, um die Grenzfläche zwischen der Gatestruktur210 und dem Substrat202 zu schützen. Darüber hinaus kann ein Kapazität CGD zwischen der Gatestruktur210 und der Drainregion234 auch verringert werden, sodass die Betriebsbandbreite erhöht wird. - Unter verschiedenen Ausführungsformen stellen das vorliegende Verfahren und die vorliegende Struktur eine Hochspannungsvorrichtung mit verbesserter Leistung bereit. Durch Implementieren des Grabens
271 , der mit Metall gefüllt ist, das sich zu der RPO-Schicht zwischen der Drainregion und der Gatestruktur erstreckt, können die Durchbruchspannung und die Betriebsbandbreite erheblich verringert werden, ohne sich negativ auf den Leitwiderstand auszuwirken. Im Vergleich zu einer vorhandenen Struktur mit einem STI-Merkmal, das absichtlich in einem Substrat zwischen einer Drainregion und einer Gatestruktur angeordnet wird, kann der Leitwiderstand der vorliegenden Offenbarung verbessert werden, da das STI-Merkmal, das den Stromfluss blockiert, entfernt wird. Darüber hinaus können die Hochspannungsvorrichtung und das Herstellungsverfahren davon mit dem gleichen Prozess hergestellt werden, der zur Bildung von NMOS- und PMOS-Vorrichtungen (CMOS-Prozessfluss) für eine Logikvorrichtung (Niederspannung) verwendet wird, ohne dass zusätzliche Photomaskierungs- und/oder andere Prozess erforderlich sind. Daher werden die Kosten für die Herstellung von SoC, die sowohl Hochspannungs- als auch Logikvorrichtungen umfassen, niedrig gehalten. - Die offenbarte Struktur und das offenbarte Verfahren können verschiedene Ausführungsformen, Modifikationen und Variationen aufweisen. Die Hochspannungsvorrichtung muss nicht auf eine n-leitende MOS-Vorrichtung beschränkt sein und kann auf eine p-leitende MOS-Vorrichtung mit einer ähnlichen Struktur und Konfiguration erweitert werden, außer dass alle Dotierungstypen umgekehrt sein können und ein vergrabenes DNW-Substrat aufweisen. Die entsprechenden Abmessungen werden gemäß der Konstruktion für die gewünschte Transistorleistung modifiziert. Weitere Ausführungsformen können auch umfassen, sind jedoch nicht beschränkt auf vertikale diffundierte Metall-Oxid-Halbleiter (VDMOS), andere Arten von Hochleistungs-MOS-Transistoren, Fin-Struktur-Feldeffekttransistoren (FinFET) und gestreckte MOS-Strukturen.
- Einige Ausführungsformen der vorliegenden Offenbarung stellen eine Halbleiterstruktur bereit. Die Halbleiterstruktur weist Folgendes auf: ein Substrat, eine Gatestruktur, die auf dem Substrat gebildet ist, eine Sourceregion und eine Drainregion, die in dem Substrat auf jeder Seite der Gatestruktur gebildet ist, wobei sowohl die Sourceregion als auch die Drainregion einen ersten Leitfähigkeitstyp aufweisen, und eine Resist-Schutzoxid-(RPO)-Schicht mit einem ersten Abschnitt und einem zweiten Abschnitt, wobei der erste Abschnitt der RPO-Schicht auf einem Abschnitt der Gatestruktur gebildet ist und der zweite Abschnitt der RPO-Schicht horizontal auf dem Substrat gebildet ist und sich zu einem Abschnitt der Drainregion erstreckt, wobei die RPO-Schicht mindestens eine Aussparung auf dem zweiten Abschnitt aufweist.
- Einige Ausführungsformen der vorliegenden Offenbarung stellen eine Halbleiterstruktur bereit. Die Halbleiterstruktur weist Folgendes auf: ein Substrat, eine Gatestruktur, die auf dem Substrat gebildet ist, eine Sourceregion und eine Drainregion, die in dem Substrat auf jeder Seite der Gatestruktur gebildet ist, wobei sowohl die Sourceregion als auch die Drainregion einen ersten Leitfähigkeitstyp aufweisen, eine Resist-Schutzoxid-(RPO)-Schicht mit einem ersten Abschnitt und einem zweiten Abschnitt, wobei der erste Abschnitt der RPO-Schicht auf einem Abschnitt der Gatestruktur gebildet ist und der zweite Abschnitt der RPO-Schicht horizontal auf dem Substrat gebildet ist und sich zu einem Abschnitt der Drainregion erstreckt, wobei die RPO-Schicht mindestens eine Aussparung auf dem zweiten Abschnitt aufweist; und eine dielektrische Zwischen-(ILD)-Schicht, die auf dem Substrat gebildet ist, wobei die ILD-Schicht einen Durchgangsgraben zu der mindestens einen Aussparung aufweist, wobei der Durchgangsgraben im Wesentlichen mit leitfähigem Material gefüllt ist.
- Einige Ausführungsformen der vorliegenden Offenbarung stellen ein Verfahren zum Herstellen einer Halbleiterstruktur bereit. Das Verfahren weist Folgendes auf: Bereitstellen eines Substrats; Bilden einer Gatestruktur auf dem Substrat, Bilden einer Sourceregion und einer Drainregion in dem Substrat auf jeder Seite der Gatestruktur, wobei sowohl die Sourceregion als auch die Drainregion einen ersten Leitfähigkeitstyp aufweisen, Bilden einer Resist-Schutzoxid-(RPO)-Schicht über dem Substrat, wobei die RPO-Schicht einen ersten Abschnitt und einen zweiten Abschnitt aufweist, wobei der erste Abschnitt auf einem Abschnitt der Gatestruktur gebildet ist und der zweite Abschnitt horizontal auf dem Substrat gebildet ist und sich zu einem Abschnitt der Drainregion erstreckt; und Bilden mindestens einer Aussparung auf dem zweiten Abschnitt der RPO-Schicht.
- Die vorstehenden Ausführungen heben Merkmale mehrerer Ausführungsformen hervor, sodass der Fachmann die Aspekte der vorliegenden Offenbarung besser verstehen kann. Der Fachmann wird zu schätzen wissen, dass er die vorliegende Offenbarung ohne Weiteres als Grundlage für die Konzipierung oder Modifizierung anderer Prozesse und Strukturen für die gleichen Zwecke und/oder zur Erzielung der gleichen Vorteile der hierin vorgestellten Ausführungsformen nutzen kann. Der Fachmann sollte auch realisieren, dass solche äquivalenten Konstruktionen vom Geist und Schutzbereich der vorliegenden Offenbarung nicht abweichen und dass verschiedene Änderungen, Substitutionen und Veränderungen hierin vorgenommen werden können, ohne von dem Geist und Schutzbereich der vorliegenden Offenbarung abzuweichen.
Claims (20)
- Halbleiterstruktur, umfassend: ein Substrat; eine Gatestruktur, die auf dem Substrat gebildet ist; eine Sourceregion und eine Drainregion, die in dem Substrat auf jeder Seite der Gatestruktur gebildet ist, wobei sowohl die Sourceregion als auch die Drainregion einen ersten Leitfähigkeitstyp haben; und eine dielektrische Schicht mit einem ersten Abschnitt und einem zweiten Abschnitt, wobei der erste Abschnitt der dielektrischen Schicht auf einem Abschnitt der Gatestruktur gebildet ist und der zweite Abschnitt der dielektrischen Schicht auf dem Substrat gebildet ist und sich zu einem Abschnitt der Drainregion erstreckt, wobei die dielektrische Schicht mindestens eine Aussparung auf dem zweiten Abschnitt aufweist.
- Halbleiterstruktur nach Anspruch 1, wobei Seitenwand-Spacer auf jeder Seite der Gatestruktur gebildet sind.
- Halbleiterstruktur nach Anspruch 2, wobei die mindestens eine Aussparung zwischen der Drainregion und dem Seitenwand-Spacer nahe der Drainregion liegt.
- Halbleiterstruktur nach einem der vorhergehenden Ansprüche, wobei sich die mindestens eine Aussparung nach unten erstreckt und aufhört, bevor sie den zweiten Abschnitt der dielektrischen Schicht durchdringt.
- Halbleiterstruktur nach einem der vorhergehenden Ansprüche, wobei ein Verhältnis einer Breite der mindestens einen Aussparung zu einer Breite des zweiten Abschnitts der dielektrischen Schicht in einem Bereich von etwa 0,2 bis etwa 0,3 liegt.
- Halbleiterstruktur nach einem der vorhergehenden Ansprüche, wobei ein Verhältnis einer Tiefe der mindestens einen Aussparung zu einer Dicke des zweiten Abschnitts der dielektrischen Schicht in einem Bereich von etwa 0 bis etwa 0,8 liegt.
- Halbleiterstruktur nach einem der vorhergehenden Ansprüche, wobei die dielektrische Schicht mehrere Aussparungen aufweist und die Aussparungen in einer Linie angeordnet sind.
- Halbleiterstruktur nach Anspruch 7, wobei ein Verhältnis eines Abstands zwischen zwei benachbarten Aussparungen der Aussparungen zu einer Breite der Aussparungen in einem Bereich von etwa 1 bis etwa 1,2 liegt.
- Halbleiterstruktur nach Anspruch 7 oder 8, wobei die Aussparungen viereckig sind.
- Halbleiterstruktur nach einem der vorhergehenden Ansprüche, wobei die dielektrische Schicht eine längliche rechteckige Aussparung aufweist.
- Halbleiterstruktur nach einem der vorhergehenden Ansprüche, wobei die Halbleiterstruktur eine Hochspannungsvorrichtung ist.
- Halbleiterstruktur nach einem der vorhergehenden Ansprüche, wobei der erste Typ einen n-leitenden Typ aufweist.
- Halbleiterstruktur, umfassend: ein Substrat; eine Gatestruktur, die auf dem Substrat gebildet ist; eine Sourceregion und eine Drainregion, die in dem Substrat auf jeder Seite der Gatestruktur gebildet sind, wobei sowohl die Sourceregion als auch die Drainregion einen ersten Leitfähigkeitstyp haben; eine dielektrische Schicht mit einem ersten Abschnitt und einem zweiten Abschnitt, wobei der erste Abschnitt der dielektrischen Schicht auf einem Abschnitt der Gatestruktur gebildet ist und der zweite Abschnitt der dielektrischen Schicht auf dem Substrat gebildet ist und sich zu einem Abschnitt der Drainregion erstreckt, wobei die dielektrische Schicht mindestens eine Aussparung auf dem zweiten Abschnitt aufweist; und eine dielektrische Zwischen-(ILD)-Schicht, die auf dem Substrat gebildet ist, wobei die ILD-Schicht einen Durchgangsgraben zu der mindestens einen Aussparung aufweist, wobei der Durchgangsgraben im Wesentlichen durch leitfähiges Material gefüllt ist.
- Halbleiterstruktur nach Anspruch 13, wobei das leitfähige Material in dem Durchgangsgraben die mindestens eine Aussparung ferner im Wesentlichen füllt.
- Halbleiterstruktur nach Anspruch 14, wobei das leitfähige Material mit der Sourceregion gekoppelt ist.
- Halbleiterstruktur nach Anspruch 15, ferner umfassend eine mehrschichtige Verbindungs-(MLI)-Struktur, die auf der ILD-Schicht gebildet ist, wobei das leitfähige Material mit der Sourceregion durch die MLI-Schicht gekoppelt ist.
- Halbleiterstruktur nach einem der Ansprüche 13 bis 16, wobei das leitfähige Material ein Metall aufweist.
- Halbleiterstruktur nach einem der Ansprüche 13 bis 17, wobei die Halbleiterstruktur eine Hochspannungsvorrichtung ist.
- Halbleiterstruktur nach einem der Ansprüche 13 bis 18, wobei der erste Typ einen n-leitenden Typ aufweist.
- Verfahren zum Herstellen einer Halbleiterstruktur, wobei das Verfahren Folgendes umfasst: Bereitstellen eines Substrats; Bilden einer Gatestruktur auf dem Substrat; Bilden einer Sourceregion und einer Drainregion in dem Substrat auf jeder Seite der Gatestruktur, wobei sowohl die Sourceregion als auch die Drainregion einen ersten Leitfähigkeitstyp haben; Bilden einer dielektrischen Schicht über dem Substrat, wobei die dielektrische Schicht einen ersten Abschnitt und einen zweiten Abschnitt aufweist, wobei der erste Abschnitt auf einem Abschnitt der Gatestruktur gebildet wird und wobei der zweite Abschnitt auf dem Substrat gebildet ist und sich zu einem Abschnitt der Drainregion erstreckt; und Bilden mindestens einer Aussparung auf dem zweiten Abschnitt der dielektrischen Schicht.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562273473P | 2015-12-31 | 2015-12-31 | |
US62/273,473 | 2015-12-31 | ||
US15/147,635 | 2016-05-05 | ||
US15/147,635 US10121867B2 (en) | 2015-12-31 | 2016-05-05 | Semiconductor structure and associated fabricating method |
Publications (1)
Publication Number | Publication Date |
---|---|
DE102016117046A1 true DE102016117046A1 (de) | 2017-07-06 |
Family
ID=59068947
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102016117046.1A Pending DE102016117046A1 (de) | 2015-12-31 | 2016-09-12 | Halbleiterstruktur und zugehöriges herstellungsverfahren |
Country Status (4)
Country | Link |
---|---|
US (4) | US10121867B2 (de) |
CN (1) | CN106972052B (de) |
DE (1) | DE102016117046A1 (de) |
TW (1) | TWI599048B (de) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9831340B2 (en) * | 2016-02-05 | 2017-11-28 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and associated fabricating method |
JP2018125518A (ja) * | 2017-02-03 | 2018-08-09 | ソニーセミコンダクタソリューションズ株式会社 | トランジスタ、製造方法 |
CN109390399A (zh) | 2017-08-04 | 2019-02-26 | 无锡华润上华科技有限公司 | 一种ldmos器件及其制造方法和电子装置 |
US10529761B2 (en) * | 2017-08-28 | 2020-01-07 | Taiwan Semiconductor Manufacturing Company Ltd. | Image sensor device and manufacturing method for improving shutter efficiency |
US10529818B1 (en) * | 2018-07-26 | 2020-01-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device with reduced flicker noise |
CN113257914A (zh) * | 2020-05-25 | 2021-08-13 | 台湾积体电路制造股份有限公司 | 半导体器件及其制造方法 |
CN114188414A (zh) | 2020-11-04 | 2022-03-15 | 台湾积体电路制造股份有限公司 | 具有增强的安全操作区域的ldmos及其制造方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3013624B2 (ja) * | 1992-09-01 | 2000-02-28 | 日本電気株式会社 | 半導体集積回路装置 |
US20040007742A1 (en) * | 2002-07-11 | 2004-01-15 | Tao Cheng | Pure silcide ESD protection device |
TWI222704B (en) * | 2003-09-03 | 2004-10-21 | Nanya Technology Corp | Method for forming interlayer dielectric layer and method of preventing contact defects |
DE102005063092B3 (de) * | 2005-12-30 | 2007-07-19 | Advanced Micro Devices, Inc., Sunnyvale | Halbleiterbauelement mit einer Kontaktstruktur mit erhöhter Ätzselektivität |
KR100823450B1 (ko) * | 2006-12-27 | 2008-04-17 | 동부일렉트로닉스 주식회사 | 반도체 소자와 이의 제조 방법 |
KR100790261B1 (ko) * | 2006-12-27 | 2008-01-02 | 동부일렉트로닉스 주식회사 | 디모스 소자 제조 방법 |
JP2008192985A (ja) * | 2007-02-07 | 2008-08-21 | Seiko Instruments Inc | 半導体装置、及び半導体装置の製造方法 |
US7759245B2 (en) | 2007-11-30 | 2010-07-20 | Vanguard International Semiconductor Corporation | Semiconductor device fabricating method |
US8350327B2 (en) | 2008-08-29 | 2013-01-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | High voltage device with reduced leakage |
CN101740577A (zh) * | 2008-11-12 | 2010-06-16 | 亚特伦工业有限公司 | 单次可程序化记忆单元及其操作方法 |
CN101996926B (zh) * | 2009-08-13 | 2013-05-08 | 中芯国际集成电路制造(上海)有限公司 | 一种用于集成电路的自对准接触的方法和结构 |
US8614484B2 (en) | 2009-12-24 | 2013-12-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | High voltage device with partial silicon germanium epi source/drain |
US9231097B2 (en) | 2012-02-07 | 2016-01-05 | Mediatek Inc. | HVMOS transistor structure having offset distance and method for fabricating the same |
US9799766B2 (en) | 2013-02-20 | 2017-10-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | High voltage transistor structure and method |
JP2014239173A (ja) * | 2013-06-10 | 2014-12-18 | 株式会社ジャパンディスプレイ | 薄膜トランジスタ及びそれを用いた表示装置 |
CN103728763A (zh) * | 2013-12-31 | 2014-04-16 | 深圳市华星光电技术有限公司 | 液晶面板及其制作方法 |
JP6503721B2 (ja) * | 2014-12-12 | 2019-04-24 | 三菱電機株式会社 | アレイ基板およびそれを用いた表示装置 |
CN106298912B (zh) * | 2015-05-15 | 2020-06-30 | 联华电子股份有限公司 | 半导体结构及其制造方法 |
-
2016
- 2016-05-05 US US15/147,635 patent/US10121867B2/en active Active
- 2016-09-12 DE DE102016117046.1A patent/DE102016117046A1/de active Pending
- 2016-12-02 TW TW105139977A patent/TWI599048B/zh active
- 2016-12-30 CN CN201611257688.7A patent/CN106972052B/zh active Active
-
2018
- 2018-07-26 US US16/046,354 patent/US10964789B2/en active Active
-
2021
- 2021-03-29 US US17/301,219 patent/US11855158B2/en active Active
-
2023
- 2023-11-28 US US18/521,459 patent/US20240096975A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
TWI599048B (zh) | 2017-09-11 |
CN106972052A (zh) | 2017-07-21 |
US20210217855A1 (en) | 2021-07-15 |
TW201724525A (zh) | 2017-07-01 |
US20180337240A1 (en) | 2018-11-22 |
US20170194439A1 (en) | 2017-07-06 |
US20240096975A1 (en) | 2024-03-21 |
US11855158B2 (en) | 2023-12-26 |
US10964789B2 (en) | 2021-03-30 |
US10121867B2 (en) | 2018-11-06 |
CN106972052B (zh) | 2020-06-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102017119616B4 (de) | Abstandshalter für Nanodraht-basierte integrierte Schaltungsvorrichtung und Herstellungsverfahren | |
DE102019116730B4 (de) | Teilweise barrierefreie Durchkontaktierungen für kobaltbasierte Verbindungen und Verfahren zu deren Herstellung | |
DE102016117046A1 (de) | Halbleiterstruktur und zugehöriges herstellungsverfahren | |
DE102017120846B4 (de) | Interconnect-Struktur für Rippen-Feldeffekttransistor und Verfahren zur Herstellung | |
DE102018115909A1 (de) | Struktur und Verfahren für Finfet-Vorrichtung mit Kontakt über dielektrischem Gate | |
DE102017120565B4 (de) | Durchkontaktierungen für zwischenverbindungen auf cobaltbasis und verfahren zu deren herstellung | |
DE102016115983A1 (de) | Halbleiterstruktur und Herstellungsverfahren | |
DE102017100394A1 (de) | FinFET-Struktur und entsprechende Verfahren | |
DE102017117942A1 (de) | Multi-Gate-Vorrichtung und Herstellungsverfahren dafür | |
DE102020111602B4 (de) | Mehr-gate-vorrichtungen und gate-strukturierungsprozess dafür | |
DE102014019360A1 (de) | Halbleiterstruktur und ihr herstellungsverfahren | |
DE102020115430A1 (de) | P-metall-gate-first-gate-ersetzungsprozess für mehrfachgate-vorrichtungen | |
DE102018113843A1 (de) | Finnen- und Gateabmessungen zum Optimieren einer Gateausbildung | |
DE102018102685A1 (de) | Kontaktbildungsverfahren und zugehörige Struktur | |
DE102021108885A1 (de) | Bilden von esd-bauelementen unter verwendung von multigatekompatiblen prozessen | |
DE102019130454A1 (de) | Gate-strukturen mit neutralen zonen zur minimierung von metallischen gate-grenzeffekten und verfahren zu deren herstellung | |
DE102021102213A1 (de) | Halbleitervorrichtungen mit rückseitiger Stromschiene und Verfahren dafür | |
DE102014110450A1 (de) | Integrierte Schaltung und Verfahren zum Herstellen einer integrierten Schaltung | |
DE102017117865A1 (de) | Verbindungsstruktur und zugehörige Verfahren | |
DE102018103989B4 (de) | Finnendiodenstruktur und deren Verfahren | |
DE102015107288A1 (de) | Halbleiterbauelementstruktur und Verfahren zu ihrer Herstellung | |
DE102018106266A1 (de) | Gate-struktur und verfahren zu ihrer herstellung | |
DE102014119644A1 (de) | Metalgatestapel mit TiAICN als Arbeitsfunktionsschicht und/oder Sperr/Benetzungsschicht | |
DE102018103163B4 (de) | Verfahren zur Herstellung einer integrierten Schaltung | |
DE102013105974A1 (de) | Dielektrikum mit Mehrfachzusammensetzung für Halbleitereinrichtung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R012 | Request for examination validly filed | ||
R079 | Amendment of ipc main class |
Free format text: PREVIOUS MAIN CLASS: H01L0027092000 Ipc: H01L0029780000 |
|
R016 | Response to examination communication |