DE102013104952A1 - Halbleiterpackages und Verfahren zu deren Ausbildung - Google Patents
Halbleiterpackages und Verfahren zu deren Ausbildung Download PDFInfo
- Publication number
- DE102013104952A1 DE102013104952A1 DE201310104952 DE102013104952A DE102013104952A1 DE 102013104952 A1 DE102013104952 A1 DE 102013104952A1 DE 201310104952 DE201310104952 DE 201310104952 DE 102013104952 A DE102013104952 A DE 102013104952A DE 102013104952 A1 DE102013104952 A1 DE 102013104952A1
- Authority
- DE
- Germany
- Prior art keywords
- semiconductor chip
- vertical semiconductor
- encapsulant
- main surface
- semiconductor package
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 313
- 238000000034 method Methods 0.000 title claims description 62
- 239000004020 conductor Substances 0.000 claims abstract description 42
- 238000005538 encapsulation Methods 0.000 claims abstract description 20
- 239000008393 encapsulating agent Substances 0.000 claims description 101
- 230000008569 process Effects 0.000 claims description 33
- 239000000463 material Substances 0.000 claims description 32
- 239000000758 substrate Substances 0.000 claims description 25
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 16
- 229910052710 silicon Inorganic materials 0.000 claims description 16
- 239000010703 silicon Substances 0.000 claims description 16
- 239000000853 adhesive Substances 0.000 claims description 13
- 230000001070 adhesive effect Effects 0.000 claims description 13
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 claims description 12
- 229910002601 GaN Inorganic materials 0.000 claims description 10
- 230000015572 biosynthetic process Effects 0.000 claims description 9
- 238000005530 etching Methods 0.000 claims description 9
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims description 8
- 239000002775 capsule Substances 0.000 claims description 6
- 238000002955 isolation Methods 0.000 claims description 6
- 229910021332 silicide Inorganic materials 0.000 claims description 6
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical group [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 6
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 6
- 239000002390 adhesive tape Substances 0.000 claims description 4
- 230000008878 coupling Effects 0.000 claims description 4
- 238000010168 coupling process Methods 0.000 claims description 4
- 238000005859 coupling reaction Methods 0.000 claims description 4
- 238000007747 plating Methods 0.000 claims description 4
- 239000002313 adhesive film Substances 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 56
- 235000012431 wafers Nutrition 0.000 description 33
- 238000004519 manufacturing process Methods 0.000 description 23
- 238000000465 moulding Methods 0.000 description 13
- 239000012790 adhesive layer Substances 0.000 description 9
- 229910052751 metal Inorganic materials 0.000 description 9
- 239000002184 metal Substances 0.000 description 9
- 229920000642 polymer Polymers 0.000 description 9
- 150000001875 compounds Chemical class 0.000 description 8
- 238000001465 metallisation Methods 0.000 description 8
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 6
- 239000000945 filler Substances 0.000 description 6
- 239000002245 particle Substances 0.000 description 6
- 229920001187 thermosetting polymer Polymers 0.000 description 6
- 239000012212 insulator Substances 0.000 description 5
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 4
- 238000007639 printing Methods 0.000 description 4
- 238000007650 screen-printing Methods 0.000 description 4
- 238000012360 testing method Methods 0.000 description 4
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 3
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 3
- 229920001222 biopolymer Polymers 0.000 description 3
- 229910052799 carbon Inorganic materials 0.000 description 3
- 239000004917 carbon fiber Substances 0.000 description 3
- 238000000748 compression moulding Methods 0.000 description 3
- 229920001577 copolymer Polymers 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 239000003989 dielectric material Substances 0.000 description 3
- 238000009713 electroplating Methods 0.000 description 3
- 239000003822 epoxy resin Substances 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 239000003365 glass fiber Substances 0.000 description 3
- LNEPOXFFQSENCJ-UHFFFAOYSA-N haloperidol Chemical compound C1CC(O)(C=2C=CC(Cl)=CC=2)CCN1CCCC(=O)C1=CC=C(F)C=C1 LNEPOXFFQSENCJ-UHFFFAOYSA-N 0.000 description 3
- 238000003754 machining Methods 0.000 description 3
- 239000012764 mineral filler Substances 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- 239000012766 organic filler Substances 0.000 description 3
- 239000011368 organic material Substances 0.000 description 3
- 229920000647 polyepoxide Polymers 0.000 description 3
- 229920001296 polysiloxane Polymers 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 239000000523 sample Substances 0.000 description 3
- 239000000565 sealant Substances 0.000 description 3
- 238000005476 soldering Methods 0.000 description 3
- 229920001169 thermoplastic Polymers 0.000 description 3
- 239000004416 thermosoftening plastic Substances 0.000 description 3
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000007772 electroless plating Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 238000001746 injection moulding Methods 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910052697 platinum Inorganic materials 0.000 description 2
- 239000000843 powder Substances 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 238000001721 transfer moulding Methods 0.000 description 2
- 229910052725 zinc Inorganic materials 0.000 description 2
- 239000011701 zinc Substances 0.000 description 2
- 229910000831 Steel Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 239000002648 laminated material Substances 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 239000010959 steel Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 230000000930 thermomechanical effect Effects 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/4824—Pads with extended contours, e.g. grid structure, branch structure, finger structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49537—Plurality of lead frames mounted in one device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/072—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0657—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02371—Disposition of the redistribution layers connecting the bonding area on a surface of the semiconductor or solid-state body with another surface of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/034—Manufacturing methods by blanket deposition of the material of the bonding area
- H01L2224/0346—Plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04026—Bonding areas specifically adapted for layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05541—Structure
- H01L2224/05548—Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05639—Silver [Ag] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05644—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05655—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/06102—Disposition the bonding areas being at different heights
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0618—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/06181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/25—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
- H01L2224/251—Disposition
- H01L2224/2518—Disposition being disposed on at least two different sides of the body, e.g. dual array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/2902—Disposition
- H01L2224/29021—Disposition the layer connector being disposed in a recess of the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29199—Material of the matrix
- H01L2224/2929—Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/293—Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/4501—Shape
- H01L2224/45012—Cross-sectional shape
- H01L2224/45014—Ribbon connectors, e.g. rectangular cross-section
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49568—Lead-frames or other flat leads specifically adapted to facilitate heat dissipation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1301—Thyristor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13062—Junction field-effect transistor [JFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
- H01L2924/15155—Shape the die mounting substrate comprising a recess for hosting the device the shape of the recess being other than a cuboid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
Bei einer Ausführungsform enthält ein Halbleiterpackage einen vertikalen Halbleiterchip (20) mit einer ersten Hauptoberfläche auf einer Seite des vertikalen Halbleiterchips (20) und einer zweiten Hauptoberfläche auf einer gegenüberliegenden Seite des vertikalen Halbleiterchips (20). Die erste Hauptoberfläche enthält ein erstes Kontaktgebiet, und die zweite Hauptoberfläche enthält ein zweites Kontaktgebiet. Der vertikale Halbleiterchip (20) ist eingerichtet zum Regeln des Stromflusses von dem ersten Kontaktgebiet zu dem zweiten Kontaktgebiet entlang einer Stromflussrichtung. Ein rückseitiger Leiter ist an dem zweiten Kontaktgebiet der zweiten Hauptoberfläche angeordnet. Das Halbleiterpackage enthält weiterhin ein erstes Kapselungsmittel (50), in dem der vertikale Halbleiterchip (20) und der rückseitige Leiter angeordnet sind.
Description
- Die vorliegende Erfindung betrifft allgemein Halbleiterbauelemente und insbesondere Halbleiterpackages und Verfahren zu deren Ausbildung.
- Halbleiterbauelemente werden in einer Vielzahl von Elektronik- und anderen Anwendungen verwendet. Halbleiterbauelemente umfassen unter anderem integrierte Schaltungen oder diskrete Bauelemente, die auf Halbleiterwafern ausgebildet werden, indem eine oder mehrere Arten von Dünnfilmen aus Material über den Halbleiterwafern abgeschieden und die Dünnfilme aus Material strukturiert werden, um die integrierten Schaltungen auszubilden.
- Die Halbleiterbauelemente werden in der Regel innerhalb eines Keramik oder eines Kunststoffkörpers gekapselt, um das Halbleiterbauelement vor physischer Beschädigung oder Korrosion zu schützen. Das Kapseln unterstützt auch die elektrischen Kontakte, die erforderlich sind, um ein Halbleiterbauelement, auch als ein Die oder ein Chip bezeichnet, mit anderen Bauelementen außerhalb der Kapselung zu verbinden. Es sind viele verschiedene Arten von Kapselung erhältlich, je nach der Art von Halbleiterbauelement und der beabsichtigten Verwendung des gekapselten Halbleiterbauelements. Typische Kapselungsmerkmale, wie etwa Abmessungen des Package, Pinzahl usw. können offene Normen unter anderem von Joint Electron Devices Engineering Council (JEDEC) entsprechen. Die Kapselung kann auch als Halbleiterbauelementmontage oder einfach Montage bezeichnet werden.
- Das Kapseln kann wegen der Komplexität des Verbindens mehrerer elektrischer Verbindungen mit externen Pads, wobei diese elektrischen Verbindungen und der oder die darunterliegenden Chips geschützt werden, ein kostenintensiver Prozess sein.
- Diese und weitere Probleme werden durch die veranschaulichenden Ausführungsformen der unten erörterten vorliegenden Erfindung allgemein gelöst oder umgangen und technische Vorteile allgemein erzielt.
- Gemäß einer Ausführungsform der vorliegenden Erfindung umfasst ein Halbleiterpackage einen vertikalen Halbleiterchip mit einer ersten Hauptoberfläche auf einer Seite des vertikalen Halbleiterchips und einer zweiten Hauptoberfläche auf einer gegenüberliegenden Seite des vertikalen Halbleiterchips. Die erste Hauptoberfläche enthält ein erstes Kontaktgebiet, und die zweite Hauptoberfläche enthält ein zweites Kontaktgebiet. Der vertikale Halbleiterchip ist eingerichtet zum Regeln des Stromflusses von dem ersten Kontaktgebiet zu dem zweiten Kontaktgebiet entlang einer Stromflussrichtung. Ein rückseitiger Leiter ist an dem zweiten Kontaktgebiet der zweiten Hauptoberfläche angeordnet. Das Halbleiterpackage umfasst weiterhin ein erstes Kapselungsmittel, in dem der vertikale Halbleiterchip und der rückseitige Leiter angeordnet sind.
- In einer Ausgestaltung kann das Halbleiterpackage ferner aufweisen: einen zweiten vertikalen Halbleiterchip, der in dem ersten Kapselungsmittel angeordnet ist, wobei der zweite vertikale Halbleiterchip an den vertikalen Halbleiterchip gekoppelt ist; und einen in dem ersten Kapselungsmittel angeordneten Logikchip.
- In noch einer Ausgestaltung kann das Halbleiterpackage ferner aufweisen ein zweites Kapselungsmittel, in dem das erste Kapselungsmittel, der vertikale Halbleiterchip und der rückseitige Leiter angeordnet sind.
- In noch einer Ausgestaltung kann das Halbleiterpackage ferner aufweisen mehrere Kontaktpads, die in einer Hauptoberfläche des zweiten Kapselungsmittels angeordnet sind.
- In noch einer Ausgestaltung können die mehreren Kontaktpads ein erstes Kontaktpad umfassen, das durch eine in dem zweiten Kapselungsmittel angeordnete Zwischenverbindung an das erste Kontaktgebiet gekoppelt ist.
- In noch einer Ausgestaltung kann die Zwischenverbindung eine oder mehrere einer Drahtverbindung, einer Klammer, eines Clips, eines Streifens, eines Bands und einer galvanischen Zwischenverbindung sein.
- In noch einer Ausgestaltung kann die Zwischenverbindung auf einer Seitenwand des ersten Kapselungsmittels angeordnet sein.
- In noch einer Ausgestaltung kann die Zwischenverbindung zwischen dem ersten Kapselungsmittel und dem zweiten Kapselungsmittel angeordnet sein.
- In noch einer Ausgestaltung kann das erste Kapselungsmittel und das zweite Kapselungsmittel das gleiche Material sein.
- In noch einer Ausgestaltung können das erste Kapselungsmittel und das zweite Kapselungsmittel verschiedene Materialien sein.
- In noch einer Ausgestaltung kann der rückseitige Leiter durch eine Klebepaste, einen Klebefilm oder ein Klebeband an dem vertikalen Halbleiterchip angebracht sein.
- In noch einer Ausgestaltung kann die Klebepaste über einer geneigten Seitenwand des vertikalen Halbleiterchips abgeschieden sein.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip eine geneigte Seitenwand aufweisen.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip dünner sein als das erste Kapselungsmittel entlang der Stromflussrichtung.
- In noch einer Ausgestaltung kann eine Dicke des vertikalen Halbleiterchips entlang der Stromflussrichtung unter etwa 50 μm liegen.
- In noch einer Ausgestaltung kann eine Dicke des vertikalen Halbleiterchips entlang der Stromflussrichtung etwa 5 μm bis etwa 25 μm betragen.
- In noch einer Ausgestaltung kann das Halbleiterpackage ferner aufweisen einen in dem ersten Kapselungsmittel angeordneten zweiten vertikalen Halbleiterchip, wobei der zweite vertikale Halbleiterchip eine erste Hauptoberfläche auf einer Seite des zweiten vertikalen Halbleiterchips und eine zweite Hauptoberfläche auf einer gegenüberliegenden Seite des zweiten vertikalen Halbleiterchips aufweist.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip Folgendes umfassen: einen ersten Transistor mit dem ersten Kontaktgebiet und dem zweiten Kontaktgebiet und einen zweiten Transistor mit einem dritten Kontaktgebiet auf der ersten Hauptoberfläche und einem vierten Kontaktgebiet auf der zweiten Hauptoberfläche, wobei der zweite Transistor eingerichtet ist zum Regeln des Stromflusses von dem dritten Kontaktgebiet zu dem vierten Kontaktgebiet und wobei der erste Transistor durch ein Isolationsgebiet von dem zweiten Transistor getrennt ist.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip ein Siliziumsubstrat umfassen.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip Galliumnitrid umfassen.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip Siliziumcarbid umfassen.
- In verschiedenen Ausführungsformen wird ein Halbleiterpackage bereitgestellt, aufweisend: einen vertikalen Halbleiterchip mit einer ersten Hauptoberfläche auf einer Seite des vertikalen Halbleiterchips und einer zweiten Hauptoberfläche auf einer gegenüberliegenden Seite des vertikalen Halbleiterchips, wobei die erste Hauptoberfläche ein erstes Kontaktgebiet enthält und die zweite Hauptoberfläche ein zweites Kontaktgebiet enthält und wobei der vertikale Halbleiterchip eingerichtet ist zum Regeln des Stromflusses von dem ersten Kontaktgebiet zu dem zweiten Kontaktgebiet entlang einer Stromflussrichtung; einen rückseitigen Leiter, der an dem zweiten Kontaktgebiet der zweiten Hauptoberfläche angeordnet ist; ein erstes Kapselungsmittel, in dem der vertikale Halbleiterchip und der rückseitige Leiter angeordnet sind; ein zweites Kapselungsmittel, in dem des erste Kapselungsmittel, der vertikale Halbleiterchip und der rückseitige Leiter angeordnet sind; mehrere Kontaktpads, die auf einer Hauptoberfläche des zweiten Kapselungsmittels angeordnet sind; und eine Zwischenverbindung, die in dem zweiten Kapselungsmittel angeordnet ist, wobei die Zwischenverbindung das erste Kontaktgebiet mit einem Pad der mehreren Kontaktpads koppelt.
- In einer Ausgestaltung kann das Halbleiterpackage ferner aufweisen einen in dem ersten Kapselungsmittel angeordneten zweiten vertikalen Halbleiterchip, wobei der zweite vertikale Halbleiterchip eine erste Hauptoberfläche auf einer Seite des zweiten vertikalen Halbleiterchips und eine zweite Hauptoberfläche auf einer gegenüberliegenden Seite des zweiten vertikalen Halbleiterchips aufweist.
- In noch einer Ausgestaltung kann das Halbleiterpackage ferner aufweisen einen in dem ersten Kapselungsmittel angeordneten Logikchip.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip Folgendes umfassen: einen ersten Transistor mit dem ersten Kontaktgebiet und dem zweiten Kontaktgebiet und einen zweiten Transistor mit einem dritten Kontaktgebiet auf der ersten Hauptoberfläche und einem vierten Kontaktgebiet auf der zweiten Hauptoberfläche, wobei der zweite Transistor eingerichtet ist zum Regem des Stromflusses von dem dritten Kontaktgebiet zu dem vierten Kontaktgebiet und wobei der erste Transistor durch ein Isolationsgebiet von dem zweiten Transistor getrennt ist.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip eine geneigte Seitenwand aufweisen.
- In noch einer Ausgestaltung kann der vertikale Halbleiterchip dünner sein als das erste Kapselungsmittel entlang der Stromflussrichtung.
- In noch einer Ausgestaltung kann eine Dicke des vertikalen Halbleiterchips entlang der Stromflussrichtung unter etwa 50 μm liegen.
- In noch einer Ausgestaltung kann eine Dicke des vertikalen Halbleiterchips entlang der Stromflussrichtung etwa 1 μm bis etwa 100 μm betragen.
- In noch einer Ausgestaltung kann die Zwischenverbindung auf einer Seitenwand des ersten Kapselungsmittels angeordnet sein.
- In noch einer Ausgestaltung kann die Zwischenverbindung zwischen dem ersten Kapselungsmittel und dem zweiten Kapselungsmittel angeordnet sein.
- In verschiedenen Ausführungsformen wird ein Verfahren zum Ausbilden eines Halbleiterpackage bereitgestellt. Das Verfahren kann aufweisen: Platzieren eines vertikalen Halbleiterchips auf einem Träger, wobei der vertikale Halbleiterchip ein aktives Gebiet auf einer Vorderseite des vertikalen Halbleiterchips und ein aktives Gebiet auf einer Rückseite des vertikalen Halbleiterchips aufweist, wobei die Vorderseite des vertikalen Halbleiterchips dem Träger zugewandt ist und wobei der vertikale Halbleiterchip eingerichtet ist zum Regeln des Stromflusses von der Vorderseite des vertikalen Halbleiterchips zu der Rückseite des vertikalen Halbleiterchips; Ausbilden eines rekonstituierten Wafers durch Aufbringen eines ersten Kapselungsmittels auf dem vertikalen Halbleiterchip und dem Träger, wobei der rekonstituierte Wafer eine erste Hauptoberfläche aufweist, die koplanar mit der Vorderseite des vertikalen Halbleiterchips verläuft; Trennen des rekonstituierten Wafer von dem Träger, wodurch die erste Hauptoberfläche exponiert wird; Dünnen des rekonstituierten Wafer von einer Seite gegenüber der ersten Hauptoberfläche aus, um eine zweite Hauptoberfläche des rekonstituierten Wafer auszubilden; selektives Dünnen des vertikalen Halbleiterchips relativ zu dem ersten Kapselungsmittel von der zweiten Hauptoberfläche aus, um eine Oberfläche des aktiven Gebiets auf der Rückseite des vertikalen Halbleiterchips zu exponieren; Ausbilden eines rückseitigen Leiters auf einer exponierten Oberfläche des aktiven Gebiets auf der Rückseite des vertikalen Halbleiterchips; und Kapseln des ersten Kapselungsmittels, des vertikalen Halbleiterchips und des rückseitigen Leiters mit einem zweiten Kapselungsmittel.
- In einer Ausgestaltung kann das Platzieren eines vertikalen Halbleiterchips auf einem Träger das Platzieren mehrerer vertikaler Halbleiterchips auf dem Träger umfassen, weiterhin umfassend das Vereinzeln des rekonstituierten Wafer.
- In noch einer Ausgestaltung kann das Vereinzeln nach dem Ausbilden des rückseitigen Leiters durchgeführt werden.
- In noch einer Ausgestaltung kann das Vereinzeln vor dem Ausbilden des rückseitigen Leiters durchgeführt werden.
- In noch einer Ausgestaltung kann das Ausbilden des rückseitigen Leiters das Anbringen einer rückseitigen Platte unter Verwendung einer leitenden Pastenschicht umfassen.
- In noch einer Ausgestaltung kann das Ausbilden des rückseitigen Leiters das Ausbilden eines Silizidgebiets umfassen.
- In noch einer Ausgestaltung kann das Ausbilden des rückseitigen Leiters Folgendes umfassen: Ausbilden einer Keimschicht und Verwenden eines Plattierungsprozesses zum Plattieren der Keimschicht mit einem leitenden Material.
- In noch einer Ausgestaltung kann das Verfahren ferner aufweisen ein Ausbilden von vorderseitigen Umverdrahtungsleitungen über der Vorderseite nach dem selektiven Dünnen des vertikalen Halbleiterchips.
- In noch einer Ausgestaltung kann das Verfahren ferner aufweisen ein Ausbilden von Seitenwandumverdrahtungsleitungen, während die vorderseitigen Umverdrahtungsleitungen ausgebildet werden.
- In noch einer Ausgestaltung kann das Verfahren ferner aufweisen ein Ausbilden von vorderseitigen Umverdrahtungsleitungen über der Vorderseite nach dem Trennen des rekonstituierten Wafer.
- In noch einer Ausgestaltung kann das Verfahren ferner aufweisen ein Koppeln einer Leitung der vorderseitigen Umverdrahtungsleitungen mit einem Pad auf einer Hauptoberfläche des zweiten Kapselungsmittels.
- In noch einer Ausgestaltung kann das selektive Dünnen Folgendes umfassen: Ätzen eines ein Siliziumsubstrat und eine Heteroepitaxialschicht umfassenden Werkstücks und Stoppen des Ätzens nach dem Ätzen durch das Siliziumsubstrat.
- In noch einer Ausgestaltung kann die Heteroepitaxialschicht Galliumnitrid oder Siliziumcarbid umfassen.
- Des Obengesagte hat verschiedene Merkmale einer Ausführungsform der vorliegenden Erfindung allgemein umrissen, damit die unten vorgelegte detaillierte Beschreibung der Erfindung besser verstanden werden möge. Zusätzliche Merkmale und Vorteile der verschiedenen Ausführungsformen der Erfindung werden im Folgenden beschrieben, die den Gegenstand der Ansprüche der Erfindung bilden. Der Fachmann versteht, dass die Konzeption und spezifischen Ausführungsformen, die offenbart werden, ohne weiteres als Basis verwendet werden können, um Strukturen oder Prozesse zum Ausführen der gleichen Zwecke der vorliegenden Erfindung zu Modifizieren oder andere Strukturen oder Prozesse auszulegen. Der Fachmann versteht, dass solche äquivalenten Konstruktionen nicht von dem Gedanken und Schutzbereich der Erfindung, wie in den unten aufgeführten Ansprüchen dargelegt, abweichen.
- Für ein umfassenderes Verständnis der vorliegenden Erfindung und ihrer Vorteile wird nun auf die folgenden Beschreibungen in Verbindung mit der beiliegenden Zeichnung Bezug genommen.
- Es zeigen
-
1 , die1A –1C enthält, ein Halbleiterpackage gemäß einer Ausführungsform der Erfindung, wobei1A eine Querschnittsansicht darstellt,1B eine obere Schnittansicht darstellt und1C eine Bodenansicht darstellt; -
2 ein Halbleiterpackage während der Fabrikation nach der Platzierung von vereinzelten Dies über einem Träger gemäß einer Ausführungsform der Erfindung; -
3 das Halbleiterpackage während der Fabrikation nach dem Ausbilden eines rekonstituierten Wafer gemäß einer Ausführungsform der Erfindung; -
4 das Halbleiterpackage während der Fabrikation nach dem Trennen des rekonstituierten Wafer von dem Träger gemäß einer Ausführungsform der Erfindung; -
5 , die die5A –5C enthält, eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation, die eine vorderseitige Metallisierung gemäß einer Ausführungsform der Erfindung zeigt, wobei die5A und5C Querschnittsansichten zeigen und5 eine obere Schnittansicht darstellt; -
6 , die die6A und6B enthält, eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach der Ausbildung einer vorderseitigen Umverdrahtungsschicht gemäß einer Ausführungsform der Erfindung, wobei6A eine Querschnittsansicht darstellt und6B eine obere Schnittansicht darstellt; -
7 , die die7A und7B enthält, eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach dem Dünnen des rekonstituierten Wafer gemäß einer Ausführungsform der Erfindung, wobei7A eine Querschnittsansicht darstellt und7B eine obere Schnittansicht darstellt; -
8 , die8A –8C enthält, eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach dem weiteren Dünnen des vertikalen Halbleiterchips gemäß einer Ausführungsform der Erfindung, wobei8A eine Querschnittsansicht darstellt und8B eine obere Schnittansicht darstellt und wobei8C eine alternative Ausführungsform darstellt, die eine weitere vergrößerte Querschnittsansicht zeigt; -
9 , die die9A und9B enthält, eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach der Ausbildung eines rückseitigen Leiters unter dem vertikalen Halbleiterchip gemäß einer Ausführungsform der Erfindung, wobei9A eine Querschnittsansicht darstellt und9B eine obere Schnittansicht darstellt; -
10 , die die10A und10B enthält, Systemträgerhalbleiterpackages, die gemäß Ausführungsformen der Erfindung ausgebildet sind; -
11 bis12 eine alternative strukturelle Ausführungsform eines Halbleiterpackage und eines Verfahrens zum Ausbilden; -
13 , die die13A –13E enthält, eine alternative Ausführungsform, bei der die vorder- und rückseitige Umverdrahtungsschicht nach dem Dünnungsprozess ausgebildet werden; -
14 , die die14A und14B enthält, eine alternative Ausführungsform zum Herstellen des Halbleiterpackage, wobei vor dem Ausbilden des rückseitigen Leiters eine Metallauskleidung ausgebildet wird; -
15 das Montieren des Halbleiterpackage auf einer Leiterplatte gemäß einer alternativen Ausführungsform der Erfindung; -
16 , die die16A und16B enthält, ein Halbleiterpackage mit mehr als einem vertikalen Halbleiterchip gemäß einer Ausführungsform der Erfindung; -
17 , die die17A und17B enthält, ein Halbleiterpackage mit mehr als einem Transistor in einem einzelnen Chip gemäß einer Ausführungsform der Erfindung; und -
18 ein Halbleiterpackage mit mehr als einem vertikalen Halbleiterbauelement und einer Logikschaltung gemäß einer Ausführungsform der Erfindung. - Entsprechende Zahlen und Symbole in den verschiedenen Figuren beziehen sich im Allgemeinen auf entsprechende Teile, sofern nicht etwas anderes angegeben ist. Die Figuren wurden gezeichnet, um die relevanten Aspekte der Ausführungsformen klar darzustellen, und sind nicht notwendigerweise maßstabsgetreu gezeichnet.
- Die Herstellung und Verwendung verschiedener Ausführungsformen werden unten ausführlich erörtert. Es versteht sich jedoch, dass die vorliegende Erfindung viele anwendbare erfindungsgemäße Konzepte liefert, die in einer großen Vielzahl von Kontexten verkörpert werden können. Die erörterten spezifischen Ausführungsformen veranschaulichen lediglich einen spezifischen Weg zum Herstellen und Verwenden der Erfindung und beschränken nicht den Schutzbereich der Erfindung.
- Leistungshalbleiter-Dies weisen spezielle Anforderungen auf (z. B. aufgrund der hohen Spannungen und der starken Wärmeentwicklung) und erfordern ein gutes thermisches Management. Folglich weisen Packages für Leistungshalbleiterbauelemente erhöhte Leistungsanforderungen auf, während sie gegenüber Produktionskosten sehr empfindlich sind. Wie unten beschrieben wird, ermöglichen, verschiedene Ausführungsformen der vorliegenden Erfindung die Ausbildung von Packages für Leistungshalbleiterpackages mit verbesserter Leistung bei geringen Kosten.
- Ausführungsformen der Erfindung weisen gegenüber den herkömmlichen Packages für vertikale Halbleiterbauelemente viele Vorteile auf. Beispielsweise ermöglichen Ausführungsformen der vorliegenden Erfindung die Ausbildung von ultradünnen Chips, das heißt dünner als etwa 60 μm, ohne Probleme bei der mechanischen Stabilisierung. Weitere mechanische und thermomechanische Beanspruchungen werden dramatisch gesenkt. Ausführungsformen der vorliegenden Erfindung entkoppeln vorteilhafterweise die Beanspruchung zwischen dem ultradünnen Chip und dem Gehäuse/Kapselungsmittel. Ausführungsformen der vorliegenden Erfindung liefern Verfahren zum Ausbilden von Kontakten und einer Umverdrahtung (z. B. Umverdrahtungsleitungen) zu ultradünnen Chips ohne mechanische und andere Probleme. Ausführungsformen der vorliegenden Erfindung senken den thermischen Widerstand und den elektrischen Widerstand, wodurch die Leistung des Bauelements verbessert wird. Ausführungsformen der Erfindung reduzieren die Anzahl der Herstellungsprozessschritte, wodurch die mit dem Kapseln assoziierten Kosten reduziert werden. Analog werden viele Packages (Gehäuse) bei verschiedenen Ausführungsformen parallel hergestellt, was die Produktionskosten weiter reduziert.
- Eine strukturelle Ausführungsform der vorliegenden Erfindung wird anhand der
1 beschrieben. Weitere strukturelle Ausführungsformen werden anhand der10 ,12 ,13 ,14 ,15 ,16 ,17 und18 beschrieben. Ein Verfahren zum Ausbilden des Halbleiterpackage wird anhand der2 –10 beschrieben. Weitere Ausführungsformen zum Herstellen des Package werden anhand der11 –12 ,13 und14 beschrieben. -
1 , die die1A –1C enthält, zeigt ein Halbleiterpackage (Halbleitergehäuse) gemäß einer Ausführungsform der vorliegenden Erfindung, wobei1A eine Querschnittsansicht darstellt,1B eine obere Schnittansicht darstellt und1C eine Bodenansicht darstellt. - Unter Bezugnahme auf
1A ist ein vertikaler Halbleiterchip20 in einem Kapselungsmittel50 (Häusungsmittel) angeordnet. Bei verschiedenen Ausführungsformen ist der vertikale Halbleiterchip20 aufgrund des vertikalen Stromflusses, z. B. von einer oberen Oberfläche11 zu einer unteren Oberfläche12 , ein vertikales Halbleiterbauelement. Dementsprechend weist der vertikale Halbleiterchip20 Kontaktgebiete auf der oberen Oberfläche11 und auf der unteren Oberfläche12 auf. - Bei verschiedenen Ausführungsformen kann der vertikale Halbleiterchip
20 auf einem Siliziumsubstrat ausgebildet werden. Alternativ kann der vertikale Halbleiterchip20 bei anderen Ausführungsformen ein auf Siliziumcarbid (SiC) ausgebildetes Bauelement sein. Bei einer Ausführungsform ist der vertikale Halbleiterchip20 ein mindestens teilweise auf Galliumnitrid (GaN) ausgebildetes Bauelement. - Bei verschiedenen Ausführungsformen umfasst der vertikale Halbleiterchip
20 ein Leistungshalbleiterbauelement, das bei einer Ausführungsform ein diskretes Bauelement sein kann. Bei einer Ausführungsform ist der vertikale Halbleiterchip20 ein zweipoliges Bauelement wie etwa eine PIN-Diode oder eine Schottky-Diode. Bei einer oder mehreren Ausführungsformen ist der vertikale Halbleiterchip20 ein dreipoliges Bauelement wie etwa ein Leistungs-MISFET (Metal Insulator Semiconductor Field Effect Transistor), ein JFET (Junction Field Effect Transistor), ein BJT (Bipolar Junction Transistor), ein IGBT (Insulated Gate Bipolar Transistor) oder ein Thyristor. - Bei verschiedenen Ausführungsformen ist der vertikale Halbleiterchip
20 eingerichtet, bei etwa 20 V bis etwa 1000 V zu arbeiten. Bei einer Ausführungsform ist der vertikale Halbleiterchip20 eingerichtet, bei etwa 20 V bis etwa 100 V zu arbeiten. Bei einer Ausführungsform ist der vertikale Halbleiterchip20 eingerichtet, bei etwa 100 V bis etwa 500 V zu arbeiten. Bei noch einer weiteren Ausführungsform ist der vertikale Halbleiterchip20 eingerichtet, bei etwa 500 V bis etwa 1000 V zu arbeiten. Bei einer Ausführungsform ist der vertikale Halbleiterchip20 ein NPN-Transistor. Bei einer anderen Ausführungsform ist der vertikale Halbleiterchip20 ein PNP-Transistor. Bei noch einer weiteren Ausführungsform ist der vertikale Halbleiterchip20 ein n-Kanal-MISFET. Bei einer weiteren Ausführungsform ist der vertikale Halbleiterchip20 ein p-Kanal-MISFET. Bei einer oder mehreren Ausführungsformen kann der vertikale Halbleiterchip20 mehrere Bauelemente wie etwa einen vertikalen MISFET und eine Diode oder alternativ zwei durch ein Isolationsgebiet getrennte MISFET-Bauelemente umfassen. - Die Dicke des vertikalen Halbleiterchips
20 von der oberen Oberfläche11 zu der unteren Oberfläche12 kann bei verschiedenen Ausführungsformen weniger als 50 μm betragen. Die Dicke des vertikalen Halbleiterchips20 von der oberen Oberfläche11 zu der unteren Oberfläche12 kann bei verschiedenen Ausführungsformen weniger als 20 μm betragen. Die Dicke des vertikalen Halbleiterchips20 von der oberen Oberfläche11 zu der unteren Oberfläche12 kann bei verschiedenen Ausführungsformen weniger als 10 μm betragen. - Die Dicke des vertikalen Halbleiterchips
20 von der oberen Oberfläche11 zu der unteren Oberfläche12 kann bei verschiedenen Ausführungsformen etwa 5 μm bis etwa 50 μm betragen. Die Dicke des vertikalen Halbleiterchips20 von der oberen Oberfläche11 zu der unteren Oberfläche12 kann bei einer Ausführungsform etwa 1 μm bis etwa 10 μm betragen. Die Dicke des vertikalen Halbleiterchips20 von der oberen Oberfläche11 zu der unteren Oberfläche12 kann bei einer anderen Ausführungsform etwa 0,5 μm bis etwa 5 μm betragen. Die Dicke des vertikalen Halbleiterchips20 von der oberen Oberfläche11 zu der unteren Oberfläche12 kann bei noch einer weiteren Ausführungsform etwa 1 μm bis etwa 2,5 μm betragen. Eine Dicke von weniger als 10 μm kann vorteilhaft sein, um den spezifischen elektrischen Widerstand zu minimieren und die Wärmeleitfähigkeit zu verbessern, um eine verbesserte elektrische Leistung zu erleichtern, während innerhalb des vertikalen Halbleiterchips20 während des Betriebs generierte Wärme effizient entfernt wird. - Bei verschiedenen Ausführungsformen umfasst das Kapselungsmittel
50 ein dielektrisches Material und kann bei einer Ausführungsform eine Formmasse umfassen. Bei anderen Ausführungsformen kann das Kapselungsmittel50 eines oder mehrere eines Polymers, eines Copolymers, eines Biopolymers, eines faserimprägnierten Polymers (z. B. Kohlenstoff- oder Glasfasern in einem Harz), eines partikelgefüllten Polymers und andere organische Materialien umfassen. Bei einer oder mehreren Ausführungsformen umfasst das Kapselungsmittel50 ein Dichtmittel, das nicht unter Einsatz einer Formmasse ausgebildet wird, und Materialien wie etwa Epoxidharze und/oder Silikone. Bei verschiedenen Ausführungsformen kann das Kapselungsmittel50 aus einem beliebigen geeigneten duroplastischen, thermoplastischen, einem wärmehärtenden Material oder einem Laminat hergestellt sein. Das Material des Kapselungsmittels50 kann bei einigen Ausführungsformen Füllmaterialien enthalten. Bei einer anderen Ausführungsform kann das Kapselungsmittel50 ein Epoxidmaterial und ein Füllmaterial umfassen, das kleine Teilchen aus Glas oder anderen, elektrisch isolierenden mineralischen Füllmaterialien wie Aluminiumoxid oder organische Füllmaterialien umfasst. - Bei einer oder mehreren Ausführungsformen ist der vertikale Halbleiterchip
20 ein diskretes dreipoliges Leistungshalbleiterbauelement. Bei einer Ausführungsform ist der vertikale Halbleiterchip20 ein dreipoliger Transistor mit einer Source, einem Gate und einem Drain. Bei einer anderen Ausführungsform sind die Source und das Gate bei der oberen Oberfläche11 während der Drain bei der hinteren Oberfläche12 ausgebildet ist. - Bei der Ausführungsform, bei der die Source und das Gate bei der oberen Oberfläche
11 ausgebildet werden und der Drain bei der hinteren Oberfläche12 ausgebildet wird, weist die obere Oberfläche11 ein Sourcekontaktgebiet110 und ein Gatekontaktgebiet120 auf, während die hintere Oberfläche13 ein Drainkontaktgebiet130 aufweist. Das Sourcekontaktgebiet110 , das Gatekontaktgebiet120 und das Drainkontaktgebiet130 können bei einer Ausführungsform ein Silizidgebiet umfassen. - Wie in
1A und1B dargestellt, sind ein (durch das Gatekontaktgebiet120 ) an das Gate gekoppelter Gatekontakt220 und ein (durch das Sourcekontaktgebiet110 ) an die Source gekoppelter Sourcekontakt210 über der oberen Oberfläche des vertikalen Halbleiterchips20 angeordnet. Analog ist ein rückseitiger Kontakt320 auf einem Drain des vertikalen Halbleiterchips20 angeordnet. Bei verschiedenen Ausführungsformen können der Gatekontakt220 , der Sourcekontakt210 und der rückseitige Kontakt320 durch auf der oberen und unteren Oberfläche des vertikalen Halbleiterchips20 angeordnete Silizidgebiete gekoppelt sein. - Wie in
1B dargestellt, ist der Sourcekontakt210 durch mehrere Leiterbahnen250a an ein Sourcepad230 gekoppelt und ist der Gatekontakt220 durch mehrere Leiterbahnen250b an ein Gatepad240 gekoppelt. Dementsprechend ist das Halbleiterpackage ein Fan-Out-Package, weil die Packagegröße größer ist als die Größe des vertikalen Halbleiterchips20 . Vorteilhafterweise wird durch das Platzieren der Pads weg von den Source- und den Gatekontakten210 und220 eine Beschädigung an dem vertikalen Halbleiterchip20 , beispielsweise während des Testens, vermieden. - Wie weiter in
1A und1B dargestellt, können die Zwischenverbindungen280a und280b einen oder mehrere vorderseitige Kontaktpads mit einem oder mehreren Kontaktpads auf der Rückseite koppeln. Bei einer oder mehreren Ausführungsformen können die Zwischenverbindungen280a und280b unter Verwendung einer Zwischenschicht265a bzw.265b , bei der es sich um eine Schicht für das Löten handeln kann, oder einer leitenden Klebepaste angebracht werden. Alternativ kann ein Film oder Band verwendet werden. Bei verschiedenen Ausführungsformen kann es sich bei den Zwischenverbindungen280a und280b um eine beliebige geeignete Art von Zwischenverbindungen handeln, und sie können Klammern, Drahtverbindungen, einen Clip, einen Streifen, ein Band, galvanische Streifen und andere beinhalten. - Wie in den
1A und1C dargestellt, ist das Kapselungsmittel50 in einem äußeren Kapselungsmittel450 angeordnet. Bei einer Ausführungsform bestehen das Kapselungsmittel50 und des äußere Kapselungsmittel450 aus dem gleichen Material. Bei alternativen Ausführungsformen bestehen des Kapselungsmittel50 und das äußere Kapselungsmittel450 aus verschiedenen Materialien. Bei verschiedenen Ausführungsformen besteht das äußere Kapselungsmittel450 aus einem dielektrischen Material und kann bei einer Ausführungsform aus einer Formmasse bestehen. Bei anderen Ausführungsformen kann das äußere Kapselungsmittel450 eines oder mehrere eines Polymers, eines Copolymers, eines Biopolymers, eines faserimprägnierten Polymers (z. B. Kohlenstoff- oder Glasfasern in einem Harz), ein partikelgefülltes Polymer und andere organische Materialien umfassen. Bei einer oder mehreren Ausführungsformen besteht das äußere Kapselungsmittel450 aus einem nicht unter Verwendung einer Formmasse ausgebildeten Dichtmittel und Materialien wie etwa Epoxidharzen und/oder Silikonen. Bei verschiedenen Ausführungsformen kann das äußere Kapselungsmittel450 aus irgendeinem angemessenen duroplastischen, thermoplastischen, einem wärmehärtenden Material oder einem Laminat bestehen. Das Material des äußeren Kapselungsmittels450 kann bei einigen Ausführungsformen Füllmaterialien enthalten. Bei einer Ausführungsform kann das Kapselungsmittel50 Epoxidmaterial und ein Füllmaterial umfassen, das kleine Partikel aus Glas oder andere elektrisch isolierende mineralische Füllmaterialien wie Aluminiumoxid oder organische Füllmaterialien umfasst. Bei verschiedenen Ausführungsformen weisen das Kapselungsmittel50 und das äußere Kapselungsmittel450 selbst dann, wenn sie aus dem gleichen Material bestehen, eine unterschiedliche Grenzfläche auf, weil sie in verschiedenen Prozessschritten ausgebildet werden. - Unter Bezugnahme auf
1C kann eine Oberfläche des Halbleiterpackage Pads oder Zuleitungen zum Kontaktieren der Bauelemente auf dem Package umfassen. Wie in der Bodenansicht in1C dargestellt, kann ein lötbares Drainpad260 unter dem rückseitigen Kontakt320 ausgebildet werden. Eine Sourceeingabe/-ausgabe (E/A)290 ist auf der Rückseite des Package ausgebildet und ist an das Sourcepad230 gekoppelt. Analog ist ein Gate-E/A-270 auf der Rückseite des Package ausgebildet und koppelt an das Gatepad240 (siehe auch1A ). - Die
2 –10 zeigen ein Halbleiterpackage während verschiedener Stadien der Bearbeitung gemäß Ausführungsformen der Erfindung. -
2 zeigt ein Halbleiterpackage während der Fabrikation nach dem Platzieren von vereinzelten Dies über einem Träger gemäß einer Ausführungsform der Erfindung. - Unter Bezugnahme auf
2 werden mehrere vertikale Halbleiterchips20 über einem Träger10 platziert. Bei verschiedenen Ausführungsformen wird die Oberfläche der mehreren vertikalen Halbleiterchips20 mit aktiven Gebieten über dem Träger10 platziert, wie in2 dargestellt. - Die mehreren vertikalen Halbleiterchips
20 können unter Einsatz herkömmlicher Bearbeitung, beispielsweise innerhalb eines Wafer, ausgebildet werden, der zersägt wird, um die mehreren vertikalen Halbleiterchips20 auszubilden. Wie oben beschrieben, können die mehreren vertikalen Halbleiterchips20 auf einem Siliziumsubstrat wie etwa einem Volumensiliziumsubstrat oder einem Silizium-auf-Isolator-Substrat (SOI-Substrat) ausgebildet werden. Alternativ kann der vertikale Halbleiterchip20 ein auf Siliziumcarbid (SiC) ausgebildetes Bauelement sein. Ausführungsformen der Erfindung können auch auf Verbundhalbleitersubstraten ausgebildete Bauelemente beinhalten und können Bauelemente auf Heteroepitaxialsubstraten beinhalten. Bei einer Ausführungsform ist der vertikale Halbleiterchip20 ein mindestens teilweise auf Galliumnitrid (GaN) ausgebildetes Bauelement, das ein GaN-auf-Saphir oder -Siliziumsubstrat sein kann. - Als nächstes werden die mehreren vertikalen Halbleiterchips
20 an dem Träger10 angebracht, der während der Bearbeitung für mechanische Unterstützung und Stabilität sorgt. Bei verschiedenen Ausführungsformen kann der Träger10 eine Platte sein, die aus einem starren Material besteht, beispielsweise einem Metall wie etwa Nickel, Stahl oder rostfreier Stahl, einem Laminat, einem Film oder einem Materialstapel. Der Träger10 kann mindestens eine flache Oberfläche aufweisen, über die die mehreren vertikalen Halbleiterchips20 platziert werden können. Bei einer oder mehreren Ausführungsformen kann der Träger10 rund oder quadratisch sein, wenngleich der Träger10 bei verschiedenen Ausführungsformen eine beliebige geeignete Form aufweisen kann. Der Träger10 kann bei verschiedenen Ausführungsformen eine beliebige passende Größe aufweisen. Bei einigen Ausführungsformen kann der Träger10 ein Klebeband enthalten, beispielsweise ein auf den Träger10 laminiertes doppelseitiges Klebeband. Der Träger10 kann einen Rahmen umfassen, der eine ringförmige Struktur (ringförmig) mit einer Klebefolie in einer Ausführungsform ist. Die Klebefolie kann bei einer oder mehreren Ausführungsformen entlang der äußeren Ränder gestützt werden. - Die mehreren vertikalen Halbleiterchips
20 können bei verschiedenen Ausführungsformen unter Verwendung einer Klebeschicht30 angebracht werden. Bei verschiedenen Ausführungsformen kann die Klebeschicht30 einen Kleber oder ein anderes Material vom adhäsiven Typ umfassen. Bei verschiedenen Ausführungsformen kann die Klebeschicht30 dünn sein, beispielsweise bei einer Ausführungsform weniger als etwa 100 μm und bei einer anderen Ausführungsform zwischen 1 μm und etwa 50 μm. - Bei verschiedenen Ausführungsformen können die mehreren vertikalen Halbleiterchips
20 Leistungschips umfassen, die beispielsweise große Ströme (z. B. größer als 30 Ampere) ziehen können. Bei verschiedenen Ausführungsformen können die mehreren vertikalen Halbleiterchips20 diskrete vertikale Bauelemente wie etwa ein zwei- oder ein dreipoliges Leistungsbauelement umfassen. Zu Beispielen für die vertikalen Halbleiterchips20 zählen PIN- oder Schottky-Dioden, MISFET, JFET, BJT, IGBT oder ein Thyristor. -
3 zeigt das Halbleiterpackage während der Fabrikation nach dem Ausbilden eines rekonstituierten Wafer gemäß einer Ausführungsform der Erfindung. - Wie in
3 dargestellt, wird ein Kapselungsmittel50 über den mehreren vertikalen Halbleiterchips20 aufgetragen und umschließt die mehreren vertikalen Halbleiterchips20 teilweise. Bei einer Ausführungsform wird das Kapselungsmittel50 unter Verwendung eines Formpressprozesses aufgebracht. Beim Formpressen kann das Kapselungsmittel50 in einem Formhohlraum platziert werden, dann wird der Formhohlraum geschlossen, um das Kapselungsmittel50 zu verdichten. Das Formpressen kann verwendet werden, wenn ein einzelnes Muster ausgeformt werden soll. Bei einer alternativen Ausführungsform wird das Kapselungsmittel50 unter Verwendung eines Spritzpressprozesses aufgebracht. Bei anderen Ausführungsformen kann das Kapselungsmittel50 unter Verwendung von Spritzgießen, Granulatausformen, Pulversintern oder Liquid Molding aufgebracht werden. Alternativ kann das Kapselungsmittel50 unter Einsatz von Druckprozessen wie etwa Schablonen- oder Siebdruck aufgebracht werden. - Bei verschiedenen Ausführungsformen besteht das Kapselungsmittel
50 aus einem dielektrischen Material und kann bei einer Ausführungsform aus einer Formmasse bestehen. Bei anderen Ausführungsformen kann das Kapselungsmittel50 eines oder mehrere eines Polymers, eines Copolymers, eines Biopolymers, eines faserimprägnierten Polymers (z. B. Kohlenstoff- oder Glasfasern in einem Harz), ein partikelgefülltes Polymer und andere organische Materialien umfassen. Bei einer oder mehreren Ausführungsformen besteht das Kapselungsmittel50 aus einem nicht unter Verwendung einer Formmasse ausgebildeten Dichtmittel und Materialien wie etwa Epoxidharzen und/oder Silikonen. Bei verschiedenen Ausführungsformen kann das Kapselungsmittel50 aus irgendeinem angebrachten duroplastischen, thermoplastischen, einem wärmehärtenden Material oder einem Laminat bestehen. - Das Material des Kapselungsmittels
50 kann bei einigen Ausführungsformen Füllmaterialien enthalten. Bei einer Ausführungsform kann das Kapselungsmittel50 Epoxidmaterial und ein Füllmaterial umfassen, das kleine Partikel aus Glas oder andere elektrisch isolierende mineralische Füllmaterialien wie Aluminiumoxid oder organische Füllmaterialien umfasst. Das Kapselungsmittel50 kann gehärtet werden, z. B. einem thermischen Prozess ausgesetzt werden um zu härten, wodurch eine hermetische Dichtung ausgebildet wird, die die mehreren Halbleiterchips20 schützt. Der Härtprozess härtet das Kapselungsmittel50 , wodurch ein einzelnes Substrat ausgebildet wird, das die mehreren vertikalen Halbleiterchips20 hält. Ein derartiges Substrat wird als ein rekonstituierter Wafer90 bezeichnet. -
4 zeigt das Halbleiterpackage während der Fabrikation nach dem Trennen des rekonstituierten Wafer von dem Träger gemäß einer Ausführungsform der Erfindung. - Unter Bezugnahme auf
4 wird der Träger10 entfernt, um den rekonstituierten Wafer90 oder den künstlichen Wafer zu trennen. Das mit den mehreren vertikalen Halbleiterchips20 eingebettete Kapselungsmittel50 sorgt für mechanische und thermische Stabilität während der nachfolgenden Bearbeitung. Das Entfernen des Trägers10 exponiert auch die vordere Oberfläche des Halbleiterchips20 . Der rekonstituierte Wafer90 kann je nach der thermischen Stabilität des Kapselungsmittels50 in verschiedenen Ausführungsformen Temperaturen bis zu 300°C ausgesetzt werden. -
5 , die die5A –5C enthält, zeigt eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation, die eine vorderseitige Metallisierung gemäß einer Ausführungsform der Erfindung zeigt, wobei die5A und5C Querschnittsansichten darstellen und5B eine obere Schnittansicht darstellt. Im Gegensatz zu den2 –4 zeigt5 eine vergrößerte Ansicht eines einzelnen Halbleiterpackage. - Unter Bezugnahme auf die
5A bis5C enthält der vertikale Halbleiterchip20 eine vorderseitige Metallisierungsschicht100 , die ein Sourcekontaktgebiet110 und ein Gatekontaktgebiet120 umfasst (siehe auch5B ). Die vorderseitige Metallisierungsschicht100 ist über der oberen Oberfläche11 des vertikalen Halbleiterchips20 ausgebildet. Bei verschiedenen Ausführungsformen kann die vorderseitige Metallisierungsschicht100 vor dem Zersägen der Chips ausgebildet werden. Alternativ kann die vorderseitige Metallisierungsschicht100 bei einigen Ausführungsformen in diesem Stadium der Bearbeitung ausgebildet werden. Das Sourcekontaktgebiet110 und das Gatekontaktgebiet120 können mehrere Schichten umfassen. Bei einer Ausführungsform können Silizidgebiete ein Halbleitermaterial des vertikalen Halbleiterchips20 bedecken. Eine Barrierenschicht kann über den Silizidgebieten ausgebildet werden, gefolgt von einer Metallschicht. Bei einer Ausführungsform können das Sourcekontaktgebiet110 und das Gatekontaktgebiet120 aus Kupfer bestehen. Bei einer weiteren Ausführungsform können das Sourcekontaktgebiet110 und das Gatekontaktgebiet120 aus Aluminium bestehen. Bei verschiedenen Ausführungsformen können das Sourcekontaktgebiet110 und das Gatekontaktgebiet120 aus Titan, Tantal, Wolfram und Nitriden davon bestehen. Eine Passivierungsschicht60 ist um die vorderseitige Metallisierungsschicht100 herum angeordnet. -
6 , die die6A und6B enthält, zeigt eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach der Ausbildung einer Umverdrahtungsschicht gemäß einer Ausführungsform der Erfindung, wobei6A eine Querschnittsansicht darstellt und6B eine obere Schnittansicht darstellt. - Unter Bezugnahme auf
6A wird eine Umverdrahtungsschicht200 über die vorderseitige Metallisierungsschicht100 ausgebildet. Die Umverdrahtungsschicht200 enthält einen Sourcekontakt210 , ein Sourcepad230 , einen Gatekontakt220 , ein Gatepad240 und mehrere Leiterbahnen250 . Die Umverdrahtungsschicht200 kann unter Einsatz einer beliebigen geeigneten Technik ausgebildet werden. Bei einer Ausführungsform kann eine Keimschicht über der oberen Oberfläche des rekonstituierten Wafer90 abgeschieden werden. Eine Resistschicht kann über der Keimschicht abgeschieden und strukturiert werden, um Abschnitte der Keimschicht zu exponieren. Ein leitendes Material kann unter Verwendung der Keimschicht aufgewachsen werden, beispielsweise unter Verwendung von Plattierungsprozessen wie etwa Elektroplattieren oder stromloses Plattieren. Bei einer Ausführungsform umfasst dass aufgewachsene leitende Material Kupfer, Silber, Gold, Nickel, Zink und/oder Platin. Bei einer alternativen Ausführungsform kann ein leitendes Material abgeschieden und unter Verwendung eines subtraktiven Ätzprozesses strukturiert werden. Bei einer weiteren Ausführungsform kann die Umverdrahtungsschicht200 beispielsweise unter Verwendung von Schablonendruck oder Siebdruck direkt gedruckt werden. -
7 , die die7A und7B enthält, zeigt eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach dem Dünnen des rekonstituierten Wafer gemäß einer Ausführungsform der Erfindung, wobei7A eine Querschnittsansicht darstellt und7B eine obere Schnittansicht darstellt. - Der rekonstituierte Wafer
90 wird von der hinteren Oberfläche gedünnt, um eine Oberfläche des vertikalen Halbleiterchips20 zu exponieren. Bei verschiedenen Ausführungsformen kann das Dünnen chemisch, mechanisch oder chemisch-mechanisch ausgeführt werden. Bei einer Ausführungsform kann ein Schleifwerkzeug40 zum Dünnen des rekonstituierten Wafer90 verwendet werden. Nach dem Dünnen weist der rekonstituierte Wafer90 eine erste Höhe H1 auf. Bei verschiedenen Ausführungsformen kann die erste Höhe H1 etwa 50 μm bis etwa 500 μm betragen. Bei einer Ausführungsform kann die erste Höhe H1 etwa 10 μm bis etwa 50 μm betragen. Bei einer Ausführungsform kann die erste Höhe H1 etwa 10 μm bis etwa 100 μm betragen. Bei einer Ausführungsform kann die erste Höhe H1 etwa 100 μm bis etwa 400 μm betragen. Bei einer Ausführungsform kann die erste Höhe H1 unter etwa 50 μm betragen. Bei einer Ausführungsform kann die erste Höhe H1 unter etwa 100 μm betragen. Bei einer Ausführungsform kann die erste Höhe H1 unter etwa 200 μm betragen. Bei einer Ausführungsform kann die erste Höhe H1 unter etwa 500 μm betragen. -
8 , die die8A –8C enthält, zeigt eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach dem weiteren Dünnen des vertikalen Halbleiterchips gemäß einer Ausführungsform der Erfindung, wobei8A eine Querschnittsansicht darstellt und8B eine obere Schnittansicht darstellt und wobei8C eine alternative Ausführungsform darstellt, die eine weitere vergrößerte Querschnittsansicht zeigt. - Die exponierte hintere Oberfläche des vertikalen Halbleiterchips
20 wird zu einer zweiten Höhe H2 unter Ausbildung eines Grabens310 gedünnt. Der Graben310 kann bei verschiedenen Ausführungsformen Seitenwände enthalten (eine derartige Ausführungsform ist in11 dargestellt). - Bei verschiedenen Ausführungsformen kann die zweite Höhe H2 etwa 0,5 μm bis etwa 10 μm betragen. Bei einer Ausführungsform kann die zweite Höhe H2 etwa 0,5 μm bis etwa 2 μm betragen. Bei einer Ausführungsform kann die zweite Höhe H2 etwa 1 μm bis etwa 2 μm betragen. Bei einer Ausführungsform kann die zweite Höhe H2 etwa 2 μm bis etwa 5 μm betragen. Bei einer Ausführungsform kann die zweite Höhe H2 etwa 3 μm bis etwa 4 μm betragen.
- Vorteilhafterweise wird der vertikale Halbleiterchip
20 bei verschiedenen Formen hinunter bis zu einer sehr kleinen Dicke gedünnt. Dies reduziert vorteilhafterweise den Widerstand des Bauelements während des Betriebs und verbessert auch die Wärmeleitung von Wärme weg von dem Bauelement. - Bei einer Ausführungsform wird ein Ätzprozess verwendet, um den vertikalen Halbleiterchip
20 relativ zum Kapselungsmittel50 selektiv zu ätzen. Der Ätzprozess kann bei einer Ausführungsform eine zeitlich gesteuerte Ätzung sein. Bei einer anderen Ausführungsform wird die Ätzchemie so gewählt, dass sie nach dem Erreichen der dotierten Gebiete des vertikalen Halbleiterchips20 stoppt (verlangsamt). - Bei einer weiteren Ausführungsform wird eine Ätzstoppschicht zum Stoppen des Ätzprozesses verwendet. Bei einigen Ausführungsformen kann, wie in
8C dargestellt, die Struktur des den vertikalen Halbleiterchip20 umfassenden Substrats während des Dünnungsprozesses geändert werden.8C veranschaulicht die Dicke eines vertikalen Halbleiterchips20 vor und nach dem Dünnen. Der vertikale Halbleiterchip20 umfasst vor dem Dünnen eine erste Schicht31 , die das aktive Gebiet umfasst, und eine zweite Schicht32 , die ein anderes Material als die erste Schicht31 umfasst. Bei einer Ausführungsform umfasst die erste Schicht31 Silizium und die zweite Schicht32 eine Oxidschicht, wenn der vertikale Halbleiterchip20 auf einem Silizium-auf-Isolator-Substrat hergestellt wird. Bei einer weiteren Ausführungsform umfasst die erste Schicht31 ein Verbundhalbleitermaterial wie etwa GaN und die zweite Schicht32 Silizium, wenn der vertikale Halbleiterchip20 auf einem GaN/Si-Heteroepitaxialsubstrat hergestellt wird. Die Dicke des vertikalen Halbleiterchips20 vor dem Dünnen ist die erste Dicke H1, während nach dem Dünnen die zweite Dicke H2 ist. Beispielsweise kann, wenn der vertikale Halbleiterchip20 auf einem Silizium-auf-Isolator-Substrat ausgebildet wird, der Dünnungsprozess nach dem Entfernen der Isolatorschicht gestoppt werden. Analog kann im Fall eines Heteroepitaxialsubstrats, wie etwa einer GaN-Schicht auf einem Siliziumsubstrat, der Dünnungsprozess nach dem Entfernen des Siliziumsubstrats gestoppt werden, wobei die GaN-Schicht zurückbleibt. Alternativ kann ein kleiner Abschnitt des Siliziumsubstrats zurückbleiben, der danach in ein Silizid umgewandelt werden kann. Damit können beispielsweise vertikale GaN-Leistungsbauelemente (oder SiC-Leistungsbauelemente) ausgebildet werden. -
9 , die die9A und9B enthält, zeigt eine vergrößerte Ansicht des Halbleiterpackage während der Fabrikation nach dem Ausbilden eines rückseitigen Leiters unter dem vertikalen Halbleiterchip gemäß einer Ausführungsform der Erfindung, wobei9A eine Querschnittsansicht darstellt und9B eine obere Schnittansicht darstellt. - Unter Bezugnahme auf
9A wird ein rückseitiger Kontakt320 unter der exponierten hinteren Oberfläche des vertikalen Halbleiterchips20 ausgebildet. Somit bildet der rückseitige Kontakt320 bei einer Ausführungsform einen Teil des Drainkontakts des Transistors in dem vertikalen Halbleiterchip20 . - Ähnlich wie bei der vorderseitigen Umverdrahtungsschicht
200 kann der rückseitige Kontakt320 unter Einsatz einer beliebigen geeigneten Technik ausgebildet werden. Bei einer Ausführungsform kann eine Keimschicht über der hinteren Oberfläche des rekonstituierten Wafer90 abgeschieden werden. Eine Resistschicht kann über der Keimschicht abgeschieden und strukturiert werden, um Abschnitte der Keimschicht zu exponieren. Ein leitendes Material kann unter Verwendung der Keimschicht aufgewachsen werden, beispielsweise unter Verwendung von Plattierungsprozessen wie etwa Elektroplattieren oder stromloses Plattieren. Bei einer Ausführungsform umfasst das aufgewachsene leitende Material Kupfer, Silber, Gold, Nickel, Zink und/oder Platin. Bei einer alternativen Ausführungsform kann ein leitendes Material abgeschieden und unter Verwendung eines subtraktiven Ätzprozesses strukturiert werden. Bei einer weiteren Ausführungsform kann die Umverdrahtungsschicht200 beispielsweise unter Verwendung von Schablonendruck oder Siebdruck direkt gedruckt werden. - Der rekonstituierte Wafer
90 wird zersägt, um nach dem Ausbilden des rückseitigen Kontakts320 individuelle Packageeinheiten auszubilden. - Vorteilhafterweise ist der rückseitige Kontakt
320 bei verschiedenen Ausführungsformen eine dicke leitende Schicht, die unter dem vertikalen Halbleiterchip20 ausgebildet ist. Des die Gräben310 des rekonstituierten Wafer90 füllende leitende Material stellt eine gute Wärmeleitung von den Halbleitergebieten weg sicher. - Das so ausgebildete Halbleiterpackage kann bei einigen Ausführungsformen direkt verwendet und auf einer Leiterplatte montiert werden. Bei anderen Ausführungsformen kann des Halbleiterpackage über einem Systemträger, einem Klemmrahmen oder anderen geeigneten Substraten gekapselt werden, um ein Halbleiterpackage auszubilden. Zu Ausführungsformen der Erfindung zählen das Ausbilden einer beliebigen geeigneten Art von Packages, beispielsweise mit JEDEC-Standards kompatibel. Zu Beispielen zählen TO-Packages (Transistor Outline Packages), SO-Packages (Small Outline Packages), TSO-Packages (Thin Small Outline Packages), TSSO-Packages (Thin Shrink Small Outline Packages), SIL-Packages (Single In Line Packages) und andere.
- Das so ausgebildete Halbleiterpackage kann vor dem nachfolgenden Kapseln getestet werden. Beispielsweise kann eine Prüfsonde über den Pads aufgebracht werden (z. B. dem Sourcepad
230 und dem Gatepad240 ). Bei verschiedenen Ausführungsformen ist der vertikale Halbleiterchip20 jedoch sehr dünn und kann beschädigt werden, falls er durch die Prüfsonde direkt hinunter gedrückt wird, das heißt, wenn Druck direkt über der dünnen Halbleiterschicht aufgebracht wird. Bei verschiedenen Ausführungsformen wird vorteilhafterweise eine Beschädigung des gedünnten vertikalen Halbleiterchips20 aufgrund der Fan-Out-Natur dieser Pads vermieden. Mit anderen Worten werden die Pads mechanisch von dem Kapselungsmittel50 gestützt, und das Platzieren einer Prüfsonde beschädigt nicht den vertikalen Halbleiterchip20 . Weiterhin erfordert das Design keine Vergrößerung der Chipfläche. -
10 , die die10A und10B enthält, zeigt gemäß Ausführungsformen der Erfindung ausgebildete Systemträger-Halbleiterpackages. - Unter Bezugnahme auf
10A wird ein beispielsweise wie in9 ausgebildetes Halbleiterpackage über einem Systemträger410 platziert. Das Halbleiterpackage kann unter Verwendung einer Klebeschicht330 , die bei einer Ausführungsform isolieren kann, an dem Systemträger410 angebracht werden. Bei einigen Ausführungsformen kann die Klebeschicht330 leitend sein, kann beispielsweise eine nanoleitende Paste umfassen. Bei alternativen Ausführungsformen kann der rückseitige Kontakt320 an den Systemträger410 gelötet werden, so dass die Klebeschicht330 ein lötbares Material ist. Die Pads (z. B. das Sourcepad230 und das Gatepad240 ) werden unter Verwendung von Drahtverbindungen430 an den Systemträger410 gekoppelt, wobei ein Drahtbondprozess eingesetzt wird. Ein äußeres Kapselungsmittel450 wird über dem Halbleiterpackage und dem Systemträger410 aufgebracht. - Bei einer oder mehreren Ausführungsformen kann des äußere Kapselungsmittel
450 unter Verwendung eines Formpressprozesses aufgebracht werden. Beim Formpressen kann das äußere Kapselungsmittel450 in einem Formhohlraum platziert werden, dann wird der Formhohlraum geschlossen, um das äußere Kapselungsmittel450 zu verdichten. Des Formpressen kann verwendet werden, wenn ein einzelnes Muster ausgeformt werden soll. Bei einer alternativen Ausführungsform wird das äußere Kapselungsmittel450 unter Verwendung eines Spritzpressprozesses aufgebracht. Bei anderen Ausführungsformen kann des äußere Kapselungsmittel450 unter Verwendung von Spritzgießen, Granulatausformen, Pulversintern oder Liquid Molding aufgebracht werden. Alternativ kann das äußere Kapselungsmittei450 unter Einsatz von Druckprozessen wie etwa Schablonen- oder Siebdruck aufgebracht werden. Ein Härteprozess kann ausgeführt werden, um ein Systemträgerpackege auszubilden. -
10B veranschaulicht eine alternative Ausführungsform, die eine klammerartige Zwischenverbindung zeigt. Die Klammer440 oder Metallstreifen können beispielsweise unter Verwendung von Löten an einer Zwischenschicht265 angebracht werden. Zu Ausführungsformen der Erfindung zählen andere Arten von geeigneten Zwischenverbindungen. - Die
11 –12 zeigen eine alternative strukturelle Ausführungsform eines Halbleiterpackage und eines Verfahrens zum Ausbilden. - Die vorliegende Ausführungsform kann den in
2 –7 beschriebenen Schritten folgen. Unter Bezugnahme auf11 kann der Graben310 wie in einer vorausgegangenen Ausführungsform beschrieben ausgebildet werden. Als eine weitere Veranschaulichung kann der Graben310 bei einer Ausführungsform eine trapezförmige Seitenwand enthalten, die eine konkave Oberfläche aufweist. - Unter Bezugnahme auf
12 wird eine Klebepaste321 über der exponierten Oberfläche des vertikalen Halbleiterchips20 aufgebracht. Eine Rückplatte325 wird über der Klebepaste321 platziert. Die Klebepaste321 kann gehärtet werden, wodurch die Rückplatte325 sicher gehalten wird. Diese Ausführungsform vermeidet den potentiell langen Elektroplattierungsprozess zum Ausbilden der dicken rückseitigen Umverdrahtungsschicht. -
13 , die die13A –13E enthält, zeigt eine alternative Ausführungsform, bei der die vorder- und rückseitige Verdrahtungsschicht nach dem Dünnungsprozess ausgebildet werden. - Diese Ausführungsform kann den in
2 –7 beschriebenen Schritten folgen. Wie in13A dargestellt, wird nach dem Ausbilden der Gräben310 auf der Rückseite des vertikalen Halbleiterchips20 eine vorderseitige Umverdrahtungsschicht200 ausgebildet. Der (in7 dargestellte) rekonstituierte Wafer90 wird bei verschiedenen Ausführungsformen entweder vor oder nach dem Ausbilden der Gräben310 vereinzelt. Die vorderseitige Umverdrahtungsschicht200 wird ebenfalls auf den Seitenwänden des Package ausgebildet, wodurch die Notwendigkeit zum getrennten Ausbilden von Zwischenverbindungen wie etwa Drahtverbindungen entfällt. Beispielsweise kann Metall entlang von Seitenwänden gesputtert werden, um die Zwischenverbindung280 auszubilden. - Unter Bezugnahme auf
13B wird eine Klebepaste321 auf der Rückseite des vertikalen Halbleiterchips20 ausgebildet, wie in der vorausgegangenen Ausführungsform beschrieben. Wie in13C gezeigt, wird eine Rückplatte325 wie zuvor beschrieben über der Klebepaste321 ausgebildet. Unter Bezugnahme auf13D wird das Halbleiterpackage über einem Systemträger410 mit mehreren Zuleitungen420 platziert. Somit werden die Zwischenverbindungen280 von dem Halbleiterpackage unter Verwendung einer Klebeschicht330 an die mehreren Zuleitungen420 gekoppelt. Bei einer Ausführungsform umfasst die Klebeschicht330 ein Lotmaterial. Bei anderen Ausführungsformen kann die Klebeschicht330 eine leitende Paste umfassen. - Unter Bezugnahme auf
13E wird ein äußeres Kapselungsmittel450 über dem Halbleiterpackage und dem Systemträger410 ausgebildet. Somit wird bei verschiedenen Ausführungsformen ein Systemträgerpackage ausgebildet. -
14 , die die14A und14B enthält, veranschaulicht eine alternative Ausführungsform zum Herstellen des Halbleiterpackage, wobei eine Metallauskleidung vor dem Ausbilden der Rückplatte ausgebildet wird. - Diese Ausführungsform ist ähnlich
13 . Wie in14A dargestellt, wird jedoch vor dem Ausbilden der Klebepaste321 eine Metallauskleidung auf der hinteren Oberfläche des vereinzelten rekonstituierten Wafer ausgebildet. Die Metallauskleidung322 kann als eine Keimschicht verwendet werden und kann zum späteren Ausbilden von Umverdrahtungsleitungen verwendet werden (z. B. wie in14B gezeigt). -
15 veranschaulicht eine alternative Ausführungsform der Erfindung, die das direkte Montieren des Halbleiterpackage an einer Leiterplatte zeigt. Bei einer Ausführungsform wird, anstatt das Halbleiterpackage an einem Systemträger410 anzubringen, das Halbleiterpackage mit dem Kapselungsmittel50 über einem Träger platziert und mit einem äußeren Kapselungsmittel450 gekapselt, wie in vorherigen Ausführungsformen beschrieben. Das so ausgebildete Package wird von dem Träger getrennt und kann auf einer Leiterplatte500 montiert werden. - Bisher wurden Ausführungsformen der Erfindung unter Verwendung eines einzelnen diskreten Transistors beschrieben. Ausführungsformen der Erfindung können jedoch angewendet werden, um mehrere Transistoren auszubilden. Einige wenige Beispiele sind in
16 und17 vorgesehen. -
16 , die die16A und16B enthält, veranschaulicht ein Halbleiterpackage mit mehr als einem vertikalen Halbleiterbauelement gemäß einer Ausführungsform der Erfindung. - Wie in
16A und16B dargestellt, sind zwei diskrete Transistoren nebeneinander eingebettet. Die beiden Transistoren können wie benötigt zusammengeschaltet sein. Ausführungsformen der Erfindung können mehr als zwei Transistoren enthalten. Beispielsweise ist in16A ein Drain des ersten Transistors (linker Transistor) an eine Source eines zweiten Transistors (rechter Transistor) gekoppelt. Bei dieser Ausführungsform werden mindestens zwei diskrete vertikale Halbleiterchips20 nebeneinander platziert, während der rekonstituierte Wafer ausgebildet wird, und sind deshalb innerhalb des Kapselungsmittels50 eingebettet. -
17 , die die17A und17B enthält, veranschaulicht ein Halbleiterpackage mit mehr als einem Transistor in einem einzelnen Chip gemäß einer Ausführungsform der Erfindung. - Im Gegensatz zu der vorausgegangenen Ausführungsform werden die vertikalen Halbleiterchips
20 bei dieser Ausführungsform innerhalb des gleichen Substrate ausgebildet. Nach dem Dünnungsprozess sind die benachbarten Transistoren nur durch die Isolationsgebiete550 getrennt. Somit können mehrere Leistungsbauelemente preiswert zu einem einzelnen Package integriert werden. Wiederum können die Transistoren wie benötigt zusammengeschaltet werden. Beispielsweise können die Gatepads240 der benachbarten Transistoren miteinander gekoppelt sein, während der Drain des linken Transistors durch den rückseitigen Kontakt320 mit der Source des zweiten Transistors gekoppelt ist. Bei verschiedenen Ausführungsformen können die10 –14 auch analog angewendet werden, wobei mehrere Transistoren und/oder Chips berücksichtigt werden. -
18 veranschaulicht ein Halbleiterpackage mit mehr als einem vertikalen Halbleiterbauelement und einer Logikschaltung gemäß einer Ausführungsform der Erfindung. - Wie in
18 veranschaulicht, sind zwei diskrete Transistoren nebeneinander eingebettet. Die beiden Transistoren können wie benötigt zusammengeschaltet sein. Ausführungsformen der Erfindung können mehr als zwei Transistoren enthalten. Beispielsweise ist in18 ein Drain des ersten Transistors (linker Transistor) an eine Source eines zweiten Transistors (rechter Transistor) gekoppelt. Bei dieser Ausführungsform werden mindestens zwei diskrete vertikale Halbleiterchips20 und ein Logikchip21 nebeneinander platziert, während der rekonstituierte Wafer ausgebildet wird, und sind deshalb innerhalb des Kapselungsmittels50 eingebettet. - Ausführungsformen der vorliegenden Erfindung bieten gegenüber dem herkömmlichen Kapseln von vertikalen Leistungshalbleiterbauelementen Vorteile. Vorteilhafterweise erfordern Ausführungsformen der Erfindung kein Handling von ultradünnen Wafern, während gleichzeitig ultradünne Chips hergestellt werden. Analog erfordern Ausführungsformen der Erfindung kein Schneiden oder Löten von dünnen Halbleiterchips. Ausführungsformen der Erfindung gestatten eine rückseitige Bearbeitung auf hohe Temperaturen, was die Ausbildung anderer Schichten erleichtert, beispielsweise bis zu 280°C. Ausführungsformen der Erfindung können ungeachtet der Frontend-Technologie angewendet werden, beispielsweise SFET, IGBTs, SiC, CMOS, Bipolar, usw. Ausführungsformen der Erfindung können als große Wafer oder Panels bearbeitet werden. Ausführungsformen der Erfindung ermöglichen aufgrund einer guten Prüfung und des robusten Montageprozesses eine höhere Ausbeute. Ausführungsformen der Erfindung ermöglichen ein verbessertes thermisches Kühlen und ermöglichen ein doppelseitiges Kühlen. Ausführungsformen der Erfindung verbessern die Kontaktausbildung, beispielsweise kann der rückseitige Bondbereich größer als die Chipgröße sein.
- Wenngleich die vorliegende Erfindung unter Bezugnahme auf veranschaulichende Ausführungsformen beschrieben wurde, soll die vorliegende Beschreibung nicht in einem beschränkenden Sinne ausgelegt werden. Verschiedene Modifikationen und Kombinationen der veranschaulichenden Ausführungsformen sowie andere Ausführungsformen der Erfindung ergeben sich dem Fachmann bei Bezugnahme auf die Beschreibung. Als eine Veranschaulichung können die in
1 –18 beschriebenen Ausführungsformen miteinander in verschiedenen Ausführungsformen kombiniert werden. Es ist deshalb beabsichtigt, dass die beigefügten Ansprüche alle derartigen Modifikationen oder Ausführungsformen einschließen. - Wenngleich die vorliegende Erfindung und ihre Vorteile ausführlich beschrieben worden sind, versteht sich, dass hieran verschiedene Änderungen, Substitutionen und Abänderungen vorgenommen werden können, ohne von dem Gedanken und Schutzbereich der Erfindung, wie durch die beigefügten Ansprüche definiert, abzuweichen. Beispielsweise versteht der Fachmann ohne Weiteres, dass viele der hierin beschriebenen Merkmale, Funktionen, Prozesse und Materialien variiert werden können, während sie innerhalb des Schutzbereichs der vorliegenden Erfindung bleiben.
- Zudem soll der Schutzbereich der vorliegenden Anmeldung nicht auf die bestimmten Ausführungsformen des Prozesses, der Maschine, Herstellung, Materiezusammensetzung, Mittel, Verfahren und Schritte, die in der Patentschrift beschrieben sind, beschränkt sein. Wie der Durchschnittsfachmann anhand der Offenbarung der vorliegenden Erfindung ohne Weiteres versteht, können gemäß der vorliegenden Erfindung Prozesse, Maschinen, Herstellung, Materiezusammensetzungen, Mittel, Verfahren oder Schritte, die gegenwärtig existieren oder später zu entwickeln sein werden, die im. Wesentlichen die gleiche Funktion erfüllen oder im Wesentlichen das gleiche Ergebnis erzielen wie die hierin beschriebenen entsprechenden Ausführungsformen, benutzt werden. Dementsprechend sollen die beigefügten Ansprüche innerhalb ihres Schutzbereichs solche Prozesse, Maschinen, Herstellung, Materiezusammensetzungen, Mittel, Verfahren oder Schritte beinhalten.
Claims (31)
- Halbleiterpackage, aufweisend: • einen vertikalen Halbleiterchip (
20 ) mit einer ersten Hauptoberfläche (11 ) auf einer Seite des vertikalen Halbleiterchips (20 ) und einer zweiten Hauptoberfläche (12 ) auf einer gegenüberliegenden Seite des vertikalen Halbleiterchips (20 ), wobei die erste Hauptoberfläche (11 ) ein erstes Kontaktgebiet enthält und die zweite Hauptoberfläche (12 ) ein zweites Kontaktgebiet enthält und wobei der vertikale Halbleiterchip (20 ) eingerichtet ist zum Regeln des Stromflusses von dem ersten Kontaktgebiet zu dem zweiten Kontaktgebiet entlang einer Stromflussrichtung; • einen rückseitigen Leiter, der an dem zweiten Kontaktgebiet der zweiten Hauptoberfläche (12 ) angeordnet ist; und • ein erstes Kapselungsmittel (50 ), in dem der vertikale Halbleiterchip (20 ) und der rückseitige Leiter angeordnet sind. - Halbleiterpackage gemäß Anspruch 1, ferner aufweisend: • einen zweiten vertikalen Halbleiterchip, der in dem ersten Kapselungsmittel (
50 ) angeordnet ist, wobei der zweite vertikale Halbleiterchip an den vertikalen Halbleiterchip (20 ) gekoppelt ist; und • einen in dem ersten Kapselungsmittel (50 ) angeordneten Logikchip. - Halbleiterpackage gemäß Anspruch 1 oder 2, ferner aufweisend: ein zweites Kapselungsmittel, in dem das erste Kapselungsmittel (
50 ), der vertikale Halbleiterchip (20 ) und der rückseitige Leiter angeordnet sind. - Halbleiterpackage gemäß Anspruch 3, ferner aufweisend: • mehrere Kontaktpads, die in einer Hauptoberfläche des zweiten Kapselungsmittels angeordnet sind. • wobei vorzugsweise die mehreren Kontaktpads ein erstes Kontaktpad umfassen, das durch eine in dem zweiten Kapselungsmittel angeordnete Zwischenverbindung an des erste Kontaktgebiet gekoppelt ist. • wobei weiter vorzugsweise die Zwischenverbindung eine oder mehrere einer Drahtverbindung, einer Klammer, eines Clips, eines Streifens, eines Bands und einer galvanischen Zwischenverbindung ist.
- Halbleiterpackage gemäß Anspruch 4, • wobei die Zwischenverbindung auf einer Seitenwand des ersten Kapselungsmittels (
50 ) angeordnet ist. • wobei vorzugsweise die Zwischenverbindung zwischen dem ersten Kapselungsmittel (50 ) und dem zweiten Kapselungsmittel angeordnet ist. - Halbleiterpackage gemäß einem der Ansprüche 3 bis 5, • wobei das erste Kapselungsmittel (
50 ) und das zweite Kapselungsmittel des gleiche Material sind; oder • wobei das erste Kapselungsmittel (50 ) und das zweite Kapselungsmittel verschiedene Materialien sind. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 6, • wobei der rückseitige Leiter durch eine Klebepaste, einen Klebefilm oder ein Klebeband an dem vertikalen Halbleiterchip (
20 ) angebracht ist. • wobei vorzugsweise die Klebepaste über einer geneigten Seitenwand des vertikalen Halbleiterchips (20 ) abgeschieden ist. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 7, wobei der vertikale Halbleiterchip (
20 ) eine geneigte Seitenwand aufweist. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 8, wobei der vertikale Halbleiterchip (
20 ) dünner ist als das erste Kapselungsmittel (50 ) entlang der Stromflussrichtung. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 9, wobei eine Dicke des vertikalen Halbleiterchips (
20 ) entlang der Stromflussrichtung unter etwa 50 μm liegt. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 10, wobei eine Dicke des vertikalen Halbleiterchips (
20 ) entlang der Stromflussrichtung etwa 5 μm bis etwa 25 μm beträgt. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 11, ferner aufweisend: einen in dem ersten Kapselungsmittel (
50 ) angeordneten zweiten vertikalen Halbleiterchip, wobei der zweite vertikale Halbleiterchip eine erste Hauptoberfläche auf einer Seite des zweiten vertikalen Halbleiterchips und eine zweite Hauptoberfläche auf einer gegenüberliegenden Seite des zweiten vertikalen Halbleiterchips aufweist. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 12, wobei der vertikale Halbleiterchip (
20 ) Folgendes umfasst: • einen ersten Transistor mit dem ersten Kontaktgebiet und dem zweiten Kontaktgebiet und • einen zweiten Transistor mit einem dritten Kontaktgebiet auf der ersten Hauptoberfläche (11 ) und einem vierten Kontaktgebiet auf der zweiten Hauptoberfläche (12 ), wobei der zweite Transistor eingerichtet ist zum Regeln des Stromflusses von dem dritten Kontaktgebiet zu dem vierten Kontaktgebiet und wobei der erste Transistor durch ein Isolationsgebiet von dem zweiten Transistor getrennt ist. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 13, wobei der vertikale Halbleiterchip (
20 ) ein Siliziumsubstrat umfasst. - Halbleiterpackage gemäß einem der Ansprüche 1 bis 14, wobei der vertikale Halbleiterchip (
20 ) eines oder mehrere der folgenden Materialien umfasst: • Galliumnitrid; • Siliziumcarbid. - Halbleiterpackage, aufweisend: • einen vertikalen Halbleiterchip (
20 ) mit einer ersten Hauptoberfläche (11 ) auf einer Seite des vertikalen Halbleiterchips (20 ) und einer zweiten Hauptoberfläche (12 ) auf einer gegenüberliegenden Seite des vertikalen Halbleiterchips (20 ), wobei die erste Hauptoberfläche (11 ) ein erstes Kontaktgebiet enthält und die zweite Hauptoberfläche (12 ) ein zweites Kontaktgebiet enthält und wobei der vertikale Halbleiterchip (20 ) eingerichtet ist zum Regeln des Stromflusses von dem ersten Kontaktgebiet zu dem zweiten Kontaktgebiet entlang einer Stromflussrichtung; • einen rückseitigen Leiter, der an dem zweiten Kontaktgebiet der zweiten Hauptoberfläche (12 ) angeordnet ist; • ein erstes Kapselungsmittel (50 ), in dem der vertikale Halbleiterchip (20 ) und der rückseitige Leiter angeordnet sind; • ein zweites Kapselungsmittel, in dem des erste Kapselungsmittel (50 ), der vertikale Halbleiterchip (20 ) und der rückseitige Leiter angeordnet sind; • mehrere Kontaktpads, die auf einer Hauptoberfläche des zweiten Kapselungsmittels angeordnet sind; und • eine Zwischenverbindung, die in dem zweiten Kapselungsmittel angeordnet ist, wobei die Zwischenverbindung das erste Kontaktgebiet mit einem Pad der mehreren Kontaktpads koppelt. - Halbleiterpackage gemäß Anspruch 16, ferner aufweisend: • einen in dem ersten Kapselungsmittel (
50 ) angeordneten zweiten vertikalen Halbleiterchip, wobei der zweite vertikale Halbleiterchip eine erste Hauptoberfläche auf einer Seite des zweiten vertikalen Halbleiterchips und eine zweite Hauptoberfläche auf einer gegenüberliegenden Seite des zweiten vertikalen Halbleiterchips aufweist. • wobei vorzugsweise das Halbleiterpackage ferner aufweist einen in dem ersten Kapselungsmittel (50 ) angeordneten Logikchip. - Halbleiterpackage gemäß Anspruch 16 oder 17, wobei der vertikale Halbleiterchip (
20 ) Folgendes umfasst: • einen ersten Transistor mit dem ersten Kontaktgebiet und dem zweiten Kontaktgebiet und • einen zweiten Transistor mit einem dritten Kontaktgebiet auf der ersten Hauptoberfläche (11 ) und einem vierten Kontaktgebiet auf der zweiten Hauptoberfläche (12 ), wobei der zweite Transistor eingerichtet ist zum Regeln des Stromflusses von dem dritten Kontaktgebiet zu dem vierten Kontaktgebiet und wobei der erste Transistor durch ein Isolationsgebiet von dem zweiten Transistor getrennt ist. - Halbleiterpackage gemäß einem der Ansprüche 16 bis 18, wobei der vertikale Halbleiterchip (
20 ) eine geneigte Seitenwand aufweist. - Halbleiterpackage gemäß einem der Ansprüche 16 bis 19, wobei der vertikale Halbleiterchip (
20 ) dünner ist als das erste Kapselungsmittel (50 ) entlang der Stromflussrichtung. - Halbleiterpackage gemäß einem der Ansprüche 16 bis 20, wobei eine Dicke des vertikalen Halbleiterchips (
20 ) entlang der Stromflussrichtung unter etwa 50 μm liegt. - Halbleiterpackage gemäß einem der Ansprüche 16 bis 21, wobei eine Dicke des vertikalen Halbleiterchips (
20 ) entlang der Stromflussrichtung etwa 1 μm bis etwa 100 μm beträgt. - Halbleiterpackage gemäß einem der Ansprüche 16 bis 22, • wobei die Zwischenverbindung auf einer Seitenwand des ersten Kapselungsmittels (
50 ) angeordnet ist. • wobei vorzugsweise die Zwischenverbindung zwischen dem ersten Kapselungsmittel (50 ) und dem zweiten Kapselungsmittel angeordnet ist. - Verfahren zum Ausbilden eines Halbleiterpackage, das Verfahren aufweisend: • Platzieren eines vertikalen Halbleiterchips (
20 ) auf einem Träger, wobei der vertikale Halbleiterchip (20 ) ein aktives Gebiet auf einer Vorderseite des vertikalen Halbleiterchips (20 ) und ein aktives Gebiet auf einer Rückseite des vertikalen Halbleiterchips (20 ) aufweist, wobei die Vorderseite des vertikalen Halbleiterchips (20 ) dem Träger zugewandt ist und wobei der vertikale Halbleiterchip (20 ) eingerichtet ist zum Regeln des Stromflusses von der Vorderseite des vertikalen Halbleiterchips (20 ) zu der Rückseite des vertikalen Halbleiterchips (20 ); • Ausbilden eines rekonstituierten Wafers durch Aufbringen eines ersten Kapselungsmittels (50 ) auf dem vertikalen Halbleiterchip (20 ) und dem Träger, wobei der rekonstituierte Wafer eine erste Hauptoberfläche aufweist, die koplanar mit der Vorderseite des vertikalen Halbleiterchips (20 ) verläuft; • Trennen des rekonstituierten Wafer von dem Träger, wodurch die erste Hauptoberfläche exponiert wird; • Dünnen des rekonstituierten Wafer von einer Seite gegenüber der ersten Hauptoberfläche aus, um eine zweite Hauptoberfläche des rekonstituierten Wafer auszubilden; • selektives Dünnen des vertikalen Halbleiterchips (20 ) relativ zu dem ersten Kapselungsmittel (50 ) von der zweiten Hauptoberfläche aus, um eine Oberfläche des aktiven Gebiets auf der Rückseite des vertikalen Halbleiterchips (20 ) zu exponieren; • Ausbilden eines rückseitigen Leiters auf einer exponierten Oberfläche des aktiven Gebiets auf der Rückseite des vertikalen Halbleiterchips (20 ); und • Kapseln des ersten Kapselungsmittels (50 ), des vertikalen Halbleiterchips (20 ) und des rückseitigen Leiters mit einem zweiten Kapselungsmittel. - Verfahren gemäß Anspruch 24, • wobei das Platzieren eines vertikalen Halbleiterchips (
20 ) auf einem Träger das Platzieren mehrerer vertikaler Halbleiterchips auf dem Träger umfasst, weiterhin umfassend das Vereinzeln des rekonstituierten Wafer. • wobei vorzugsweise das Vereinzeln nach dem Ausbilden des rückseitigen Leiters durchgeführt wird; • wobei weiter vorzugsweise das Vereinzeln vor dem Ausbilden des rückseitigen Leiters durchgeführt wird. - Verfahren gemäß Anspruch 24 oder 25, wobei das Ausbilden des rückseitigen Leiters des Anbringen einer rückseitigen Platte unter Verwendung einer leitenden Pastenschicht umfasst.
- Verfahren gemäß einem der Ansprüche 24 bis 26, wobei das Ausbilden des rückseitigen Leiters das Ausbilden eines Silizidgebiets umfasst.
- Verfahren gemäß einem der Ansprüche 24 bis 27, wobei des Ausbilden des rückseitigen Leiters Folgendes umfasst: • Ausbilden einer Keimschicht und • Verwenden eines Plattierungsprozesses zum Plattieren der Keimschicht mit einem leitenden Material.
- Verfahren gemäß einem der Ansprüche 24 bis 28, ferner aufweisend: • Ausbilden von vorderseitigen Umverdrahtungsleitungen über der Vorderseite nach dem selektiven Dünnen des vertikalen Halbleiterchips (
20 ); • wobei vorzugsweise das Verfahren ferner aufweist ein Ausbilden von Seitenwandumverdrahtungsleitungen, während die vorderseitigen Umverdrahtungsleitungen ausgebildet werden; oder • wobei vorzugsweise das Verfahren ferner aufweist ein Ausbilden von vorderseitigen Umverdrahtungsleitungen über der Vorderseite nach dem Trennen des rekonstituierten Wafer. - Verfahren gemäß Anspruch 29, ferner aufweisend: Koppeln einer Leitung der vorderseitigen Umverdrahtungsleitungen mit einem Pad auf einer Hauptoberfläche des zweiten Kapselungsmittels.
- Verfahren gemäß einem der Ansprüche 24 bis 30, wobei das selektive Dünnen Folgendes umfasst: • Ätzen eines ein Siliziumsubstrat und eine Heteroepitaxialschicht umfassenden Werkstücks und • Stoppen des Ätzens nach dem Ätzen durch das Siliziumsubstrat. • wobei vorzugsweise die Heteroepitaxialschicht Galliumnitrid oder Siliziumcarbid umfasst.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/471,291 | 2012-05-14 | ||
US13/471,291 US8786111B2 (en) | 2012-05-14 | 2012-05-14 | Semiconductor packages and methods of formation thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102013104952A1 true DE102013104952A1 (de) | 2013-11-14 |
DE102013104952B4 DE102013104952B4 (de) | 2020-09-03 |
Family
ID=49475666
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102013104952.4A Active DE102013104952B4 (de) | 2012-05-14 | 2013-05-14 | Halbleiterpackages und Verfahren zu deren Ausbildung |
Country Status (3)
Country | Link |
---|---|
US (1) | US8786111B2 (de) |
CN (1) | CN103426837B (de) |
DE (1) | DE102013104952B4 (de) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102014114933A1 (de) * | 2014-10-15 | 2016-04-21 | Infineon Technologies Austria Ag | Halbleiterbauelement |
DE102014117086B4 (de) * | 2013-11-22 | 2020-08-27 | Infineon Technologies Austria Ag | Elektronisches Bauteil mit elektronischem Chip zwischen Umverteilungsstruktur und Montagestruktur |
DE102014103432B4 (de) | 2013-03-14 | 2021-08-12 | Infineon Technologies Austria Ag | Halbleitergehäuse mit oberseitiger Isolierschicht und Verfahren zur Fertigung desselben |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9349670B2 (en) | 2014-08-04 | 2016-05-24 | Micron Technology, Inc. | Semiconductor die assemblies with heat sink and associated systems and methods |
US9893058B2 (en) * | 2015-09-17 | 2018-02-13 | Semiconductor Components Industries, Llc | Method of manufacturing a semiconductor device having reduced on-state resistance and structure |
DE102016101887B4 (de) | 2016-02-03 | 2019-01-17 | Infineon Technologies Ag | Verfahren zum Herstellen eines Package mit Befestigung eines Chipbefestigungsmediums an einem bereits gekapselten elektronischen Chip |
US11081455B2 (en) | 2019-04-29 | 2021-08-03 | Infineon Technologies Austria Ag | Semiconductor device with bond pad extensions formed on molded appendage |
CN112117251B (zh) * | 2020-09-07 | 2022-11-25 | 矽磐微电子(重庆)有限公司 | 芯片封装结构及其制作方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5904499A (en) | 1994-12-22 | 1999-05-18 | Pace; Benedict G | Package for power semiconductor chips |
JP3387282B2 (ja) | 1995-08-03 | 2003-03-17 | 日産自動車株式会社 | 半導体装置の構造及びその製造方法 |
DE10334576B4 (de) * | 2003-07-28 | 2007-04-05 | Infineon Technologies Ag | Verfahren zum Herstellen eines Halbleiterbauelements mit einem Kunststoffgehäuse |
JP4722514B2 (ja) | 2005-03-16 | 2011-07-13 | 三菱電機株式会社 | 半導体装置および該半導体装置用絶縁基板 |
DE102005047106B4 (de) | 2005-09-30 | 2009-07-23 | Infineon Technologies Ag | Leistungshalbleitermodul und Verfahren zur Herstellung |
DE102005049687B4 (de) | 2005-10-14 | 2008-09-25 | Infineon Technologies Ag | Leistungshalbleiterbauteil in Flachleitertechnik mit vertikalem Strompfad und Verfahren zur Herstellung |
EP1795496A2 (de) * | 2005-12-08 | 2007-06-13 | Yamaha Corporation | Halbleitervorrichtung zur Erfassung von Druckfluktuationen |
DE102006012739B3 (de) | 2006-03-17 | 2007-11-08 | Infineon Technologies Ag | Leistungstransistor und Leistungshalbleiterbauteil |
DE102006021959B4 (de) | 2006-05-10 | 2011-12-29 | Infineon Technologies Ag | Leistungshalbleiterbauteil und Verfahren zu dessen Herstellung |
JP4967447B2 (ja) | 2006-05-17 | 2012-07-04 | 株式会社日立製作所 | パワー半導体モジュール |
DE102006025671B4 (de) | 2006-06-01 | 2011-12-15 | Infineon Technologies Ag | Verfahren zur Herstellung von dünnen integrierten Halbleitereinrichtungen |
US7982309B2 (en) | 2007-02-13 | 2011-07-19 | Infineon Technologies Ag | Integrated circuit including gas phase deposited packaging material |
US9059083B2 (en) * | 2007-09-14 | 2015-06-16 | Infineon Technologies Ag | Semiconductor device |
US7955901B2 (en) | 2007-10-04 | 2011-06-07 | Infineon Technologies Ag | Method for producing a power semiconductor module comprising surface-mountable flat external contacts |
US7799614B2 (en) | 2007-12-21 | 2010-09-21 | Infineon Technologies Ag | Method of fabricating a power electronic device |
US20090170241A1 (en) * | 2007-12-26 | 2009-07-02 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming the Device Using Sacrificial Carrier |
TWI456707B (zh) | 2008-01-28 | 2014-10-11 | Renesas Electronics Corp | 半導體裝置及其製造方法 |
US8461623B2 (en) | 2008-07-10 | 2013-06-11 | Mitsubishi Electric Corporation | Power semiconductor module |
US8334171B2 (en) * | 2009-12-02 | 2012-12-18 | Stats Chippac Ltd. | Package system with a shielded inverted internal stacking module and method of manufacture thereof |
US8183696B2 (en) * | 2010-03-31 | 2012-05-22 | Infineon Technologies Ag | Packaged semiconductor device with encapsulant embedding semiconductor chip that includes contact pads |
JP5473733B2 (ja) | 2010-04-02 | 2014-04-16 | 株式会社日立製作所 | パワー半導体モジュール |
US20120326300A1 (en) * | 2011-06-24 | 2012-12-27 | National Semiconductor Corporation | Low profile package and method |
-
2012
- 2012-05-14 US US13/471,291 patent/US8786111B2/en active Active
-
2013
- 2013-05-14 DE DE102013104952.4A patent/DE102013104952B4/de active Active
- 2013-05-14 CN CN201310178073.5A patent/CN103426837B/zh active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102014103432B4 (de) | 2013-03-14 | 2021-08-12 | Infineon Technologies Austria Ag | Halbleitergehäuse mit oberseitiger Isolierschicht und Verfahren zur Fertigung desselben |
DE102014117086B4 (de) * | 2013-11-22 | 2020-08-27 | Infineon Technologies Austria Ag | Elektronisches Bauteil mit elektronischem Chip zwischen Umverteilungsstruktur und Montagestruktur |
DE102014114933A1 (de) * | 2014-10-15 | 2016-04-21 | Infineon Technologies Austria Ag | Halbleiterbauelement |
US9991183B2 (en) | 2014-10-15 | 2018-06-05 | Infineon Technologies Austria Ag | Semiconductor component having inner and outer semiconductor component housings |
DE102014114933B4 (de) | 2014-10-15 | 2021-08-12 | Infineon Technologies Austria Ag | Halbleiterbauelement |
Also Published As
Publication number | Publication date |
---|---|
US20130299848A1 (en) | 2013-11-14 |
CN103426837A (zh) | 2013-12-04 |
CN103426837B (zh) | 2017-06-09 |
US8786111B2 (en) | 2014-07-22 |
DE102013104952B4 (de) | 2020-09-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102013104337B4 (de) | Verfahren zum Herstellen eines Halbleitergehäuses | |
DE102013106577B4 (de) | Package-in-Packages und Verfahren zu ihrer Herstellung | |
DE102013104952B4 (de) | Halbleiterpackages und Verfahren zu deren Ausbildung | |
DE112015002815B4 (de) | Leistungsmodul und Herstellungsverfahren dafür | |
DE102014111420B4 (de) | Gemoldetes Halbleitergehäuse mit Rückseitennacktchipmetallisierung und Verfahren zur Herstellung eines Halbleitergehäuses | |
DE102014102006B4 (de) | Halbleitermodul | |
DE102015115999B4 (de) | Elektronische Komponente | |
DE102014115653A1 (de) | Elektrisch leitfähiger Rahmen auf einem Substrat zum Aufnehmen von elektronischen Chips | |
DE102018115957A1 (de) | Gemoldete Package mit einem Chipträger, der hartgelötete elektrisch leitfähige Schichten aufweist | |
DE102013103140A1 (de) | Integrierte 3-D-Schaltungen und Verfahren zu deren Bildung | |
DE102015112804B4 (de) | Source-Down-Halbleiterbauelement und Verfahren zu seiner Bildung | |
DE102014117523B4 (de) | Elektronische Vorrichtung | |
DE102013106113A1 (de) | Halbleitermodule und Verfahren zu ihrer Herstellung | |
DE102015116152A1 (de) | Elektronische Vorrichtung mit Kapselungsstruktur mit verbesserter elektrischer Zugänglichkeit und Verfahren zum Herstellen der elektronischen Vorrichtung | |
DE102013113103A1 (de) | Halbleiterbausteine und Verfahren für deren Ausbildung | |
DE102015102718A1 (de) | Halbleitervorrichtung mit plattiertem Leiterrahmen und Verfahren zum Herstellen davon | |
DE102013110541A1 (de) | Integrierte schaltung, chipgehäuse und verfahren zur herstellung einer integrierten schaltung | |
DE102014107743B4 (de) | Leistungsmodul, das zwei Substrate aufweist, und Verfahren zu seiner Herstellung | |
DE102016117826B4 (de) | Elektronikmodul und herstellungsverfahren dafür | |
DE102021102421A1 (de) | Halbleitergehäuse unter Verwendung von Gehäuse-in-Gehäuse-Systemen und zugehörige Verfahren | |
DE102013107164A1 (de) | Halbleiterpackages mit mehreren Leadframes und Verfahren zu ihrer Herstellung | |
DE102014115882B3 (de) | Elektronikbauelement und ein Verfahren zum Herstellen eines Elektronikbauelements und ein Verfahren zum Anbringen eines Halbleiter-Die an einem Träger | |
DE102009030957B4 (de) | Verfahren zum Herstellen einer Halbleiteranordnung mittels Ätzung eines Halbleiterchips und Halbleiteranordnung | |
DE102017109670A1 (de) | Chippackage mit Seitenwandmetallisierung | |
DE102010000539B4 (de) | Halbleiteranordnung und Verfahren zur Herstellung einer Halbleiteranordnung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R012 | Request for examination validly filed | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final | ||
R082 | Change of representative |