DE102004060363A1 - Halbleitersubstrat mit pn-Übergang und Verfahren zur Herstellung - Google Patents
Halbleitersubstrat mit pn-Übergang und Verfahren zur Herstellung Download PDFInfo
- Publication number
- DE102004060363A1 DE102004060363A1 DE102004060363A DE102004060363A DE102004060363A1 DE 102004060363 A1 DE102004060363 A1 DE 102004060363A1 DE 102004060363 A DE102004060363 A DE 102004060363A DE 102004060363 A DE102004060363 A DE 102004060363A DE 102004060363 A1 DE102004060363 A1 DE 102004060363A1
- Authority
- DE
- Germany
- Prior art keywords
- layer
- semiconductor
- doped
- sub
- semiconductor substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 107
- 239000000758 substrate Substances 0.000 title claims abstract description 84
- 238000000034 method Methods 0.000 title claims description 18
- 238000004519 manufacturing process Methods 0.000 title claims description 14
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 11
- 229910052710 silicon Inorganic materials 0.000 claims description 11
- 239000010703 silicon Substances 0.000 claims description 11
- 102100030500 Heparin cofactor 2 Human genes 0.000 claims description 4
- 101001082432 Homo sapiens Heparin cofactor 2 Proteins 0.000 claims description 4
- 238000010276 construction Methods 0.000 claims 1
- 238000000407 epitaxy Methods 0.000 claims 1
- 230000007704 transition Effects 0.000 claims 1
- 235000012431 wafers Nutrition 0.000 description 18
- 101100260765 Schizosaccharomyces pombe (strain 972 / ATCC 24843) tls1 gene Proteins 0.000 description 13
- 239000002019 doping agent Substances 0.000 description 6
- 238000000227 grinding Methods 0.000 description 5
- 101100285389 Arabidopsis thaliana HLS1 gene Proteins 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 229910052787 antimony Inorganic materials 0.000 description 2
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 229910001439 antimony ion Inorganic materials 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 238000005422 blasting Methods 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 239000002178 crystalline material Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76251—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
- H01L21/76256—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques using silicon etch back techniques, e.g. BESOI, ELTRAN
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/8613—Mesa PN junction diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66083—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
- H01L29/6609—Diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Element Separation (AREA)
- Recrystallisation Techniques (AREA)
Abstract
Es wird ein SOI-Substrat mit einem Trägersubstrat, einer dielektrischen Schicht und einer Halbleiterschicht vorgeschlagen, wobei in der Halbleiterschicht ein durchgehender pn-Übergang realisiert ist, der durch Aufbringen unterschiedlich dotierter Teilschichten auf dem SOI-Substrat hergestellt werden kann. Auf diese Weise ist es möglich, ein SOI-Substrat zum Herstellen von Halbleiterbauelementen und insbesondere von Rückseiten-Dioden zu verwenden.
Description
- Es sind Substrate mit SOI Halbleiter-Schichten (silicon on isolator) bekannt, bei denen eine monokristalline Halbleiter-Schicht über einer dielektrischen Schicht angeordnet ist. Die dielektrische Schicht ist üblicherweise die Deckschicht eines Trägersubstrats. Bekannte Substrate mit SOI-Schichten sind zum Beispiel Halbleiterwafer, die über einer Oxidschicht eine relativ dünne monokristalline Schicht aufweisen. Solche Substrate mit SOI-Schichten sind beispielsweise mit Schichtdicken von ca. 100Å bis 1μm Dicke für Halbleiter-Bauelemente und mit Dicken bis zu 500μm für MEMS Bauelemente (Micro electro mechanical System) bekannt. Sie bieten die Möglichkeit, Strukturierungen bis zur dielektrischen Schicht zu führen und so beispielsweise tief reichende STI-Isolationen (shallow trench Isolation) zu erzeugen, mit denen benachbarte Bauelemente sicher und vollständig gegeneinander isoliert werden können.
- Allgemein ist es mit Substraten mit SOI-Schichten möglich, Dünnschichtbauelemente auf mechanisch stabilen Trägersubstraten zu realisieren. Auf diese Weise können Bauelemente erzeugt werden, die hohe Arbeitsgeschwindigkeiten bei niedrigem Stromverbrauch aufweisen. Allgemein können auf Substraten mit SOI-Schichten parasitäre Nebeneffekte wesentlich besser vermieden werden, da sämtliche Bulk-Effekte durch die vergrabene dielektrische Schicht minimiert bzw. ausgeschaltet werden können. Auch MEMS Bauelemente sind bereits auf SOI Substraten realisiert worden, insbesondere Trägheitssensoren mit hoher seismischer Masse.
- Es ist bekannt, Halbleiter Bauelemente in SOI Schichten durch Strukturierung der Oberfläche und insbesondere durch Herstellung dotierter Gebiete in der Oberfläche zu realisieren.
- Zur Herstellung von Substraten mit SOI-Schichten ist beispielsweise bekannt, zwei Wafer, von denen zumindest einer auf seiner Oberfläche eine Oxidschicht aufweist, mittels Standardwaferbondverfahren miteinander zu verbinden. Möglich ist es auch, die dielektrische Schicht durch Implantation von Sauerstoff in eine gewünschte Tiefe von maximal ca. 1 μm zu erzeugen. Bei wafergebondeten Substraten ist es in der Regel erforderlich, die Halbleiterschicht, die zur SOI-Schicht werden soll, nach dem Waferbonden auf die gewünschte Schichtdicke zu dünnen. Dies kann durch Schleifen erfolgen oder durch Absprengen entlang einer vergrabenen Schicht, die vor dem Bonden durch Implantation von Wasserstoff in den oberen Wafer bis zu einer gegebenen Tiefe von bis ca. 1,5 μm erzeugt werden kann.
- Aus der
US 5899712 A ist ein Verfahren zur Herstellung von Substraten mit SOI-Schichten bekannt, bei dem der Waferbondprozess mehrfach durchgeführt wird, wobei ein Mehrschichtaufbau erhalten wird, dessen Höhe der Anzahl der übereinander gebondeten Wafer mal deren Schichtdicke entspricht. Aus diesem Mehrschichtaufbau werden anschließend Substrate mit jeweils nur einer SOI-Schicht durch entsprechende Sägeverfahren herausgeschnitten. - Aufgabe der vorliegenden Erfindung ist es, ein Substrat mit einer SOI-Schicht anzugeben, das die Herstellung weiterer Halbleiter-Bauelemente ermöglicht.
- Diese Aufgabe wird durch ein Halbleitersubstrat mit Mehrschichtaufbau gemäß Anspruch 1 gelöst. Vorteilhafte Ausgestaltungen der Erfindung sowie ein Verfahren zur Herstellung des Halbleitersubstrats gehen aus weiteren Ansprüchen hervor.
- Die Erfindung gibt ein Halbleitersubstrat an, das einen Mehrschichtaufbau aus einem Trägersubstrat, einer dielektrischen Schicht und einer Halbleiterschicht aufweist, wobei in der Halbleiterschicht ein durchgehender pn-Übergang ausgebildet ist. Der pn-Übergang umfasst zumindest eine dotierte erste Teilschicht und zumindest eine entgegengesetzt dotierte zweite Teilschicht. Der pn-Übergang ist bei der Substratherstellung in die Herstellung der Teilschichten integriert mit erzeugt und wird nicht durch nachträgliche Dotierung eines einheitlichen Substrat erreicht.
- Im erfindungsgemäßen Halbleitersubstrat kann ein Halbleiterbauelement und insbesondere eine Halbleiterschaltung realisiert werden, welches gegenüber oberflächlich strukturierten und daher oberflächlich dotierten Substraten in höherer Schichtdicke einer jeweiligen Teilschicht realisiert werden kann. Insbesondere lässt sich mit dem Halbleitersubstrat ein Bauelement mit großer Raumladungszone realisieren, insbesondere eine Diode.
- Das erfindungsgemäße Halbleitersubstrat weist zumindest eine monokristalline SOI-Schicht auf. Es verbindet daher die Vorteile eines SOI-Substrates mit der eines dotierten herkömmlichen Wafers. Die dielektrische Schicht ermöglicht ein einfaches Strukturieren bis zur dielektrischen Schicht, die dabei als natürliche Ätzstopschicht oder als sonstige Barriere beim Strukturieren dienen kann.
- In einer vorteilhaften Ausgestaltung der Erfindung ist eine Teilschicht der Halbleiterschicht im Bereich des pn-Übergangs schwach dotiert. Die andere Teilschicht ist dann vorzugsweise hoch dotiert. Damit ist es möglich die Raumladungszone weiter zu vergrößern und in den Bereich der schwach dotierten Teil schicht zu verschieben. Vorteilhaft ist dann die Dicke dieser Teilschicht höher eingestellt als die der hoch dotierten Teilschicht. Die Halbleiterschicht kann dann nur aus diesen beiden Teilschichten bestehen.
- In einer weiteren Ausgestaltung der Erfindung umfasst die Halbleiterschicht eine erste, relativ dünne Teilschicht mit einer hohen Dotierung und von einem ersten Leitfähigkeitstyp, darüber eine relativ dazu dickere zweite Teilschicht mit einer schwachen Dotierung vom ersten Leitfähigkeitstyp und darüber eine dritte Teilschicht mit einer schwachen Dotierung vom zweiten Leitfähigkeitstyp. Der pn-Übergang bildet sich zwischen zwei Teilschichten mit jeweils schwacher Dotierung aus und erzeugt dabei eine Raumladungszone, die über relativ große Schichtdickenbereiche der ersten und zweiten dotierten Schicht reicht. Die erste, hochdotierte, dünne Teilschicht dagegen kann zum Anschluss eines in dem Halbleitersubstrat verwirklichten Bauelementes dienen und kann in einfacher Weise durch einen von der Oberfläche des Halbleitersubstrats geführten Graben, der anschließend mit leitfähigem Material gefüllt wird, angeschlossen werden.
- Möglich ist es auch, in der Halbleiterschicht eine pin Struktur zu realisieren, also zwischen zwei dotierten Teilschichten eine intrinsische bzw. nicht dotierte Teilschicht vorzusehen.
- Vorzugsweise sind Trägersubstrat und dielektrische Schicht in Form eines mit einer Oxidschicht versehenen Siliziumwafers realisiert. Die Oxidschicht kann in einfacher Weise durch Oxidation des Siliziums in hoher dielektrischer Qualität und Schichtgleichmäßigkeit gebildet werden.
- In weiterer Ausgestaltung der Erfindung wird über der Halbleiterschicht eine zweite dielektrische Schicht und darüber eine zweite monokristalline Halbleiterschicht angeordnet. Damit wird ein Substrat erhalten, welches zwei durch eine dielektrische Schicht getrennte Halbleiterschichtebenen aufweist, in denen unterschiedliche Bauelemente realisiert werden können. Möglich ist es auch, auf diese Weise eine vertikale Integration gleicher oder zusammenwirkender unterschiedlicher Bauelemente zu realisieren. Im Ergebnis werden miniaturisierte, Halbleitersubstratmaterial sparende Bauelemente mit kurzen Verdrahtungswegen, daher kurzen Schaltungszeiten und geringen ESR-Werten erhalten.
- In einer Ausgestaltung der Erfindung ist die erste Teilschicht mit der hohen Dotierung vom ersten Leitfähigkeitstyp eine mit Antimon (Sb) dotierte Siliziumschicht. Antimonionen weisen eine geringe Diffusionsgeschwindigkeit im Silizium auf und sind daher besonders geeignet, spätere Be- und Verarbeitungsschritte bei höherer Temperatur zu überstehen, ohne dass dabei eine unzulässig starke Diffusion statt findet.
- Im Folgenden wird die Erfindung sowie das Verfahren zur Herstellung des Halbleitersubstrats anhand von Ausführungsbeispielen und den dazugehörigen Figuren näher erläutert. Die Figuren dienen alleine zur Veranschaulichung der Erfindung und sind daher nur schematisch und nicht maßstabsgetreu ausgeführt. Gleiche und gleichwirkende Teile sind mit gleichen Bezugszeichen bezeichnet.
-
1 zeigt ein erstes Ausführungsbeispiel eines Halbleitersubstrats mit pn-Übergang, -
2 zeigt ein Halbleitersubstrat mit drei Halbleiterteilschichten, -
3 zeigt ein erstes Ausführungsbeispiel zur Herstellung eines Halbleitersubstrats mit pn-Übergang, -
4 zeigt eine Variante eines Herstellungsverfahrens, -
5 zeigt eine zweite Variante des Herstellungsverfahren, -
6 zeigt ein Halbleitersubstrat mit zwei Halbleiterschichtebenen, -
7 zeigt ein im Halbleitersubstrat realisiertes Halbleiterbauelement. -
1 zeigt ein erstes erfindungsgemäßes Halbleitersubstrat im schematischen Querschnitt. Über einem Trägersubstrat TS ist eine erste dielektrische Schicht DS1 angeordnet, beispielsweise eine Oxidschicht auf einem Siliziumwafer. Darüber befindet sich eine Halbleiterschicht HS, die in eine erste Teilschicht TLS1 und eine darüber angeordnete zweite Teilschicht TLS2 aufgeteilt ist. Die erste Teilschicht weist eine Dotierung vom ersten Leitfähigkeitstyp, die zweite Teilschicht TLS2 eine Dotierung vom zweiten Leitfähigkeitstyp auf. Dadurch bildet sich zwischen den beiden Teilschichten ein Halbleiterübergang HU. -
2 zeigt ein zweites Ausführungsbeispiel eines erfindungsgemäßen Halbleitersubstrats, bei dem die Halbleiterschicht aus drei Teilschichten TLS1 bis TLS3 ausgebildet ist. Über einer ersten Teilschicht TLS1 mit relativ starker Dotierung des ersten Typs und einer zweiten Teilschicht TLS2 mit relativ schwacher Dotierung des ersten Leitfähigkeitstyps ist eine dritte Teilschicht TLS3 mit relativ schwacher Dotierung des zweiten Leitfähigkeitstyps angeordnet. Zwischen zweiter und dritter Teilschicht bildet sich ein Halbleiterübergang HU aus. Die Dicke der ersten Teilschicht, die nur dem elektrischen Anschluss dient, kann dabei klein sein gegen die Dicke der zweiten und dritten Teilschicht, durch die die Raumladungszone bestimm ist. -
3 zeigt anhand verschiedener Verfahrensstufen im schematischen Querschnitt die Herstellung eines Halbleitersubstrats gemäß einer ersten Verfahrensvariante. Ausgehend von einem Trägersubstrat TS mit darauf aufgebrachter dielektrischer Schicht DS1, beispielsweise einem oxidiertem Siliziumwafer, wird ein SOI-Substrat (Silicon-On-Isolator) erzeugt, indem ein erstes Halbleitersubstrat HLS1 auf die dielektrische Schicht DS1 gebondet wird. Die feste Verbindung zwischen den beiden Substraten wird mit Hilfe eines Waferbondverfahrens hergestellt, bei dem die in3b dargestellte SOI Anordnung erhalten wird. In einer Variante kann auch die Oberfläche des Halbleitersubstrat HLS1 eine Oxidschicht aufweisen, wobei dann wahlweise auch auf die Oxidschicht auf der Oberfläche des Trägersubstrats verzichtet werden kann. - Üblicherweise ist die Dicke des Halbleitersubstrats HLS1 für den gewünschten Zweck zu hoch, sodass diese dann in einem weiteren Schritt auf eine gewünschte frei wählbare Schichtdicke gedünnt wird, beispielsweise durch Schleifen. Geeignete Schichtdicken können zwischen 100Å und 500 μm liegen, je nach Art des darin zu realisierenden Bauelements.
-
3c zeigt die Dotierung der nach dem Schleifen erhaltenen ersten Teilschicht TLS1. Diese kann durch Implantation eines Dotierstoffes vom ersten Leitfähigkeitstyp nach dem Schleifen erfolgen. Möglich ist aber stets auch, bereits entsprechend dotiert erzeugte Wafer einzusetzen, die keiner zusätzlichen Dotierung bedürfen. Anschließend wird eine zweite Teilschicht erzeugt, indem ein zweites Halbleitersubstrat HS2 auf die Oberfläche der ersten Teilschicht TLS1 gebondet wird. Das zweite Halbleitersubstrat weist in seiner Oberfläche eine Dotierung vom zweiten Leitfähigkeitstyp auf, die entweder bei der Waferherstellung mit erzeugt oder durch Abscheiden einer dotierten epitaktischen Schicht auf der Oberfläche des zweiten Halbleitersubstrats HLS2 gebildet ist. - Nach dem Durchführen eines Waferbondverfahrens und gegebenenfalls Dünnen des zweiten Halbleitersubstrats HS2 auf die für die zweiten Teilschicht TLS2 gewünschte Schichtdicke wird die in
3e dargestellte Anordnung erhalten. Zwischen der ersten Teilschicht TLS1 vom ersten Leitfähigkeitstyp und der zweiten Teilschicht TLS2 vom zweiten Leitfähigkeitstyp bildet sich ein Halbleiterübergang aus. - In dem in
3 beschriebenen Verfahren ist es möglich, die Dicke der Teilschichten unabhängig voneinander zu variieren und in Abhängigkeit von einem gewünschten darin zu realisierenden Halbleiterbauelement zu optimieren. So ist es beispielsweise möglich, eine erste Teilschicht relativ dünn, die zweite Teilschicht dagegen relativ dick vorzusehen. Je nach Art des gewünschten Halbleiterbauelements sind dabei Gesamtschichtdicken der Halbleiterschicht HS von 50 bis 200 μm besonders bevorzugt. -
4 zeigt eine weitere Verfahrensvariante zur Herstellung eines erfindungsgemäßen Halbleitersubstrats. Diese Variante startet von einem SOI-Substrat, gebildet aus einem Trägersub strat TS, einer dielektrischen Schicht DS1 und einer ersten Teilschicht TLS1. Dieses SOI-Substrat kann entsprechend dem ersten Ausführungsbeispiel erhalten werden, wie zum Beispiel in3c dargestellt ist. Möglich ist es auch, den ersten Schritt des in3a dargestellten Verfahrens mit einem entsprechend dotierten oder mit einem eine dotierte epitaktische Schicht aufweisenden ersten Halbleitersubstrat HLS1 durchzuführen, so dass ein SOI-Substrat mit dotierter erster Teilschicht TLS1 erhalten wird. Im nächsten Schritt wird eine zweite Teilschicht TLS2 in einem epitaktischen Verfahren aufgebracht. Vorzugsweise wird die erste Teilschicht stark dotiert, die zweite Teilschicht dagegen schwach dotiert, beide aber unter Verwendung von Dotierstoffen des ersten Leitfähigkeitstyps. - Im nächsten Schritt wird eine dritte Teilschicht TLS3 ebenfalls in einem epitaktischen Verfahren aufgebracht, und zwar als schwach mit Dotierstoff vom zweiten Leitfähigkeitstyp dotierte Halbleiterschicht. Möglich ist es beispielsweise, in den Teilschichten TLS1 bis TLS3 die Dotierungen in der Reihenfolge Antimon, Arsen und Bor vorzusehen.
-
5 zeigt eine weiteres Ausführungsbeispiel, wie ein erfindungsgemäßes Halbleitersubstrat hergestellt werden kann. Es wird wieder von einem SOI-Substrat, wie es in3c oder4a dargestellt ist ausgegangen.5a zeigt dieses Substrat während eines Dotierungsschrittes, mit dem eine starke Dotierung vom ersten Leitfähigkeitstyp erzeugt wird. Selbstverständlich können alle Dotierungen in Wafern, Halbleiterschichten oder in Teilschichten natürlich auch während des Kristallwachstums eingebracht sein und bedürfen daher keiner nachträglichen Dotierung. - Darüber wird in einem epitaktischen Prozess eine zweite Teilschicht TLS2 mit einer Dotierung vom ersten Leitfähigkeitstyp, aber einer niedrigeren Dotierstoffkonzentration aufgebracht.
5b zeigt die Anordnung auf dieser Stufe. Darüber wird anschließend mit einem Waferbondverfahren ein zweites Halbleitersubstrat HLS2 aufgebondet, welches zumindest in einem Oberflächenbereich zum Beispiel in Form einer epitaktischen Schicht eine Dotierung vom zweiten Leitfähigkeitstyp aufweist. Anschließend kann die Halbleiterschicht des zweiten Halbleitersubstrats HLS2 auf die gewünschte Dicke der zweiten Teilschicht DLS2 gedünnt werden, beispielsweise durch Schleifen. -
6 zeigt ein drittes Ausführungsbeispiel eines erfindungsgemäßen Halbleitersubstrats, bei dem über der aus drei Teilschichten TLS1, TLS2 und TLS3 gebildeten Halbleiterschicht eine zweite dielektrische Schicht DS2 und darüber eine zweite Halbleiterschicht HS2 angeordnet ist. Dieses kann durch Erzeugen einer zweiten dielektrischen Schicht DS2 mittels Oxidieren der dritten Teilschicht TLS3 des ersten Ausführungsbeispiels und anschließendes Waferbonden eines Halbleitersubstrats und anschließendes Dünnen desselben erhalten werden. Auch in dieser Ausführung ist die zweite Teilschicht optional und kann auch entfallen. -
7 zeigt ein erfindungsgemäßes Halbleitersubstrat im schematischen Querschnitt, in dem ein Halbleiterbauelement realisiert ist. Es wird ein beispielsweise gemäß2 ausgebildetes Halbleitersubstrat eingesetzt. Dieses umfasst die drei Teilschichten TLS1, TLS2 und TLS3, wobei zwischen TLS2 und TLS3 ein Halbleiterübergang HU ausgebildet ist, der die Halbleiterschicht mit den drei Teilschichten zur Diode macht. Zur Kontaktierung der Diode ist ein elektrischer Kontakt zur ersten Teilschicht TLS1 erforderlich. Dazu wird in die Halbleiterschicht ein Graben geätzt, beispielsweise mittels reaktiven Ionenätzens, wobei eine Resistmaske oder eine Hartmaske verwendet werden kann. Die dielektrische Schicht DS1 kann dabei als Ätzstoppschicht dienen. - Anschließend wird der Graben mit einem elektrisch leitfähigen Material gefüllt, beispielsweise mit dotiertem Polysilizium. Dadurch wird ein elektrisch leitfähiger Kontakt von der Oberfläche zur ersten Teilschicht TLS1 hergestellt, die aufgrund ihrer starken Dotierung vom ersten Leitfähigkeitstyp eine hohe Leitfähigkeit in der Fläche aufweist. Möglich ist es, für das Halbleiterbauelement mehrere solche Gräben G vorzusehen oder das Halbleiterbauelement gar rahmenförmig mit einem einzigen solchen Graben zu umgeben. Auf der Oberfläche der dritten Teilschicht TLS3 ist der zweite Kontakt K2 der Diode angeordnet, der die dritte Teilschicht TLS3 kontaktiert. Ein erster Kontakt K1 dient zum Anschluss des leitfähigen Materials im Graben G und damit für die Gegenelektrode der Diode. Der Kontakt K1 kann aber auch zur Verbindung und damit zur Verschaltung des Halbleiterbauelements IC mit der Diode eingesetzt werden.
- Die Erfindung ist nicht auf die Ausführungsbeispiele oder die Figuren beschränkt. Vielmehr ist es möglich, in allen Details von den angegebenen Beispielen abzuweichen. Die Halbleiterschichten sind vorzugsweise Silizium, doch können auch andere Halbleitermaterialien eingesetzt werden. Die Dünnschichten sind vorzugsweise Oxidschichten, doch können auch andere dielektrische Materialien hergenommen werden. Das Trägersubstrat ist vorzugsweise ebenfalls eine Siliziumhalbleiterwafer, kann aber auch ein beliebig anderes mechanisch stabiles und vorzugsweise kristallines Material sein. Die Dicken der Teil schichten können unabhängig voneinander gewählt werden. Möglich ist es auch, eine Halbleiterschicht mit mehr als drei Teilschichten zu realisieren, sofern zwischen zwei der Teilschichten ein Halbleiterübergang ausgebildet ist.
- Das nur beispielhaft in
7 angegebene Halbleiterbauelement kann beliebig variiert werden, wobei7 nur sehr allgemeine Strukturen für ein solches Bauelement angibt.
Claims (12)
- Halbleitersubstrat mit Mehrschichtaufbau, aufweisend – ein Trägersubstrat (TS), – eine dielektrische Schicht (DS1) und – eine Halbleiterschicht (HS), in der durchgehend ein pn Übergang (HU) ausgebildet ist.
- Halbleitersubstrat nach Anspruch 1, bei dem die Halbleiterschicht (HS) eine monokristalline SOI Schicht umfasst.
- Halbleitersubstrat nach Anspruch 1 oder 2, bei dem die Halbleiterschicht (HS) im Bereich des pn-Übergangs (HU) schwach dotiert ist.
- Halbleitersubstrat nach Anspruch 3, bei dem die Halbleiterschicht (HS) eine erste relativ dünne Teilschicht (TLS1) mit einer hohen Dotierung von einem ersten Leitfähigkeitstyp, eine relativ dazu dickere zweite Teilschicht (TLS2) mit einer schwachen Dotierung vom ersten Leitfähigkeitstyp und eine dritte Teilschicht (TLS3) mit einer schwachen Dotierung vom zweiten Leitfähigkeitstyp aufweist.
- Halbleitersubstrat nach einem der Ansprüche 1 bis 4, bei dem das Trägersubstrat (TS) und die dielektrische Schicht (DS1) von einem Siliziumwafer mit einer Oxidschicht gebildet werden.
- Halbleitersubstrat nach einem der Ansprüche 1 bis 5, bei dem über der Halbleiterschicht (HS), in der der pn-Übergang vorgesehen ist, eine zweite dielektrische Schicht (DS2) und darüber eine zweite monokristalline Halbleiterschicht (HS2) angeordnet ist.
- Halbleitersubstrat nach einem der Ansprüche 4 bis 6, bei dem die erste Teilschicht (TLS1) mit der hohen Dotierung vom ersten Leitfähigkeitstyp eine mit Antimon dotierte Siliziumschicht ist.
- Verfahren zur Herstellung eines Halbleitersubstrat mit Mehrschichtaufbau – bei dem auf einem Trägersubstrat (TS) in Waferform eine Oxidschicht (DS1) und darüber eine erste dotierte Teilschicht (TLS1) einer Halbleiterschicht (HS) angeordnet werden – bei dem über der ersten dotierten Teilschicht (TLS1) zumindest eine weitere dotierte Teilschicht (TLS3) der Halbleiterschicht erzeugt wird, deren Dotierung von einem der ersten Teilschicht entgegengesetzten Leitfähigkeitstyp ist, so dass sich ein Halbleiterübergang (HU) ausbildet.
- Verfahren nach Anspruch 8, – bei dem auf der Oberfläche zumindest eines aus Trägersubstrat (TS) und einem Halbleiterwafer (HLS) eine Oxidschicht (DS1) erzeugt wird – bei dem Trägersubstrat (TS) und Halbleiterwafer unter Einbettung der Oxidschicht mit einem Waferbondverfahren verbunden werden, – bei dem die Schichtdicke des Halbleiterwafers reduziert wird, wobei eine erste Teilschicht (TLS1) erhalten wird, – bei dem in der Teilschicht eine Dotierung vom ersten Leitfähigkeitstyp vorgesehen wird.
- Verfahren nach Anspruch 8 oder 9, bei dem die weitere Teilschicht (TLS2, TLS3) dotiert durch Epitaxie abgeschieden wird.
- Verfahren nach Anspruch 8 oder 9, bei dem die weitere Teilschicht (TLS2, TlS3) durch Waferbonden mit einem dotierten zweiten Halbleiterwafer (HLS2) und anschließendes Dünnen auf die Dicke der weiteren Teilschicht erzeugt wird.
- Verfahren nach einem der Ansprüche 8 bis 11, – bei dem zwischen der ersten dotierten Teilschicht (TLS1) und der weiteren dotierten Teilschicht (TLS2) eine zweite schwach dotierte oder intrinsische Teilschicht (TLS2) der Halbleiterschicht erzeugt wird.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102004060363A DE102004060363B4 (de) | 2004-12-15 | 2004-12-15 | Halbleitersubstrat mit pn-Übergang und Verfahren zur Herstellung |
US11/793,184 US20080197443A1 (en) | 2004-12-15 | 2005-11-09 | Semiconductor Substrate Comprising a Pn-Junction and Method For Producing Said Substrate |
PCT/EP2005/011992 WO2006066658A2 (de) | 2004-12-15 | 2005-11-09 | Halbleitersubstrat mit pn-übergang und verfahren zur herstellung |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102004060363A DE102004060363B4 (de) | 2004-12-15 | 2004-12-15 | Halbleitersubstrat mit pn-Übergang und Verfahren zur Herstellung |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102004060363A1 true DE102004060363A1 (de) | 2006-06-29 |
DE102004060363B4 DE102004060363B4 (de) | 2010-12-16 |
Family
ID=36513497
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102004060363A Expired - Fee Related DE102004060363B4 (de) | 2004-12-15 | 2004-12-15 | Halbleitersubstrat mit pn-Übergang und Verfahren zur Herstellung |
Country Status (3)
Country | Link |
---|---|
US (1) | US20080197443A1 (de) |
DE (1) | DE102004060363B4 (de) |
WO (1) | WO2006066658A2 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102016119644A1 (de) * | 2016-03-03 | 2017-09-07 | Zing Semiconductor Corporation | Soi (silizium auf isolator) - substrat und herstellungsverfahren dafür |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5839538B2 (ja) * | 2011-03-17 | 2016-01-06 | リンテック株式会社 | 薄型半導体装置の製造方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01106466A (ja) * | 1987-10-19 | 1989-04-24 | Fujitsu Ltd | 半導体装置の製造方法 |
US5514885A (en) * | 1986-10-09 | 1996-05-07 | Myrick; James J. | SOI methods and apparatus |
US5899712A (en) * | 1995-08-21 | 1999-05-04 | Hyundai Electronics Industries Co., Ltd. | Method for fabricating silicon-on-insulator device |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1027893A (ja) * | 1993-10-29 | 1998-01-27 | Amer Fib Inc | 電荷シンク又は電位ウェルとして設けられた絶縁層の下の基板内に電気的に結合され別に形成されたドープされた領域を有するsoiウエーハ上に設けられた集積回路(ic)装置 |
JP3381443B2 (ja) * | 1995-02-02 | 2003-02-24 | ソニー株式会社 | 基体から半導体層を分離する方法、半導体素子の製造方法およびsoi基板の製造方法 |
US6326280B1 (en) * | 1995-02-02 | 2001-12-04 | Sony Corporation | Thin film semiconductor and method for making thin film semiconductor |
DE69627252T2 (de) * | 1995-08-02 | 2004-01-29 | Canon Kk | Halbleitersubstrat und Herstellungsverfahren |
SG71094A1 (en) * | 1997-03-26 | 2000-03-21 | Canon Kk | Thin film formation using laser beam heating to separate layers |
CA2233096C (en) * | 1997-03-26 | 2003-01-07 | Canon Kabushiki Kaisha | Substrate and production method thereof |
US6180869B1 (en) * | 1997-05-06 | 2001-01-30 | Ebara Solar, Inc. | Method and apparatus for self-doping negative and positive electrodes for silicon solar cells and other devices |
EP1148544A1 (de) * | 2000-04-19 | 2001-10-24 | Infineon Technologies AG | Verfahren zum Dünnen eines Substrats |
JP2002184960A (ja) * | 2000-12-18 | 2002-06-28 | Shin Etsu Handotai Co Ltd | Soiウェーハの製造方法及びsoiウェーハ |
-
2004
- 2004-12-15 DE DE102004060363A patent/DE102004060363B4/de not_active Expired - Fee Related
-
2005
- 2005-11-09 WO PCT/EP2005/011992 patent/WO2006066658A2/de active Application Filing
- 2005-11-09 US US11/793,184 patent/US20080197443A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5514885A (en) * | 1986-10-09 | 1996-05-07 | Myrick; James J. | SOI methods and apparatus |
JPH01106466A (ja) * | 1987-10-19 | 1989-04-24 | Fujitsu Ltd | 半導体装置の製造方法 |
US5899712A (en) * | 1995-08-21 | 1999-05-04 | Hyundai Electronics Industries Co., Ltd. | Method for fabricating silicon-on-insulator device |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102016119644A1 (de) * | 2016-03-03 | 2017-09-07 | Zing Semiconductor Corporation | Soi (silizium auf isolator) - substrat und herstellungsverfahren dafür |
DE102016119644B4 (de) | 2016-03-03 | 2023-02-02 | Zing Semiconductor Corporation | Herstellungsverfahren eines soi-substrats |
Also Published As
Publication number | Publication date |
---|---|
DE102004060363B4 (de) | 2010-12-16 |
US20080197443A1 (en) | 2008-08-21 |
WO2006066658A2 (de) | 2006-06-29 |
WO2006066658A3 (de) | 2006-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE10219107B4 (de) | SOI-Transistorelement mit einem verbesserten Rückseitenkontakt und ein Verfahren zur Herstellung desselben und Verfahren zur Herstellung eines Ohmschen Kontaktes auf einem Substrat | |
DE112005003123B4 (de) | Halbleiterbauelement und Verfahren zur Herstellung eines Halbleiterbauelements mit mehreren gestapelten Schichten mit Hybridorientierung | |
DE10393700B4 (de) | Verfahren zur Herstellung einer Halbleiteranordnung durch Ausbildung geschwächter Bereiche oder einer geschwächten Schicht und zugehöriges Halbleiterbauelement | |
DE69931890T2 (de) | Integrierter Leistungsschaltkreis mit vertikalem Stromfluss und dessen Herstellungsverfahren | |
DE102009010174B9 (de) | Verfahren zur Herstellung eines Halbleiterbauelements und Halbleiterbauelement | |
DE102011088581B4 (de) | Verfahren zur Herstellung von Gehäuseverbindungen und damit hergestelltes Bauelement | |
DE102012205742B4 (de) | Vertikale Halbleiteranordnung und Verfahren zur Herstellung | |
DE19840421A1 (de) | Verfahren zur Fertigung von dünnen Substratschichten | |
DE102020008064B4 (de) | Tiefe grabenisolationsstruktur und verfahren zu deren herstellung | |
DE102005010944A1 (de) | Verfahren zur Herstellung eines Trägerscheibenkontaktes in grabenisolierten integrierten SOI Schaltungen mit Hochspannungsbauelementen | |
DE19654280B4 (de) | Verfahren zur Herstellung einer Halbleitereinrichtung auf einem SOI-Wafer | |
DE102016124207B4 (de) | Verfahren zur bildung vergrabener isolierungsgebiete | |
WO2009016134A9 (de) | Herstellung von isolationsgraeben mit unterschiedlichen seitenwanddotierungen | |
DE102008051930A1 (de) | Verfahren zur Herstellung eines rückwärtig belichteten Bildsensors | |
DE102006015076A1 (de) | Halbleiterbauelement mit SOI-Transistoren und Vollsubstrattransistoren und ein Verfahren zur Herstellung | |
DE102008010110A1 (de) | Feldeffekttransistor-Anordnung und Verfahren zum Herstellen einer Feldeffekttransistor-Anordnung | |
WO2006066690A1 (de) | Bauelement mit halbleiterübergang und verfahren zur herstellung | |
DE19653632B4 (de) | Verfahren zur Herstellung eines Silizium-auf-Isolator-Substrats | |
DE60035994T2 (de) | Verfahren zur Herstellung eines dünnen selbsttragenden Halbleitervorrichtungsfilms und einer dreidimensionalen Halbleitervorrichtung | |
DE19853432A1 (de) | Halbleiteranordnung und Verfahren zum Herstellen derselben | |
DE102011001529A1 (de) | Plasmazerteilung und dadurch gebildete Halbleiterbauelemente | |
DE102004057764B4 (de) | Verfahren zur Herstellung eines Substrats mit kristallinen Halbleitergebieten mit unterschiedlichen Eigenschaften, die über einem kristallinen Vollsubstrat angeordnet sind und damit hergestelltes Halbleiterbauelement | |
DE102004060363B4 (de) | Halbleitersubstrat mit pn-Übergang und Verfahren zur Herstellung | |
EP0626100B1 (de) | Verfahren zur herstellung einer halbleiterstruktur | |
DE19918671B4 (de) | Vertikal integrierbare Schaltung und Verfahren zu ihrer Herstellung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8364 | No opposition during term of opposition | ||
R020 | Patent grant now final |
Effective date: 20110316 |
|
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |