CS260886B1 - Zapojení pro řízení časově multiplexované sběrnice harvardského typu - Google Patents
Zapojení pro řízení časově multiplexované sběrnice harvardského typu Download PDFInfo
- Publication number
- CS260886B1 CS260886B1 CS867128A CS712886A CS260886B1 CS 260886 B1 CS260886 B1 CS 260886B1 CS 867128 A CS867128 A CS 867128A CS 712886 A CS712886 A CS 712886A CS 260886 B1 CS260886 B1 CS 260886B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- microcomputer
- flop
- data
- output
- Prior art date
Links
Landscapes
- Microcomputers (AREA)
Abstract
Týká se zapojení, kterým se řídí zesilovače časově multiplexované datové adresové sběrnice, zejména určené pro mikropočítače harvardského typu. Umožňuje zesilovat všechny významné informace mikropočítače, to je adresy, data z paměti programu, z paměti dat a vstupního/výstupního zařízení. Jeho podstata spočívá v tom, že výstupy mikropočítače pro signál paměti dat a pro signál řízení paměti jsou připojeny na vstupy kombinačního obvodu. Kombinační obvod je spojen s klopným obvodem typu D. Další výstup mikropočítače pro signál řízení výběru adresy je připojen na hodinový vstup klopného obvodu. Přitom výstup klopného obvodu typu D je připojen na řídicí vstup zesilovače a datový vstup klopného obvodu typu D na jeden potenciál kladného, případně nulového napětí. Využití je možné v oblasti mikropočítačové techniky, používající víceobvodová zapojení, popřípadě u obvodů diagnostických zařízení
Description
Vynález se týká zapojení časově multlpléxované sběrnice harvardského typu.
Pro konfiguraci mikropočítače s větším počtem periferních zařízení, paměti dat a pamětí programu, je nutno proudově zesílit datovou/adresovou sběrnici a upravit kapacitní poměry z výstupu procesoru na vstupy připojených obvodů.
Tyto problémy jsou v současné době řešeny obousměrnými zesilovači připojenými k mikropočítači, jehož signály je přímo ovládají. To znamená, že má oddělené signály pro řízení bloku paměti programu, bloku paměti dat a bloku vstupního/výstupního zařízení. Přitom adresa z mikropočítače je snímána ze sběrnice připojené k samostatnému obvodu dále připojenému jak k bloku paměti programu, tak bloku paměti dat a bloku vstupního/výstupního zařízení. Vlastní řízení zesilovačů se provádí prostřednictvím kombinačních obvodů, které umožňují zesílení buď data z paměti programu, anebo data z paměti dat a vstupního/výstupního zařízení.
I když se doposud takových zapojení používá není možno současně zesilovat data z paměti programu, data z paměti dat, data ze vstupního/výstupního zařízení a adresu. To znamená; že se omezovala celková konfigurace mikropočítače.
Tyto nevýhody v podstatě odstraňuje zapojení pro řízení zesilovače časově multiplexované sběrnice harvardského typu podle tohoto vynálezu, jehož podstata spočívá v tom, že první výstup mikropočítače pro signál paměti dat je připojen na první vstup kombinačního obvodu, druhý výstup mikropočítače pro signál řízení paměti programu na druhý vstup kombinačního obvodu, zatímco třetí výstup mikropočítače pro signál řízení výběru adresy je připojen na hodinový vstup klopného obvodu typu D a výstup kombinačního obvodu je připojen na asynchronní vstup klopného obvodu typu D. Přitom výstup klopného obvodu typu D je připojen na řídicí vstup zesilovače a datový vstup klopného obvodu typu D na jeden potenciál kladného případně nulového napětí,
Výhodou zapojení je, že umožňuje zesilovat všechny významné informace mikropočítače, to je adresy, data z paměti programu, z paměti dat a vstupního/výstupního zařízení při jeho jednoduchém provedení.
Příklad zapojení je znázorněn na připojeném výkrese, kde obr. 1 představuje jeho blokové uspořádání, obr. 2 časový průběh signálů.
Mikropočítač 100 je skupinou vstupů 1 a výstupů 010 připojen k zesilovači 200, který je prostřednictvím adresové/datové sběrnice 250 připojen k neznázorněnému bloku adresy, bloku paměti dat a bloku vstupního/výstupního zařízení. První výstup 01 mikropočítače 100 pro signál paměti dat RD je připojen na první vstup 1 kombinačního obvodu 300, například hradla typu AND, druhý výstup 02 mikropočítače 100 pro signál řízení paměti programu PSEN na druhý vstup 2 kombinačního obvodu 300. Třetí výstup 03 mikropočítače 100 pro signál řízení výběru adresy ALE je připojen na hodinový vstup 10 klopného obvodu 400 typu D. Výstup 01 kombinačního obvodu 300 je připojen na nastavovací asynchronní vstup 20 klopného obvodu 400 typu D. Datový vstup 30 klopného obvodu 400 typu D může být podle požadavku logické úrovně připojen na kladný případně nulový potenciál. V tomto případě je připojen na nulový potenciál Z. Výstup 01 klopného obvodu 400 typu D je připojen na řídicí vstup 40 zesilovače 200.
Do kombinačního obvodu 300 přichází z mikropočítače 100 signály RD, PSEN v době, kdy na adresové/datové sběrnici 250 se nachází data, která vstupují do zesilovače 200 a dále do mikropočítače 100. Z kombinačního obvodu 300, z jeho výstupu 01, je přiveden signál na vstup 20 klopného obvodu 400 typu D, který zajišťuje jeho asynchronní nastavení. Z výstupu 01 klopného obvodu 400 typu D je přiveden signál Q případně Q na vstup 40 zesilovače 200, jímž se zajišťuje otevření tohoto zesilovače 200 do požadovaného směru, to je do mikropočítače 100. Po ukončení aktivních úrovní signálu RĎ, PSEN p, při příchodu nástupní hrany signálu ALE dochází k překlopení klopného obvodu 400 typu D a prostřednictvím příslušného signálu Q případně Q k otevření zesilovače 200 opačným směrem. Při výstupu dat z mikropočítače 100 řízeného signálem WR je zesilovač 200 správně otevřen již předcházející nástupní hranou signálu ALE. Nastavení klopného obvodu 400 nástupní hranou signálu ALE zabezpečuje také správný režim otevření zesilovače 200 při výstupu adres z mikropočítače 100.
Činnost tohoto zapojení je dále zřejmá z časového diagramu signálů ALE, PSĚŇ, ŘD, WŘ, Q případně Q na obr. 2.
Vynález lze využít v oblasti mikropočítačové techniky používající víceobvodová zapojení, popřípadě u obvodů diagnostických zařízení.
Claims (1)
- PREDMETZapojení pro řízení časově multípiexované sběrnice harvardského typu připojeného k mikropočítači a adresovou/datovou sběrnicí k bloku adresy, bloku paměti dat a bloku vstupního/výstupního zařízení, vyznačené tím, že první výstup (01} mikropočítače (100) pro signál paměti dat je připojen na první vstup (lj kombinačního obvodu (300), druhý výstup (02) mikropočítače (100) pro signál řízení paměti programu na druhý vstup (2) kombinačního obvodu (300), zatímco třetí výstup (03) mikVYNÁLEZU ropočítače (100) pro signál řízení výběru adresy je připojen na hodinový vstup (10) klopného obvodu (400) typu D a výstup (01) kombinačního obvodu (300) je připojen na asynchronní vstup (20) klopného obvodu (400) typu D, přičemž výstup (01) klopného obvodu (400) typu D je připojen na řídicí vstup (40) zesilovače (200) a datový vstup (30) klopného obvodu (400) typu D na jeden potenciál kladného případně nulového napětí.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS867128A CS260886B1 (cs) | 1986-10-02 | 1986-10-02 | Zapojení pro řízení časově multiplexované sběrnice harvardského typu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS867128A CS260886B1 (cs) | 1986-10-02 | 1986-10-02 | Zapojení pro řízení časově multiplexované sběrnice harvardského typu |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS712886A1 CS712886A1 (en) | 1988-06-15 |
| CS260886B1 true CS260886B1 (cs) | 1989-01-12 |
Family
ID=5419843
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS867128A CS260886B1 (cs) | 1986-10-02 | 1986-10-02 | Zapojení pro řízení časově multiplexované sběrnice harvardského typu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS260886B1 (cs) |
-
1986
- 1986-10-02 CS CS867128A patent/CS260886B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS712886A1 (en) | 1988-06-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3686510D1 (de) | Programmierbare makrozelle mit eprom- oder eeprom-transistoren zur steuerung der architektur in programmierbaren logischen schaltungen. | |
| JPH05204820A (ja) | マイクロプロセッサ、処理システム、およびバスインタフェース | |
| US4610004A (en) | Expandable four-port register file | |
| KR940005203B1 (ko) | 반도체 집적 회로 | |
| JPH0472271B2 (cs) | ||
| CS260886B1 (cs) | Zapojení pro řízení časově multiplexované sběrnice harvardského typu | |
| US4979172A (en) | Microcomputer | |
| JPH01264692A (ja) | 半導体メモリ回路 | |
| US4380058A (en) | Stage tracer | |
| KR100256986B1 (ko) | Mac 용 뱅크 레지스터 회로 | |
| EP0447776A2 (en) | Programmable controller | |
| CS261031B1 (cs) | Kontrolér mikropočítačové jednotky styku s prostředím | |
| SU1608631A1 (ru) | Устройство дл вывода информации | |
| EP0050116B1 (en) | Microprocessor system | |
| US5889706A (en) | Apparatus for and method of terminal setting of integrated circuit | |
| JP2575895B2 (ja) | 集積回路の制御信号切換装置 | |
| JPH04360313A (ja) | 半導体集積回路装置 | |
| JPH05173876A (ja) | 増設メモリボード | |
| JPH05241698A (ja) | 入出力ポートの制御方式 | |
| JP2553630B2 (ja) | データ処理装置 | |
| CS236578B1 (cs) | Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti | |
| JPS6019257A (ja) | メモリ多重モ−ド制御回路 | |
| SU851387A1 (ru) | Устройство сопр жени дл однороднойВычиСлиТЕльНОй СиСТЕМы | |
| JPS5822445A (ja) | デジタル映像処理用演算装置 | |
| JPS63249235A (ja) | アドレスデコ−ダ回路 |