CS236578B1 - Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti - Google Patents

Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti Download PDF

Info

Publication number
CS236578B1
CS236578B1 CS837978A CS797883A CS236578B1 CS 236578 B1 CS236578 B1 CS 236578B1 CS 837978 A CS837978 A CS 837978A CS 797883 A CS797883 A CS 797883A CS 236578 B1 CS236578 B1 CS 236578B1
Authority
CS
Czechoslovakia
Prior art keywords
data
input
processor
register
transmitters
Prior art date
Application number
CS837978A
Other languages
English (en)
Other versions
CS797883A1 (en
Inventor
Zdenek Bezdek
Josef Kelbler
Original Assignee
Zdenek Bezdek
Josef Kelbler
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zdenek Bezdek, Josef Kelbler filed Critical Zdenek Bezdek
Priority to CS837978A priority Critical patent/CS236578B1/cs
Publication of CS797883A1 publication Critical patent/CS797883A1/cs
Publication of CS236578B1 publication Critical patent/CS236578B1/cs

Links

Landscapes

  • Multi Processors (AREA)

Abstract

Řešení se týká oboru počítačové techniky a řeší úkol zvýšení výkonu počítače. Tento úkol řeší tím, že používá vysílače dat procesoru, registru dat a vysílače dat organizátoru, registru dat a vysílače dat operační paměti, které jsou připojeny na společnou sběrnici. Řadič organizátoru pomocí registru masky zápisu zajistí sečtení dat vysílaných z procesoru s daty, která jsou vysílaná z registru dat organizátoru a tato data posílá do registru dat operační paměti. Zapojení podle vynálezu lze využít ve ve všech počítačích, které mají řešený přenos dat mezi operačním procesorem, řadičem hlavní paměti a vlastní hlavní pamětí jedinou společnou sběrnicí.

Description

Vynález se týká zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti Dosavadní známá zapojení obvodů pro přenos dat z procesoru do operační pamětí využívají pro zformováni nového obsahu jedné adresy paměti při přenosu neúplné dávky dat registr, do něhož je nejprve naplněna nezměněná část dat z operační paměti a pak s časovým zpožděním měněná část dat z procesoru.
Teprve pak je obsah tohoto registru najednou zapsán do operační paměti. Tento registr je bud součástí procesoru nebo součástí řídicích obvodů operační paměti. V obou případech dochází k časovým ztrátám následkem dvojího zápisu do registru.
Tuto nevýhodu odstraňuje zapojení obvodů pro přenos dat z procesoru do operační paměti podle vynálezu, jehož podstata spočívá v tom, že výstup registru masky zápisu je spojen s prvním vstupem vysílačů dat procesoru a s prvním vstupem registru dat a vysílačů dat organizátoru.
První výstup řadiče organizátoru je spojen s druhým vstupem vysílačů dat procesoru a zároveň s druhým vstupem registru dat a vysílačů dat organizátoru. Druhý yýstup řadiče organizátoru je spojen s prvním vstupem registru dat a vysílačů dat operační paměti.
Výstup vysílačů dat procesoru je spojen s prvním vstupem sběrnice, jejíž druhý vstup je spojen s výstupem registru dat a vysílačů dat organizátoru a třetí vstup téže sběrnice je spojen s výstupem registru dat a vysílačů dat operační paměti.
První výstup sběrnice je spojen se třetím vstupem registru dat a vysílačů dat organizátoru. Druhý výstup sběrnice je spojen s druhým vstupem registru dat a vysílačů dat operační paměti.
Zapojení obvodů pro přenos dat z procesoru do operační paměti podle vynálezu odstraňuje nutnost dvojího zápisu dat do registru tím, že novou informaci skládá přímo na sběrnicijodkud je rovnou zapisována do operační paměti. Tím se zvýší rychlost přenosu dat z procesoru do paměti a tím i výkon celého systému.
Na připojeném výkresu je znázorněno jedno z možných zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti podle vynálezu.
Výstup i 1 registru £ masky zápisu je spojen s prvním vstupem vysílačů £ dat procesoru a s prvním vstupem registru 3 dat a vysílačů dat organizátoru. První výstup 41 řadiče £ orga nizátoru je spojen s druhým vstupem vysílačů £ dat procesoru a s druhým vstupem registru 2 dat a vysílačů dat organizátoru.
Druhý výstup 42 řadiče organizátoru £ je spojen s prvním vstupem registru £ dat a vysílačů dat operační paměti. Výstup 21 vysílačů £ dat procesoru je spojen s prvním vstupem sběr nice 6, jejíž první výstup 61 je spojen se třetím vstupem registru 2 dat a vysílačů dat organizátoru a druhý výstup 62 sběrnice £ je spojen s druhým vstupem registru 2 dat a vysílačů dat operační paměti, jejíž výstup 51 je spojen s třetím vstupem sběrnice £. Výstup 31 regist ru 3 dat a vysílačů dat organizátoru je spojen s druhým vstupem sběrnice £.
Data čtená z přepisované adresy operační paměti jsou vedena z výstupu 51 registru 2 dat a vysílačů dat operační paměti na třetí vstup sběrnice £ a z jejího prvního výstupu 61 do třetího vstupu registru 2 dat a vysílačů dat organizátoru, kde jsou zapsána.
Z výstupu 11 registru £ masky zápisu postupuje maska na první vstup vysílačů £ dat procesoru a na první vstup registru 2 dat a vysílačů dat organizátoru. Z prvního výstupu 41 řadiče £ organizátoru je přiveden otevírací signál do druhého vstupu vysílačů £ dat procesoru a druhého vstupu registru £ dat a vysílačů dat organizátoru.
Maska zápisu spolu s otevíracím signálem způsobí, že z výstupu 21 vysílačů 2 dat procesoru jsou do prvního vstupu sběrnice £ vyslána přepisovaná data a zároveň z výstupu 31 registru _3 dat a vysílačů dat organizátoru js-ou do druhého vstupu sběrnice 6 vyslána data, která přepisována nejsou. Takto vytvořená nová data jsou z výstupu 62 sběrnice £ přivedena do druhého vstupu registru 5. dat a vysílačů dat operační paměti a tam zapsána.
Zapojení podle vynálezu lze s výhodou využít ve všech počítačích, které mají řešený přenos dat mezi operačním procesorem, řadičem hlavní paměti a vlastní hlavní pamětí jedinou společnou sběrnicí.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti, vyznačené tím, že výstup /11/ registru /1/ masky zápisu je spojen s prvním vstupem vysílačů /2/ dat procesoru a s prvním vstupem registru /3/ dat a vysílačů dat organizátoru, první výstup /41/ řadiče /4/ organizátoru je spojen s druhým vstupem vysílačů /2/ dat procesoru a zároveň s druhým vstupem registru /3/ dat a vysílačů dat organizátoru, přičemž druhý výstup’/42/ řadiče /4/ organizátoru je spojen s prvním vstupem registru /5/ dat a vysílačů dat operační paměti, zatímco výstup /21/ vysílačů /2/ dat procesoru je spojen s prvním vstupem sběrnice /6/, jejíž druhý vstup je spojen s výstupem /31/ registru /3/ dat a vysílačů dat organizátoru a třetí vstup téže sběrnice je spojen s výstupem /51/ registru /5/ dat a vysílačů dat operační paměti, přičemž první výstup /61/ sběrnice /6/ je spojen s třetím vstupem registru /3/ dat a vysílačů dat organizátoru a druhý výstup /62/ sběrnice /6/ je připojen na druhý vstup registru /5/ dat a vysílačů dat operační paměti.
CS837978A 1983-10-28 1983-10-28 Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti CS236578B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS837978A CS236578B1 (cs) 1983-10-28 1983-10-28 Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS837978A CS236578B1 (cs) 1983-10-28 1983-10-28 Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti

Publications (2)

Publication Number Publication Date
CS797883A1 CS797883A1 (en) 1984-06-18
CS236578B1 true CS236578B1 (cs) 1985-05-15

Family

ID=5429806

Family Applications (1)

Application Number Title Priority Date Filing Date
CS837978A CS236578B1 (cs) 1983-10-28 1983-10-28 Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti

Country Status (1)

Country Link
CS (1) CS236578B1 (cs)

Also Published As

Publication number Publication date
CS797883A1 (en) 1984-06-18

Similar Documents

Publication Publication Date Title
JP2700225B2 (ja) メモリセル回路
US3795901A (en) Data processing memory system with bidirectional data bus
US4339804A (en) Memory system wherein individual bits may be updated
ATE125629T1 (de) Busschnittstellenschaltung für digitalen datenprozessor.
GB1119421A (en) Data processing system
KR910010315A (ko) 2방향 데이타 전송 장치
HK109194A (en) Microprocessor bus interface unit
US5146572A (en) Multiple data format interface
US4133028A (en) Data processing system having a cpu register file and a memory address register separate therefrom
CS236578B1 (cs) Zapojení obvodů pro urychlení přenosu dat z procesoru do operační paměti
US4455608A (en) Information transferring apparatus
KR880701046A (ko) 전화선 인터페이스용 선택모듈 및 그 인터페이스 방법
JPS56155464A (en) Computer connector
US4775929A (en) Time partitioned bus arrangement
JP2505298B2 (ja) スプリットバスにおける可変バス幅指定方式及び可変バス幅情報受信方式
JPS61223964A (ja) デ−タ転送装置
JPS57196334A (en) Memory interface
JPS60181957A (ja) アダプタ機番設定方式
KR940007479Y1 (ko) 복수 프로세서 간의 데이타 전송회로
SU1591030A2 (ru) Устройство для сопряжения двух электронно-вычислительных машин
JP2699482B2 (ja) データ転送制御装置
JP2582300B2 (ja) メモリアクセス回路
JP2657947B2 (ja) データ処理装置
KR950001929B1 (ko) 다단 송수신 데이타의 중계제어장치 및 그 방법
JPS5748149A (en) Memory device