CS219484B1 - Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase - Google Patents

Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase Download PDF

Info

Publication number
CS219484B1
CS219484B1 CS125280A CS125280A CS219484B1 CS 219484 B1 CS219484 B1 CS 219484B1 CS 125280 A CS125280 A CS 125280A CS 125280 A CS125280 A CS 125280A CS 219484 B1 CS219484 B1 CS 219484B1
Authority
CS
Czechoslovakia
Prior art keywords
modulo
counter
circuit
microcomputer
real
Prior art date
Application number
CS125280A
Other languages
English (en)
Inventor
Pavel Chyba
Ivan Dvorak
Original Assignee
Pavel Chyba
Ivan Dvorak
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pavel Chyba, Ivan Dvorak filed Critical Pavel Chyba
Priority to CS125280A priority Critical patent/CS219484B1/cs
Publication of CS219484B1 publication Critical patent/CS219484B1/cs

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Vynález se týká obvodového zapojení k rozšíření funkce analyzátoru. Zapojení ie určeno k diagnostice v softwaru a hardwaru mikroprooeso,rů. Podstatou vynálezu je, že sledované mikroprocesorové sběrnice jsou spojeny s rychlou pamětí RAM, spojenou s čítačem modlilo N, přičemž datové výstupy rychlých pamětí RAM jsou spojeny s mikropočítačem analyzátoru, který je výstupy spojen přes dvě hradla s čítačem modulo N. Zapojení je určeno pro automatické ověřování parametrů mikroprocesorových systémů.

Description

Vynález se týká zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase. Je určen zejména k analýze programu s možností zpětného sledování n-kroků procházeného programu.
V elektronických zařízeních určených k zjišťování stavů mikroprocesorových systémů se používá analyzátorů mikroprocesorových sběrnic. Analyzátor tvoří v podstatě vstupní registry zapojené v obvodové kombinaci s časovacími obvody, komparátory, zpožďovacími a sekvenčními obvody. Sběrnice jsou paralelně spojeny s mikropočítačem s klávesnicí. Tímto zařízením se zjišťují data na -zadané adrese programu, u kterých je možnost i zpětně sledovat program. Sledování každého zpětného kroku programu je v podstatě měřením v různých časových smyčkách, Při analýze mikroprocesorových sběrnic je důležitá sledovat zpětně, zejména posloupnost programových kroků, a to nejen v postupných časových smyčkách, nýbrž v jedné časové smyčce, což dosavadní zapojení neumožňuje.
Tuto- nevýhodu odstraňuje zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase, podle vynálézu, jehož podstatou je, že mikroprocesorové sběrnice jsou spojené s rychlými pamětmi RAM, které jsou adresovými vstupy spojené s čítačem modulo N a datovými výstupy a řídicím vstupem s mikropočítačem s klávesnicí, který je součástí analyzátoru, který je dvěma výstupy spojen se vstupy druhého hradla, jehož výstup je spojen s druhým vstupem prvního hradla, jehož první vstup je spojen s výstupem mikropočítače a jeho výstup se vstupem čítače modulo N.
Hlavní předností zapojení je rychlá analýza požadovaného programu z mikroprocesorových sběrnic v reálném čase s možností sledování N předcházejících kroků v jedné časové smyčce.
Vynález blíže objasní výkres, kde na obrázku je znázorněno blokové uspořádání zapojení.
Zapojení na obrázku tvoří mikroprocesorová sběrnice 7 spojená s rychlými pamětmi 3 RAM. Tyto rychlé paměti 3 RAM jsou spojeny jednak s adresovými vstupy AD, s čítačem 4 modulo> N a jednak datovými výstupy DT a řídicím vstupem 12 s mikropočítačem 2, který je součástí analyzátoru 1 mikroprocesorových sběrnic. Mikropočítač 2 je spojen jednak s klávesnicí 11 ke spouštění signálů HIS a HIS 1 a jednak výstupem 10 signálů POS s prvním vstupem prvního hradla 5, druhým vstupem spojeného s výstupem druhého hradla B, Výstup prvníhohradla 5 je spojen s čítačem 4 modulo N. Výstupy 8, 9 analyzátoru 1 mikroprocesorových sběrnic jsou spojeny se vstupy druhého hradla 6.
Zapojení pracuje za provozu takto:
Nejprve se nastaví analyzátor 1 mikroprocesorových sběrnic do výchozího postavení ve zvoleném režimu. Na analyzovaných sběrnicích 7 se počnou měnit adresy i data. Rychlá paměť 3 RAM, která je nastavena do režimu čtení signálem R, postupně zaznamenává N posledních adres a dat. Čítač 4 modulo N registruje v závislosti na pulsech signálů DIS — HIS, procházejících oběma hradly S, 6, takže každý puls tohoto signálu oznamuje nová data a adresy na analyzovaných sběrnicích 7. Na výstupu čítače 4 modulo N se objevují čísla, která adresují jednotlivé buňky rychlé paměti 3 RAM tak, že se zapíše vždy N. hodnota a N+l. hodnota se zapisuje na místo hodnoty první. Tím je v rychlé paměti 3 RAM zapsáno vždy posledních N hodnot sledovaného programu. Shoduje-li se nastavená adresa s adresou hledanou na analyzované sběrnici 7, pak analyzátor 1 mikroprocesorových sběrnic vyšle signál DIS, který zablokuje druhé hradlo 6 a tím i signál DIS-HIS. Stisknutím klávesnice 11-HIS 1 vytváříme programově v mikropočítači 2 signál POS. Tímto signálem posunujeme čítač 4 modulo N, který adresuje rychlou paměť 3 RAM. Zároveň signálem Ř se přepíná rychlá paměť 3 RAM do režimu čtení. Mikropočítač 2 z adresované buňky rychlé paměti 3 RAM vyčte uloženou hodnotu, zapíše do své operační paměti a výstupem 10 vyšle znovu signál POS a celý děj se opakuje, až je v operační paměti mikropočítače 2 zaznamenáno všech N hodnot. Stisknutím klávesnice 11-HIS se zobrazí první hodnota, dalším stisknutím zobrází se další atd., až N-tá. Následné stisknutí vyvolá zobrazení první hodnoty atd.
Zapojení je určeno zejména pro využití v měřicí technice pro automatické ověřování parametrů mikroprocesorových systémů.

Claims (1)

  1. PŘEDMĚT
    Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase, vyznačené tím, že mikroprocesorové sběrnice (7) jsou spojené s rychlými pamětmi (3] RAM, které jsou adresovými vstupy (AD) spojené s čítačem (4) modulo N a datovými výstupy (DT) s 'řídicím vstupem (12) s mikropočítačem (2) s klávesnicí (11), který je součástí vynalezu analyzátoru (1), který je dvěma výstupy (8, 9) spojen se vstupy druhého hradla (6), jehož výstup je spojen s druhým vstupem prvního hradla (5), jehož první vstup je spojen s výstupem (10) mikropočítače (2) a jeho výstup se vstupem čítače (4) modulo N.
CS125280A 1980-02-25 1980-02-25 Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase CS219484B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS125280A CS219484B1 (cs) 1980-02-25 1980-02-25 Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS125280A CS219484B1 (cs) 1980-02-25 1980-02-25 Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase

Publications (1)

Publication Number Publication Date
CS219484B1 true CS219484B1 (cs) 1983-03-25

Family

ID=5346418

Family Applications (1)

Application Number Title Priority Date Filing Date
CS125280A CS219484B1 (cs) 1980-02-25 1980-02-25 Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase

Country Status (1)

Country Link
CS (1) CS219484B1 (cs)

Similar Documents

Publication Publication Date Title
EP0130469B1 (en) Internally distributed monitoring system
KR940018944A (ko) 자동 메모리 테스터용 리던던시 분석기
CS219484B1 (cs) Zapojení pro sledování stavů mikroprocesorových sběrnic v reálném čase
JPS6142186Y2 (cs)
SU1619279A1 (ru) Устройство дл имитации неисправностей
SU1751713A1 (ru) Измеритель временных интервалов импульсных последовательностей
SU1290333A1 (ru) Устройство дл контрол цифровых блоков
SU1511749A1 (ru) Устройство дл контрол мультиплексоров
SU1280636A1 (ru) Устройство дл отладки программ
SU1605214A1 (ru) Устройство дл контрол параметров
SU1691842A1 (ru) Устройство тестового контрол
RU96106108A (ru) Устройство для поиска перемежающихся отказов в микропроцессорных системах
SU584323A1 (ru) Устройство дл контрол блоков передачи информации
SU660053A1 (ru) Устройство дл контрол микропроцессора
SU1425634A1 (ru) Устройство дл ввода дискретной информации
SU1649548A1 (ru) Устройство дл контрол последовательностей импульсов
SU1499350A1 (ru) Устройство дл анализа состо ний логических схем
RU2024968C1 (ru) Устройство диагностического контроля канала воспроизведения аппаратуры цифровой магнитной записи
SU1597881A1 (ru) Устройство дл контрол дискретных сигналов
SU1259322A2 (ru) Устройство дл оценки профессиональной пригодности операторов автоматизированных систем управлени
SU964649A1 (ru) Устройство дл сопр жени блоков пам ти
RU2041473C1 (ru) Логический пробник
SU1128266A1 (ru) Устройство дл сбора статистических данных о работе программ ЭВМ
SU611257A1 (ru) Устройство дл контрол оперативной пам ти
SU734660A1 (ru) Устройство дл обмена информацией между объектом контрол и эвм