CN85108636A - 处理pcm信号错误特征位的方法和装置 - Google Patents

处理pcm信号错误特征位的方法和装置 Download PDF

Info

Publication number
CN85108636A
CN85108636A CN198585108636A CN85108636A CN85108636A CN 85108636 A CN85108636 A CN 85108636A CN 198585108636 A CN198585108636 A CN 198585108636A CN 85108636 A CN85108636 A CN 85108636A CN 85108636 A CN85108636 A CN 85108636A
Authority
CN
China
Prior art keywords
character
correction
error detection
error
several
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN198585108636A
Other languages
English (en)
Other versions
CN85108636B (zh
Inventor
冈本宏夫
小林正治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of CN85108636A publication Critical patent/CN85108636A/zh
Publication of CN85108636B publication Critical patent/CN85108636B/zh
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/08Pulse-modulation recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1876Interpolating methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Error Detection And Correction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

一重放PCM信号的方法和装置。它在PCM信号的错误特征位处中重新产生输入的PCM信号。根据若干个上字符错误检测/校正序列和若干个下字符错误检测/纠正序列相应的校验码,检测和纠正错误。然后根据错误检测/纠正结果,对这两错误检测/纠正序列产生出能表示检测到错误数目和纠错数目的错误特征位,从同一字的上字符和下字符错误检测/纠正序列产生的两个特征位中检测出一个表示最大有效值的特征位,并选该特征位作为两个序列的公共特征位。

Description

本发明关系到重放PCM信号的一种技术,较明确地说,关系到处理一个适于重放数字音响PCM信号的,例如重放旋转磁头型PCM信号的,错误特征位的方法和装置。
在PCM信号重放装置中,例如在数字音响系统中,传输系统(包括信号源)产生的PCM信号错误可被检测到和纠正过来。如果在PCM信号中检测到一个不能纠正的错误,那么可以用隐藏错误的方法,例如用中值插值法,把音响信号重放出来。
Takeuchi等人在1985年3月6日曾向美国提出专利申请,串号№.730,258,名称为“错误征位处理器”,这是1982年9月23日美国专利申请串号№.422,299的继续,后者已经放弃,专利申请串号№.730,258是基于日本专利申请号56-153702,56-153704和56-153706并由现在的代理人代理,正如串号730,258专利申请中透露的那样,一个加在不能纠正数据上的错误特征位将被纠错电路产生出来,并被写入到数据存储器内的错误检测/纠正码区。在该方法中,数据存储器可被有效地利用,但产生错误特征位的电路是大规模的,并且为了写入这错误特征位,访问数据存储器的次数亦要增加。
本发明的一个目的是为重放PCM信号提供出一种方法和装置,这种方法比较容易产生错误特征位,并且能减少访问数据存储器的次数。
本发明另一目的是为处理这种错误特征位提供出一种方法和装置,这种方法能减少为处理PCM信号的重放所用的存储器的容量。
依照本发明的方法,在信号源供出的PCM信号重放中检测和纠正错误时,对于每个单元的错误检测/纠正码加入一个错误特征位,对于含有上字符和下字符的字信号,从上字符错误特征位和下字符错误特征位中选出一个最大有效值作为错误特征位,并把选出的错误特征位写入到数据存储器内。结果是,减少了错误特征位处理器的元部件数目和简化了电路,减少了对于数据存储器的存取次数和减小了该存储器的容量。
在本发明中,节省每个字的错误特征位是基于这样的事实,即在一个利用错误检测/纠正码的数据(间隔置数)矩阵中,对于某一列来说,在相应的同一列中分别包括了形成该字的上字符和下字符。
图1表示本发明实施例的数据和错误特征位的格式,
图2表示数据块的格式,
图3表示PCM信号的格式,
图4表示PCM信号重放装置的构成,
图5表示时间图,
图6表示错误特征位处理器,
图7表示错误特征位F c2发生器,
图8表示输出一个PCM信号的时间次序,
图9表示纠错电路,以及
图10表示错误检测电路。
图1是本发明的实施例,现说明如下:
图1表示数据格式和特征位。数目1代表一块数据,128块组成帧。数目2代表PCM信号,数目3代表第一错误检测/纠正信号,数目4代表第二错误检测/纠正信号。在本发明实施例中,PCM信号是双重编码的,为的是改善检测和纠正错误的能力。数目5代表加于每个块序列上的错误特征位Fc1,数目6代表加于每个Q序列的错误特征位F c2
图2表示图1内块1格式的细节。数目7代表同步信号,数目8代表ID信号,它含有块地址或PCM信号上的信息。同步信号7和ID信号8在图1被省略了。PCM信号2的一块含14字(每字16位)。每个PCM信号字被分为上8位和下8位,如图3所示,这8位数据称为一个字符。以8位为单元来处理数据,可使信号处理器的电路规模减小。在密纹盘或数字音响磁带的数字音响设备中,用到了这种PCM信号格式。在28个字符的PCM信号2上,都加入第一错误检测/纠正码3,每个第一错误检测/纠正码3具有4个字符P0至P3,形成称之为C1的错误检测/纠正码序列。第一错误检测和纠正码可以是码长为32位的Reed-Solomon码,信号字数目为28字符,最短距离为5。由图1看出,在第52至第75块的PCM信号2中有一部分是第二错误检测/纠正码。
第二错误检测/纠正码4(Q0至Q5)被加在图1的PCM信号的旁侧。例如在第0、4、8、…48、52、56、…76、80、84、…116、120、124块的32个4块间隔的字符Wou上都加上在第52、56、60、…72块顶端的Q0、Q1、…Q5。一帧中有56个第二错误检测和纠正码序列(称之为C2序列)。
第二错误检测/纠正码可能是码长32位的Reed-Solomon码,信息字数目为26字符,最短距离为7。将被重放的PCM信号由这个码来编码。
为了在编码的PCM信号重放中检测和纠正错误,对于第一错误检测/纠正码(P0至P3)进行第一错误检测/纠正,然后对于第二错误检测/纠正码(Q0至Q5)进行第二错误检测/纠正。
如同第一错误检测/纠正码(P0至P3)采用最短距离为5的Reed-Solomon码时,至多可以纠正2个字符的错误。因此,在第一错误检测/纠正中,对于第一错误检测/纠正码,至多纠正2个字符的错误,所以把能代表4种内容的2位第一错误特征位Fc1加至每个码序列内。
无错误……Fc1=0
1个字符纠正……Fc1=1
2个字符纠正……Fc1=2
多于2个字符的错误……Fc1=3
在第二错误检测/纠正中,利用第一错误特征位Fc1如同已知位置上的一个错误,可以纠正一个删抹。当利用最短距离为7的Reed-Solomon码作为第二错误检测/纠正码时,能纠正的错误是在2e+s<7范围内,其中e是删抹位的数目,s是未知位置上错误的数目,这是这种错误检测/纠正码的特性。下面说明第二错误检测/纠正的一个例子。
1)错误的数目已被检测出,如果错误数目不大于2个字符,则这些错误都能纠正。
2)如果错误数目是3或更多,则纠正方法要根据表中列出的Fc1值来选择。N1(Fc1)及N2(Fc1)以及字符数目都满足Fc1≥2及Fc1=3的情况。如果错误是不能纠正的,再加入如表内所列值的第二错误特征位Fc2。若错误是可以纠正的,Fc2=0。
Figure 85108636_IMG2
在以上的错误纠正方法中,对每个字符加入了两种型式的错误征位Fc1和Fc2。错误是否存在则为下列表格决定。有错误的数据可以用保持前值或用中值插值法来纠正。
Figure 85108636_IMG3
依这种样子,在第一和第二错误检测/纠正中加入错误特征位,且利用这两错误特征位来纠正错误和隐藏错误,从而改进了错误检测能力和错误纠正能力。在上述错误纠正方法中,错误检测能力是7×1016P17 S错误纠正能力是3×1023P17 S,其中PS是字符的误码率。如果PS=10-2则误检测的概率是7×10-18,不纠正的概率为3×10-11
在本发明人的美国专利申请串号№.665,378中透露过以上的错误纠正算法,这份申请的名称为“双重编码Reed-Solomon码的译码法及其系统”,申请日期为1984年10月26日,这是基于一份由同一代理人代理的日本专利申请号№.58-202602,申请日期为1983年10月31日,这两份申请在这里可作为参考。
在图1中,数目5和6各代表P序列和Q序列的错误特征位。正如上述,对于每个错误检测/纠正码的P序列和Q序列,要加入错误特征位Fc1和Fc2。每帧中,共有128个序列的第一错误检测/纠正码(P0至P3)。因而,对每个序列加入这个第一错误特征位Fc1。另一方面,共有112个序列的第二错误检测/纠正码(Q0至Q5)。因而,共有112个第二错误特征位Fc2。然而,只需要存储56个第二错误特征位Fc2。如图3所示,PCM信号的一个字已被分成上字符和下字符。错误隐藏是对每个字进行的。因此,对每个字需要加入隐藏错误用的错误特征位。在第一错误检测/纠正码序列中,上字符和下字符都含在同一序列中。在第二错误检测/纠正码序列中,上字符和下字符包含在不同的序列。例如,同一字的字符W1u和W1l都包含在P序列的第0条线内,但在Q序列中,包含在第3和第4线中。因此,对于第二错误特征位,在加于上字符的Fc2和加于下字符的Fc2基础上的错误检测和纠正之后,可产生出F c2并把F c2存储起来。F c2代表加于同一字上字符和下字符的Fc2中的最坏值。根据上述表格中的Fc1和F c2,就可进行错误隐藏。因此,错误特征位可由一简单的错误特征位处理器产生出来,从而减少对于错误特征位所需的存储量和减少了对存储器的存取次数。在上字符和下字符特征位中选一个最大的特征位作为代表的特征位F c2。于是,F c2可从上表中的Fc2产生。而在错误隐藏中,上表内的Fc2要换成F c2
Figure 85108636_IMG4
图4表示重放PCM信号装置的实施例,它能按照本发明方法重放PCM信号。数目11代表输入端,重放的输入信号加在这个端上,输入端则和信号源或输入信号的传输线相连,数目12代表重放装置的输出端,数目13代表总线,数目14代表放大器,数目15代表解调器,数目16代表存储器,数目17代表错误检测/纠正电路,数目18代表隐藏电路,数目19代表D/A变换器,数目20代表控制电路,数目21代表错误特征位处理器。现在参照图5的时间图来说明该装置的动作。
在时间间隔(步骤)(1)内,重放数据被存到存储器(RAM)16。确切地说,加于输入端11的重放PCM信号,由放大器14放大至予定的电平。这个数据经解调器15解调,并检测出同步信号。于是重放数据经过总线13存入存储器16内。
在步骤(2)内将进行第一错误检测/纠正。数据从存储器16供至错误检测/纠正电路17以便进行第一错误检测/纠正,并且存在存储器16内的数据若是可纠正的,则被纠正。第一错误特征位Fc1存在存储器16内。第一错误特征位Fc1可以存在一块独立区内,但为了节省省存储空间,现在利用已经存有第一错误检测/纠正码(P0至P3)的存储区。由于在错误检测/纠正之后,就不再需要这个错误检测/纠正码,所以错误特征位能够存入该区。
在步骤(3)内将进行第二错误检测/纠正。数据从存储器16供至错误检测/纠正电路17以便进行第二错误检测/纠正,并且存储器16内的数据若是可纠正的,则被纠正。在错误检测/纠正中产生的每个字符的第二错误特征位Fc2现被送至错误特征位处理器21,用来产生该字的错误特征位F c2
错误特征位处理器21如图6所示。数目24和25代表锁定电路,用来分别寄存上字符特征位和下字符特征位,数目26代表F c2发生器。在错误检测/纠正电路17中产生的第二错误特征位Fc2经过错误特征位处理器21的输入端22被送至锁定电路24。寄存在锁定电路24内的Fc2还被送至锁定电路25。这样,上字符特征位Fc2和下字符特征位Fc2分别存在锁定电路24和25内。F c2发生器26根据这两Fc2产生出F c2,并经输出端23把它存入RAM16内。F c2发生器26能由图7所示的门电路组成。
错误特征位处理器21产生的错误特征位F c2存在存储器16内。错误特征位F c2存入的区域可以是已经存有第二错误检测/纠正码(Q0至Q5)的区域,如同第一错误特征位那样。
在步骤(4)内输出已被纠错的PCM信号。存储器16内的已被纠错的数据被送至错误隐藏电路18。当PCM信号的字将被输出时,上字符和下字符以及错误特征位Fc1和F c2如图8所示依次地送至错误隐藏电路18。
错误隐藏电路18如图9所示。数目31至34代表锁定电路,数目35代表插值电路,数目36代表错误判别电路。由输入端29送来的上字符Wu、下字符Wl和错误特征位Fc1和F c2都寄存在锁定电路31至34。上字符Wu和下字符Wl作为PCM信号的一个字送至插值电路。错误特征位Fc1和F c2被供至错误判别电路36,后者能判别出该PCM信号有否错误。错误判别电路36可以由图10所示的门电路组成。PCM信号若被判成有错误,那么插值电路35就用中值插值法把这错误隐藏掉。
由错误隐藏电路18送出的已隐藏了错误的PCM信号被D/A变换器19变换成模拟信号,并把模拟信号送至输出端12。
按照本发明的实施例,处理错误特征位的装置是个简单的错误特征位处理器,并且减少了存储器的存储容量和减少了存储器的存取次数。
也能利用只包括数据块的一块和包括数据块及校验块(P0至P3)的一块作为图1数据格式的另一形式。这种格式已透露在本发明人于1985年3月15日申请的美国专利申请串号№.712,094内,名称为“旋转磁头型PCM记录与重放的方法和系统”。这是基于1984年3月19日申请的日本专利申请№.59-50915,并由此件专利的代理人代理,这两件专利申请,特别是其中的图14,在这里可作参考。
在以上实施例中,虽然错误检测/纠正数据格式采用双重编码的Reed-Solomon码,但本发明不限于这种码,本发明同样能用于PCM信号一个字含两个字符的只有Q序列的错误检测/纠正码数据格式。

Claims (5)

1、一种处理PCM信号的方法,这种PCM信号包含若干个间隔许多的帧,每帧包括若干个数据块和校验块,每个数据块包括若干个字,每个字由上字符和下字符组成,并按字符次序排列,包含在不同块内的若干个上字符和包含同一字中的若干个下字符形成按相应字符次序的由这些字符产生的校验码和若干个错误检测/纠正块;
其特征包括下列步骤:
(a)输入的PCM信号的重放、检测和纠错是基于上字符错误检测/纠正序列和下字符错误检测/纠正序列的相当的校验码;
(b)根据错误检测/纠正的结果,对于每个错误检测/纠正序列产生一个错误特征位,指出是否存在一个或几个不能纠正的错误;以及
(c)对于一个字的上字符和下字符错误检测/纠正序列所产生的两个特征位,检出一个最大有效值的特征位,并选这个特征位作为这两序列的公共特征位。
2、依照权项1的处理PCM信号的方法,其中进一步包括下列步骤:
根据加在错误检测/纠正序列的公共特征位,判定该字中有没有不可纠正的错误,并按判定的结果可把这个字隐藏下来。
3、一种重放PCM信号的方法,这个PCM信号有许多字,每个字由上字符和下字符组成,每一块包括若干个上字符和若干个下字符,对每个包括在不同块内的若干个上字符和包括在和所说若干个上字符同一PCM信号中的若干个下字符加入一个第二错误检测/纠正码,对每个包括在不同第二错误检测/纠正码序列的若干个PCM信号的若干个上字符和下字符(多块相隔的字符)或若干个第二错误检测/纠正码中的每一个加入第一错误检测/纠正码;
其特征包括下列步骤:
(a)用第一错误检测/纠正码检测和纠正错误作为第一错误检测/纠正步骤;
(b)对每个第一错误检测/纠正序列加入第一错误特征位,表示是否存在一个或几个不可纠正的错误;
(c)用第二错误检测/纠正码检测和纠正错误作为第二错误检测/纠正步骤;产生第二特征位表示不可纠正的错误,如果这错误是不可纠正的话;并且在包括PCM信号上字符和下字符的第二错误检测/纠正码上加入一个表示这两码序列最大有效值的特征位;以及
(d)根据所说的第一错误特征位和所说的第二错误特征位,判定这PCM信号是否有不可纠正的错误。
4、一种重放PCM信号的装置,用来重放一个有许多字的PCM信号,每个字由上字符和下字符组成,每一块包括若干个上字符和若干个下字符,对每个包括在不同块内的若干个上字符和包括在和所说若干个上字符同一PCM信号中的若干个下字符加入一个第二错误检测/纠正码,对每个包括在不同第二错误检测/纠正码序列的若干个PCM信号的若干个上字符和下字符(多块相隔的字符)或对若干个第二错误检测/纠正码中的每一个加入第一错误检测/纠正码;
其特征是:
一个解调器,用来从重放信号重新产生一个数字信号;
一个读/写存储器,用来存储由所说解调器重新产生的数字信号以及存储纠正后的PCM信号和错误特征位;
一个纠错电路,它根据所说存储器内的重新产生的数字信号的错误检测/纠正码序列,来实现第一和第二错误检测/纠正,并产生出第一和第二错误特征位;
一个错误特征位处理器,用来在只含上字符第二错误检测/纠正码序列的错误特征位和只含下字符第二错误检测/纠正码序列的错误特征位之中送出一个最大有效值作为第二错误特征位;以及
一个错误隐藏电路,它根据所说第一和第二错误特征位判定这个PCM信号是否有不可纠正的错误,如果有不可纠正的错误,那么它就隐藏这错误。
5、按照权项4的PCM信号重放装置,其中所说的第一和第二错误特征位都存储在所说存储器的已经存有所说第一及/或第二错误检测/纠正码的那个区内。
CN85108636A 1984-10-05 1985-10-05 处理pcm信号错误特征位的方法和装置 Expired CN85108636B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP59208192A JP2539353B2 (ja) 1984-10-05 1984-10-05 Pcm信号再生方法及び装置
JP208192/84 1984-10-05

Publications (2)

Publication Number Publication Date
CN85108636A true CN85108636A (zh) 1986-07-30
CN85108636B CN85108636B (zh) 1988-03-02

Family

ID=16552183

Family Applications (1)

Application Number Title Priority Date Filing Date
CN85108636A Expired CN85108636B (zh) 1984-10-05 1985-10-05 处理pcm信号错误特征位的方法和装置

Country Status (6)

Country Link
US (1) US4660200A (zh)
EP (1) EP0180764B1 (zh)
JP (1) JP2539353B2 (zh)
KR (1) KR900003603B1 (zh)
CN (1) CN85108636B (zh)
DE (1) DE3585661D1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1099768C (zh) * 1994-10-31 2003-01-22 皇家菲利浦电子有限公司 带有简单纠错的数字传输和记录系统及其方法

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8601446A (nl) * 1986-06-05 1988-01-04 Philips Nv Werkwijze en inrichting voor het dekoderen van een blok kodesymbolen dat op twee manieren verdeeld is over kodewoorden die elk door een minimum-afstandssepareerbare kode beschermd zijn.
NL8602418A (nl) * 1986-09-25 1988-04-18 Philips Nv Inrichting voor het weergeven van een pcm-gemoduleerd signaal, voorzien van een muteschakeling.
JPS6388920A (ja) * 1986-10-02 1988-04-20 Victor Co Of Japan Ltd 符号エラ−訂正回路
JPS63247975A (ja) * 1987-04-01 1988-10-14 Hitachi Ltd Pcm信号記録装置
FR2617352B1 (fr) * 1987-06-26 1989-12-01 Eduvision Sa Procede de codage de donnees informatiques pour transmission aux normes video, videodisque mettant en oeuvre ledit procede et interface d'exploitation d'un tel videodisque
JP2512027B2 (ja) * 1987-11-04 1996-07-03 株式会社日立製作所 Pcm信号記録装置
JPH087948B2 (ja) * 1987-12-28 1996-01-29 キヤノン株式会社 情報記録再生方法
DE3804175A1 (de) * 1988-02-11 1989-08-24 Broadcast Television Syst Verfahren und schaltungsanordnung zum einschreiben und auslesen eines digitalen halbleiterspeichers fuer videosignale
JP3018366B2 (ja) * 1989-02-08 2000-03-13 ソニー株式会社 ビデオ信号処理回路
EP0398651B1 (en) * 1989-05-16 1997-04-23 Canon Kabushiki Kaisha Device for processing transmitted digital video signal
US5222069A (en) * 1990-09-20 1993-06-22 Ampex Systems Corporation Miscorrection arrangement for the concealment of misdetected or miscorrected digital signals
DE69216436T2 (de) * 1991-01-29 1997-05-15 Canon Kk Bildsignalkodierungsgerät
US5313471A (en) * 1991-02-26 1994-05-17 Matsushita Electric Industrial Co., Ltd. Error concealing method
JP3572769B2 (ja) * 1995-11-30 2004-10-06 ソニー株式会社 ディジタルオーディオ信号処理装置および方法
JP5490062B2 (ja) * 2011-07-19 2014-05-14 株式会社東芝 不揮発性半導体記憶装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5710558A (en) * 1980-06-20 1982-01-20 Sony Corp Error correcting method
JPS5794911A (en) * 1980-12-01 1982-06-12 Sony Corp Pcm signal processor
JPS57200915A (en) * 1981-06-01 1982-12-09 Akai Electric Co Ltd Reducing method for memory for crc writing
JPS5829237A (ja) * 1981-08-14 1983-02-21 Sony Corp エラ−訂正方法
GB2107496B (en) * 1981-09-30 1985-11-20 Hitachi Ltd Error flag processor
JPS5888810A (ja) * 1981-11-20 1983-05-27 Matsushita Electric Ind Co Ltd 誤り訂正装置
JPS58123253A (ja) * 1982-01-19 1983-07-22 Sony Corp エラ−訂正装置
NL8200207A (nl) * 1982-01-21 1983-08-16 Philips Nv Werkwijze met foutkorrektie voor het overdragen van blokken databits, een inrichting voor het uitvoeren van een dergelijke werkwijze, een dekodeur voor gebruik bij een dergelijke werkwijze, en een inrichting bevattende een dergelijke dekodeur.
JPS5961332A (ja) * 1982-09-30 1984-04-07 Nec Corp 誤り訂正回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1099768C (zh) * 1994-10-31 2003-01-22 皇家菲利浦电子有限公司 带有简单纠错的数字传输和记录系统及其方法

Also Published As

Publication number Publication date
CN85108636B (zh) 1988-03-02
JPS6187277A (ja) 1986-05-02
EP0180764B1 (en) 1992-03-18
US4660200A (en) 1987-04-21
DE3585661D1 (de) 1992-04-23
KR860003576A (ko) 1986-05-26
KR900003603B1 (ko) 1990-05-26
EP0180764A2 (en) 1986-05-14
EP0180764A3 (en) 1988-08-10
JP2539353B2 (ja) 1996-10-02

Similar Documents

Publication Publication Date Title
CN85108636A (zh) 处理pcm信号错误特征位的方法和装置
JP3165099B2 (ja) 誤り訂正方法及びシステム
KR100220499B1 (ko) 에러 검출 및 정정 기능을 갖는 디지탈 데이타 전송 시스템
JP2854391B2 (ja) Datテープのデータ・グループを組み立てるための方法
US5757824A (en) Code error correction apparatus
EP0129849B1 (en) Error correction method and system
JPH0770177B2 (ja) ディジタル信号再生装置
US4531153A (en) Method and apparatus for encoding and decoding a binary digital information signal
JPH0453128B2 (zh)
KR940010545A (ko) 다중 오류정정 방법
CN1747039A (zh) 数字数据编码装置、数字通用盘记录装置及其方法
US4794602A (en) Method for error detection
KR890011264A (ko) 디지탈 데이타 전송방법
JPH0634313B2 (ja) エラ−訂正方法
CN1113293C (zh) 存储的数字数据中数据误差的检测和隐蔽方法及有关设备
US6718505B1 (en) Method and apparatus for error correction in a process of decoding cross-interleaved Reed-Solomon code (CIRC)
JPH01140476A (ja) 検査語生成方法
CN1578986A (zh) 确定数据信号质量的设备和方法
JP2000010807A (ja) ディジタルデータ再生装置
JPH0770175B2 (ja) ディジタル信号再生方法
CN1136575C (zh) 共享存储器的里德所罗门纠错装置和方法及数据读/写装置
JPH0563862B2 (zh)
JPH0557671B2 (zh)
JPH0557672B2 (zh)
JPS598445A (ja) デ−タ伝送方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C13 Decision
GR02 Examined patent application
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee