KR860003576A - Pcm 신호의 에러 프라그 처리를 위한 방법과 장치 - Google Patents

Pcm 신호의 에러 프라그 처리를 위한 방법과 장치 Download PDF

Info

Publication number
KR860003576A
KR860003576A KR1019850007220A KR850007220A KR860003576A KR 860003576 A KR860003576 A KR 860003576A KR 1019850007220 A KR1019850007220 A KR 1019850007220A KR 850007220 A KR850007220 A KR 850007220A KR 860003576 A KR860003576 A KR 860003576A
Authority
KR
South Korea
Prior art keywords
error
error detection
correction
symbols
pcm signal
Prior art date
Application number
KR1019850007220A
Other languages
English (en)
Other versions
KR900003603B1 (ko
Inventor
오까모도(외 1) 히루
Original Assignee
비쓰다 가쓰시게
가부시기 가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비쓰다 가쓰시게, 가부시기 가이샤 히다찌 세이사꾸쇼 filed Critical 비쓰다 가쓰시게
Publication of KR860003576A publication Critical patent/KR860003576A/ko
Application granted granted Critical
Publication of KR900003603B1 publication Critical patent/KR900003603B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/08Pulse-modulation recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1876Interpolating methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Error Detection And Correction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

내용 없음

Description

PCM 신호의 에러 프라그 처리를 위한 방법과 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예의 데이터와 에러프라그의 포맷.
제2도는 블럭포맷.
제3도는 PCM 신호 포맷.

Claims (8)

  1. 다른 블럭들안에 포함된 다수의 상위 심볼들과, 각각의 심볼열내의 심볼들에 의해서 발생된 동일한 워드 형성 파리티 코드와 다수의 에러검출/수정불럭들에 포함된 하위 심볼들과, 매심볼마다 배열된 상위 심볼과 하위심볼로 구성된 각 워드와, 다수의 워드를 포함하는 각 데이터 불럭과, 다수의 데이터 불럭과 파리티 불럭을 포함하는 각 프레임과, 삽입된 워드를 가진 다수의 프레임에 의해서 구성된 PCM신호처리를 위한 방법에 있어서, 상기 방법은 다음의 과정으로 구성된다.
  2. (ㄱ) 상위심볼 에러검출/수정열과 하위심볼 에러검출/수정열을 위한 대응하는 파리티 코드를 기초로 해서 에러를 검출하고 수정하여 입력 PCM신호를 재생하는 과정과, (ㄴ) 에러검출/수정의 결과를 기초로 해서 각 에러검출/수정열을 위한 에러가 있는지 혹은 수정 불가능한 에러인지, 이닌지를 표시하는 에러프라그를 발생하는 과정, 그리고, (ㄷ) 1개 워드내의 상위심볼과 하위심볼을 위한 에러검출/수정을 위해서, 발생된 2개의 프라그를 기초로 해서 최대유효수치를 지시하는 프라그를 검출하고, 양쪽 열의 공통 프라그로서 검출된 프라그를 선택하는 과정.
  3. 특허청구의 범위 제1항에 따르는 PCM신호의 처리를 위한 방법에 있어서, 다음의 과정을 더 포함하여 구성된다. 에러검출/수정열에 가해진 공통프라그를 기초로 한 워드내에 수정이 불가능한 에러가 포함되어 있는지를 결정하는 과정과, 그 결정의 결과를 기초로 해서 워드를 잠복하는 과정.
  4. 다른 제2에러검출/수정코드열(삽입된 심볼의 다수불럭), 혹은 다수의 제2에러검출/수정코드내에 포함된 다수의 PCM 신호들의 다수의 상위심볼과 하위심볼의 각각에 가해지는 제1에러검출/수정코드와, 다른 불럭내에 포함된 다수의 상위심볼과 상기 다수의 상위심볼이 포함된 PCM 신호와 동일한 PCM 신호내에 포함된 다수의 하위힘볼의 각각에 가해진 제2에러검출/수정코드와, 다수의 상위심볼과, 다수의 하위심볼로 구성된 각 불럭과, 상위심볼과 하위심볼로 각각 구성된 워드를 가진 PCM 신호의 재생을 위한 방법에 있어서, 상기 방법은 다음의 과정으로 구성된다.
  5. (ㄱ) 제1에러검출/수정의 과정으로서, 제1에러검출/수정코드를 위한 에러를 검출하고 수정하는 과정과, (ㄴ) 각각의 제1에러검출/수정열들에 에러가 존재하는지 혹은 수정불가능한 에러인지 아닌지를 지시하는 제1에러 프라그를 가하는 과정과, (ㄷ) 제2에러검출/수정의 과정으로서, 제2에러검출/수정코드를 위한 에러의 검출과가 수정을 하고, 만일 에러가 수정불가능일때에 수정불가능한 에러라는 것을 지시하는 제2프라그를 발생하고, 코드열의 최대 유효수치를 지시하는 프라그를, PCM 신호의 상위심볼과 하위심볼을 포함하는 제2에러검출/수정코드에다 가하는 과정과, 그리고, (ㄹ) 상기 제1에러프라그와 상기 제2에러프라그를 기초로 해서, PCM 신호가 수정불가능한 에러를 포함하는지 아닌지를 결정하는 과정.
  6. 다른 제2에러검출/수정코드열(삽입된 심볼의 다수불럭), 혹은 다수의 제2에러검출/수정코드내에 포함된 다수의 PCM 신호들의 다수의 상위심볼과 하위심볼의 각각에 가해지는 제1에러검출/수정코드와, 다른 불럭내에 포함된 다수의 상위심볼과 상기 다수의 상위심볼이 포함된 PCM 신호와 동일한 PCM 신호내에 포함된 다수의 하위심볼의 각각에 가해진 제2에러검출/수정코드와, 다수의 상위심볼과, 다수의 하위심볼로 구성된 각 불럭과, 상위심볼과 하위심볼로 각각 구성된 워드를 가진 다음과 같이 구성된 PCM 신호의 재생을 위한 PCM 신호 재생장치. 재생된 신호로부터 디지탈신호를 재생하기 위한 복조기와, 상기 복조기에 의해서 재생된 디지탈신호, 수정된 PCM 신호 및 에러프라그를 저장하기 위한 호출과 기억이 가능한 메모리와, 상기 메모리안에 저장되어 있는, 재생된 디지탈 신호를 위한 에러검출/수정코드열에 의해서, 제1과 제2의 에러검출/수정을 수행하고, 제1과 제2의 에러프라그를 발생하기 위한 에러수정회로와 오직 상위심볼만으로 구성된 제2에러검출/수정코드열과, 오직 하위심볼만으로 구성된 제2에러검출/수정코드열에 가해진 에러프라그의 최대 유효수치를 제2에러프라그로서 선택하기 위한 에러프라그 처리기와, 그리고, 상기 제1과 제2의 에러프라그들을 기초로 해서 PCM 신호가 수정불가능한 에러를 포함하는지 아닌지를 결정하고, 만일 수정불가능한 에러가 포함되어 있을때에 에러를 잠복시키는 에러잠복회로.
  7. 특허청구의 범위 제4항에 따르는 PCM신호 재생장치에 있어서, 상기 제1과 제2의 에러프라그는, 상기 제1 및 혹은 제2의 에러검출/수정코드가 저장되어 있든 상기 메모리의 장소안에 저장된다.
  8. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임
KR1019850007220A 1984-10-05 1985-09-30 Pcm신호의 에러 플래그 처리를 위한 방법 및 장치 KR900003603B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP59208192A JP2539353B2 (ja) 1984-10-05 1984-10-05 Pcm信号再生方法及び装置
JP208192 1984-10-05
JP59-208192 1984-10-05

Publications (2)

Publication Number Publication Date
KR860003576A true KR860003576A (ko) 1986-05-26
KR900003603B1 KR900003603B1 (ko) 1990-05-26

Family

ID=16552183

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850007220A KR900003603B1 (ko) 1984-10-05 1985-09-30 Pcm신호의 에러 플래그 처리를 위한 방법 및 장치

Country Status (6)

Country Link
US (1) US4660200A (ko)
EP (1) EP0180764B1 (ko)
JP (1) JP2539353B2 (ko)
KR (1) KR900003603B1 (ko)
CN (1) CN85108636B (ko)
DE (1) DE3585661D1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8601446A (nl) * 1986-06-05 1988-01-04 Philips Nv Werkwijze en inrichting voor het dekoderen van een blok kodesymbolen dat op twee manieren verdeeld is over kodewoorden die elk door een minimum-afstandssepareerbare kode beschermd zijn.
NL8602418A (nl) * 1986-09-25 1988-04-18 Philips Nv Inrichting voor het weergeven van een pcm-gemoduleerd signaal, voorzien van een muteschakeling.
JPS6388920A (ja) * 1986-10-02 1988-04-20 Victor Co Of Japan Ltd 符号エラ−訂正回路
JPS63247975A (ja) * 1987-04-01 1988-10-14 Hitachi Ltd Pcm信号記録装置
FR2617352B1 (fr) * 1987-06-26 1989-12-01 Eduvision Sa Procede de codage de donnees informatiques pour transmission aux normes video, videodisque mettant en oeuvre ledit procede et interface d'exploitation d'un tel videodisque
JP2512027B2 (ja) * 1987-11-04 1996-07-03 株式会社日立製作所 Pcm信号記録装置
JPH087948B2 (ja) * 1987-12-28 1996-01-29 キヤノン株式会社 情報記録再生方法
DE3804175A1 (de) * 1988-02-11 1989-08-24 Broadcast Television Syst Verfahren und schaltungsanordnung zum einschreiben und auslesen eines digitalen halbleiterspeichers fuer videosignale
JP3018366B2 (ja) * 1989-02-08 2000-03-13 ソニー株式会社 ビデオ信号処理回路
EP0398651B1 (en) * 1989-05-16 1997-04-23 Canon Kabushiki Kaisha Device for processing transmitted digital video signal
US5222069A (en) * 1990-09-20 1993-06-22 Ampex Systems Corporation Miscorrection arrangement for the concealment of misdetected or miscorrected digital signals
DE69216436T2 (de) * 1991-01-29 1997-05-15 Canon Kk Bildsignalkodierungsgerät
US5313471A (en) * 1991-02-26 1994-05-17 Matsushita Electric Industrial Co., Ltd. Error concealing method
JP3498964B2 (ja) * 1994-10-31 2004-02-23 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 簡単な誤り補正付きのディジタル伝送兼記録システム
JP3572769B2 (ja) * 1995-11-30 2004-10-06 ソニー株式会社 ディジタルオーディオ信号処理装置および方法
JP5490062B2 (ja) * 2011-07-19 2014-05-14 株式会社東芝 不揮発性半導体記憶装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5710558A (en) * 1980-06-20 1982-01-20 Sony Corp Error correcting method
JPS5794911A (en) * 1980-12-01 1982-06-12 Sony Corp Pcm signal processor
JPS57200915A (en) * 1981-06-01 1982-12-09 Akai Electric Co Ltd Reducing method for memory for crc writing
JPS5829237A (ja) * 1981-08-14 1983-02-21 Sony Corp エラ−訂正方法
GB2107496B (en) * 1981-09-30 1985-11-20 Hitachi Ltd Error flag processor
JPS5888810A (ja) * 1981-11-20 1983-05-27 Matsushita Electric Ind Co Ltd 誤り訂正装置
JPS58123253A (ja) * 1982-01-19 1983-07-22 Sony Corp エラ−訂正装置
NL8200207A (nl) * 1982-01-21 1983-08-16 Philips Nv Werkwijze met foutkorrektie voor het overdragen van blokken databits, een inrichting voor het uitvoeren van een dergelijke werkwijze, een dekodeur voor gebruik bij een dergelijke werkwijze, en een inrichting bevattende een dergelijke dekodeur.
JPS5961332A (ja) * 1982-09-30 1984-04-07 Nec Corp 誤り訂正回路

Also Published As

Publication number Publication date
CN85108636B (zh) 1988-03-02
JPS6187277A (ja) 1986-05-02
EP0180764B1 (en) 1992-03-18
US4660200A (en) 1987-04-21
DE3585661D1 (de) 1992-04-23
KR900003603B1 (ko) 1990-05-26
EP0180764A2 (en) 1986-05-14
CN85108636A (zh) 1986-07-30
EP0180764A3 (en) 1988-08-10
JP2539353B2 (ja) 1996-10-02

Similar Documents

Publication Publication Date Title
KR860003576A (ko) Pcm 신호의 에러 프라그 처리를 위한 방법과 장치
US4593395A (en) Error correction method for the transfer of blocks of data bits, a device and performing such a method, a decoder for use with such a method, and a device comprising such a decoder
US4802169A (en) Method of and device for storing and reading digital information at option protected or not by an error correcting code
US7188295B2 (en) Method and apparatus for embedding an additional layer of error correction into an error correcting code
KR880009360A (ko) 디지탈 데이터 기록방법 및 그 장치
KR840009159A (ko) 에러 정정을 위한 부호화방법
KR890702121A (ko) 바이트 기입 에러 코드 방법 및 장치
KR910005275A (ko) 에러 검출 및 정정 기능을 갖는 디지탈 데이타 전송 시스템
KR870003511A (ko) 코드 에러 정정 방법
KR970017494A (ko) 데이터를 기록(전송)/재생(수신)하는 방법과 그에 대한 장치, 및 데이터 기록 매체
KR850004675A (ko) 오차교정 및 검출 시스템
KR940010545A (ko) 다중 오류정정 방법
KR930020411A (ko) 디스크 플레이어의 재생데이타 처리회로
US4858235A (en) Information storage apparatus
KR890007268A (ko) 에러 정정 부호화 장치
JPS5573909A (en) Signal processor
KR900018989A (ko) 에러 교정 및 검출 장치
KR830008294A (ko) 디지탈 신호 처리장치
JPH0557670B2 (ko)
KR920003496B1 (ko) 디지탈 신호의 기록 및 재생장치에 있어서의 디지탈신호의 에러정정방법
KR910003958A (ko) 복호장치
JPH07109697B2 (ja) エラー訂正符号化装置
CA1280208C (en) Method of and device for storing and reading digital information, at option protected or not by an error correcting code
JPH0628343B2 (ja) 積符号の復号方法
JPH0344394B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971227

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee