CN206947345U - 一种超低电容tvs器件结构 - Google Patents

一种超低电容tvs器件结构 Download PDF

Info

Publication number
CN206947345U
CN206947345U CN201720559086.0U CN201720559086U CN206947345U CN 206947345 U CN206947345 U CN 206947345U CN 201720559086 U CN201720559086 U CN 201720559086U CN 206947345 U CN206947345 U CN 206947345U
Authority
CN
China
Prior art keywords
type
layer
doped
epitaxial layer
injection region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201720559086.0U
Other languages
English (en)
Inventor
朱伟东
赵泊然
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JIANGSU YINGNENG MICROELECTRONICS CO Ltd
Original Assignee
JIANGSU YINGNENG MICROELECTRONIC CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JIANGSU YINGNENG MICROELECTRONIC CO Ltd filed Critical JIANGSU YINGNENG MICROELECTRONIC CO Ltd
Priority to CN201720559086.0U priority Critical patent/CN206947345U/zh
Application granted granted Critical
Publication of CN206947345U publication Critical patent/CN206947345U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本实用新型涉及一种超低电容TVS器件结构,包括重掺杂P型衬底,在P型衬底上的第一层掺杂N型外延层,在第一掺杂N型外延层上注入N型埋层,N型埋层与P型衬底形成PN结,第一层掺杂N型外延层上的第二层掺杂N型外延层;第二层掺杂N型外延层上设有层间介质层,以及处于层间介质层上方并向下沉积的金属层;第二层掺杂N型外延层中设有深区N型注入区,N型注入区与N型埋层连接导通;第二层掺杂N型外延层中还设有浅区N型注入区和P型注入区,以及处于深区N型注入区、浅区N型注入区之间的隔离沟槽。相对于现有技术中同型号同尺寸的产品,本实用新型结构可以将尺寸做到更小且也能够实现超低电容,实现超强的抗浪涌和静电的保护器件能力。

Description

一种超低电容TVS器件结构
技术领域
本实用新型涉及一种超低电容TVS器件结构。
背景技术
集成电路线宽尺寸的不断缩小要求电子器件的工作电压不断降低。同时这也导致电路中以静电放电(ESD)或其他形式存在的瞬态电压更容易对电子器件造成破坏。瞬态电压抑制器(Transient Voltage Suppressor,简称TVS),是一种基于二极管形式的保护器件,用来保护系统免于遭受各种形式的瞬态高压的冲击。其工作原理如图1所示,TVS在线路板上与被保护的内部电路并联。在正常工作条件下,TVS在被保护的电路上呈现高阻抗状态。当ESD或其他形式的浪涌冲击下,TVS能实时导通为产生的瞬态高电流提供一个低阻抗通路,使瞬态电流与能量通过并联的TVS被引开,从而起到对电子器件的保护作用。
当今电子设备的接口(I/O)的趋势是设计变得更复杂、尺寸变得更小、数据传输速度越来越高。这种趋势要求TVS器件的电容越来越低,尺寸越做越小。这就使传统的平面TVS和沟槽TVS器件在现代高端电子设备的接口上的应用出现问题。能否在保持高静电保护能力的前提下将器件的尺寸做得最小、电容做得最低变得至关重要。
实用新型内容
针对上述问题,本实用新型提供一种结构合理的超低电容TVS器件结构。
实现本实用新型的技术方案如下:
一种超低电容TVS器件结构,包括重掺杂P型衬底,在P型衬底上生长出第一层掺杂N型外延层;
在第一掺杂N型外延层上注入N型埋层,N型埋层与P型衬底形成PN结;
所述第一层掺杂N型外延层上生长出第二层掺杂N型外延层;第二层掺杂N型外延层上设置有层间介质层,以及处于层间介质层上方并向下沉积的金属层;
所述第二层掺杂N型外延层中设有深区N型注入区,N型注入区与N型埋层连接导通;
所述第二层掺杂N型外延层中还设有浅区N型注入区和P型注入区;
以及处于深区N型注入区、浅区N型注入区之间的隔离沟槽,隔离沟槽从层间介质层向下穿过第一掺杂N型外延层、第二层掺杂N型外延层进入重掺杂P型衬底,在隔离沟槽中填充有氧化硅。
进一步地,所述P型衬底上生长出5—10微米的第一层掺杂N型外延层,第一层掺杂N型外延层的电阻率为10—20Ω·cm。
进一步地,所述N型埋层注入第一掺杂N型外延层的载流浓度为1017-19
进一步地,所述第一层掺杂N型外延层上生长出10—15微米的第二层掺杂N型外延层,第二层掺杂N型外延层电阻率为150—1000Ω·cm。
进一步地,所述深区N型注入区采用载流子浓度:1018-20,能量:100-130KeV注入第二掺杂N型外延层中。
进一步地,所述隔离沟槽深度大于15微米,高宽比为20—30:1。
进一步地,所述浅区N型注入区和P型注入区采用载流子浓度:1018-19注入第二掺杂N型外延层中。
采用了上述方案,本实用新型具有如下优点:
1.通过深区N型注入直接与P型衬底的接触形成大面积P-N结的TVS结构,实现超强的抗浪涌和静电的保护器件能力。
2.通过调节深区N型注入的浓度可以调节TVS的反向击穿电压(5V-20V)。
3.通过第二层近本征的高阻掺杂N型外延分别和浅区P型注入和P型衬底形成宽耗尽层(depletion layer)的P-N结,实现超低电容。
相对于现有技术中同型号同尺寸的产品,采用本实用新型结构的TVS器件,可以将尺寸做到更小且也能够实现超低电容,实现超强的抗浪涌和静电的保护器件能力。
附图说明
图1为本实用新型的剖面示意图;
图2为本实用新型所构成的电路示意图;
附图中,1为重掺杂P型衬底,2为第一层掺杂N型外延层,3为N型埋层,4为第二层掺杂N型外延层,5为层间介质层,6为第一金属层,7为第二金属层,8为深区N型注入区,9为浅区N型注入区,10为P型注入区,11为隔离沟槽。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例的附图,对本实用新型实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本实用新型的一部分实施例,而不是全部的实施例。基于所描述的本实用新型的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
参见图1、2所示,一种超低电容TVS器件结构,包括重掺杂P型衬底1,在P型衬底上生长出第一层掺杂N型外延层2;在第一掺杂N型外延层上注入N型埋层3,N型埋层与P型衬底形成PN结;第一层掺杂N型外延层上生长出第二层掺杂N型外延层4;第二层掺杂N型外延层为近本征轻掺外延层;第二层掺杂N型外延层上设置有层间介质层5,以及处于层间介质层上方并向下沉积的金属层,这里的金属层有作为电源引线接入的第一金属层6,和作为I/O引线接入的第二金属层7。
在第二层掺杂N型外延层中设有深区N型注入区8,N型注入区与N型埋层连接导通;第二层掺杂N型外延层中还设有浅区N型注入区9和P型注入区10。
以及处于深区N型注入区、浅区N型注入区之间的隔离沟槽11,隔离沟槽从层间介质层向下穿过第一掺杂N型外延层、第二层掺杂N型外延层进入重掺杂P型衬底,在隔离沟槽中填充有氧化硅。
具体实施中,P型衬底上生长出5微米或6微米或7微米或8微米或9微米或10微米的第一层掺杂N型外延层,第一层掺杂N型外延层的电阻率为10Ω·cm或15Ω·cm或20Ω·cm。N型埋层注入第一掺杂N型外延层的载流浓度为1017-19。第一层掺杂N型外延层上生长出10微米或11微米或12微米或13微米或14微米或15微米的第二层掺杂N型外延层,第二层掺杂N型外延层电阻率为150Ω·cm或300Ω·cm或500Ω·cm或700Ω·cm或900Ω·cm或1000Ω·cm。深区N型注入区采用载流子浓度:1018-20,能量:100-130KeV注入第二掺杂N型外延层中。隔离沟槽深度大于15微米,高宽比为20—30:1,但隔离沟槽的深度小于TVS的整体厚度。浅区N型注入区和P型注入区采用载流子浓度:1018-19注入第二掺杂N型外延层中。
具体地制作本实用新型的过程如下:
1、在重掺杂P型衬底上生长5-10um的第一层掺杂N型外延层(电阻率:10-20Ω·cm)。
2、在第一层掺杂N型外延层上注入N型埋层(载流子浓度:1017-19)。
3、对N型埋层进行热推进(1000-1200℃),与重掺P型衬底形成TVS的PN结。
4、在第一层掺杂N型外延层上生长10-15um的第二层近本征轻掺N型外延层(电阻率:150-1000Ω·cm)。
5、在第二层近本征轻掺N型外延层进行高能量深区N型注入(载流子浓度:1018-20,能量:100-130KeV)。
6、对深区N型注入进行高温推进(1150-1200℃),与向上反扩的N型埋层连接导通。
7、在第二层近本征轻掺N型外延层上进行浅区N型和P型注入(载流子浓度:1018 -19)。
8、刻蚀深度大于15微米,高宽比为20—30:1的超深隔离沟槽,隔离沟槽穿过两层N型外延层,进入P型衬底。
9、用氧化硅膜(SiO2)填充超深隔离沟槽。
10、进行接触孔刻蚀,金属沉积和金属刻蚀,形成超低电容TVS结构。

Claims (7)

1.一种超低电容TVS器件结构,其特征在于,包括重掺杂P型衬底,在P型衬底上生长出第一层掺杂N型外延层,
在第一掺杂N型外延层上注入N型埋层,N型埋层与P型衬底形成PN结,
所述第一层掺杂N型外延层上生长出第二层掺杂N型外延层;第二层掺杂N型外延层上设置有层间介质层,以及处于层间介质层上方并向下沉积的金属层;
所述第二层掺杂N型外延层中设有深区N型注入区,N型注入区与N型埋层连接导通;
所述第二层掺杂N型外延层中还设有浅区N型注入区和P型注入区,
以及处于深区N型注入区、浅区N型注入区之间的隔离沟槽,隔离沟槽从层间介质层向下穿过第一掺杂N型外延层、第二层掺杂N型外延层进入重掺杂P型衬底,在隔离沟槽中填充有氧化硅。
2.如权利要求1所述的一种超低电容TVS器件结构,其特征在于,所述P型衬底上生长出5—10微米的第一层掺杂N型外延层,第一层掺杂N型外延层的电阻率为10—20Ω·cm。
3.如权利要求1所述的一种超低电容TVS器件结构,其特征在于,所述N型埋层注入第一掺杂N型外延层的载流浓度为1017-19
4.如权利要求1所述的一种超低电容TVS器件结构,其特征在于,所述第一层掺杂N型外延层上生长出10—15微米的第二层掺杂N型外延层,第二层掺杂N型外延层电阻率为150—1000Ω·cm。
5.如权利要求1所述的一种超低电容TVS器件结构,其特征在于,所述深区N型注入区采用载流子浓度:1018-20,能量:100-130KeV注入第二掺杂N型外延层中。
6.如权利要求1所述的一种超低电容TVS器件结构,其特征在于,所述隔离沟槽深度大于15微米,高宽比为20—30:1。
7.如权利要求1所述的一种超低电容TVS器件结构,其特征在于,所述浅区N型注入区和P型注入区采用载流子浓度:1018-19注入第二掺杂N型外延层中。
CN201720559086.0U 2017-05-19 2017-05-19 一种超低电容tvs器件结构 Active CN206947345U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201720559086.0U CN206947345U (zh) 2017-05-19 2017-05-19 一种超低电容tvs器件结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201720559086.0U CN206947345U (zh) 2017-05-19 2017-05-19 一种超低电容tvs器件结构

Publications (1)

Publication Number Publication Date
CN206947345U true CN206947345U (zh) 2018-01-30

Family

ID=61360862

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201720559086.0U Active CN206947345U (zh) 2017-05-19 2017-05-19 一种超低电容tvs器件结构

Country Status (1)

Country Link
CN (1) CN206947345U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111463292A (zh) * 2019-01-21 2020-07-28 徐州市晨创电子科技有限公司 隔离式双向tvs二极管及其制备方法
CN117174761A (zh) * 2023-11-02 2023-12-05 富芯微电子有限公司 一种电压非对称双向tvs器件及其制造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111463292A (zh) * 2019-01-21 2020-07-28 徐州市晨创电子科技有限公司 隔离式双向tvs二极管及其制备方法
CN117174761A (zh) * 2023-11-02 2023-12-05 富芯微电子有限公司 一种电压非对称双向tvs器件及其制造方法
CN117174761B (zh) * 2023-11-02 2024-01-05 富芯微电子有限公司 一种电压非对称双向tvs器件及其制造方法

Similar Documents

Publication Publication Date Title
CN102856318B (zh) 单向瞬态电压抑制器
CN103208530B (zh) 低电容超深沟槽瞬变电压抑制二极管结构
CN107017247A (zh) 具有低击穿电压的瞬态电压抑制器
CN206947345U (zh) 一种超低电容tvs器件结构
CN107301994A (zh) 瞬态电压抑制器及其制作方法
CN102738144A (zh) 静电放电防护装置及其静电放电防护电路
CN103579366B (zh) Tvs器件及制造方法
CN204348725U (zh) 一种单通道低电容瞬态电压抑制器件
CN106252400B (zh) 一种厚膜soi-ligbt器件及其抗闩锁能力的提高方法
CN109390385A (zh) 一种带负阻特性的单向tvs器件及其制备方法
CN107301995A (zh) 瞬态电压抑制器及其制作方法
CN203225254U (zh) 低电容超深沟槽瞬变电压抑制二极管结构
CN104617094B (zh) 宽范围大电流高维持电压的双端esd集成保护器件及其制备方法
CN104733544A (zh) Tvs器件及工艺方法
CN104617158B (zh) 一种具有超深沟槽的瞬态电压抑制器结构
CN106409826A (zh) 瞬态电压抑制器及其制造方法
CN108428699B (zh) 一种具有双向大骤回scr特性超低电容的tvs器件及其制造方法
CN206650084U (zh) 单向tvs结构
CN208781853U (zh) 一种带负阻特性的单向tvs器件
CN103367396A (zh) 一种超级结肖特基半导体装置及其制备方法
CN102130184B (zh) 一种应用于高压静电保护的高鲁棒性反偏二极管
CN206992113U (zh) 一种梯形沟槽隔离的低容tvs器件结构
CN109326592A (zh) 瞬态电压抑制器及其制造方法
CN103208511A (zh) 一种超结肖特基半导体装置及其制备方法
CN206194741U (zh) 一种双向超低电容瞬态电压抑制器

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: Building 4 (8th and 9th floor), No. 5 Chuangzhi Road, Tianning District, Changzhou City, Jiangsu Province, 213000

Patentee after: Jiangsu Yingneng Microelectronics Co.,Ltd.

Address before: Room 201, No. 85 Hehai Middle Road, Changzhou City, Jiangsu Province, 213000

Patentee before: JIANGSU APPLIED POWER MICROELECTRONICS Co.,Ltd.