CN203225254U - 低电容超深沟槽瞬变电压抑制二极管结构 - Google Patents
低电容超深沟槽瞬变电压抑制二极管结构 Download PDFInfo
- Publication number
- CN203225254U CN203225254U CN 201320107801 CN201320107801U CN203225254U CN 203225254 U CN203225254 U CN 203225254U CN 201320107801 CN201320107801 CN 201320107801 CN 201320107801 U CN201320107801 U CN 201320107801U CN 203225254 U CN203225254 U CN 203225254U
- Authority
- CN
- China
- Prior art keywords
- type
- ultra
- epitaxial loayer
- type epitaxial
- deep groove
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
Abstract
本实用新型公开了一种低电容超深沟槽瞬态电压抑制二极管结构,其包括一TVSPN结及一低电容PN结,重掺杂P型衬底(41)、重掺杂N型外延层(42)、轻掺杂N型外延层(43)、二氧化硅层(44)堆叠之后的多层结构上刻蚀有一系列密排的深度大于10μm的超深沟槽,该超深沟槽穿过轻掺杂N型外延层(43)和重掺杂N型外延层(42)进入P型衬底(41);所述超深沟槽内填充掺杂N型多晶硅(47),进一步高温推进N型多晶硅,所述密排的超深沟槽填充的掺杂N型多晶硅(47)的侧壁和底部与重掺杂P型衬底(41)形成所述立体结构的TVSPN结;该轻掺杂N型外延层(43)上有P型区域注入(49),该P型区域注入(49)与该轻掺杂N型外延层(43)形成所述低电容PN结。
Description
技术领域
本实用新型涉及半导体技术领域,特别涉及一种低电容超深沟槽瞬变电压抑制(Transient Voltage Suppressors, TVS)二极管结构。
背景技术
集成电路线宽尺寸的不断缩小要求电子器件的工作电压不断降低,同时也导致电路中以静电放电(Electro-Static discharge, ESD)或其他形式存在的瞬态电压更容易对电子器件造成破坏。TVS是一种基于二极管形式的保护器件,用来保护系统免于遭受各种形式的瞬态高压的冲击,其工作原理如图1所示,TVS 10在线路板上与被保护电路11并联。在正常工作条件下,TVS 10在被保护电路11上呈现高阻抗状态。当ESD或其他形式的浪涌冲击下,TVS 10能实时导通,为产生的瞬态高电流提供一个低阻抗通路,使瞬态电流与能量通过并联的TVS 11被引开,从而起到对电子器件的保护作用。
现有的TVS器件大多是图2所示的一个平面二极管或图3中简单的沟槽二极管结构。如图2所示,平面二极管包括依次叠加设置的Al/Cu金属层21、层间绝缘层22、N型掺杂外延层23、及P型掺杂硅衬底24。平面TVS二极管流过器件的瞬态电流和结面积成正比。因此,为了达到高静电保护能力,器件的尺寸需要变大。然而二极管结面积的增加会导致器件整体电容的增加,使器件对信号的响应速度降低,从而无法在高速高频数据线上应用。
如图3所示,简单的沟槽TVS二极管包括依次叠加设置的Al/Cu金属层31、层间绝缘层32、及P型掺杂硅衬底34。通过在P型掺杂硅衬底34上的刻蚀出沟槽进行N型掺杂沟槽填充33,使得N型掺杂沟槽填充(33)的周边与P型掺杂硅衬底34形成立体的PN结,通过对沟槽的深度和密度的调节来增加其结面积,从而提高其静电保护能力。同平面结构相比,沟槽TVS结构能将TVS做得相对较小。然而由于其结构运用的重掺杂的P型硅衬底34和N型多晶硅(poly-Si)33沟槽填充,PN结的结电容难以降低。而通过增加纵向结面积来提高静电保护能力也因此增加了结电容,进一步降低了器件对信号的响应速度。当今电子设备的接口(I/O)的趋势是设计变得更复杂、尺寸变得更小、数据传输速度越来越高。这种趋势要求TVS器件的电容越来越低,尺寸越做越小。这就使传统的平面TVS和沟槽TVS器件在现代高端电子设备的接口上的应用出现问题。能否在保持高静电保护能力的前提下将器件的尺寸做得最小、电容做得最低变得至关重要。
实用新型内容
本实用新型主要解决的技术问题是提供一种小尺寸、低电容超深沟槽TVS二极管结构。
为解决上述技术问题,本实用新型采用的一个技术方案是:提供一种低电容超深沟槽瞬态电压抑制二极管结构,其包括一个瞬态电压抑制器二极管PN结及一个低电容PN结,该低电容超深沟槽瞬态电压抑制二极管结构包括依次堆叠设置的重掺杂P型衬底、重掺杂N型外延层、轻掺杂N型外延层、二氧化硅层、层间绝缘层,及Al/Cu金属层;在重掺杂P型衬底、重掺杂N型外延层、轻掺杂N型外延层、二氧化硅层堆叠之后的多层结构上刻蚀有一系列密排的深度为大于10μm的超深沟槽,该超深沟槽穿过所述轻掺杂N型外延层和重掺杂N型外延层进入P型掺杂衬底;所述超深沟槽内填充有N型掺杂多晶硅,进一步高温推进N型掺杂多晶硅,所述密排的超深沟槽填充的N型掺杂多晶硅的侧壁和底部与重掺杂P型衬底形成所述立体结构的瞬态电压抑制器二极管PN结;该轻掺杂N型外延层上有P型区域注入,该P型区域注入与该轻掺杂N型外延层形成所述低电容PN结;该层间绝缘层沉积在N型掺杂多晶硅和二氧化硅层上,该Al/Cu金属层进一步沉积在该层间绝缘层上,通过刻蚀出的接触孔分别连接到N型掺杂多晶硅和P型掺杂区域注入。
在本实用新型一个较佳实施例中,所述超深沟槽的深度大于10μm,高宽比在10:1和30:1之间。
在本实用新型一个较佳实施例中,所述重掺杂P型衬底上生长5-15μm的重掺杂N型外延层。
在本实用新型一个较佳实施例中,所述重掺杂N型外延层的电阻率为5-50 Ω.cm。
在本实用新型一个较佳实施例中,所述重掺杂N型外延层上生长10-30μm的近本征轻掺杂N型外延层。
在本实用新型一个较佳实施例中,所述轻掺杂N型外延层的电阻率为100-800 Ω.cm。
在本实用新型一个较佳实施例中,所述低电容PN结的结电容的大小与轻掺杂N型外延层的掺杂浓度的高低成正比。
本实用新型的有益效果是:本实用新型利用超深沟槽的设计,实现在电性能上的高静电保护能力和低电容;利用一个立体结构的TVS二极管PN结在减小器件的尺寸的同时,大幅度增加了TVS二极管的结面积和静电保护能力。另外,通过P型区域注入和轻掺杂N型外延层形成的PN结具有很低的结电容(junction capacitance)。通过所述立体结构的TVS二极管PN结与所述低电容PN结串联,因此,该结构具有超低的电容,该结构超低的电容大大提高了TVS器件对信号的响应速度,使其在保护高频数据接口(例如USB3.0、HTMI1.4)电路上的应用成为可能。同时,该结构具有很高的抗高浪涌电流能力。本实用新型的另外一个优势是能将器件尺寸减小,在当今的电子设备超薄小型化的趋势下变得越来越重要。
附图说明
图1是TVS二极管的工作示意图。
图2是现有技术中平面二极管结构示意图。
图3是现有技术中的沟槽二极管结构示意图。
图4是本实用新型低电容超深沟槽TVS二极管结构一较佳实施例的立体结构示意图。
图5是图4所示的低电容超深沟槽TVS二极管结构的等效电路图。
具体实施方式
下面结合附图对本实用新型的较佳实施例进行详细阐述,以使本实用新型的优点和特征能更易于被本领域技术人员理解,从而对本实用新型的保护范围做出更为清楚明确的界定。
本实用新型是使用一种创新的超深沟槽(大于10μm)、N型掺杂多晶硅(poly-Si)填充和近本征轻掺杂N型外延(near intrinsic N-Epi)结构来制造小尺寸、低电容TVS二极管器件。
请参阅图4,图4是低电容超深沟槽TVS二极管结构的结构示意图。所述低电容超深沟槽TVS二极管结构包括依次堆叠设置的重掺杂P型衬底41、重掺杂N型外延层42、轻掺杂N型外延层43、二氧化硅(SiO2)层44、层间绝缘层(interlayer dielectrics, ILD)45、及Al/Cu金属层46。
具体而言,是在重掺杂P型衬底41上生长5-15μm的重掺杂N型外延层42,该重掺杂N型外延层42的电阻率为5-50 Ω.cm。
在重掺杂N型外延层42上生长10-30um的近本征轻掺杂N型外延层43,该近本征轻掺杂N型外延层43的电阻率为100-800 Ω.cm。
在轻掺杂N型外延层43上进行P型区域注入49。
在轻掺杂N型外延层43上沉积二氧化硅(SiO2)层44。
在重掺杂P型衬底41、重掺杂N型外延层42、轻掺杂N型外延层43、二氧化硅(SiO2)层44堆叠之后的多层结构上,刻蚀有一系列密排的深度为大于10μm的超深沟槽(图未标),该超深沟槽的高宽比(aspect ratio)为10~30:1的超深沟槽,该超深沟槽穿过两层N型外延层42、43,进入P型衬底41。超深沟槽内填充有N型掺杂多晶硅47,进一步高温推进N型掺杂多晶硅形成扩散PN结48。
在N型掺杂多晶硅47和二氧化硅层44上沉积层间绝缘层45,Al/Cu金属层46进一步沉积在层间绝缘层45上,通过刻蚀出的接触孔分别连接到掺杂N型掺杂多晶硅47和P型掺杂区域注入49。
上述密排的超深沟槽填充的N型掺杂多晶硅47的侧壁和底部与重掺杂P型衬底41形成一个立体结构的TVS二极管PN结,此外,上述的P型区域注入49和轻掺杂N型外延层43形成一个低电容PN结。
该实用新型利用一系列密排的超深沟槽填充的N型掺杂多晶硅47的侧壁和底部与重掺杂P型衬底41形成一个立体结构的TVS二极管PN结,从而在减小器件的尺寸的同时,大幅度增加了TVS二极管的结面积和静电保护能力。另外,通过P型区域注入49和轻掺杂N型外延层43形成的PN结具有极低的结电容(junction capacitance)。结电容Cj0可以通过以下公式计算:
其中:N a 、N d 为P型和N型区域掺杂浓度;q为一个电子的电荷 (coulombs);ε s 为硅的介电常数;φ bi 为内建电势垒(built-in potential);X do 为耗尽层宽度(depletion layer width)。公式表明结电容的大小与P型和N型区域的掺杂浓度的高低成正比。掺杂浓度降低,耗尽层宽度增加,结电容因此降低。在这里耗尽层的宽度主要是由轻掺杂N型外延层43决定,所以近本征轻掺杂N型外延层43是取决低电容的关键。
如图5所示,图5为图4所示的低电容超深沟槽TVS二极管结构的等效电路图。本实用新型的TVS二极管结构将具有超低结电容的PN结C1与TVS二极管C2串联使用,因而使器件的整体电容Ct减小,如以下公式所示:
当C1远小于C2时,Ct ≈ C1。
本实用新型的创新TVS二极管结构的优势首先表现在电性能上的高静电保护能力和超低电容。该结构具有很高的抗高浪涌电流能力,符合国际ESD免疫标准IEC 61000-4-2的4极标准。该结构的超低的电容(0.3-0.5pF)大大提高了TVS器件对信号的响应速度,使其在保护高频数据接口(USB3.0,HDMI1.4等等)电路上的应用成为可能。本实用新型的另外一个优势是能将器件尺寸减小,在当今的电子设备超薄小型化的趋势下变得越来越重要。
以上所述仅为本实用新型的实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。
Claims (7)
1.一种低电容超深沟槽瞬态电压抑制二极管结构,其特征在于,其包括一个TVS PN结及一个低电容PN结,该低电容超深沟槽瞬态电压抑制二极管结构包括依次堆叠设置的重掺杂P型衬底(41)、重掺杂N型外延层(42)、轻掺杂N型外延层(43)、二氧化硅层(44)、层间绝缘层(45),及Al/Cu金属层(46);在重掺杂P型衬底(41)、重掺杂N型外延层(42)、轻掺杂N型外延层(43)、二氧化硅层(44)堆叠之后的多层结构上刻蚀有一系列密排的深度为大于10μm的超深沟槽,该超深沟槽穿过所述轻掺杂N型外延层(43)和重掺杂N型外延层(42)进入P型衬底(41);所述超深沟槽内填充有掺杂N型多晶硅(47),进一步高温推进N型多晶硅,所述密排的超深沟槽填充的掺杂N型多晶硅(47)的侧壁和底部与重掺杂P型衬底(41)形成所述立体结构的TVS PN结;该轻掺杂N型外延层(43)上有P型区域注入(49),该P型区域注入(49)与该轻掺杂N型外延层(43)形成所述低电容PN结;该层间绝缘层(45)沉积在掺杂N型多晶硅(47)和二氧化硅层(44)上,该Al/Cu金属层(46)进一步沉积在该层间绝缘层(45)上,通过刻蚀出的接触孔分别连接到掺杂N型多晶硅(47)和P型掺杂区域注入(49)。
2.根据权利要求1所述的低电容超深沟槽瞬态电压抑制二极管结构,其特征在于:所述超深沟槽的深度大于10μm,高宽比在10:1和30:1之间。
3.根据权利要求1所述的低电容超深沟槽瞬态电压抑制二极管结构,其特征在于:所述重掺杂P型衬底(41)上生长5-15μm的重掺杂N型外延层(42)。
4.根据权利要求3所述的低电容超深沟槽瞬态电压抑制二极管结构,其特征在于:所述重掺杂N型外延层(42)的电阻率为5-50 Ω.cm。
5.根据权利要求1所述的低电容超深沟槽瞬态电压抑制二极管结构,其特征在于:所述重掺杂N型外延层(42)上生长10-30μm的近本征轻掺杂N型外延层(43)。
6.根据权利要求5所述的低电容超深沟槽瞬态电压抑制二极管结构,其特征在于:所述轻掺杂N型外延层(43)的电阻率为100-800 Ω.cm。
7.根据权利要求1所述的低电容超深沟槽瞬态电压抑制二极管结构,其特征在于:所述低电容PN结的结电容的大小与轻掺杂N型外延层(43)的掺杂浓度的高低成正比。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320107801 CN203225254U (zh) | 2013-03-11 | 2013-03-11 | 低电容超深沟槽瞬变电压抑制二极管结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320107801 CN203225254U (zh) | 2013-03-11 | 2013-03-11 | 低电容超深沟槽瞬变电压抑制二极管结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203225254U true CN203225254U (zh) | 2013-10-02 |
Family
ID=49252249
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201320107801 Expired - Fee Related CN203225254U (zh) | 2013-03-11 | 2013-03-11 | 低电容超深沟槽瞬变电压抑制二极管结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203225254U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103208530A (zh) * | 2013-03-11 | 2013-07-17 | 江苏应能微电子有限公司 | 低电容超深沟槽瞬变电压抑制二极管结构 |
CN106024624A (zh) * | 2016-07-23 | 2016-10-12 | 中国振华集团永光电子有限公司(国营第八七三厂) | 一种高可靠抗辐照瞬变电压抑制二极管的制造方法 |
CN106024625A (zh) * | 2016-07-23 | 2016-10-12 | 中国振华集团永光电子有限公司(国营第八七三厂) | 一种高可靠抗辐照玻璃钝化电压调整二极管制造方法 |
-
2013
- 2013-03-11 CN CN 201320107801 patent/CN203225254U/zh not_active Expired - Fee Related
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103208530A (zh) * | 2013-03-11 | 2013-07-17 | 江苏应能微电子有限公司 | 低电容超深沟槽瞬变电压抑制二极管结构 |
CN103208530B (zh) * | 2013-03-11 | 2016-04-27 | 江苏应能微电子有限公司 | 低电容超深沟槽瞬变电压抑制二极管结构 |
CN106024624A (zh) * | 2016-07-23 | 2016-10-12 | 中国振华集团永光电子有限公司(国营第八七三厂) | 一种高可靠抗辐照瞬变电压抑制二极管的制造方法 |
CN106024625A (zh) * | 2016-07-23 | 2016-10-12 | 中国振华集团永光电子有限公司(国营第八七三厂) | 一种高可靠抗辐照玻璃钝化电压调整二极管制造方法 |
CN106024625B (zh) * | 2016-07-23 | 2019-03-05 | 中国振华集团永光电子有限公司(国营第八七三厂) | 一种高可靠抗辐照玻璃钝化电压调整二极管制造方法 |
CN106024624B (zh) * | 2016-07-23 | 2019-03-05 | 中国振华集团永光电子有限公司(国营第八七三厂) | 一种高可靠抗辐照瞬变电压抑制二极管的制造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103208530A (zh) | 低电容超深沟槽瞬变电压抑制二极管结构 | |
CN101847663B (zh) | 一种瞬间电压抑制器及形成瞬间电压抑制器的方法 | |
US10037987B2 (en) | Semiconductor structure of ESD protection device and method for manufacturing the same | |
CN104851919B (zh) | 双向穿通半导体器件及其制造方法 | |
CN106449633B (zh) | 瞬态电压抑制器及其制造方法 | |
CN105261616A (zh) | 瞬态电压抑制器及其制造方法 | |
CN107017247A (zh) | 具有低击穿电压的瞬态电压抑制器 | |
CN102306649A (zh) | 一种双向双通道的瞬态电压抑制器 | |
CN103295898A (zh) | 一种利用超深沟槽结构制造瞬变电压抑制二极管的方法 | |
CN203225254U (zh) | 低电容超深沟槽瞬变电压抑制二极管结构 | |
CN107301994A (zh) | 瞬态电压抑制器及其制作方法 | |
CN106098792A (zh) | 双向电压完全对称带有超深沟槽超低漏电的tvs器件及制法 | |
CN103579366B (zh) | Tvs器件及制造方法 | |
CN102593155B (zh) | 一种基于多孔道均流的瞬态电压抑制器 | |
CN104617157A (zh) | 一种具有超深沟槽的瞬态电压抑制器结构 | |
CN206947345U (zh) | 一种超低电容tvs器件结构 | |
CN104733544A (zh) | Tvs器件及工艺方法 | |
CN107301995A (zh) | 瞬态电压抑制器及其制作方法 | |
CN206650084U (zh) | 单向tvs结构 | |
CN103579229B (zh) | 集成过流保护的mosfet及制造方法 | |
CN103474346A (zh) | 瞬变电压抑制二极管pn结的实现方法 | |
CN104617158A (zh) | 一种具有超深沟槽的瞬态电压抑制器结构 | |
CN108428699A (zh) | 一种具有双向大骤回scr特性超低电容的tvs器件及其制造方法 | |
CN204696123U (zh) | 一种具有超深沟槽的瞬态电压抑制器结构 | |
CN104616988B (zh) | 一种具有超深沟槽的瞬态电压抑制器结构的制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20131002 Termination date: 20160311 |
|
CF01 | Termination of patent right due to non-payment of annual fee |