CN206650084U - 单向tvs结构 - Google Patents
单向tvs结构 Download PDFInfo
- Publication number
- CN206650084U CN206650084U CN201621397423.2U CN201621397423U CN206650084U CN 206650084 U CN206650084 U CN 206650084U CN 201621397423 U CN201621397423 U CN 201621397423U CN 206650084 U CN206650084 U CN 206650084U
- Authority
- CN
- China
- Prior art keywords
- doped region
- doped
- impurity
- substrate
- type impurity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Semiconductor Integrated Circuits (AREA)
Abstract
提供了一种单向TVS结构,包括:衬底,掺杂有第一类型杂质;第一掺杂区,设置在该衬底的顶面上并掺杂有第二类型杂质;第二掺杂区,设置在该衬底的底面下方并掺杂有第一类型杂质;至少一个第三掺杂区,设置在该衬底的底面下方并掺杂有第二类型杂质;以及导电层,设置在该第三掺杂区下方并将该第二掺杂区和第三掺杂区电性连接。
Description
技术领域
本实用新型涉及TVS领域,具体涉及一种单向TVS结构及其制造方法。
背景技术
TVS(Transient Voltage Suppressor,瞬态电压抑制)二极管的两极受到反向瞬态高能量冲击时,它能以极快的速度,将其两极间的高阻抗变为低阻抗,吸收电源和信号线上的浪涌功率,使两极间的电压箝位于一个预定值。
传统的单向TVS只有一个PN结,器件具有单项导电性,控制衬底的电阻率和掺杂浓度来控制器件的击穿电压。作为保护器件,抗浪涌能力是其关键指标,通常情况下,器件的芯片面积越大,抗浪涌能力就越强。但是考虑到成本,芯片封装和需要保护的电路的物理尺寸,增大芯片面积受到严格的限制。
传统的单向TVS如图1所示,102是掺杂有P型杂质或N型杂质的掺杂层,104是掺杂有P型杂质和N型杂质的另一种杂质的掺杂层。当TVS二极管的两极受到反向瞬态高能量冲击时,它能以极快的速度,将其两极间的高阻抗变为低阻抗,吸收电源和信号线上的浪涌功率,使两极间的电压箝位于一个预定值。
然而,上面的TVS结构具有以下缺点:抗浪涌能力受到芯片大小的严重的制约;改变掺杂浓度和衬底浓度对抗浪涌能力提升有限,而且受到器件工作电压的限制;减少硅片的厚度可以增加抗浪涌能力,但是受到产线处理薄片能力的限制。
实用新型内容
本实用新型的目的在于提供了一种TVS结构,以提高TVS的抗浪涌能力。为实现以上目的,本实用新型提供了一种单向TVS结构,包括:
衬底,掺杂有第一类型杂质;
第一掺杂区,设置在该衬底的顶面上并掺杂有第二类型杂质;
第二掺杂区,设置在该衬底的底面下方并掺杂有第一类型杂质;
至少一个第三掺杂区,设置在该衬底的底面下方并掺杂有第二类型杂质;以及
导电层,设置在该第三掺杂区下方并将该第二掺杂区和第三掺杂区电性连接。
优选地,该第一类型杂质为N型杂质以及该第二类型杂质为P型杂质;或该第一类型杂质为P型杂质以及该第二类型杂质为N型杂质。
优选地,该第三掺杂区的横向截面中的最大内切圆的直径大于等于100μm。
优选地,该第二掺杂区的掺杂浓度大于该衬底的掺杂浓度。
优选地,在第二掺杂区表面的第一类型杂质的浓度为1×1019atom/cm3-1×1021atom/cm3。
优选地,该衬底中的第一类型杂质的浓度为5×1013atom/cm3-1×1018atom/cm3;在第一掺杂区表面的第二类型杂质的浓度是1×1019atom/cm3-1×1021atom/cm3;和/或在第三掺杂区表面的第二类型杂质的浓度是1×1019atom/cm3-1×1021atom/cm3。
优选地,该衬底的厚度为150μm~350μm;该第一掺杂区的结深为10-60μm;该第二掺杂区的结深为10-100μm;和/或该第三掺杂区的结深为10-100μm。
优选地,该向TVS结构还包括第四掺杂区,该第四掺杂区设置在第一掺杂区和衬底之间并掺杂有第一类型杂质。
优选地,在第四掺杂区中的第一类型杂质的浓度是5×1013atom/cm3-1×1019atom/cm3。
更优选地,在第四掺杂区中的第一类型杂质的浓度是5×1014atom/cm3。
优选地,该第四掺杂区的扩散深度为20-60μm。
本实用新型提供的TVS结构,衬底下方设置有具有第二掺杂区和第三掺杂区,并且通过导电层将第二掺杂区和第三掺杂区电性连接,可实现PN结的正向电流注入,调制衬底电导,从而增强器件的抗浪涌能力,在正常工作范围内,正向通流能力可以满足保护需求。
附图说明
图1是现有的TVS结构的示意图;
图2是本实用新型的TVS结构的没有画出导电层的仰视图;
图3是本实用新型的TVS结构沿图2中的A-A线的剖面图;
图4是本实用新型的TVS结构的另一实施例的剖面图;
图5是本实用新型的TVS结构的另一实施例的剖面图;以及
图6是本实用新型的TVS结构的另一实施例的剖面图。
图7是本发明的TVS结构的另一实施例的剖面图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
需要说明的是,在附图或说明书描述中,相似或相同的特征都使用相同的标号。
本文中提及的方位词“顶面”、“底面”、“上”、“下”等,仅参考附图的方向进行描述,是为了技术人员更好地了解本实用新型中的各个特征的位置关系,仅仅作为说明目的,而不能理解为对本实用新型的限制。
另外,虽然本文给出了特征的参数的范围,应当了解,范围两端的值无需确切等于相应的值,而是可在可接受的误差容限或设计约束内近似于相应的值。
参见图2和图3,根据本实用新型的某些实施例,TVS结构包括:衬底202,第一掺杂区204,第二掺杂区206,第三掺杂区208和导电层210。衬底202掺杂有第一类型杂质。第一掺杂区204设置在该衬底的顶面上并掺杂有第二类型杂质。第二掺杂区206设置在该衬底下方并掺杂有第一类型杂质;第三掺杂区208设置在该衬底下方并掺杂有第二类型杂质。导电层210设置在该第三掺杂区208下方并将该第二掺杂区206和第三掺杂区208电性连接。在图2的实施例中,第三掺杂区208的数量为4个,但是在其他实施例中,第三掺杂区的数量不限于四个,一个或一个以上均可。
本实用新型提供的TVS结构,衬底下方设置有具有第二掺杂区和第三掺杂区,并且通过导电层将第二掺杂区和第三掺杂区电性连接,可实现PN结的正向电流注入,调制衬底电导,从而增强器件的抗浪涌能力,在正常工作范围内,正向通流能力可以满足保护需求。
在图2的实施例中,第三掺杂区的形状为圆柱体,该圆柱体的横向截面的直径大于等于100μm。在其他实施例中,第三掺杂区208的形状可以为正方体、长方体、或其他规则或不规则形状。对不同形状的第三掺杂区208,该第三掺杂区208的横向截面中的最大内切圆的直径大于等于100μm。例如,参见图4,当第三掺杂区208的横向截面为五角星形时,五角星内的最大内切圆的直径D大于等于100μm。
在某些实施例中,该第一类型杂质为N型杂质以及该第二类型杂质为P型杂质。在某些实施例中,该第一类型杂质为P型杂质以及该第二类型杂质为N型杂质。在某些实施例中,该导电层210为金属层或其他可导电的薄膜。
在某些实施例中,该第二掺杂区的掺杂浓度大于该衬底的掺杂浓度。在一些实施例中,在第二掺杂区表面的第一类型杂质的浓度为1×1019atom/cm3-1×1021atom/cm3。在一些实施例中,该衬底中的第一类型杂质的浓度为5×1013atom/cm3-1×1018atom/cm3。在一些实施例中,在第一掺杂区表面的第二类型杂质的浓度是1×1019atom/cm3-1×1021atom/cm3。在一些实施例中,在第三掺杂区表面的第二类型杂质的浓度是1×1019atom/cm3-1×1021atom/cm3。
在某些实施例中,该衬底的厚度为150μm~350μm。在某些实施例中,该第一掺杂区的结深为10-60μm。在某些实施例中,该第二掺杂区的结深为10-100 μm。在某些实施例中,该第三掺杂区的结深为10-100μm。
在图3的实施例中,该TVS结构为凸台型。然而,在某些实施例中,该TVS结构还可以为平板型,如图5所示。
参见图6和图7,为了实现不同的工作电压,该向TVS结构还包括第四掺杂区212,该第四掺杂区212设置在第一掺杂区和衬底之间并掺杂有第一类型杂质。在一些实施例中,在第四掺杂区212中的第一类型杂质的浓度是5×1013atom/cm3-1×1019atom/cm3。在某个实施例中,在第四掺杂区212中的第一类型杂质的浓度是5×1014atom/cm3。在某些实施例中,该第四掺杂区212的扩散深度为20-60μm。该TVS结构的工作电压可取决于该第四掺杂区212的扩散深度,可以根据TVS的工作电压选择第四掺杂区212的扩散深度。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (10)
1.一种单向TVS结构,其特征在于,包括:
衬底,掺杂有第一类型杂质;
第一掺杂区,设置在该衬底的顶面上并掺杂有第二类型杂质;
第二掺杂区,设置在该衬底的底面下方并掺杂有第一类型杂质;
至少一个第三掺杂区,设置在该衬底的底面下方并掺杂有第二类型杂质;以及,
导电层,设置在该第三掺杂区下方并将该第二掺杂区和第三掺杂区进行电性连接。
2.如权利要求1所述的单向TVS结构,其特征在于,该第一类型杂质为N型杂质以及该第二类型杂质为P型杂质;或该第一类型杂质为P型杂质以及该第二类型杂质为N型杂质。
3.如权利要求1所述的单向TVS结构,其特征在于,该第三掺杂区的横向截面中的最大内切圆的直径大于等于100μm。
4.如权利要求1所述的单向TVS结构,其特征在于,该第二掺杂区的掺杂浓度大于该衬底的掺杂浓度。
5.如权利要求2所述的单向TVS结构,其特征在于,在第二掺杂区表面的第一类型杂质的浓度为1×1019/atom/cm3-1×1021atom/cm3。
6.如权利要求2所述的单向TVS结构,其特征在于,
在第一掺杂区表面的第二类型杂质的浓度是1×1019atom/cm3-1×1021atom/cm3;和/或在第三掺杂区表面的第二类型杂质的浓度是1×1019atom/cm3-1×1021atom/cm3。
7.如权利要求1所述的单向TVS结构,其特征在于,该衬底的厚度为150μm~350μm;该第一掺杂区的结深为10-60μm;该第二掺杂区的结深为10-100μm;和/或该第三掺杂区的结深为10-100μm。
8.如权利要求2所述的单向TVS结构,其特征在于,该向TVS结构还包括第四掺杂区,该第四掺杂区设置在第一掺杂区和衬底之间并掺杂有第一类型杂质。
9.如权利要求8所述的单向TVS结构,其特征在于,在第四掺杂区中的第一类型杂质的浓度是5×1014atom/cm3。
10.如权利要求8所述的单向TVS结构,其特征在于,该第四掺杂区的扩散深度为20-60μm。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201621397423.2U CN206650084U (zh) | 2016-12-19 | 2016-12-19 | 单向tvs结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201621397423.2U CN206650084U (zh) | 2016-12-19 | 2016-12-19 | 单向tvs结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN206650084U true CN206650084U (zh) | 2017-11-17 |
Family
ID=60283049
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201621397423.2U Active CN206650084U (zh) | 2016-12-19 | 2016-12-19 | 单向tvs结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN206650084U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106783949A (zh) * | 2016-12-19 | 2017-05-31 | 东莞市阿甘半导体有限公司 | 单向tvs结构及其制造方法 |
CN108110063A (zh) * | 2018-01-08 | 2018-06-01 | 浙江明德微电子股份有限公司 | 一种单向tvs芯片 |
-
2016
- 2016-12-19 CN CN201621397423.2U patent/CN206650084U/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106783949A (zh) * | 2016-12-19 | 2017-05-31 | 东莞市阿甘半导体有限公司 | 单向tvs结构及其制造方法 |
WO2018113583A1 (zh) * | 2016-12-19 | 2018-06-28 | 东莞市阿甘半导体有限公司 | 单向tvs结构及其制造方法 |
CN108110063A (zh) * | 2018-01-08 | 2018-06-01 | 浙江明德微电子股份有限公司 | 一种单向tvs芯片 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7989923B2 (en) | Bi-directional transient voltage suppression device and forming method thereof | |
CN101527324B (zh) | 双向低压穿通瞬态电压抑制二极管及其制作方法 | |
CN107017247A (zh) | 具有低击穿电压的瞬态电压抑制器 | |
CN106783949A (zh) | 单向tvs结构及其制造方法 | |
CN206650084U (zh) | 单向tvs结构 | |
CN101878570A (zh) | 外延浪涌保护器件 | |
CN105374815A (zh) | 一种双向瞬态电压抑制器件 | |
CN103354236A (zh) | 内嵌齐纳二极管结构的可控硅瞬态电压抑制器 | |
CN103208530A (zh) | 低电容超深沟槽瞬变电压抑制二极管结构 | |
CN103840013A (zh) | 双向tvs二极管及其制造方法 | |
CN101878571A (zh) | 低电容半导体器件 | |
CN205828393U (zh) | 一种用于静电放电保护的高密度栅极二极管 | |
CN103390618B (zh) | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 | |
CN103413807B (zh) | 低电容单向瞬态电压抑制器 | |
CN202601620U (zh) | 快恢复二极管 | |
CN103354229B (zh) | 一种穿通型瞬态电压抑制器 | |
CN104617158B (zh) | 一种具有超深沟槽的瞬态电压抑制器结构 | |
CN103579366A (zh) | Tvs器件及制造方法 | |
CN104733544A (zh) | Tvs器件及工艺方法 | |
CN205177840U (zh) | 一种双向瞬态电压抑制器件 | |
CN206947345U (zh) | 一种超低电容tvs器件结构 | |
CN101523606B (zh) | 高击穿电压二极管及其形成方法 | |
CN203351597U (zh) | 内嵌齐纳二极管结构的可控硅瞬态电压抑制器 | |
CN206742245U (zh) | 一种双向对称的tvs二极管 | |
CN104616988B (zh) | 一种具有超深沟槽的瞬态电压抑制器结构的制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20191112 Address after: 243000 south of workshop 1, building 5, 2189 Huxi South Road, Ma'anshan economic and Technological Development Zone, Ma'anshan City, Anhui Province Patentee after: MAANSHAN Penang Electronics Co., Ltd Address before: 523808, Guangdong, Dongguan province hi tech Industrial Development Zone Songshan Lake Road, No. 8 venture capital building, 1 floor, 111, 112B, 112C, 112D Patentee before: Dongguan Agam Semiconductor Co., Ltd. |