CN1815711A - 内连线结构及其形成方法 - Google Patents
内连线结构及其形成方法 Download PDFInfo
- Publication number
- CN1815711A CN1815711A CNA2005101027765A CN200510102776A CN1815711A CN 1815711 A CN1815711 A CN 1815711A CN A2005101027765 A CNA2005101027765 A CN A2005101027765A CN 200510102776 A CN200510102776 A CN 200510102776A CN 1815711 A CN1815711 A CN 1815711A
- Authority
- CN
- China
- Prior art keywords
- opening
- dielectric material
- insulative
- internal connection
- wire structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
- H01L21/76808—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving intermediate temporary filling with material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76831—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/5329—Insulating materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/5329—Insulating materials
- H01L23/53295—Stacked insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/10—Applying interconnections to be used for carrying current between separate components within a device
- H01L2221/1005—Formation and after-treatment of dielectrics
- H01L2221/101—Forming openings in dielectrics
- H01L2221/1015—Forming openings in dielectrics for dual damascene structures
- H01L2221/1031—Dual damascene by forming vias in the via-level dielectric prior to deposition of the trench-level dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53214—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
- H01L23/53223—Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53228—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
- H01L23/53238—Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53257—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
- H01L23/53266—Additional layers associated with refractory-metal layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本发明提供一种内连线结构及其形成方法,此形成方法包括在一导电区域上形成一第一介电材料,在该第一介电材料上形成一第一绝缘介电材料,在该第一绝缘介电材料中形成一第一开口,使用一第二介电材料覆盖该第一开口,在该第一绝缘介电材料之上形成一第二绝缘介电材料,在该第二绝缘介电材料中形成一第二开口,该第二开口是形成于该第一开口之上,并且与该第一开口互相连接,以及使用一导电金属填充该第一与该第二开口,用以使该等开口中的该导电金属与该导电区域电性相连。本发明可改善半导体装置中集成电路的性能与可靠度,并可降低制造成本。
Description
技术领域
本发明是有关于一种半导体装置的制造方法,特别是有关于一种形成于金属间介电层(inter-metal dielectric;IMD)中的双镶嵌内连线结构,以及形成上述结构的方法,该结构具有一覆盖有介电衬里层的介层窗,此介电衬里层亦可用来当作后续形成沟槽时的蚀刻停止层,此方法具有可避免蚀刻沟槽时所导致的缺陷,并进一步改善装置的性能以及可靠度。
背景技术
目前在集成电路中形成内连线结构的趋势是使用低介电常数绝缘介电材料以及金属镶嵌结构,用以增加电性传输速度以及获得镶嵌或双镶嵌结构所固有的优点。
随着集成电路的尺寸持续缩小,目前常使用低介电常数材料来减少信号的延迟以及电力损失效应(power loss effect)。其中一种方法是将孔洞或者掺杂物导入绝缘介电层中来实现前述的功效,这种绝缘介电层亦称作金属间介电层(inter-metaldielectric;IMD)。
基于上述对于较小介电常数值的材料的需要而促使数种有机与无机低介电常数材料的发展。这些在半导体装置中作为绝缘材料的有机与无机低介电常数材料一般皆具有小于3.5的介电常数值。
但低介电常数材料具有一个问题,即在形成内连线的制程中,在等离子蚀刻之下的低介电常数材料会较为脆弱(susceptibility)而易受到损害,例如过度蚀刻而改变开口的蚀刻轮廓(etchprofile),并降低介电材料的品质。由于在双镶嵌结构的制造过程中会使用多次的蚀刻步骤,因此,上述在内连线的形成制程中所遭遇到的数种问题,在双镶嵌结构的形成过程中以及在高深宽比(aspect ratio)的开口中将会更为严重。
为克服前述制程中所遭遇到的问题,先前技术提出一种改善方法,该方法通过在介层窗蚀刻步骤之后将有机树脂部分地填充入介层窗开口中形成一介层窗插塞(plug),其中该介层窗开口是形成于上方与下方的绝缘介电层中,且上方与下方的绝缘介电层之间还包括一蚀刻停止层。在此形成的介层窗插塞是用来保护该介层窗开口在后续的沟槽蚀刻过程中不受到损害。但上述步骤包含有制程较为复杂以及成本较高等缺点。除此之外,前述步骤尚有其他缺点,例如在沟槽与介层窗介面处的蚀刻残留栅栏(etchingresidue fences)的形成,在沟槽底部的微沟槽缺陷(micro-trenching defects),以及形成该介层窗插塞的高度难以控制等缺点。
发明内容
基于上述现今制程中所遭遇到的问题,因此,本发明提供一种可靠度更高且制造成本较低的双镶嵌内连线结构及其制造方法,用以克服先前技术中所遭遇到的问题与缺点。
本发明提供一种具有较佳的轮廓(profile)以及较少缺陷的双镶嵌结构及其制造方法。
在本发明提供一种内连线结构的形成方法,包括在一导电区域上形成一第一介电材料,在该第一介电材料上形成一第一绝缘介电材料,在该第一绝缘介电材料中形成一第一开口,使用一第二介电材料覆盖该第一开口,在该第一绝缘介电材料之上形成一第二绝缘介电材料,在该第二绝缘介电材料中形成一第二开口,该第二开口是形成于该第一开口之上,并且与该第一开口互相连接,以及使用一导电金属填充该第一与该第二开口,用以使该等开口中的该导电金属与该导电区域电性相连。
本发明所述的内连线结构的形成方法,该第二介电材料是形成于该第一绝缘介电材料上,而该第二绝缘介电材料是形成于该第一开口之上但并未填满该第一开口。
本发明所述的内连线结构的形成方法,形成一第二开口的步骤中包括一第一蚀刻步骤,该第一蚀刻步骤停止于该第二介电层上,形成一第二开口的步骤中并包括一第二蚀刻步骤,用以移除该第一开口底部的该第一介电材料,并暴露该导电区域。
本发明所述的内连线结构的形成方法,在形成该第二开口之后,一部分的该第二介电材料保留于该第一开口的侧壁上。
本发明所述的内连线结构的形成方法,该第二绝缘介电材料包括一低介电常数材料,且该低介电常数材料是由掺杂碳的氧化硅或掺氟硅玻璃所构成。
本发明所述的内连线结构的形成方法,该第一介电材料是择自由氮化硅、碳化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群,而该第二介电材料是择自由氮化硅、氮氧化硅、氧化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群。
本发明还提供一种内连线结构的形成方法,所述内连线结构的形成方法包括:提供一介层窗开口,该介层窗开口是延伸于一第一绝缘介电材料,直到一导电区域上的一蚀刻停止层为止;在该第一绝缘介电材料之上形成一介电衬里层,以顺应性地将该介电衬里层形成于该介层窗开口的侧壁及底部上;在该第一绝缘介电材料上形成一第二绝缘介电材料;在该第二绝缘介电材料上形成一光致抗蚀剂层;利用等离子蚀刻该第二绝缘介电材料而形成一沟槽开口,该沟槽开口是形成于该介层窗开口之上,用以形成一双镶嵌开口;利用临场灰化步骤移除位于该沟槽开口之上的该光致抗蚀剂层;施以一临场等离子蚀刻步骤以移除该介电衬里层的底部区域以及该蚀刻停止层,用以暴露出该导电区域;以及使用一导电材料填充该双镶嵌开口。
本发明另提供一种内连线结构,所述内连线结构包括:一第一介电材料,形成于一导电区域上;一第一绝缘介电材料,形成于该第一介电材料上;一第一开口,形成于该第一绝缘介电材料中;一介电衬里层,覆盖于该第一开口的侧壁上;一第二绝缘介电材料,形成于该第一绝缘介电材料上;一第二开口,形成于该第一开口上的该第二绝缘介电材料中,且该第二开口与该第一开口连接;以及一导电材料,填充于该第一与该第二开口中,用以使该导电材料与该导电区域电性连接。
本发明所述的内连线结构,该介电衬里层是配置于该第一绝缘介电材料与该第二绝缘介电材料之间。
本发明所述的内连线结构,该第二绝缘介电材料包括一低介电常数材料,且该低介电常数材料是由掺杂碳的氧化硅或掺氟硅玻璃所构成。
本发明所述的内连线结构,该第一介电材料是择自由氮化硅、碳化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群,而该介电衬里层是择自由氮化硅、氮氧化硅、氧化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群。
本发明所述的内连线结构及其形成方法,可避免在沟槽蚀刻制程中产生蚀刻轮廓缺陷,除此之外,可避免一些导致沟槽与介层窗介面处蚀刻轮廓品质下降的面的发生。另外,可降低导电材料的介层窗导致金属内连线腐蚀。本发明可改善半导体装置中集成电路的性能与可靠度,并可降低制造成本。
附图说明
图1A至图1G是绘示出根据本发明的实施例所制造的双镶嵌结构的实施步骤的剖面图;
图2是绘示出根据本发明的数种实施例的流程图。
具体实施方式
为让本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图示,作详细说明如下:
本发明是有关于一种双镶嵌结构及其制造方法,该双镶嵌结构具有介层窗(via)以及沟槽(trench),其中该介层窗是形成于第一低介电常数(low-K)金属间介电(inter-metal dielectric;IMD)层中,而沟槽是形成于第二低介电常数金属间介电层中。本发明可用以克服在低介电常数材料中形成双镶嵌结构时所产生的问题。本发明具有改善蚀刻的制程容许度(process window)、对于蚀刻轮廓(etching profiles)具有较好的控制能力以及避免在等离子蚀刻的过程中伤害低介电常数材料等优点。与先前形成介层窗插塞(plug)的现有技术相较,本发明的双镶嵌结构及其制造方法可提供一种性能更为良好、可靠度更高,且制造成本更低廉的双镶嵌结构。
值得一提的是,虽然本发明的双镶嵌结构及其制造方法特别适用于铜填充的双镶嵌结构,然本发明不限于此,其他诸如钨、铝及其合金等其他材料依然可适用于本发明。
例如,请参照图1A至图1F,如图依序显示在集成电路制程中,根据本发明的一实施例所制造的多层半导体装置的部分的剖面图。
请参照图1A,首先提供一基底5,在此基底5上形成导电区域10以作为顶部材料层之用,导电区域10可以是形成于半导体晶圆上的金属或半导体,并经由微电子集成电路制程中的技术加以制造。在导电区域10上形成第一蚀刻停止层(第一介电层)12A,此第一蚀刻停止层12A最好是由氮化硅(例如SiN,Si3N4)、碳化硅(例如SiC)、掺杂碳的氧化硅或上述各材料的组合所构成。在一实施例中,第一介电层最好是含氮的介电材质。
蚀刻停止层的厚度大约介于300埃至700埃之间,且此蚀刻停止层基本上是经由化学气相沉积法(chemical vapor deposition;CVD)、低压化学气相沉积法(low-pressure chemical vapordeposition;LPCVD)、等离子加强型化学气相沉积法(plasma-enhanced chemical vapor deposition;PECVD)或高密度等离子化学气相沉积法(high density plasma chemical vapordeposition;HDP-CVD)等方法加以形成。
请继续参照图1A,在第一蚀刻停止层12A上形成第一绝缘介电层14A,该第一绝缘介电层14A亦称为金属间介电层(inter-metal dielectric;IMD),其可以由有机或无机的氧化硅为主的材料所构成,最好是以无机的材料为主。例如,最好是由例如掺氟硅玻璃(fluorinated silicate glass;FSG)或掺杂碳的氧化硅等材料构成。在一实施例中,第一绝缘介电层14A最好是以介电常数小于约3.2的介电材料所构成,例如以低介电常数无机氧化硅为主的材料。在另一实施例中,第一绝缘介电层14A可以是利用例如化学气相沉积法(CVD)、低压化学气相沉积法(LPCVD)、等离子加强型化学气相沉积法(PECVD)或高密度等离子化学气相沉积法(high density plasma chemical vapor deposition;HDP-CVD)等化学气相沉积法加以形成。例如,第一绝缘介电层14A可以是由应用材料公司制造的黑钻石(BLACK DIAMONDTM)或者由其他无机低介电常数材料所构成。除此之外,其他可使用的合适低介电常数无机材料还包括含甲基硅酸盐(methyl silsesquioxane;MSQ)、含氢硅酸盐(hydrogen silsesquioxane;HSQ)、以及氟化四乙基正硅酸盐(fluorine tetra-ethyl-orthosilicate;FTEOS)。在一实施例中,第一绝缘介电层14A最好是掺氟硅玻璃(FSG),用以增强机械强度。此外,可视情况在第一绝缘介电层14A之上形成一种有机或无机第一抗反射层(anti-reflectancecoating;ARC)13A。
请参照图1B,在金属间介电层14A之上形成第一光致抗蚀剂层16A。此光致抗蚀剂层16A是经由微影图案化制程以形成介层窗的蚀刻掩膜。之后,在第一金属间介电层14A上使用例如反应性离子蚀刻(reactive ion etch;RIE)的等离子蚀刻制程,并停止于第一蚀刻停止层12A,用以形成介层窗开口18A,在此蚀刻过程中可能会有一小部分的第一蚀刻停止层12A被移除。其中,此介层窗开口可以是例如圆洞的圆柱结构,亦可以是例如狭缝的长方形结构。在蚀刻介层窗之后,该第一光致抗蚀剂层16A是以化学剥除法(chemical stripping)或等离子灰化法(plasma ashing)去除。
请参照图1C,本发明的特征之一在于,移除光致抗蚀剂层16A以及可视情况移除第一抗反射层13A之后,在金属间介电层14A上形成第二蚀刻停止层(第二介电层)12B,用以覆盖介层窗开口18A的侧壁与底部。该第二蚀刻停止层12B可以是由氮化硅(例如SiN,Si3N4)、氮氧化硅(例如SiON)、掺杂碳的氧化硅、氧化硅或上述各材料的组合所构成。在一实施例中,该第二蚀刻停止层12B最好是由含氮的介电材料所构成,其厚度大约介于20埃至200埃之间,并最好是经由原子层化学气相沉积法(atomic layer chemicalvapor deposition;ALCVD)加以形成。
请参照图1D,在第二蚀刻停止层12B上形成第二绝缘介电层14B(也是一种金属间介电层)。在介层窗开口18A之上形成此第二绝缘介电层14B但最好不填充此介层窗开口18A。例如,可以使用化学气相沉积法(CVD)、等离子加强型化学气相沉积法(PECVD)或高密度等离子化学气相沉积法(HDP-CVD)来形成金属间介电层14B,而一小部分的介层窗开口18A的顶部区域被金属间介电层14B所填充。第二绝缘介电层14B可以使用与第一绝缘介电层14A相同或不同的材料。在一实施例中,该第二绝缘介电层可以是由低介电常数的有机或无机材料所构成,最好是以无机的材料为主,并且具有约小于3.2的介电常数值。例如,掺杂碳的氧化物可具有大约介于2.4至3.2的低介电常数值。在此所谓的“低介电常数”指的是介电常数值小于或等于3.2。在一实施例中,只有第二绝缘介电层14B是由低介电常数材料所构成。
请参照图1E,在第二金属间介电层14B上形成第二抗反射层13B。第二抗反射层13B是由有机或无机材料所构成,最好是以无机的材料为主,例如,第二抗反射层13B是择自至少一种由SiN、SiON、SiC与SiOC所构成的族群。之后,于此半导体装置上形成第二光致抗蚀剂层16B,并经由微影图案化制程以形成沟槽的蚀刻掩膜。之后,随即使用等离子蚀刻方法(例如反应性离子蚀刻法)蚀刻该金属间介电层14B,终止于第二蚀刻停止层12B而形成一沟槽开口18B。值得注意的是,此沟槽开口18B可以形成并覆盖于多个介层窗开口之上。
请参照图1F,使用例如临场(in-situ)灰化(ashing)的剥除(strip)步骤移除第二光致抗蚀剂层16B,之后,覆盖于介层窗开口18A之上的第二蚀刻停止层12B被施以例如反应性离子蚀刻(RIE)的等离子蚀刻步骤,以移除介层窗开口18A底部的第一蚀刻停止层12A与第二蚀刻停止层12B并暴露出底下的导电区域10。在光致抗蚀剂灰化以及蚀刻的过程中,该第一绝缘介电层14A以及其中的介层窗轮廓是被覆盖于其上的第二蚀刻停止层12B所保护。除此之外,在移除介层窗开口18A底部的蚀刻停止层的过程中,位于沟槽开口18B底部区域的第二蚀刻停止层12B可部分或全部地被蚀刻,因此可将双镶嵌结构开口的轮廓保存下来。值得注意的是,一部分覆盖于介层窗开口18A之上的第二蚀刻停止层12B可依然覆盖于介层窗开口18A的侧壁部分。
请参照图1G,接着施行后续的数个步骤以完成本发明的双镶嵌结构。例如,可视情况在双镶嵌结构开口中顺应性地形成阻障层20,随后使用如化学气相沉积法(CVD)、物理气相沉积法(physical vapor deposition;PVD)或电化学沉积法(electro-chemical deposition;ECD),将金属层22沉积填满于该双镶嵌开口之中,该金属层22可由铝、铜、钨或上述金属的合金所构成。之后,施以化学机械研磨(chemical mechanical polish)步骤,移除位于该双镶嵌结构开口之上的金属层22,以及移除位于金属间介电层14B之上的第二抗反射层13B,而完成本发明的双镶嵌结构。
根据本发明,可避免在沟槽蚀刻制程中产生蚀刻轮廓缺陷(etching profile defects),这些蚀刻轮廓缺陷例如是在沟槽与介层窗介面处所形成的蚀刻残留栅栏(etching residue fences),以及在沟槽底部所形成的微沟槽缺陷(micro-trenching defects)。除此之外,由于在移除介层窗底部的蚀刻停止层时,有一部分的蚀刻停止层被过度蚀刻,因此可避免一些导致沟槽与介层窗介面处蚀刻轮廓品质下降的面(facets)的发生。另外,介层窗开口18A侧壁上所残留的第二蚀刻停止层12B亦具有无法预期的功效,因其可降低导电材料(例如铜)的介层窗导致金属内连线腐蚀(viainduced metal interconnect corrosion;VIMIC)。与先前形成介层窗中的插塞(plug)的现有技术相较之下,本发明可改善半导体装置中集成电路的性能与可靠度(reliability),并可降低制造成本。
请参照图2,图中显示的是包含有数种实施例的本发明的流程图。在步骤201中提供具有第一导电区域的半导体基底。在步骤203中,在导电区域上形成第一介电材料。在步骤205中,在第一介电材料上形成第一绝缘介电材料。在步骤207中,在第一绝缘介电材料中形成第一开口。在步骤209中,在第一绝缘介电材料上形成介电衬里层,用以覆盖第一开口。在步骤211中,在第一绝缘介电材料上形成第二绝缘介电材料。在步骤213中,在第一开口上的第二绝缘介电材料中形成第二开口。在步骤215中,移除位于第一开口底部的介电衬里层,以暴露出导电区域。在步骤217中,将导电材料填充于第一开口以及第二开口中,用以使该等开口中的该导电金属与该导电区域电性相连。
以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。
附图中符号的简单说明如下:
5:基底 10:导电区域
12A:第一蚀刻停止层
12B:第二蚀刻停止层
13A:第一抗反射层
13B:第二抗反射层
14A:第一绝缘介电层
14B:第二绝缘介电层
16A:第一光致抗蚀剂层
16B:第二光致抗蚀剂层
18A:介层窗开口 20:阻障层
18B:沟槽开口 22:金属层
Claims (11)
1.一种内连线结构的形成方法,所述内连线结构的形成方法包括:
在一导电区域上形成一第一介电材料;
在该第一介电材料上形成一第一绝缘介电材料;
在该第一绝缘介电材料中形成一第一开口;
使用一第二介电材料覆盖该第一开口;
在该第一绝缘介电材料之上形成一第二绝缘介电材料;
在该第二绝缘介电材料中形成一第二开口,该第二开口是形成于该第一开口之上,并且与该第一开口互相连接;以及
使用一导电金属填充该第一与该第二开口,用以使该开口中的该导电金属与该导电区域电性相连。
2.根据权利要求1所述的内连线结构的形成方法,其特征在于:该第二介电材料是形成于该第一绝缘介电材料上,而该第二绝缘介电材料是形成于该第一开口之上但并未填满该第一开口。
3.根据权利要求1所述的内连线结构的形成方法,其特征在于:形成一第二开口的步骤中包括一第一蚀刻步骤,该第一蚀刻步骤停止于该第二介电层上,形成一第二开口的步骤中并包括一第二蚀刻步骤,用以移除该第一开口底部的该第一介电材料,并暴露该导电区域。
4.根据权利要求1所述的内连线结构的形成方法,其特征在于:在形成该第二开口之后,一部分的该第二介电材料保留于该第一开口的侧壁上。
5.根据权利要求1所述的内连线结构的形成方法,其特征在于:该第二绝缘介电材料包括一低介电常数材料,且该低介电常数材料是由掺杂碳的氧化硅或掺氟硅玻璃所构成。
6.根据权利要求1所述的内连线结构的形成方法,其特征在于:该第一介电材料是择自由氮化硅、碳化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群,而该第二介电材料是择自由氮化硅、氮氧化硅、氧化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群。
7.一种内连线结构的形成方法,所述内连线结构的形成方法包括:
提供一介层窗开口,该介层窗开口是延伸于一第一绝缘介电材料,直到一导电区域上的一蚀刻停止层为止;
在该第一绝缘介电材料之上形成一介电衬里层,以顺应性地将该介电衬里层形成于该介层窗开口的侧壁及底部上;
在该第一绝缘介电材料上形成一第二绝缘介电材料;
在该第二绝缘介电材料上形成一光致抗蚀剂层;
利用等离子蚀刻该第二绝缘介电材料而形成一沟槽开口,该沟槽开口是形成于该介层窗开口之上,用以形成一双镶嵌开口;
利用临场灰化步骤移除位于该沟槽开口之上的该光致抗蚀剂层;
施以一临场等离子蚀刻步骤以移除该介电衬里层的底部区域以及该蚀刻停止层,用以暴露出该导电区域;以及
使用一导电材料填充该双镶嵌开口。
8.一种内连线结构,所述内连线结构包括:
一第一介电材料,形成于一导电区域上;
一第一绝缘介电材料,形成于该第一介电材料上;
一第一开口,形成于该第一绝缘介电材料中;
一介电衬里层,覆盖于该第一开口的侧壁上;
一第二绝缘介电材料,形成于该第一绝缘介电材料上;
一第二开口,形成于该第一开口上的该第二绝缘介电材料中,且该第二开口与该第一开口连接;以及
一导电材料,填充于该第一与该第二开口中,用以使该导电材料与该导电区域电性连接。
9.根据权利要求8所述的内连线结构,其特征在于:该介电衬里层是配置于该第一绝缘介电材料与该第二绝缘介电材料之间。
10.根据权利要求8所述的内连线结构,其特征在于:该第二绝缘介电材料包括一低介电常数材料,且该低介电常数材料是由掺杂碳的氧化硅或掺氟硅玻璃所构成。
11.根据权利要求8所述的内连线结构,其特征在于:该第一介电材料是择自由氮化硅、碳化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群,而该介电衬里层是择自由氮化硅、氮氧化硅、氧化硅、掺杂碳的氧化硅与上述材料的组合所构成的族群。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/048,486 | 2005-01-31 | ||
US11/048,486 US7387961B2 (en) | 2005-01-31 | 2005-01-31 | Dual damascene with via liner |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1815711A true CN1815711A (zh) | 2006-08-09 |
CN100399542C CN100399542C (zh) | 2008-07-02 |
Family
ID=36755667
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005101027765A Active CN100399542C (zh) | 2005-01-31 | 2005-09-15 | 内连线结构及其形成方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US7387961B2 (zh) |
CN (1) | CN100399542C (zh) |
TW (1) | TWI271841B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104377160A (zh) * | 2013-08-14 | 2015-02-25 | 华邦电子股份有限公司 | 金属内连线结构及其工艺 |
CN104637921A (zh) * | 2013-11-06 | 2015-05-20 | 无锡华润上华科技有限公司 | 一种半导体组件的非导电层结构及其制作方法 |
CN109427597A (zh) * | 2017-08-31 | 2019-03-05 | 台湾积体电路制造股份有限公司 | 半导体封装件中的导电通孔及其形成方法 |
CN114743952A (zh) * | 2022-06-14 | 2022-07-12 | 合肥晶合集成电路股份有限公司 | 半导体结构及其制作方法 |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100632658B1 (ko) * | 2004-12-29 | 2006-10-12 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 형성방법 |
US7422979B2 (en) * | 2005-03-11 | 2008-09-09 | Freescale Semiconductor, Inc. | Method of forming a semiconductor device having a diffusion barrier stack and structure thereof |
JP2007059434A (ja) * | 2005-08-22 | 2007-03-08 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法 |
US7727885B2 (en) * | 2006-08-29 | 2010-06-01 | Texas Instruments Incorporated | Reduction of punch-thru defects in damascene processing |
JP5103006B2 (ja) * | 2006-11-16 | 2012-12-19 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US7692230B2 (en) | 2006-12-06 | 2010-04-06 | Taiwan Semiconductor Manufacturing Co. Ltd. | MRAM cell structure |
US7772064B2 (en) * | 2007-03-05 | 2010-08-10 | United Microelectronics Corp. | Method of fabricating self-aligned contact |
WO2008157338A1 (en) * | 2007-06-14 | 2008-12-24 | Svtc Technologies, Llc | Copper-free semiconductor device interface and methods of fabrication and use thereof |
US20090137119A1 (en) * | 2007-11-28 | 2009-05-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Novel seal isolation liner for use in contact hole formation |
WO2010049881A1 (en) * | 2008-10-27 | 2010-05-06 | Nxp B.V. | Biocompatible electrodes |
CN102097490A (zh) * | 2009-12-15 | 2011-06-15 | 中芯国际集成电路制造(上海)有限公司 | 双位快闪存储器的制作方法 |
US8536064B2 (en) * | 2010-02-08 | 2013-09-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Double patterning strategy for contact hole and trench in photolithography |
US20110198609A1 (en) * | 2010-02-12 | 2011-08-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Light-Emitting Devices with Through-Substrate Via Connections |
US20120112300A1 (en) * | 2010-11-09 | 2012-05-10 | Huang-Shun Lin | Method of forming silicide for contact plugs |
DE102011002769B4 (de) * | 2011-01-17 | 2013-03-21 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Halbleiterbauelement und Verfahren zur Herstellung einer Hybridkontaktstruktur mit Kontakten mit kleinem Aspektverhältnis in einem Halbleiterbauelement |
US8853072B2 (en) * | 2011-06-06 | 2014-10-07 | Micron Technology, Inc. | Methods of forming through-substrate interconnects |
US9029260B2 (en) | 2011-06-16 | 2015-05-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gap filling method for dual damascene process |
US9360822B2 (en) | 2013-12-13 | 2016-06-07 | Lexmark International, Inc. | Photoconductor overcoat having radical polymerizable charge transport molecules containing two ethyl acrylate functional groups and urethane acrylate resins containing six radical polymerizable functional groups |
US9093503B1 (en) | 2014-01-03 | 2015-07-28 | International Business Machines Corporation | Semiconductor chip with a dual damascene wire and through-substrate via (TSV) structure |
US10985055B2 (en) | 2015-12-30 | 2021-04-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Interconnection structure with anti-adhesion layer |
US20190109090A1 (en) * | 2017-08-15 | 2019-04-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Interconnection structure lined by isolation layer |
US10347528B1 (en) | 2018-03-06 | 2019-07-09 | Globalfoundries Inc. | Interconnect formation process using wire trench etch prior to via etch, and related interconnect |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6140220A (en) * | 1999-07-08 | 2000-10-31 | Industrial Technology Institute Reseach | Dual damascene process and structure with dielectric barrier layer |
US6372636B1 (en) * | 2000-06-05 | 2002-04-16 | Chartered Semiconductor Manufacturing Ltd. | Composite silicon-metal nitride barrier to prevent formation of metal fluorides in copper damascene |
US6878615B2 (en) * | 2001-05-24 | 2005-04-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method to solve via poisoning for porous low-k dielectric |
JP2004039916A (ja) * | 2002-07-04 | 2004-02-05 | Nec Electronics Corp | 半導体装置およびその製造方法 |
-
2005
- 2005-01-31 US US11/048,486 patent/US7387961B2/en active Active
- 2005-08-09 TW TW094127003A patent/TWI271841B/zh active
- 2005-09-15 CN CNB2005101027765A patent/CN100399542C/zh active Active
-
2008
- 2008-05-27 US US12/154,823 patent/US7884013B2/en active Active
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104377160A (zh) * | 2013-08-14 | 2015-02-25 | 华邦电子股份有限公司 | 金属内连线结构及其工艺 |
CN104377160B (zh) * | 2013-08-14 | 2017-05-03 | 华邦电子股份有限公司 | 金属内连线结构及其工艺 |
CN104637921A (zh) * | 2013-11-06 | 2015-05-20 | 无锡华润上华科技有限公司 | 一种半导体组件的非导电层结构及其制作方法 |
CN109427597A (zh) * | 2017-08-31 | 2019-03-05 | 台湾积体电路制造股份有限公司 | 半导体封装件中的导电通孔及其形成方法 |
TWI657553B (zh) * | 2017-08-31 | 2019-04-21 | 台灣積體電路製造股份有限公司 | 半導體元件封裝及其製造方法 |
US10510603B2 (en) | 2017-08-31 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Conductive vias in semiconductor packages and methods of forming same |
US10978346B2 (en) | 2017-08-31 | 2021-04-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Conductive vias in semiconductor packages and methods of forming same |
CN114743952A (zh) * | 2022-06-14 | 2022-07-12 | 合肥晶合集成电路股份有限公司 | 半导体结构及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
US20080230919A1 (en) | 2008-09-25 |
US20060170106A1 (en) | 2006-08-03 |
US7387961B2 (en) | 2008-06-17 |
CN100399542C (zh) | 2008-07-02 |
TWI271841B (en) | 2007-01-21 |
US7884013B2 (en) | 2011-02-08 |
TW200627613A (en) | 2006-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100399542C (zh) | 内连线结构及其形成方法 | |
CN1167107C (zh) | 一种制造低介电常数中间层的集成电路结构的方法 | |
US8415799B2 (en) | Dual damascene interconnect in hybrid dielectric | |
US20100055898A1 (en) | Method for fabricating an integrated circuit | |
CN1835206A (zh) | 利用保护性通路盖层形成半导体器件的双镶嵌布线的方法 | |
US20030129842A1 (en) | Method for forming openings in low dielectric constant material layer | |
CN1828845A (zh) | 镶嵌结构与其形成方法 | |
CN1812074A (zh) | 形成互连结构和半导体器件的方法 | |
CN100576499C (zh) | 双镶嵌结构的形成方法 | |
US20100051578A1 (en) | Method for fabricating an integrated circuit | |
CN1967845A (zh) | 半导体器件及其制造方法 | |
CN1649126A (zh) | 用于在半导体器件中形成互连线的方法及互连线结构 | |
CN1343372A (zh) | 自对准通道结构中的气隙电介质 | |
US20050233572A1 (en) | Dual damascene structure formed of low-k dielectric materials | |
US6753260B1 (en) | Composite etching stop in semiconductor process integration | |
CN1272846C (zh) | 在半导体装置中形成金属线的方法 | |
US6495448B1 (en) | Dual damascene process | |
CN1225019C (zh) | 防止化学机械抛光中的凹陷和侵蚀的半导体器件制造方法 | |
CN1278409C (zh) | 半导体器件的制造方法和半导体器件 | |
CN1238892C (zh) | 双重镶嵌结构的制造方法 | |
CN1203540C (zh) | 双重镶嵌结构的制造方法 | |
CN1976020A (zh) | 互连结构及其形成方法 | |
US7622331B2 (en) | Method for forming contacts of semiconductor device | |
JP2004006708A (ja) | 半導体装置の製造方法 | |
CN1320609C (zh) | 半导体装置及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |