CN1551091A - 电光面板驱动电路、和具备它的电光装置及电子设备 - Google Patents
电光面板驱动电路、和具备它的电光装置及电子设备 Download PDFInfo
- Publication number
- CN1551091A CN1551091A CNA2004100374720A CN200410037472A CN1551091A CN 1551091 A CN1551091 A CN 1551091A CN A2004100374720 A CNA2004100374720 A CN A2004100374720A CN 200410037472 A CN200410037472 A CN 200410037472A CN 1551091 A CN1551091 A CN 1551091A
- Authority
- CN
- China
- Prior art keywords
- circuit
- tft
- thin film
- film transistor
- dummy
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005070 sampling Methods 0.000 claims abstract description 85
- 239000000872 buffer Substances 0.000 claims abstract description 69
- 239000000758 substrate Substances 0.000 claims abstract description 61
- 238000001514 detection method Methods 0.000 claims description 56
- 239000010409 thin film Substances 0.000 claims description 54
- 230000015572 biosynthetic process Effects 0.000 claims description 48
- 230000005540 biological transmission Effects 0.000 claims description 31
- 239000004065 semiconductor Substances 0.000 claims description 16
- 230000003139 buffering effect Effects 0.000 claims description 5
- 238000012546 transfer Methods 0.000 abstract description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 78
- 238000005755 formation reaction Methods 0.000 description 45
- 108091006146 Channels Proteins 0.000 description 32
- 230000000875 corresponding effect Effects 0.000 description 31
- 230000000052 comparative effect Effects 0.000 description 25
- 238000004088 simulation Methods 0.000 description 23
- 238000010586 diagram Methods 0.000 description 17
- 230000002457 bidirectional effect Effects 0.000 description 15
- 230000009471 action Effects 0.000 description 9
- KPHWPUGNDIVLNH-UHFFFAOYSA-M diclofenac sodium Chemical compound [Na+].[O-]C(=O)CC1=CC=CC=C1NC1=C(Cl)C=CC=C1Cl KPHWPUGNDIVLNH-UHFFFAOYSA-M 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 239000010408 film Substances 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 6
- 238000012360 testing method Methods 0.000 description 6
- 239000008393 encapsulating agent Substances 0.000 description 5
- 101000994667 Homo sapiens Potassium voltage-gated channel subfamily KQT member 2 Proteins 0.000 description 4
- 102100034354 Potassium voltage-gated channel subfamily KQT member 2 Human genes 0.000 description 4
- 230000008901 benefit Effects 0.000 description 4
- 238000006073 displacement reaction Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000000295 complement effect Effects 0.000 description 3
- 230000002349 favourable effect Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 238000012544 monitoring process Methods 0.000 description 3
- 230000033228 biological regulation Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 239000002800 charge carrier Substances 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- JEIPFZHSYJVQDO-UHFFFAOYSA-N ferric oxide Chemical compound O=[Fe]O[Fe]=O JEIPFZHSYJVQDO-UHFFFAOYSA-N 0.000 description 2
- 238000003384 imaging method Methods 0.000 description 2
- 230000003278 mimic effect Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000003534 oscillatory effect Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000004988 Nematic liquid crystal Substances 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000002772 conduction electron Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000004815 dispersion polymer Substances 0.000 description 1
- 238000005401 electroluminescence Methods 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 239000010419 fine particle Substances 0.000 description 1
- 229920002521 macromolecule Polymers 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 229910001507 metal halide Inorganic materials 0.000 description 1
- 150000005309 metal halides Chemical class 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000036962 time dependent Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Photovoltaic Devices (AREA)
Abstract
电光面板驱动电路具备:在基板之上形成,顺序输出传输信号的移位寄存器电路,缓冲顺序输出传输信号的缓冲电路,以缓冲后的传输信号作为取样脉冲供给数据线的取样电路,以及模拟缓冲电路和取样电路的至少一部分的虚设电路。将表示由虚设电路生成的取样脉冲延迟量的延迟信号反馈到移位寄存器电路以便减小延迟量;缓冲电路、取样电路和虚设电路都形成在所述基板上。
Description
技术领域
本发明属于,例如驱动液晶面板等电光面板的驱动电路、备有该电光面板和驱动电路的例如液晶装置等电光装置、以及备有该电光装置的例如液晶投影机等电子设备的技术领域。
背景技术
就这种电光面板驱动装置来说,例如,有对电光面板的数据线,供给取样图像信号的取样电路、对该取样电路供给取样脉冲的数据线驱动电路等。要将数据线驱动电路构成为,使从移位寄存器输出的传输信号作为取样脉冲,介以缓冲电路顺序输出到取样电路。另一方面,缓冲电路对移位寄存器输出的传输信号进行缓冲,要将取样电路构成为,使得缓冲后的传输信号作为取样脉冲,对图像信号线上的图像信号进行取样并供给数据线。
在这种驱动电路的结构中,一般是从移位寄存器来的传输信号输出,与供给数据线驱动电路的时钟信号的时钟周期同步进行的。因此,驱动电路中的缓冲电路或取样电路中的信号延迟的影响,对取样脉冲而言,以时钟信号为基准发生不可忽视程度的延迟。
而且现有,例如测量设于面板内的缓冲电路和取样电路中的取样脉冲的延迟时间,调整输入数据线驱动电路的时钟信号定时技术已由本申请发明人开发出来。更具体点说,构筑模拟缓冲电路和取样电路的虚设电路,作为外接IC(集成电路)安装在电光面板的基板上。进而,构筑通过对该虚设电路来的输出脉冲进行计数检测延迟时间,同时根据该检测的延迟时间调整时钟信号定时的定时调整电路,同样作为外接IC安装在电光面板的基板上。借助于这些电路,间接检测延迟时间,根据该检测结果,就能够调整输入数据线驱动电路的时钟信号定时。
但是,倘若采用上述的技术,虚设电路的输出不能正确反映取样电路和缓冲电路的特性,对利用有关虚设电路延迟时间的间接性检测中,就谈不上精度高。因此,基于其检测结果通过定时调整,存在难以充分除去延迟恶劣影响的这一技术方面问题。此外,按照专利文献1所公开的技术,为了把电光面板的内部电源利用到虚设电路中,虚设电路受到该内部电源电压的制约,一般对构成虚设电路的IC也存在要求高耐压性能的技术方面的问题。
发明内容
本发明就是鉴于上述课题而研发的,例如,将提供比较地容易而且能以高精度减小或除去因电光面板的驱动电路内发生的取样脉冲延迟而造成恶劣影响的电光面板驱动电路、备有该驱动电路和电光面板的电光装置、和备有该电光装置的各种电子设备作为目的。
本发明的电光面板驱动电路是为了解决上述课题,驱动在基板上,具备像素电极、开关控制该像素电极的开关元件和介以所述开关元件用于把图像信号供给所述像素电极的数据线的电光面板的电光面板驱动电路,具备顺序输出传输信号的移位寄存器电路、缓冲所述顺序输出的传输信号的缓冲电路、以所述缓冲后的传输信号为取样脉冲对所述图像信号进行取样并供给所述数据线的取样电路、以及模拟所述缓冲电路和所述取样电路的至少一部分的虚设电路;将表示由所述虚设电路生成的所述取样脉冲延迟量的延迟信号反馈到所述移位寄存器电路,以便减小所述延迟量;所述缓冲电路、所述取样电路和所述虚设电路都形成在所述基板上。
倘若采用本发明的电光面板驱动电路,在其工作时,就按照从移位寄存器电路通过缓冲电路输出的取样脉冲,以取样电路对图像信号进行取样。因此,对数据线供给取样后的图像信号。这样,在电光面板内,例如按照通过另外的扫描线供给的扫描信号,介以由薄膜晶体管(以下适当称作“TFT”)等构成的开关元件,把通过数据线供给的图像信号送到像素电极。因此,能够按照有源矩阵驱动产生图像显示。
而且,这样的工作中,借助于模拟缓冲电路和取样电路至少一部分的虚设电路,生成表示取样脉冲延迟量的延迟信号。将该延迟信号反馈给移位寄存器电路,以便减小取样脉冲的延迟量。所以,虚设电路按照模拟缓冲电路和取样电路的程度(即,按照虚设电路的特性接近取样电路的特性程度如何),就能减小因取样脉冲延迟而造成对显示图像的坏影响。这里,缓冲电路、取样电路和虚设电路都是在构成该电光面板的基板上形成的,因而例如,在该电光面板的制造工序中也可以同时在同一工序形成缓冲电路、取样电路和虚设电路等,或者,也可以构成相等构成缓冲电路、取样电路和虚设电路的TFT的沟道宽度之类。因此,很容易提高虚设电路模拟的程度。
以上结果,能够比较地容易而且以高精度减小或除去因取样脉冲延迟而造成对图像显示的坏影响。
本发明的电光面板驱动电路的一方案中,所述移位寄存器电路设置在对所述基板外接的集成电路内。
倘若采用本方案,移位寄存器电路作为对基板外接或后加的IC,会比较容易装配。另一方面,关于虚设电路及其模拟的缓冲电路和取样电路,因制作在同一基板之上,所以如上述一样可以提高由该虚设电路模拟的程度。
本发明的电光面板驱动电路的另一方案中,所述缓冲电路包括串联连接的多级缓冲器,所述取样电路包括模拟形式的取样开关,所述虚设电路模拟所述多级缓冲器之中至少最后级的缓冲器。
倘若采用该方案,由于虚设电路模拟构成缓冲电路的多级缓冲器之中,取样脉冲延迟制约程度相对地较高的最后级缓冲器,所以能够很有效地提高由虚设电路模拟的程度。例如,缓冲电路由包括一个或多个反相器构成,特别是关于构成最后级缓冲器的反相器,例如,要构成为使其输入侧与输出侧的电流比率提高到1∶20的水平。而且,关于这个最后级的反相器,因为由虚设电路进行模拟,所以能很有效地,高精度检测取样脉冲的延迟量。特别是,在所限定的基板上空间内,难以作成模拟全部缓冲电路或取样电路的虚设电路的场合,这样仅仅模拟最后级缓冲器的结构是非常有效的。
本方案中,也可以这样构成所述虚设电路,使其模拟全部所述多级缓冲器和所述取样开关。
倘若采用这种构成,由虚设电路模拟的程度将非常之高,能够显著地减小或除去因取样脉冲的延迟而造成的恶劣影响。
在本发明的电光面板驱动电路的另一方案中,用同一工序同时形成构成所述取样电路的半导体元件和构成与其对应的所述虚设电路的半导体元件。
倘若采用该方案,就可在同一基板之上,用同一工序同时形成构成取样电路的例如TFT等半导体元件和构成与其对应的虚设电路的例如TFT等半导体元件。因此,能以非常之高的精度,使虚设电路的电路特性接近取样电路的电路特性,即能够显著提高模拟的程度。
本方案中,将所述半导体元件构成为,由N型半导体元件构成也行。
倘若采用这种构成,可由载流子迁移率优越的N型半导体元件构成缓冲电路和取样电路,在形成这些电路之际同时,可以形成同样或具有类似特性的虚设电路。特别是,模拟取样开关的场合,采用载流子迁移率优越的N型半导体元件方面是有益的。但是,即使采用P型半导体元件,也能提高由虚设电路模拟的程度,从减小因取样脉冲延迟而造成坏影响的角度看,取得本发明同样的效果。
在这些半导体元件的方案中,所述半导体元件由薄膜晶体管构成,该薄膜晶体管的源连接到该驱动电路的低电位电源,同时该薄膜晶体管的漏被该驱动电路的高电位电源偏置并连接到该驱动电路的检测端子,所述移位寄存器电路还具备,按照时钟信号的时钟周期顺序输出所述传输信号,根据在所述检测端子检测的所述延迟信号下降沿的定时,调整输入所述移位寄存器电路的所述时钟信号定时的定时调整电路也行。
倘若采用这种构成,薄膜晶体管的源连到驱动电路的低电位电源,另一方面,薄膜晶体管的漏被驱动电路的高电位电源偏置并连到检测端子,虚设电路用这些电源就能够工作。而且特别是,按照在检测端子检测的延迟信号下降沿的定时,调整时钟信号的定时,因而就以非常高的精度,检测取样脉冲的延迟量而且实施与其对应的调整。而且,偏置后的检测端子,例如介以适当电阻连到高电位电源,也能降低构成虚设电路的薄膜晶体管等所需的耐压特性,在实践上是极其有意义的。
或者本发明的电光面板驱动电路的另一方案中,所述移位寄存器电路还具备,按照时钟信号的时钟周期顺序输出所述传输信号,根据由所述延迟信号表示的延迟量,调整输入所述移位寄存器电路的所述时钟信号定时的定时调整电路。
倘若采用该方案,移位寄存器电路,按照时钟信号的时钟周期顺序输出传输信号。据此,借助于取样电路等实行取样。而且,按照对取样脉冲的时钟信号的延迟,通过定时调整电路,调整时钟信号的定时。其结果,通过随着反馈控制而引起时钟信号的调整,能够非常良好有效地减小取样脉冲的延迟。
该方案中,将所述移位寄存器电路和所述定时调整电路设置在对所述基板外接的集成电路内也行。
倘若采用这种构成,移位寄存器电路和定时调整电路,作为对基板外接或后加的IC,会比较地容易装配。另一方面,关于虚设电路及其模拟的缓冲电路或取样电路,由于制作在同一基板之上,所以如上述一样能够提高用该虚设电路模拟的程度。
本发明的电光面板驱动电路的另一方案中,构成所述取样电路的一薄膜晶体管的沟道宽度和构成对应于该一薄膜晶体管的所述虚设电路的另一薄膜晶体管的沟道宽度是相等的。
倘若采用该方案,则取样电路的薄膜晶体管的沟道宽度和与其对应的虚设电路的薄膜晶体管的沟道宽度相等。因此,可显著提高用虚设电路模拟的程度。
本发明的电光面板驱动电路的另一方案中,对应于构成所述取样电路的一薄膜晶体管的构成所述虚设电路的另一薄膜晶体管沟道宽度是该一薄膜晶体管沟道宽度以下,位于所述一薄膜晶体管前级的一缓冲电路对所述一薄膜晶体管的尺寸比和位于所述另一薄膜晶体管前级的另一缓冲电路对所述虚设电路中的所述另一薄膜晶体管的尺寸比是相等的。
倘若采用该方案,则与取样电路的薄膜晶体管沟道宽度比较,与其对应的虚设电路的薄膜晶体管沟道宽度是相等的或小的。因此,即使在所限定的基板上空间,制作虚设电路的余裕少或没有的场合,采用构筑小型虚设电路的办法,也能避免空间不足的问题。或者,包括制作虚设电路必要的区域,也能促进基板的小型化、或促进整个电光面板的小型化。而且,缓冲电路对取样电路的薄膜晶体管的尺寸比,和缓冲电路对与其对应的虚设电路中薄膜晶体管的尺寸比是相等的。因此,即使虚设电路与模拟对象电路比较使之小型化,也能大致高度维持模拟的程度。
本发明的电光面板驱动电路另一方案中,所述缓冲电路包括串联连接的多级缓冲器,所述取样电路包括模拟形式的取样开关,对应于构成所述取样开关一薄膜晶体管的构成所述虚设电路的另一薄膜晶体管的沟道宽度是该一薄膜晶体管的沟道宽度以下,位于所述一薄膜晶体管前级的一缓冲电路的最后级缓冲器对所述一薄膜晶体管的尺寸比和位于所述另一薄膜晶体管前级的另一缓冲电路的最后级缓冲器对所述虚设电路中所述另一薄膜晶体管的尺寸比是相等的。
倘若采用该方案,则与取样开关的薄膜晶体管沟道宽度比较,与其对应的虚设电路的薄膜晶体管沟道宽度是相等的或小的。因此,即使在所限定的基板上空间,制作虚设电路的余裕少或没有的场合,采用构筑小型虚设电路的办法,也能避免空间不足的问题。或者,包括制作虚设电路必要的区域,可能促进基板的小型化,或促进整个电光面板的小型化。而且,最后级的缓冲电路对取样开关的薄膜晶体管的尺寸比和最后级的缓冲电路对与其对应的虚设电路中薄膜晶体管的尺寸比是相等的。因此,虚设电路即使与模拟对象电路比较使之小型化,也能大致高度维持模拟的程度。特别是,因模拟取样脉冲制约程度相对高的,最后级缓冲器及模拟形式的取样开关,故能有效提高由虚设电路的模拟程度。
为了解决上述课题,本发明的电光装置具备所述本发明的电光面板驱动电路(其中,包括其各种方案)和所述电光面板。
倘若采用本发明的电光装置,因为具备所述本发明的电光面板驱动电路,所以减小由于取样脉冲延迟造成的恶劣影响,能够高品位显示图像。
为了解决上述课题,本发明的电子设备具备有所述本发明的电光装置(其中,也包括其各种方案)。
本发明的电子设备,由于具备所述本发明的电光装置,所以能够实现能高品位显示图像的投影型显示装置、液晶电视机、移动电话、电子记事本、文字处理器、取景器型或监控直视型的视频信号磁带纪录器、工作站、电视电话、POS终端、触摸屏等各种电子设备。并且,作为本发明的电子设备,例如,也能实现电子纸等的电泳装置。
本发明的这种作用以及其它优点,从下面说明的实施例将变得清楚起来。
附图说明
图1是表示本发明液晶显示装置的全体构成框图。
图2是表示第1实施例的数据线驱动电路150和取样电路140详细逻辑电路图。
图3是表示图2逻辑电路图的主要信号状态定时图。
图4是表示定时发生器的构成电路图。
图5是把图2的第1实施例中的虚设电路27的结构作为虚设电路27a表示在图5-(a),进而把与本实施例的虚设电路27a的第1比较例和第2比较例作为虚设电路27b和虚设电路27c,分别表示在图5-(b)和图5-(c)的多个电路图。
图6是分别表示本实施例的虚设电路27a、作为第1比较例的虚设电路27b和作为第2比较例的虚设电路27c中信号延迟检测状态的多个定时图。
图7是表示第3实施例的数据线驱动电路150和取样电路140的详细逻辑电路图。
图8是表示液晶装置的全体构成平面图。
图9是图8的H-H’剖面图。
图10是表示本发明电子设备的实施例概略构成框图。
图11是表示作为电子设备一例的液晶投影机剖面图。
图12是表示作为电子设备另一例的个人计算机正视图。
图13是表示使用作为电子设备一例的TCP的液晶显示装置立体图。
具体实施方式
下面,按照附图说明本发明的实施例。下面的实施例是把本发明的电光装置应用于TFT有源阵列驱动形式液晶装置的例子。
(第1实施例)
参照图1到图5,说明本发明电光装置的第1实施例。
首先,参照图1说明本发明的电光装置全体构成。这里,图1是表示本实施例的液晶装置全体构成的框图。
如图1所示,作为主要部分,液晶装置具备本发明的「电光面板」一例的液晶面板100、定时发生器200、以及图像信号处理电路300。
液晶面板100是,使形成TFT116作为开关元件的元件基板和对向基板互相对向电极形成面,而且保持一定间隙粘贴一起,并把液晶挟持在该间隙内。定时发生器200输出各部分所用的各种定时信号,通过作为定时发生器200一部分的定时信号输出手段,虽是最小单位的时钟但作成用于扫描各像素的点时钟,按照该点时钟,作成传输开始脉冲DX和传输时钟CLX。图像信号处理电路300如输入1系统的图像信号VID,就将其串行-并行变换为6相图像信号VID1~VID6并将其输出。
本实施例中特别,液晶面板100是驱动电路内装型的,由在其元件基板之上,作为驱动电路120包括扫描线驱动电路130、取样电路140和数据线驱动电路150,进而具备虚设电路27而构成。
图1中,虚设电路27虽然作为框图的一部分设为一个方框,图示表示出来,但是对其实际结构和作用效果以后详细叙述。
液晶面板100进而,在占有其元件基板中央的图像显示区110,具备纵横布线的数据线114和扫描线112,并在与这些线交点对应的各像素,具备矩阵状排列的像素电极118和用于开关控制像素电极118的TFT116。而且,其构成为,通过取样电路140,按照由数据线驱动电路150提供的取样信号S1、S2、...,对供给图像信号线VID1~VID6的图像信号进行取样,并送给数据线114。
这样将供给图像信号的数据线114电连到TFT116的源电极,另一方面将供给扫描信号的扫描线112电连到TFT116的栅电极,同时将像素电极118同TFT116的漏电极连接起来。而且,由像素电极118、对向基板上形成的共同电极、以及挟持在这些两电极间的液晶构成的结果,和扫描线112与数据线114的各交点对应,各像素应该排列成矩阵状。
还有,为了防止所保持的图像信号泄漏,和像素电极118与对向电极之间形成的液晶电容并联附加存储电容器119。例如,因为像素电极118的电压由只比施加源电压的时间还长3个数量级时间的存储电容器119保持,所以改善保持特性的结果,应该实现高对比度。
驱动电路120在位于图像显示区110周边的周边区域,由具备扫描线驱动电路130、取样电路140、以及数据线驱动电路150构成。这些电路的有源元件,因为都可由p沟道型TFT和n沟道型TFT组合而形成,如用和开关像素的TFT116共同的制造工艺形成时,对于集成化、降低制造成本、元件的均一性等方面将变得有利。
这里,在驱动电路120之中,扫描线驱动电路130具有移位寄存器,并按照定时发生器200来的时钟CLY、其反相时钟信号CLYINV、传输开始脉冲DY等,对各扫描线112顺序输出扫描信号。
本实施例中特别是,图1中虽然省略,但是作为数据线驱动电路150之中元件基板之上形成的部分,或者,在数据线驱动电路150内的移位寄存器与取样电路140之间,设有缓和数据线驱动电路150内从移位寄存器输出的传输信号,作为取样脉冲输送到取样电路140的控制端子(即,图1中第1导电型TFT的栅端子)的缓冲电路。而且,在元件基板之上,设有模拟这些缓冲电路和取样电路140的至少一部分的虚设电路27。至于这种缓冲电路和虚设电路27的构成和作用效果,以后详细叙述。
接着,参照图2和图3,对本实施例的取样电路140和数据线驱动电路150的构成和工作进行说明。在这里,图2是表示本实施例的取样电路和数据线驱动电路的详细框图,图3是表示有关这些电路的各种信号随时间变化的定时图。
如图2所示,本实施例中,数据线驱动电路150具备用于从双向可顺序驱动数据线114的双向移位寄存器160。位移方向由方向控制信号D决定。该方向控制信号D为高电平的场合,从左侧将传输开始脉冲DX输入双向移位寄存器160,并从左向右顺序移位,从双向移位寄存器160的各级SRS(i)(其中,i=1、2、3、...n)输出作为传输信号SR1~SRn。还有,反相方向控制信号DINV为正的场合,变成从双向移位寄存器160的右方向输入DX,从右向左顺序移位。
构成本发明的「缓冲电路」一例的使能电路170a、170b各自配置在双向移位寄存器160与取样电路140之间,由NAND电路171a、171b和反相器172a、172b构成。
双向移位寄存器160输出的传输信号SR1~SRn供给使能电路170a和170b。将使能信号ENB1和ENB2分别输入使能电路170a和170b的另一个输入端。因此仅当输出传输信号SR1~SRn而且输出使能信号ENB1或ENB2时,驱动数据线114。即,按照输出使能信号ENB1或ENB2,控制图像信号VID,使之在稳定输出时使数据线114成为激活状态。
传输信号SR1~SRn通过使能电路170a、170b取得与使能信号的逻辑与以后,作为本发明「取样脉冲」一例的数据线驱动信号或取样电路驱动信号(以下称作「取样信号」)S1~Sn供给取样电路140。取样电路140具备多个取样用的即作为取样开关的第1导电型TFT141。6条数据线114组成1组,对属于这些组的数据线114,按照取样信号S1~Sn对6相串行-并行展开的图像信号VID1~VID6分别进行取样,顺序供给各数据线114。更详细点说,在取样电路140内,在各数据线114的一端设置由上述TFT构成的开关141,同时各开关141的源电极连到供给图像信号VID1~VID6的某一条信号线,漏电极连到一条数据线114。并且,各开关141的栅电极连到与该组对应供给取样信号S1~Sn的某一信号线。本实施例中,由于同时提供图像信号VID1~VID6,所以等于用取样信号S1同时进行取样。
还有,在按顺序移位的定时提供图像信号VID1~VID6的场合,就该按照取样信号S1、S2、...顺序进行取样。
如图3的定时图所示,输入双向移位寄存器160的传输开始脉冲DX,按照数据线传输时钟CLX(以下简单称作「传输时钟CLX」)和作为其反相时钟信号的CLXINV,以传输时钟CLX的半周期单位进行移位,从双向移位寄存器160的各输出级,每隔传输时钟半周期部分顺序输出延迟后的数据线传输信号(以下称作「传输信号」)SR1~SRn)。
传输信号SR1~SRn因为使数据线114的驱动期间与图像信号VID1~VID6稳定输出期间同步,由使能电路170a、170b得到与使能信号ENB的逻辑与,作为取样信号S1~Sn输出。因此,获得图像信号与取样信号(例如图像信号VID1~VID6和S1)同步就可能正确显示。
还有,本实施例中,虽然按照寄存器160的偶数级或奇数级供给ENB1或ENB2方式的构成,但是也可以用一个ENB信号进行取样。或者,也可以把移位寄存器160的各级SRS(i)(其中,i=1、2、3、...n)输出的传输信号SR1~SRn各自分成多个并行输出,输出取得和按照该数的多个使能信号的逻辑积的多个取样信号方式的构成。即,移位寄存器160的各极SRS(i)分别控制多个取样电路组,可以减小寄存器160的级数。
接着对本实施例的定时发生器200构成和工作,除图1外,参照图4详细进行说明。这里图4是表示本实施例的定时发生器200构成电路图。
如图4所示,定时发生器200由具备定时信号输出电路部200a和定时调整电路部200b构成。
定时信号输出电路部200a具备振荡电路21、计数器22、以及译码器23。振荡电路21输出有几倍点时钟DC频率的时钟信号OSCI。计数器22和水平同步信号HSYNC上升沿同步复位,计数器22在复位以后对时钟信号OSCI的脉冲数进行计数。这里,在计数器22内,设有复位时输入计数值的初始值的初始值输入端INIT。译码器23对计数器22的输出值进行译码,输出上述的点时钟DC、传输开始脉冲DX和DY、时钟信号CLX和CLY、以及反相时钟信号CLXINV和CLYINV等的各种定时信号。
定时调整电路部200b具备寄存器25和计数器26。计数器26在其输入端START的信号上升到H’电平时,开始计数时钟信号OSCI,同时在输入端STOP的信号上升到H’电平时,结束计数。寄存器25是存储装置,和垂直同步信号VSYNC同步锁存计数器26的计数结果。
这里特别是,将从以后叙述的虚设电路27来的输出脉冲输入计数器26。该输出脉冲的计数结果,是表示在缓冲电路或取样电路中的取样信号延迟时间。而且,因为根据该计数结果预置计数器22的初始值,所以应该仅按相当于该计数结果的时间提前的定时,输出从译码器23输出的点时钟DC、输入信号DX、以及时钟信号CLX等的定时信号。即,定时调整电路部200b,随着以上这样的动作,通过计数虚设电路27来的输出脉冲检测延迟时间,同时按照该检测的延迟时间就能够进行时钟信号的定时调整。
如以上那样在本实施例中,用虚设电路27,生成本发明的「表示取样脉冲延迟量的延迟信号」一例的检测信号MON。而且,将该检测信号MON通过定时发生器200反馈到双向移位寄存器160,使得本发明「取样脉冲」一例的取样信号S1~Sn的延迟量减小。
接着,对本实施例虚设电路27的构成和工作,除图1和图2外,参照图5和图6详细进行说明。这里,在图2的电路图中,除上述的取样电路140和数据线驱动电路150外,进而,表示本实施例的虚设电路27的详细构成,以及虚设电路27与数据线驱动电路150的连接关系。这里图5是把在图2所示本实施例的虚设电路27的构成作为虚设电路27a表示在图5-(a),进而把与本实施例的虚设电路27a的第1比较例和第2比较例作为虚设电路27b和虚设电路27c,分别表示在图5-(b)和图5-(c)中的电路图。图6是分别表示本实施例的虚设电路27a、作为第1比较例的虚设电路27b、以及作为第2比较例的虚设电路27c中信号延迟检测状态的定时图。
如图2所示,为了模拟数据线驱动电路150和取样电路140的构成,本实施例的虚设电路27具备对应于构成移位寄存器的时钟控制式反相器161a、161b、...等的时钟控制式反相器271、对应于时钟控制式反相器162a、162b、...等的时钟控制式反相器272。进而,具备对应于构成缓冲电路(使能电路)的NAND电路171a、171b、...等的NAND电路273、以及对应于构成缓冲电路(使能电路)的反相器172a、172b、...等的反相器274。进而,构成具备对应于构成取样电路的取样开关141的第1导电型TFT28。这里,输入数据线驱动电路150的传输开始脉冲DX,对于虚设电路27也同样,输入时钟控制式反相器161a(对虚设电路27的说明,以下也称作“输入信号DX”)。并且,第1导电型TFT28的源连到驱动电路120内的低电位电源VSS,同时漏被驱动电路120内的高电位电源偏置,和检测端子29连接起来。并且,将检测端子29连到定时发生器200内的计数器26,在虚设电路27a内延迟后的检测信号MON向计数器26输出。进而,检测端子29通过负载电阻30连到液晶面板100的内部电源VDD,加高电位偏置。
还有,参照图2,如先前所述的那样,取样电路140中的取样开关141因双向移位寄存器160的各级SRS(i)(其中,i=1、2、3、...n)6个并联连接着,关于模拟其的虚设电路27也相同6个并联连接起来。但是,关于图2和图5中的虚设电路27,为了简单,假设为连接1个第1导电型TFT28的形式画出,至于其它5个省略画出。并且,对于图5的第1比较例和第2比较例也设为同样。
按照以上这种构成,虚设电路27成为从双向移位寄存器160到取样电路140为止的,模拟对应于双向移位寄存器160的1级部分路径。于是,与通过在数据线驱动电路150生成取样脉冲的取样电路140中图像信号的取样动作同时,在模拟它的虚设电路27内,生成表示取样脉冲延迟量的延迟信号,并在检测端子29作为检测信号MON被检测出来。而且,在定时发生器200的定时调整电路部200b,根据检测信号MON,如上述一样检测延迟时间。所以,虚设电路27内延迟信号的检测信号MON要向双向移位寄存器160反馈,使取样脉冲的延迟量减小。
这里,检测延迟时间的精度,应该根据作为延迟信号检测电路的虚设电路27的特性接近取样电路140和数据线驱动电路150的特性何等程度来决定。所以,按照以上这种构成,虚设电路27能以比较高的精度检测取样脉冲的延迟时间,能够减小因取样脉冲延迟而造成对显示图像的坏影响。
本实施例中最好是,虚设电路27是在液晶面板100的元件基板之上,用与作为模拟对象的数据线驱动电路150和取样电路140的各元件同一工序形成,虚设电路27内各元件,分别按与取样电路140和数据线驱动电路150内各元件同一尺寸形成。并且,本实施例中,最好是,第1导电型TFT28的沟道宽度,象与对应的取样开关141的沟道宽度相等那样形成。
按照以上这种构成,就可进一步通过提高虚设电路27模拟数据线驱动电路150和取样电路140的程度,能够以非常高精度检测取样脉冲的延迟量。
进而,本实施例中,最好是,要将上述第1导电型TFT28构成为,由n沟道型TFT构成。
按照这种构成,因为在漏-源间移动电子作为载流子,例如与由p沟道型TFT构成的场合(这时,载流子为空穴)比较,载流子迁移率高,对给栅输入信号的「ON」(p沟道场合对应于输入信号「OFF」)的开关反应速度快。因此,能以比较高的精度检测延迟信号。
还有,取样电路140内的取样开关141由p沟道型TFT构成的场合,关于模拟它的虚设电路27,同样也可以构成由p沟道型TFT构成的方式。即使采用p沟道型TFT,也应忠实地模拟取样开关141,高精度检测取样脉冲的延迟量,从减小因延迟造成的恶劣影响的观点看,获得同样的效果。
接着,进而参照图5和图6,说明本实施例虚设电路27的工作。这里特别,通过比较第1比较例的虚设电路27b与第2比较例的虚设电路27c,把本实施例虚设电路27的好处搞明白。
在这里,如图5-(b)所示,第1比较例的虚设电路27b相对图5-(a)的本实施例的虚设电路27a,第1导电型TFT28的连接方法不同。同样将通过时钟控制式反相器271~反相器274延迟后的传输开始脉冲DX输入栅。要构成为,使其源通过负载电阻30连到液晶面板100的内部电源VDD,由高电位偏压,另一方面,漏连到检测端子29,从检测端子29取出其输出信号作为延迟时间的检测信号MON。
如图5-(c)所示,要将第2比较例的虚设电路27c构成为,连接由互补型TFT,例如C MOS(互补MOS)型TFT构成的反相器31代替图5-(a)的本实施例虚设电路27a的第1导电型TFT28,从检测端子29取出其输出信号作为延迟时间的检测信号MON。
首先,本实施例的虚设电路27a中,输入信号DX通过时钟控制式反相器271、反相器272、NAND电路273、以及反相器274边4次反相边延迟,并供给第1导电型TFT28的栅。这里,第1导电型TFT28的漏,用内部电源VDD的电位通过负载电阻30降压后的电位加偏压,栅输入信号上升到‘H’电平时,由n沟道型TFT构成的第1导电型TFT28变为「ON」状态,向连接第1导电型TFT28的源的低电位电源VSS流入电流。于是,这时连到漏的检测端子29的信号变为‘L’电平,并检测出作为由第1导电型TFT28的「ON」引起的下降信号。这样进行动作时,如图6-(a)所示,在输入信号DX上升到‘H’电平的时刻t1与检测信号MON的下降时刻t2之间,因通过电路内各元件271~274时的信号延迟与第1导电型TFT28的动作发生Δt部分的时间差。这时输入信号DX和下降检测信号MON,通过用定时发生器200的计数器26进行比较和计数的办法,就能检测该Δt作为取样脉冲的延迟时间。
这样,本实施例的虚设电路27a,特别是因为已经检测对检测端子29加偏压电位状态的下降沿,与实际取样开关141同样,上述Δt之中开关本身的动作时间越可忽略就越小。所以,能够以非常之高的精度检测取样脉冲的延迟量,而且,能实施与其对应的调整。
进而,本实施例中特别是,高电位电源VDD的电压,通过负载电阻30降压,给第1导电型TFT28的漏偏置比较低的电位。这里,象本实施例的虚设电路27a一样,在检测下降沿信号的方面,因为其开关动作只要输入第1导电型TFT28栅的信号电平是阈值电压以上就开始,所以延迟信号的检测对漏偏置的电位没有影响。因此,可通过任意设定负载电阻30,使预定电源电压VDD降压给第1导电型TFT28的漏偏置较低的电位。
通过采用这种构成,就能够降低第1导电型TFT28所需的耐压特性。
这里,如图5-(b)所示,关于第1比较例,与向第1导电型TFT28的栅的输入信号上升沿对应,通过偏置源的内部电源VDD,和第1导电型TFT28的开关动作「ON」,向着连到漏的检测端子29流动电流。这时,如图6-(b)所示,与上述本实施例的虚设电路27a情况不同,为检测上升沿的检测信号MON,产生由上升时过渡特性引起的不可忽略程度的信号变钝。即,介于开关动作本身的延迟时间(t2~t3)之间,延迟时间Δt的检测精度降低。因此,倘若采用本实施例的虚设电路27a,与第1比较例的这种构成比较的话,如上述一样能够检测已偏置到高电位状态的下降沿,所以开关动作的反应速度快,能够高精度检测延迟时间。
如图5-(c)所示,对第2比较例而言,与输入信号DX的「ON」和「OFF」对应,可检测在检测端子29的信号「下降沿」和「上升沿」。然而,这时,反相器31如与实际的取样开关141比较,则构成不同。即,由使用至少n沟道型TFT和p沟道型TFT各一个的互补型TFT构成这一点不同,进而,大小(特别,沟道宽度)也是不同的。因此,通过由第1导电型TFT构成的取样开关141的实际取样脉冲延迟时间与通过第2比较例的虚设电路27c检测的延迟时间之间,就会产生不可忽视的误差。另一方面,本实施例的虚设电路27a关于第1导电型TFT28,因为可采用与取样开关141同一构成,所以在高精度检测延迟时间方面与第2比较例比较起来显然是有利的。
进而,如果按照第2比较例中所示的构成,如上述一样受比较高电位的内部电源VDD直接偏置,与本实施例的虚设电路27a比较的话,从要求各TFT元件耐压特性的观点看也不利。因而,为避免由内部电源VDD直接偏置,假定,例如象本实施例的虚设电路27a,或者,如第1比较例的虚设电路27b那样,利用负载电阻30构成,即使在降压后构成使其偏置,在检测信号MON上升沿时也与第1比较例同样,发生不可忽视程度的信号钝化。所以,这种构成,从信号延迟的检测精度观点看,与本实施例的虚设电路27a比较显然是变得不利。
还有,图5(b)和图5(c)所示的第1和第2比较例是为了说明图5(a)所示第1实施例的显著优点的比较例,而不是本发明电光装置以外的装置。即,图5(b)和图5(c)所示的第1和第2比较例,广义地说,也属于本发明的技术领域,与图5所示的第1实施例比较时有各种缺点,但与如上述的现有技术比较,仍然起到相应的效果。
(第2实施例)
以下说明本发明电光装置的第2实施例。
第2实施例和上述第1实施例比较,虚设电路27的各构成要件的大小或平面图形不同,至于虚设电路27的电路结构及其动作、液晶装置的整体结构、和液晶面板100内的电路结构和动作则与第1实施例同样。为此在下面,说明与第1实施例不同的结构。并且,因为与上述第1实施例的全部构成要件照样一一对应,所以省略画图表示。
首先如说过的一样,在取样电路140方面,由于采用多个并联连接多个取样开关141的构成,对于虚设电路27也同样,采用以同一个数并联连接模拟它的第1导电型TFT28的这种构成办法,可以检测同一的延迟时间。但是,按照这种构成,在布局结构上、产生有限的液晶面板100的元件基板上需要确保有比较大的空间。
因此,在第2实施例的虚设电路27中,为了以高精度检测信号延迟,与第1实施例同样,以下说明将在同一元件基板之上作成为前提,而且配置在极其小的空间内这样的构成方法。
本实施例中,虚设电路27内第1导电型TFT28的沟道宽度是以尺寸小于取样电路140的取样开关141的沟道宽度作成并构成的。
倘若采用这种构成,采用在所限定的基板空间上,构筑小型虚设电路的办法,就能够避免空间不足的问题。或者,包括制作虚设电路需要的区域,能够促进基板小型化、电光面板全体小型化。
这里本实施例中特别是,象位于其前级的缓冲电路(即,使能电路170a、170b、...)对取样电路的取样开关141的尺寸比和位于其前级的缓冲电路(即,273和274)对与其对应的虚设电路的第1导电型TFT28的尺寸比相等的样子构成。
按照这种构成,将虚设电路27和模拟对象电路比较即使小型化了,也能高度维持模拟的程度,高精度检测信号延迟。
还有,象使其它全部构成要件(271~274)的尺寸对虚设电路27的第1导电型TFT28尺寸之比和到取样电路140的移位寄存器1级部分的各构成要件(161a、162a、171a、172a、...等)的尺寸对作为模拟对象的取样开关141的尺寸之比成为同一的样子构成也行。换句话说,对取样开关141缩小作成虚设电路27的第1导电型TFT28的场合,即使其它全部构成要件也都按同一比率缩小来作成也行。
按照这种构成,即使对作为模拟对象的取样开关141缩小作成第1导电型TFT28的沟道宽度的场合,也将位于其前级的全部构成要件的电容对于第1导电型TFT的电容之比和位于其前级的全部构成要件的电容对于作为模拟对象电路的取样开关141的电容之比成为同一。因此,象第1实施例一样,第1导电型TFT28的沟道宽度,即使与取样开关141的沟道宽度作成同一沟道宽度的场合比较,也能维持几乎同一延迟时间的检测结果,而且,能够实现缩小虚设电路27的布局面积。
(第3实施例)
参照图7说明本发明电光装置的第3实施例。
第3实施例和上述第1实施例比较,构成数据线驱动电路150内缓冲电路的一例使能电路170a、170b、...、以及虚设电路27的结构不同,至于虚设电路27的动作、和液晶装置的全体结构及动作都与第1实施例同样。因此,只说明有关与第1实施例不同的结构。
本实施例中,如图7所示,作为缓冲电路一例的使能电路170a、170b、...中,构成为设置多级反相器。即,对第1实施例中的结构,进而由进一步添加反相器173a和174a等的形式构成。
按照这种构成,就能够抑制起因于从双向移位寄存器160到取样电路的全部路径的布线电容等较大程度的信号延迟。
这时,即使在模拟上述电路检测信号延迟的虚设电路27中,如图7所示,也以同一级数设置多级反相器构成。即,与第1实施例的虚设电路27比较,进而,由添加反相器275和276的形式构成。
按照这种构成,在数据线驱动电路150中如上述那样,即使在多级连接作为缓冲器的反相器时,也等于以同一级数模拟电路,能够高精度检测信号延迟。
本实施例中特别是,在液晶面板100的元件基板之上,用与数据线驱动电路150和取样电路140的各元件同一工序形成虚设电路27,虚设电路27内的各元件,分别以作为模拟对象的取样电路140和数据线驱动电路150中的各元件同一尺寸形成。并且,本实施例中特别是,第1导电型TFT28的沟道宽度,要与对应的取样开关141的沟道宽度相等的样子形成起来。
按照以上这种构成,就会进一步提高虚设电路27模拟数据线驱动电路150和取样电路140的程度,能以非常之高精度检测取样脉冲的延迟量。
还有,对虚设电路27的其它结构和工作,与第1实施例时相同,同样能够检测高精度的取样脉冲延迟量。
(第4实施例)
下面说明本发明电光装置的第4实施例。
第4实施例和上述第3实施例比较,虚设电路27的各构成要件尺寸或平面图形不同,至于虚设电路27的电路结构和工作、液晶装置的全体结构、和液晶面板100内的电路结构及工作都与第3实施例同样。因此以下,只说明与第3实施例不同的结构。并且,因为照样与上述第3实施例的全部构成要件对应,所以省略画图表示。
本实施例中,虚设电路27内第1导电型TFT28的沟道宽度,由尺寸小于取样电路140的取样开关141的沟道宽度尺寸作成而构成。
按照这种构成,在限定的基板空间上,通过构筑小型虚设电路,就可能避免空间不足的问题。或者,包括制作虚设电路需要的区域,能够促进小型化、或促进电光面板全体小型化。
这里本实施例中特别是,象使其前级缓冲电路中的最后级反相器276对虚设电路27中第1导电型TFT28的尺寸比和其前级缓冲电路中的最后级反相器174a对取样电路140的取样开关141的尺寸比相等的样子构成。
按照这种构成,将虚设电路27和模拟对象电路比较即使小型化,因为构成缓冲电路的多级缓冲器之中,取样脉冲延迟制约程度相对高地模拟最后级的反相器,所以能够高度维持模拟的程度,而且能高精度检测信号延迟。
还有,象使其它全部构成要件(271~276)的尺寸对虚设电路27的第1导电型TFT28尺寸之比和直至取样电路140的移位寄存器1级部分的各构成要件(161a、162a、171a、172a、173a、174a、...)的尺寸对作为模拟对象的取样开关141的尺寸之比成为同一的样子构成也行。换句话说,对取样开关141缩小作成虚设电路27的第1导电型TFT28的场合,即使其它全部构成要件也都按同一比率缩小来作成也行。
按照这种构成,即使对作为模拟对象的取样开关141缩小作成第1导电型TFT28的沟道宽度的场合,也使位于其前级的全部构成要件的电容对于第1导电型TFT的电容之比和位于其前级的全部构成要件的电容对于作为模拟对象电路的取样开关141的电容之比成为同一。因此,象第1实施例一样,第1导电型TFT28的沟道宽度,即使与取样开关141的沟道宽度作成同一沟道宽度的场合比较,也能维持几乎同一延迟时间的检测结果,而且,能够实现缩小虚设电路27的布局面积。
还有,第1实施例~第4实施例的双向移位寄存器160,也可以采用设置在构成液晶面板100的基板之上作为外接或后加IC的办法构成。
按照这种构成,会比较容易装配。另一方面,关于虚设电路及其模拟的缓冲电路或取样电路,由于制作在同一基板之上,所以如上述一样能提高由虚设电路27进行模拟的程度。
如以上一样,通过用与液晶面板100的数据线驱动电路150和取样电路140的各元件同一工序形成第1实施例~第4实施例的虚设电路27,而且具有同一电路结构构成模拟电路,进行开关动作快速信号的下降沿检测,检测与实际取样脉冲信号延迟同一的延迟信号,能高精度检测延迟时间,并向驱动电路反馈。
(变形例)
从第1到第4实施例的虚设电路,比较忠实地模拟数据线驱动电路中的时钟控制式反相器、使能电路和取样电路。但是,作为从第1到第4实施例的变形例,也可以构成虚设电路,以便模拟数据线驱动电路、缓冲电路(使能电路)和取样电路中的至少一部分电路。即使该场合,根据模拟程度也能以相应的精度检测延迟时间,通过反馈延迟信号,可相应地减小因延迟而造成的恶劣影响。特别,如果模拟数据线驱动电路、使能电路和取样电路之中成为延迟主要因素或制约延迟之一或多个电路部分,就能够有效地排除由延迟造成的恶劣影响。例如,模拟由串联连接的多级反相器构成的缓冲电路中的最后级反相器,就能够很有效地减小延迟的恶劣影响。同时,由于只用虚设电路模拟一部分,可以减小有限元件基板上区域的该虚设电路形成区,因而在实现元件基板和整个装置小型化方面是有利的。
(液晶装置的全体结构)
参照图8和图9说明以上这种构成的本发明第1实施例~第4实施例的液晶装置全体结构。在这里,图8是其上形成TFT阵列基板10的各结构要件,同时从对向基板20一侧看的平面图,图9是图8的H-H’的剖面图。
在图8和图9中,元件基板的之上,在由多个像素电极118规定的图像显示区(即,实际按照液晶层50取向状态变化显示图像的液晶装置区)的周围,沿图像显示区,设置由粘合两块基板包围液晶层50的光硬化性树脂构成的密封材料52。而且,在对向基板20上的图像显示区与密封材料52之间,设置遮光性的框缘遮光膜53。也可以在液晶装置用基板10之上形成遮光性的框缘遮光膜53或遮光层23。
在沿着图像显示区110的左右两边,两侧都设置有扫描线驱动电路130。这里,扫描线112的驱动延迟不成问题的场合,对扫描线112只在单侧形成扫描线驱动电路130也行。
在密封材料52外侧的区域,沿图像显示区下边设置数据线驱动电路150和从外部进行信号输入等的外部电路连接用端子102,沿着图像显示区左右两边在图像显示区两侧设置扫描线驱动电路130。这里,沿图像显示区上下两边在两侧设置数据线驱动电路150也行。这个时候,例如通过把奇数列数据线电连接到一方的数据线驱动电路150,把偶数列数据线电连接到另一方的数据线驱动电路150,使其从上下进行梳齿形驱动也行。进而在图像显示区的之上,设置用于向扫描线驱动电路130提供电源或驱动信号的多条布线105。并且,在对向基板20的至少一个角部,设置用于在液晶装置用基板10与对向基板20之间进行通电的上下导通材料106。而且,具有与密封材料52大致相同轮廓的对向基板20,用密封材料52附着在液晶装置用基板10上。
并且,在上述的各实施例中,虽然说明在液晶装置外部设置对数据线驱动电路150和扫描线驱动电路130,输出时钟信号或图像信号等的外部控制电路,但是本发明不限于此,也可以在液晶装置内设置该控制电路。
特别是关于时钟信号,也可以构成为,使其只从外部控制电路提供时钟信号,而在液晶装置用基板上设置生成反相时钟信号的电路。
以上说过的液晶装置,虽然可应用于彩色液晶投影机等设备,但是这种场合,利用3个液晶装置分别用作RGB用的光阀,在各面板通过各自RGB色分解用的分色镜分解后的各色光作为入射光变成各自入射。于是,各个实施例中,在对向基板20上不再设置滤色器。但是,即使液晶装置内与没有形成遮光层23的像素电极11对向的规定区域,也可以与其保护膜一起,在对向基板20之上形成RGB的滤色器。倘若这样,也能把本实施例的液晶装置应用在液晶投影机以外的直视型和反射型彩色液晶电视等的彩色液晶装置上。
并且,用于液晶装置用的开关元件,也可以是正交错型或共面型的多晶硅TFT,对于反交错型TFT和非晶硅TFT等其它形式TFT,本实施例也是有效的。
进而,液晶装置中,作为一例,虽由向列液晶构成液晶层50,但使用高分子中作为微小粒子分散液晶的高分子分散型液晶,就不需要取向膜、和上述偏振膜、偏振板等,获得通过提高光利用效率的提高液晶装置辉度和低功率消耗的优点。
还有,也可以将数据线驱动电路150和扫描线驱动电路130介以设于液晶装置用基板10周边部分的各向异性导电膜,电气并机械地连接到装配在例如TAB(带式自动键合基板)上的驱动用LSI,来代替设置在液晶装置用基板10上。
另外,在上述的实施例中,虽没有详细叙述扫描线驱动电路130的结构,但特别关于移位寄存器部分,可采用与数据线驱动电路150同样的结构。
并且,作为电光装置,可以应用于使用电泳装置、EL(电发光)装置或电子发射元件的装置(Field Emission Display:场发射显示器和Surface-Conduction Electron-Emitter Display:表面导电电子发射显示器)等。
(电子设备)
接着,参照图10到图13,说明具备以上详细说明过的液晶装置1的电子设备实施例。
首先图10中,表示具备这种液晶装置1的电子设备概略结构。
图10中,电子设备由具备显示信息输出源1000、显示信息处理电路1002、包括上述扫描线驱动电路130和数据线驱动电路150的显示驱动电路1004、液晶装置1、时钟发生电路1008和电源电路1010构成。显示信息输出源1000构成包括ROM、(Read Only Memory:只读存储器)、RAM(Random Access Memory:随机存取存储器)、光盘装置等的存储器、调谐输出视频信号的调谐电路等,按照时钟发生电路1008的时钟信号,把规定格式的图像信号等的显示信息输送到显示信息处理电路1002。显示信息处理电路1002构成包括放大和极性反相电路、相展开电路、旋转电路、伽马校正电路、箝位电路等众所周知的各种处理电路,按照时钟发生电路1008来的时钟信号,由输入的显示信息顺序生成数字信号,并与时钟信号CLK一起输送到显示驱动电路。显示驱动电路1004借助于扫描线驱动电路130和数据线驱动电路150用上述驱动方法驱动液晶装置1。电源电路1010给上述各电路提供规定电源。还有,在构成液晶装置1的液晶装置用基板之上,也可以搭载显示驱动电路1004,此外也可以搭载显示信息处理电路1002。
作为这种结构的电子设备,可举出:图11所示的液晶投影机、图12所示的多媒体对应的个人计算机(PC)和工程工作站(EWS)、或移动电话、文字处理器、电视机、取景器型或监控直视型的视频信号磁带录像机、电子记事本、台式计算机、本导向装置、POS终端、具备触摸板的装置等。
其次,在图11到图13,分别表示这种构成的电子设备具体例。
图11中,电子设备一例的液晶投影机1100是投射型液晶投影机,由具备光源1110、分色镜1113、1114,反射镜1115、1116、1117,入射透镜1118,中继透镜1119,出射透镜1120,液晶光阀1122、1123、1124,十字分色棱镜1125,以及投射透镜1126构成。液晶光阀1122、1123、1124是,准备3个包括将上述驱动电路1004搭载在液晶装置用基板之上后的液晶装置1的液晶显示模块,分别用作液晶光阀。并且,光源1110由金属卤化物等的灯1111和反射灯1111的光的反射器1112构成。
以上这种构成的液晶投影机1100中,反射蓝光和绿光的分色镜1113透射光源1110来的白色光束中的红色光,同时反射蓝光和绿光。透射过后的红光由反射镜1117反射,并入射红光用液晶光阀1122。另一方面,由分色镜1113反射后的色光中绿光通过反射绿光的分色镜1114反射,入射绿光用液晶光阀1123。并且蓝光也透过第2分色镜1114。对于蓝光,为了防止因光路长而引起光损失,设置由包括入射透镜1118、中继透镜1119、出射透镜1120的中继透镜系列组成的导光装置1121,通过它使蓝光入射到蓝光用液晶光阀1124。将用各光阀调制后的3色光入射十字分色棱镜1125。该棱镜是粘合4个直角棱镜,十字状形成其内表面反射红光的电介质多层膜和反射蓝光的介质多层膜。借助于这些电介质多层膜合成3色光,形成显示彩色图像的光。合成后的光,用作为投射光学系统的投射透镜1126投射到屏幕1127之上,显示放大图像。
在图12中,电子设备另一例的笔记本式个人计算机1200具有,顶盖盒内备有上述液晶装置1的液晶显示器1206和收容CPU、存储器、调制解调器等并装有键盘1202的本体部1204。
并且,如图13所示,把在金属导电膜形成的聚酰亚胺带1322上装配IC芯片1324后的TCP(Tape Carrier Package:带式搭载封装)1320连接到构成液晶装置用基板1304的两块透明基板1304a和1304b的一方,也可以作为电子设备用部件的液晶装置进行生产、出售、使用的制品。
以上,除参照图11到图13说过的电子设备外,作为图10中所示电子设备的例子还可以举出:液晶电视机、取景器型或监控直视型的视频信号磁带录像机、汽车导向装置、电子记事本、台式机、文字处理器、工作站、移动电话、电视电话、POS终端、具备触摸板的装置等。
本发明不限于上述的实施例,在不违反技术方案和全部说明书抽出的发明宗旨或构思范围内都可能适当改变,随着这些改变的电光装置、其驱动电路和电子设备也都包括在本发明的技术范围内。
Claims (14)
1.一种电光面板驱动电路,其特征是具备
在基板之上配置的像素电极,
开关控制该像素电极的开关元件,
通过所述开关元件用于把图像信号供给所述像素电极的数据线,
顺序输出传输信号的移位寄存器电路,
缓冲所述顺序输出传输信号的缓冲电路,
以所述缓冲后的传输信号作为取样脉冲对所述图像信号进行取样而供给所述数据线的取样电路,以及
模拟所述缓冲电路和所述取样电路的至少一部分的虚设电路;
将表示由所述虚设电路生成的所述取样脉冲延迟量的延迟信号反馈到所述移位寄存器电路,以便减小所述延迟量;
所述缓冲电路、所述取样电路和所述虚设电路都形成在所述基板上。
2.按照权利要求1所述的电光面板驱动电路,其特征是所述移位寄存器电路设置在对所述基板外接的集成电路内。
3.按照权利要求1所述的电光面板驱动电路,其特征是
所述缓冲电路包括串联连接的多级缓冲器,
所述取样电路包括模拟形式的取样开关,
所述虚设电路模拟所述多级缓冲器之中至少最后级的缓冲器。
4.按照权利要求3所述的电光面板驱动电路,其特征是上述虚设电路模拟所述多级缓冲器的全部和所述取样开关。
5.按照权利要求1所述的电光面板驱动电路,其特征是构成所述取样电路的半导体元件和构成与其对应的所述虚设电路的半导体元件是在同一工序中同时形成的。
6.按照权利要求5所述的电光面板驱动电路,其特征是所述半导体元件由N型半导体元件构成。
7.按照权利要求5所述的电光面板驱动电路,其特征是
所述半导体元件由薄膜晶体管构成,
该薄膜晶体管的源连接到该驱动电路的低电位电源,同时该薄膜晶体管的漏被该驱动电路的高电位电源偏置并连接到该驱动电路的检测端子,
所述移位寄存器电路还具备,根据时钟信号的时钟周期顺序输出所述传输信号,
按照在所述检测端子检测的所述延迟信号下降沿的定时,调整输入所述移位寄存器电路的所述时钟信号的定时的定时调整电路。
8.按照权利要求1所述的电光面板驱动电路,其特征是
所述移位寄存器电路还具备,按照时钟信号的时钟周期顺序输出所述传输信号,
根据由所述延迟信号表示的延迟量,调整输入所述移位寄存器电路的所述时钟信号的定时的定时调整电路。
9.按照权利要求8所述的电光面板驱动电路,其特征是
所述移位寄存器电路和所述定时调整电路设置在对所述基板外接的集成电路内。
10.按照权利要求1所述的电光面板驱动电路,其特征是
构成所述取样电路的一薄膜晶体管的沟道宽度与构成对应于该一薄膜晶体管的所述虚设电路的另一薄膜晶体管的沟道宽度是相等的。
11.按照权利要求1所述的电光面板驱动电路,其特征是
对应于构成所述取样电路的一薄膜晶体管的构成所述虚设电路的另一薄膜晶体管的沟道宽度,是该一薄膜晶体管的沟道宽度或沟道宽度以下,
位于所述一薄膜晶体管前级的一缓冲电路对所述一薄膜晶体管的尺寸比,和位于所述另一薄膜晶体管前级的另一缓冲电路对所述虚设电路中的所述另一薄膜晶体管的尺寸比是相等的。
12.按照权利要求1所述的电光面板驱动电路,其特征是
所述缓冲电路包括串联连接的多级缓冲器,
上述取样电路包括模拟形式的取样开关,
对应于构成所述取样开关的一薄膜晶体管的构成所述虚设电路的另一薄膜晶体管的沟道宽度,是该一薄膜晶体管的沟道宽度或沟道宽度以下,
位于所述一薄膜晶体管前级的一缓冲电路的最后级缓冲器对所述一薄膜晶体管的尺寸比,和位于所述另一薄膜晶体管前级的另一缓冲电路的最后级缓冲器对所述虚设电路中所述另一薄膜晶体管的尺寸比是相等的。
13.一种电光装置,其特征是具备按照权利要求1到12任一项所述的电光面板驱动电路和由所述驱动电路驱动的电光面板。
14.一种电子设备,其特征是具备按照权利要求13所述的电光装置。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003133278 | 2003-05-12 | ||
JP133278/2003 | 2003-05-12 | ||
JP044661/2004 | 2004-02-20 | ||
JP2004044661A JP2004361919A (ja) | 2003-05-12 | 2004-02-20 | 電気光学パネルの駆動回路、並びにこれを備えた電気光学装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1551091A true CN1551091A (zh) | 2004-12-01 |
CN100351891C CN100351891C (zh) | 2007-11-28 |
Family
ID=33032383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004100374720A Expired - Lifetime CN100351891C (zh) | 2003-05-12 | 2004-04-29 | 电光面板驱动电路、和具备它的电光装置及电子设备 |
Country Status (6)
Country | Link |
---|---|
US (1) | US20040239610A1 (zh) |
EP (1) | EP1477962A3 (zh) |
JP (1) | JP2004361919A (zh) |
KR (1) | KR100612630B1 (zh) |
CN (1) | CN100351891C (zh) |
TW (1) | TWI239504B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101075418B (zh) * | 2006-05-19 | 2012-01-11 | 精工爱普生株式会社 | 电光装置、其驱动方法及电子设备 |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4534743B2 (ja) * | 2004-12-14 | 2010-09-01 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP2006251122A (ja) * | 2005-03-09 | 2006-09-21 | Seiko Epson Corp | 液晶パネルの駆動装置および画像表示装置 |
US7868883B2 (en) * | 2005-05-27 | 2011-01-11 | Seiko Epson Corporation | Electro-optical device and electronic apparatus having the same |
JP5007495B2 (ja) * | 2005-07-21 | 2012-08-22 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
CN100397445C (zh) * | 2005-10-10 | 2008-06-25 | 义隆电子股份有限公司 | 显示器的驱动装置及方法 |
JP4884909B2 (ja) | 2006-10-03 | 2012-02-29 | 株式会社 日立ディスプレイズ | 表示装置 |
KR101344835B1 (ko) * | 2006-12-11 | 2013-12-26 | 삼성디스플레이 주식회사 | 게이트 구동 신호 지연을 감소시키는 방법 및 액정 표시장치 |
JP4998142B2 (ja) * | 2007-08-23 | 2012-08-15 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP2009075507A (ja) * | 2007-09-25 | 2009-04-09 | Seiko Epson Corp | 電気光学装置の検査方法及び電気光学装置の製造方法 |
JP4452306B2 (ja) * | 2007-12-26 | 2010-04-21 | シャープ株式会社 | パルス信号遅延回路及びled駆動回路 |
US7971158B2 (en) * | 2008-06-23 | 2011-06-28 | International Business Machines Corporation | Spacer fill structure, method and design structure for reducing device variation |
JP5154316B2 (ja) * | 2008-06-30 | 2013-02-27 | 株式会社ジャパンディスプレイイースト | タッチパネル |
JP5407311B2 (ja) * | 2008-12-09 | 2014-02-05 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP6204025B2 (ja) * | 2013-03-05 | 2017-09-27 | シナプティクス・ジャパン合同会社 | ドライバic |
KR102285392B1 (ko) * | 2015-02-03 | 2021-08-04 | 삼성디스플레이 주식회사 | 센싱 장치, 표시장치, 및 전기적 신호 센싱 방법 |
CN108573681B (zh) * | 2017-03-13 | 2020-12-15 | 群创光电股份有限公司 | 显示装置及其驱动方法 |
TWI643013B (zh) * | 2017-03-29 | 2018-12-01 | 友達光電股份有限公司 | 顯示器 |
KR102293145B1 (ko) * | 2017-06-09 | 2021-08-26 | 삼성전자주식회사 | 소스 구동기 및 타이밍 제어기를 포함하는 표시 구동 장치 및 표시 구동 장치의 동작 방법 |
JP6531787B2 (ja) | 2017-06-26 | 2019-06-19 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
KR102636630B1 (ko) * | 2018-12-28 | 2024-02-13 | 엘지디스플레이 주식회사 | 표시 장치 |
CN109961729B (zh) * | 2019-04-30 | 2022-11-08 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及其测试方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3424387B2 (ja) * | 1995-04-11 | 2003-07-07 | ソニー株式会社 | アクティブマトリクス表示装置 |
JP3704911B2 (ja) * | 1997-10-20 | 2005-10-12 | セイコーエプソン株式会社 | 駆動回路、表示装置および電子機器 |
JP2001282171A (ja) * | 2000-03-30 | 2001-10-12 | Sharp Corp | 画像表示装置およびその駆動制御回路 |
-
2004
- 2004-02-20 JP JP2004044661A patent/JP2004361919A/ja active Pending
- 2004-04-16 US US10/825,305 patent/US20040239610A1/en not_active Abandoned
- 2004-04-28 TW TW093111893A patent/TWI239504B/zh not_active IP Right Cessation
- 2004-04-29 CN CNB2004100374720A patent/CN100351891C/zh not_active Expired - Lifetime
- 2004-05-05 EP EP04252593A patent/EP1477962A3/en not_active Withdrawn
- 2004-05-12 KR KR1020040033291A patent/KR100612630B1/ko active IP Right Grant
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101075418B (zh) * | 2006-05-19 | 2012-01-11 | 精工爱普生株式会社 | 电光装置、其驱动方法及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
EP1477962A3 (en) | 2006-10-25 |
KR100612630B1 (ko) | 2006-08-14 |
KR20040097927A (ko) | 2004-11-18 |
TW200502913A (en) | 2005-01-16 |
EP1477962A2 (en) | 2004-11-17 |
US20040239610A1 (en) | 2004-12-02 |
JP2004361919A (ja) | 2004-12-24 |
TWI239504B (en) | 2005-09-11 |
CN100351891C (zh) | 2007-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100351891C (zh) | 电光面板驱动电路、和具备它的电光装置及电子设备 | |
CN1197046C (zh) | 电光装置,电光装置的驱动方法 | |
CN1173324C (zh) | 液晶显示装置、驱动方法及电子设备 | |
CN1156728C (zh) | 电光装置的驱动方法、驱动电路和电光装置以及电子装置 | |
CN1160687C (zh) | 液晶显示装置用图像信号校正电路、其校正方法、液晶显示装置及电子装置 | |
CN1655222A (zh) | 电光装置用驱动电路和驱动方法 | |
CN1391205A (zh) | 液晶显示装置 | |
CN1161741C (zh) | 电光装置的驱动方法、驱动电路以及电光装置和电子装置 | |
CN1269095C (zh) | 图像处理电路和图像数据处理方法、电光装置及电子设备 | |
CN1538229A (zh) | 带有图象读取功能的液晶显示装置、图象读取方法及制造方法 | |
CN1892801A (zh) | 具有改进的预充电电路的液晶显示设备 | |
CN1490655A (zh) | 液晶显示装置和驱动液晶显示装置的方法 | |
CN1480952A (zh) | 移位寄存器和具有同样移位寄存器的液晶显示器 | |
CN1561469A (zh) | 液晶显示器 | |
CN1758318A (zh) | 源极驱动器、光电装置及电子设备 | |
CN1868003A (zh) | 移位寄存器、具有此移位寄存器的液晶显示装置和使用其驱动扫描线的方法 | |
CN1365093A (zh) | 显示装置 | |
CN1490654A (zh) | 液晶显示装置和驱动液晶显示装置的方法 | |
CN1437061A (zh) | 液晶显示器 | |
CN1945670A (zh) | 显示装置 | |
KR101361956B1 (ko) | 액정표시장치 | |
CN1866080A (zh) | 检查电路、电光装置以及电子设备 | |
CN1551092A (zh) | 电光板的驱动电路和配有它的电光装置和电子设备 | |
US9466235B2 (en) | TFT array substrate, display panel and display device | |
CN101067922A (zh) | 液晶装置的驱动方法以及液晶装置和电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20071128 |
|
CX01 | Expiry of patent term |