CN100397445C - 显示器的驱动装置及方法 - Google Patents

显示器的驱动装置及方法 Download PDF

Info

Publication number
CN100397445C
CN100397445C CNB200510112558XA CN200510112558A CN100397445C CN 100397445 C CN100397445 C CN 100397445C CN B200510112558X A CNB200510112558X A CN B200510112558XA CN 200510112558 A CN200510112558 A CN 200510112558A CN 100397445 C CN100397445 C CN 100397445C
Authority
CN
China
Prior art keywords
signal
data
produce
data00
acquired
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB200510112558XA
Other languages
English (en)
Other versions
CN1949327A (zh
Inventor
郑维中
陈怡成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Elan Microelectronics Corp
Original Assignee
Elan Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Elan Microelectronics Corp filed Critical Elan Microelectronics Corp
Priority to CNB200510112558XA priority Critical patent/CN100397445C/zh
Publication of CN1949327A publication Critical patent/CN1949327A/zh
Application granted granted Critical
Publication of CN100397445C publication Critical patent/CN100397445C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Dc Digital Transmission (AREA)

Abstract

一种显示器的驱动装置及方法,通过一多重数据采集电路将数据信号延迟至少一次,再以一脉冲采集该数据信号及每次延迟后的数据信号,并将采集到的数据与一预设的表格对照,据以输出正确的原始数据。

Description

显示器的驱动装置及方法
技术领域
本发明是有关一种显示器的驱动装置及方法,特别是关于一种利用多重采集以避免数据采集错误的驱动装置及方法。
背景技术
图1是显示系统100的简化方块图,其中数据信号S1到Sn经传输线106传送给驱动装置102解调后,还原为原始数据Sd1到Sdn以驱动显示器104。一般而言,随着分辨率的增加,传输线106的数目也会跟着增加,但在高分辨率且高位显示系统中,基于成本及系统兼容的考量,通常不采用增加信号传输线106数目的方式,而是采用增加传输信号频率的方式达到显示所需的标准。然而,随着频率的增加,信号解调错误的机率也随之增加,这是因为信号的准备时间(setup time)及维持时间(hold time)随频率的增加而减少,再着,即使从驱动装置外部给予相同时序,但在经驱动装置内部跑线延迟后时序也会有差异,因而造成数据采集错误。
因此,一种在高频率下能正确采集数据的驱动装置及方法,乃为所冀。
发明内容
本发明的目的,在于提出一种显示器的驱动装置及方法,其通过多重采集来提高数据采集的正确性。
根据本发明,一种显示器的驱动装置及方法,包括一缓存器储存输入该驱动装置的第一数据信号,一接收器接收该缓存器所输出的第一数据信号,据以输出一第二数据信号,一多重数据采集电路,延迟该第二数据信号产生一延迟数据信号,并利用一脉冲采集该第二数据信号及延迟数据信号产生一第一采集信号及一第二采集信号,以及一回复电路将该第一及第二采集信号与一表格对照以输出正确的数据。
附图说明
图1是显示系统的简化方块图;
图2是本发明驱动装置的实施例;
图3显示多重数据采集电路的实施例;
图4是脉冲CLKD以及数据信号Data00、Data00_D1及Data00_D2的时序图;以及
图5是储存在回复电路中的表格。
符号说明:
100  显示系统
102  驱动装置
104  显示器
200  驱动装置
202  驱动装置200的输入端
204  驱动装置200的输入端
206  驱动装置200的输入端
208  缓存器
210  缓存器
212  缓存器
214  接收器
216  接收器
218  接收器
220  脉冲产生器
222  多重数据采集电路
224  多重数据采集电路
226  复电路
228  复电路
300  延迟电路
302  延迟电路
304  延迟电路
306  采集器
308  采集器
310  采集器
400  脉冲CLKD的波形
402  数据信号Data00的波形
404  数据信号Data00_D1的波形
406  数据信号Data00_D2的波形
具体实施方式
图2是本发明驱动装置200的实施例,其中缓存器208、210到212分别接收并储存来自输入端202、204到206的脉冲信号CLKN、数据信号D00N到D22N以及信号P,在这些信号储存在缓存器208、210到212后,将其一起输出至接收器214、216到218中,以消除内部跑线2022、2024、2042、2044、2062及2064所造成的延迟,接收器214、216到218根据所接收的数据分别输出信号Sc及数据信号Data00到Data22给脉冲产生器220及多重数据采集电路222到224,脉冲产生器220根据信号Sc产生一脉冲CLK给多重数据采集电路222到224,以供采集数据信号Data00到Data22产生采集信号S1、S2及S3,回复电路226到228储存一表格用来跟采集信号S1、S2及S3对照,以输出正确的数据给显示器。
图3显示多重数据采集电路222的实施例,其中延迟电路300延迟脉冲CLK产生脉冲CLKD,延迟电路302延迟数据信号Data00产生数据信号Data00_D1,延迟电路304再延迟数据信号Data00_D1产生数据信号Data00_D2,在脉冲CLKD的准位发生变化时,触发采集器306、308及310采集数据信号Data00、Data00_D1及Data00_D2产生采集信号S1、S2及S3。
图4是脉冲CLKD以及数据信号Data00、Data00_D1及Data00_D2的时序图,其中波形400是脉冲CLKD,波形402是数据信号Data00,波形404是数据信号Data00_D1,波形406是数据信号Data00_D2。数据信号Data00_D2比数据信号Data00迟Xns,其中,X不大于脉冲CLKD的周期T,在脉冲CLKD由低准位转高准位时,触发采集器306、308及310以采集数据信号Data00、Data00_D1及Data00_D2产生采集信号S1、S2及S3。在其它实施例中,所采集的采集信号可以仅有两个,也可以是三个以上,只要第一个数据信号与最后一个数据信号的延迟时间Xns不超过脉冲CLKD的周期T即可。
图5是储存在回复电路126中的表格,将所采集到的采集信号S1、S2及S3对照图5的表格即可得到正确的数据。当脉冲CLKD与数据信号Data00_D1延迟几乎相同时,数据可在Xns之间变动,因脉冲CLKD对数据信号Data00、Data00_D1及Data00_D2采集到不同结果,再经由选通(gating)将原始数据还原,例如,采集到的信号为011,对照图5所示的表格可知,回复后的数据为0。
本发明是利用多重采集判断数据,将采集的范围由点扩展为面,以避免数据错误,并加入缓存器搭配,因此不需很精准的延迟设计即能达到要求。

Claims (3)

1.一种显示器的驱动装置,包括:
一缓存器,储存输入该驱动装置的第一数据信号;
一接收器,接收该缓存器所输出的第一数据信号,据以输出一第二数据信号;
一多重数据采集电路,延迟该第二数据信号产生一延迟数据信号,并利用一脉冲采集该第二数据信号及延迟数据信号产生一第一采集信号及一第二采集信号;以及
一回复电路,将该第一及第二采集信号与一表格对照以输出正确的数据。
2.如权利要求1所述的驱动装置,其中该多重数据采集电路包括:
一延迟电路,延迟该第二数据信号产生该延迟数据信号;
一第一采集器,利用该脉冲采集该第二数据信号产生该第一采集信号;以及
一第二采集器,利用该脉冲采集该延迟数据信号产生该第二采集信号。
3.一种显示器的驱动方法,包括下列步骤:
储存输入的第一数据信号,并根据该第一数据信号产生一第二数据信号;
延迟该第二数据信号产生一延迟数据信号;
通过一脉冲采集该第二数据信号产生一第一采集信号,及通过该脉冲采集该延迟数据信号产生一第二采集信号;以及
将该第一及第二采集信号与一表格对照以输出正确的数据。
CNB200510112558XA 2005-10-10 2005-10-10 显示器的驱动装置及方法 Expired - Fee Related CN100397445C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB200510112558XA CN100397445C (zh) 2005-10-10 2005-10-10 显示器的驱动装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB200510112558XA CN100397445C (zh) 2005-10-10 2005-10-10 显示器的驱动装置及方法

Publications (2)

Publication Number Publication Date
CN1949327A CN1949327A (zh) 2007-04-18
CN100397445C true CN100397445C (zh) 2008-06-25

Family

ID=38018832

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB200510112558XA Expired - Fee Related CN100397445C (zh) 2005-10-10 2005-10-10 显示器的驱动装置及方法

Country Status (1)

Country Link
CN (1) CN100397445C (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003005694A (ja) * 2001-06-20 2003-01-08 Fujitsu General Ltd 映像信号処理装置
JP2003066888A (ja) * 2001-08-22 2003-03-05 Seiko Epson Corp 電気光学装置、その駆動方法および駆動回路、電子機器
CN1460983A (zh) * 2002-05-24 2003-12-10 富士通株式会社 半导体器件、显示器件以及信号传输系统
JP2004094271A (ja) * 2003-10-09 2004-03-25 Sharp Corp 画像表示装置
EP1477962A2 (en) * 2003-05-12 2004-11-17 Seiko Epson Corporation Electro-optical panel driving circuit, electro-optical device provided with electro-optical panel and driving circuit, and electronic apparatus provided with electro-optical device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003005694A (ja) * 2001-06-20 2003-01-08 Fujitsu General Ltd 映像信号処理装置
JP2003066888A (ja) * 2001-08-22 2003-03-05 Seiko Epson Corp 電気光学装置、その駆動方法および駆動回路、電子機器
CN1460983A (zh) * 2002-05-24 2003-12-10 富士通株式会社 半导体器件、显示器件以及信号传输系统
EP1477962A2 (en) * 2003-05-12 2004-11-17 Seiko Epson Corporation Electro-optical panel driving circuit, electro-optical device provided with electro-optical panel and driving circuit, and electronic apparatus provided with electro-optical device
JP2004094271A (ja) * 2003-10-09 2004-03-25 Sharp Corp 画像表示装置

Also Published As

Publication number Publication date
CN1949327A (zh) 2007-04-18

Similar Documents

Publication Publication Date Title
CN106797223B (zh) 用于全双工通信中自干扰的数字消除的系统和方法
CN102931944A (zh) 数字毛刺滤波器
CN104378114A (zh) 一种实现多通道模数转换器同步的方法
WO2012029602A1 (ja) シリアルデータ通信方法及びシリアルデータ通信装置
CN108494433B (zh) 一种单线通信方法及其电路实现
CN102707766B (zh) 信号同步装置
CN102611447A (zh) 一种基于fpga的加噪信号同步时钟提取装置
CN103888147A (zh) 一种串行转并行转换电路和转换器以及转换系统
CN103023529B (zh) 一种基于FPGA实现过采样Golay序列的同步检测的方法
CN100397445C (zh) 显示器的驱动装置及方法
CN117554703A (zh) 短脉冲检测装置以及信号传输系统
CN105306058A (zh) 一种基于时钟调相的高速数字信号采集系统
CN202586998U (zh) 一种基于fpga的加噪信号同步时钟提取装置
CN100458715C (zh) 一种握手电路监测装置及方法
CN204086871U (zh) 一种基于fpga的多路信号同步采样控制电路
CN101996149A (zh) 一种数据采集方法及装置
CN113885655A (zh) 一种信号同步器
CN113534888A (zh) 一种基于fpga的多张vpx板卡时间同步方法和装置
CN103136147A (zh) 信号采集系统及方法
CN111901533A (zh) 一种图像数据通道分时复用的采集方法和系统
CN110161552A (zh) 一种探测器的数据处理方法、装置及设备
CN103251428B (zh) 用于超声扫描系统的隔直滤波模块及方法、超声扫描系统
CN111769824B (zh) 一种可配置延迟电路
RU2745886C1 (ru) Регенератор сигналов данных
CN107241101A (zh) 数据串行化电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080625

Termination date: 20091110