CN113885655A - 一种信号同步器 - Google Patents

一种信号同步器 Download PDF

Info

Publication number
CN113885655A
CN113885655A CN202111124721.XA CN202111124721A CN113885655A CN 113885655 A CN113885655 A CN 113885655A CN 202111124721 A CN202111124721 A CN 202111124721A CN 113885655 A CN113885655 A CN 113885655A
Authority
CN
China
Prior art keywords
trigger signal
signal
module
memory
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN202111124721.XA
Other languages
English (en)
Inventor
孙先国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN202111124721.XA priority Critical patent/CN113885655A/zh
Publication of CN113885655A publication Critical patent/CN113885655A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种信号同步器,包括接收模块、时钟模块、存储器、同步模块、输出模块、显示模块和与接收模块相适配的发送端,所述接收模块包括第一输入端口、第二输入端口、第三输入端口和第四输入端口,所述时钟模块包括第一时钟、第二时钟、第三时钟和第四时钟;本发明采用接收模块、时钟模块、存储器、同步模块、输出模块以及显示模块的配合模块,实现了同一信号同步器能同时处理多组信号;接收模块包括多个输入端口,可以同时接收多个信号;时钟模块根据不同的输入端口进行设置相应的时钟,使得信号可以并行处理,处理结果更加精确;本发明操作简便,设计合理,值得大力推广。

Description

一种信号同步器
技术领域
本发明涉及同步信号技术领域,具体是指一种信号同步器。
背景技术
信号发生器作为一种信号源,因其能够产生不同频率、不同形状的波形,在电子系统的测量、校验及维护中得到了广泛的应用。信号发生器不仅输出波形,为了便于用户的测试测量,同时还输出同步信号。在电子、通信、计算机等领域,同步信号具有各种各样的定义。现有信号同步器,只能处理一组数据,不能同时处理多组数据。
所以,一种能同时处理两组数据的信号同步器成为人们亟待解决的问题。
发明内容
本发明要解决的技术问题是现有信号同步器,只能处理一组数据,不能同时处理多组数据。
为解决上述技术问题,本发明提供的技术方案为:一种信号同步器,包括接收模块、时钟模块、存储器、同步模块、输出模块、显示模块和与接收模块相适配的发送端,所述接收模块包括第一输入端口、第二输入端口、第三输入端口和第四输入端口,所述时钟模块包括第一时钟、第二时钟、第三时钟和第四时钟;
所述第一输入端口根据第一时钟信号进行取样,输入信号产生脉冲的第一触发信号,所述存储器接收到第一触发信号后,将第一触发信号存储于存储器的第一存储单元;
所述第二输入端口根据第二时钟信号进行取样,输入信号产生脉冲的第二触发信号,所述存储器接收到第二触发信号后,将第二触发信号存储于存储器的第二存储单元;
所述第三输入端口根据第三时钟信号进行取样,输入信号产生脉冲的第三触发信号,所述存储器接收到第三触发信号后,将第三触发信号存储于存储器的第三存储单元;
所述第四输入端口根据第四时钟信号进行取样,输入信号产生脉冲的第四触发信号,所述存储器接收到第四触发信号后,将第四触发信号存储于存储器的第四存储单元;
所述同步模块用于信号同步和产生输出脉冲信号,所述存储器将接收到的第一触发信号、第二触发信号、第三触发信号以及第四触发信号发送至同步模块,经过同步模块的IP协议封装后传输至输出模块,所述输出模块接收到封装后的完整信号发送至显示模块,通过显示模块进行显示。
进一步的,所述同步模块还包括多路复用器,用以接收所述第一触发信号、第二触发信号、第三触发信号、第四触发信号以及控制信号。
进一步的,所述第二存储单元、第三存储单元以及第四存储单元分别收一外部重设信号进行控制决定是否将第二触发信号、第三触发信号、第四触发信号设为重设电平。
进一步的,所述第一存储单元、第二存储单元、第三存储单元以及第四存储单元均为D型触发器。
本发明与现有技术相比的优点在于:本发明采用接收模块、时钟模块、存储器、同步模块、输出模块以及显示模块的配合模块,实现了同一信号同步器能同时处理多组信号;接收模块包括多个输入端口,可以同时接收多个信号;时钟模块根据不同的输入端口进行设置相应的时钟,使得信号可以并行处理,处理结果更加精确;本发明操作简便,设计合理,值得大力推广。
附图说明
图1是本发明一种信号同步器的结构示意图。
如图所示:1、接收模块,2、时钟模块,3、存储器,4、同步模块,5、输出模块,6、显示模块,7、发送端。
具体实施方式
下面结合附图对本发明一种信号同步器做进一步的详细说明。
结合附图1,对本发明进行详细介绍。
一种信号同步器,包括接收模块1、时钟模块2、存储器3、同步模块4、输出模块5、显示模块6和与接收模块相适配的发送端7,所述接收模块1包括第一输入端口、第二输入端口、第三输入端口和第四输入端口,所述时钟模块2包括第一时钟、第二时钟、第三时钟和第四时钟;
所述第一输入端口根据第一时钟信号进行取样,输入信号产生脉冲的第一触发信号,所述存储器3接收到第一触发信号后,将第一触发信号存储于存储器3的第一存储单元;
所述第二输入端口根据第二时钟信号进行取样,输入信号产生脉冲的第二触发信号,所述存储器3接收到第二触发信号后,将第二触发信号存储于存储器3的第二存储单元;
所述第三输入端口根据第三时钟信号进行取样,输入信号产生脉冲的第三触发信号,所述存储器3接收到第三触发信号后,将第三触发信号存储于存储器3的第三存储单元;
所述第四输入端口根据第四时钟信号进行取样,输入信号产生脉冲的第四触发信号,所述存储器3接收到第四触发信号后,将第四触发信号存储于存储器3的第四存储单元;
所述同步模块4用于信号同步和产生输出脉冲信号,所述存储器3将接收到的第一触发信号、第二触发信号、第三触发信号以及第四触发信号发送至同步模块4,经过同步模块4的IP协议封装后传输至输出模块5,所述输出模块5接收到封装后的完整信号发送至显示模块6,通过显示模块6进行显示。
所述同步模块4还包括多路复用器,用以接收所述第一触发信号、第二触发信号、第三触发信号、第四触发信号以及控制信号。
所述第二存储单元、第三存储单元以及第四存储单元分别收一外部重设信号进行控制决定是否将第二触发信号、第三触发信号、第四触发信号设为重设电平。
所述第一存储单元、第二存储单元、第三存储单元以及第四存储单元均为D型触发器。
本发明一种信号同步器的具体实施过程如下:首先发送端同时发送四组信号数据,接收模块1同时接收发送端发送的四组信号数据,并将触发信号存储于存储器3,存储器3将信号传输至同步模块4,经过同步模块4进行IP协议封装后传输至输出模块5,输出模块5接收到封装后的完整信号发送至显示模块6,通过显示模块6进行显示。
本发明采用接收模块1、时钟模块2、存储器3、同步模块4、输出模块5以及显示模块6的配合模块,实现了同一信号同步器能同时处理多组信号;接收模块包括多个输入端口,可以同时接收多个信号;时钟模块2根据不同的输入端口进行设置相应的时钟,使得信号可以并行处理,处理结果更加精确;本发明操作简便,设计合理,值得大力推广。
以上对本发明及其实施方式进行了描述,这种描述没有限制性,附图中所示的也只是本发明的实施方式之一,实际的结构并不局限于此。总而言之如果本领域的普通技术人员受其启示,在不脱离本发明创造宗旨的情况下,不经创造性的设计出与该技术方案相似的结构方式及实施例,均应属于本发明的保护范围。

Claims (4)

1.一种信号同步器,其特征在于:包括接收模块(1)、时钟模块(2)、存储器(3)、同步模块(4)、输出模块(5)、显示模块(6)和与接收模块相适配的发送端(7),所述接收模块(1)包括第一输入端口、第二输入端口、第三输入端口和第四输入端口,所述时钟模块(2)包括第一时钟、第二时钟、第三时钟和第四时钟;
所述第一输入端口根据第一时钟信号进行取样,输入信号产生脉冲的第一触发信号,所述存储器(3)接收到第一触发信号后,将第一触发信号存储于存储器(3)的第一存储单元;
所述第二输入端口根据第二时钟信号进行取样,输入信号产生脉冲的第二触发信号,所述存储器(3)接收到第二触发信号后,将第二触发信号存储于存储器(3)的第二存储单元;
所述第三输入端口根据第三时钟信号进行取样,输入信号产生脉冲的第三触发信号,所述存储器(3)接收到第三触发信号后,将第三触发信号存储于存储器(3)的第三存储单元;
所述第四输入端口根据第四时钟信号进行取样,输入信号产生脉冲的第四触发信号,所述存储器(3)接收到第四触发信号后,将第四触发信号存储于存储器(3)的第四存储单元;
所述同步模块(4)用于信号同步和产生输出脉冲信号,所述存储器(3)将接收到的第一触发信号、第二触发信号、第三触发信号以及第四触发信号发送至同步模块(4),经过同步模块(4)的IP协议封装后传输至输出模块(5),所述输出模块(5)接收到封装后的完整信号发送至显示模块(6),通过显示模块(6)进行显示。
2.根据权利要求1所述的一种信号同步器,其特征在于:所述同步模块(4)还包括多路复用器,用以接收所述第一触发信号、第二触发信号、第三触发信号、第四触发信号以及控制信号。
3.根据权利要求1所述的一种信号同步器,其特征在于:所述第二存储单元、第三存储单元以及第四存储单元分别收一外部重设信号进行控制决定是否将第二触发信号、第三触发信号、第四触发信号设为重设电平。
4.根据权利要求1所述的一种信号同步器,其特征在于:所述第一存储单元、第二存储单元、第三存储单元以及第四存储单元均为D型触发器。
CN202111124721.XA 2021-09-25 2021-09-25 一种信号同步器 Withdrawn CN113885655A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111124721.XA CN113885655A (zh) 2021-09-25 2021-09-25 一种信号同步器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111124721.XA CN113885655A (zh) 2021-09-25 2021-09-25 一种信号同步器

Publications (1)

Publication Number Publication Date
CN113885655A true CN113885655A (zh) 2022-01-04

Family

ID=79006551

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111124721.XA Withdrawn CN113885655A (zh) 2021-09-25 2021-09-25 一种信号同步器

Country Status (1)

Country Link
CN (1) CN113885655A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117289641A (zh) * 2023-11-27 2023-12-26 上海孛璞半导体技术有限公司 信号同步控制电路和光芯片的晶圆测试系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117289641A (zh) * 2023-11-27 2023-12-26 上海孛璞半导体技术有限公司 信号同步控制电路和光芯片的晶圆测试系统
CN117289641B (zh) * 2023-11-27 2024-03-01 上海孛璞半导体技术有限公司 光芯片的晶圆测试系统

Similar Documents

Publication Publication Date Title
CN102129269B (zh) 一种多通道同步信号发生器
EP2147361B1 (en) Usb based synchronization and timing system
CN109032498B (zh) 一种多fpga的多通道采集系统的波形量化同步方法
CN102707766B (zh) 信号同步装置
CN111880603B (zh) 多机箱反馈结果控制触发同步方法、装置、设备及介质
CN102981116B (zh) 一种验证专用集成电路的装置和方法
US11902015B2 (en) Multi-channel signal synchronization system, circuit, and method
CN103595580B (zh) 一种数字阵列模块接收延时测试方法及装置
CN113885655A (zh) 一种信号同步器
CN104297543A (zh) 一种具有通道同步功能的混合示波器
CN111953320A (zh) 用于图像传感器的高精度同步模数混合信号发生器
US8332175B2 (en) Oscilloscope probe calibrating system
US10050631B1 (en) Systems and methods for synchronizing multiple oscilloscopes
CN107241529B (zh) 一种ttl视频输出系统及其方法
CN106788924B (zh) 一种实现采样值报文丢失控制输出功能的报文产生系统及其产生方法
CN105281715A (zh) 一种工频同步的深度存储ns级脉冲多参量发生系统
CN212752227U (zh) 用于图像传感器的高精度同步模数混合信号发生器
CN110046125B (zh) 一种同频连续串行数据同步方法及装置
CN106405270A (zh) 支持多t/r组件测试的收发切换控制信号产生方法及装置
KR101239121B1 (ko) 시험 장치, 전송 회로, 시험 장치의 제어 방법 및 전송 회로의 제어 방법
CN117270626A (zh) 一种任意波形发生器同步方法
WO2023136034A1 (ja) 機能検証システム
CN218886483U (zh) 一种波形发生器同步系统
CN115575792B (zh) 一种多背板架构的ate测试设备
CN220043390U (zh) 一种低抖动自适应双通道秒脉冲分发装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20220104