CN1542933A - 用于采用超声焊接在其上安装半导体芯片的基板 - Google Patents

用于采用超声焊接在其上安装半导体芯片的基板 Download PDF

Info

Publication number
CN1542933A
CN1542933A CNA2004100018783A CN200410001878A CN1542933A CN 1542933 A CN1542933 A CN 1542933A CN A2004100018783 A CNA2004100018783 A CN A2004100018783A CN 200410001878 A CN200410001878 A CN 200410001878A CN 1542933 A CN1542933 A CN 1542933A
Authority
CN
China
Prior art keywords
chip
magnetic head
soldering appliance
semiconductor chip
adhesive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100018783A
Other languages
English (en)
Other versions
CN1314095C (zh
Inventor
马场俊二
山上高丰
海沼则夫
健二
小八重健二
吉良秀彦
小林弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2000124878A external-priority patent/JP2001308145A/ja
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of CN1542933A publication Critical patent/CN1542933A/zh
Application granted granted Critical
Publication of CN1314095C publication Critical patent/CN1314095C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8138Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/81399Material
    • H01L2224/814Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/81438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/81444Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83874Ultraviolet [UV] curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

一种通过超声焊接将半导体芯片安装其上的基板,该基板包括焊盘,每个所述焊盘具有沿施加到半导体芯片上的超声振荡的方向拉长的形状。

Description

用于采用超声焊接在其上安装半导体芯片的基板
本申请是2000年8月4日提交、申请号为00122531.6、发明名称为“安装半导体芯片的方法”的发明专利申请的分案申请。
技术领域
本发明通常涉及安装半导体芯片的方法,安装半导体芯片的装置,以及用于安装半导体芯片的基板。
背景技术
安装半导体芯片的方法适用于将硬盘装置10的磁头IC芯片11安装到悬杆(suspension)12上,如图1A和1B所示,或将印制电路板单元30的IC芯片31安装到基板32上,如图3A到3C所示。
如图1A和1B所示,硬盘装置10有一个在气密地密封的外壳15中高速旋转的硬盘16,而且磁头滑动器组件19固定到臂18的顶端。磁头滑动器组件19包括磁头滑动器20和安装在悬杆12上的磁头IC芯片11,如图2所示。磁头滑动器20带有一个由薄膜形成技术形成的磁头21。磁头IC芯片11通过例如放大由磁头21读取的弱信号而控制磁头21。如图2的放大图所示,磁头IC芯片11在它的下表面有金突点(Au bump)22焊接到布线图形23边缘处的金焊盘24上。
印制电路板单元30包括提供有热沉的多芯片组件36、存储器插座38以及I/O连接器39,所有这些都安装在母板35上,如图3A所示。多芯片组件36有多个安装在基板32上的IC芯片31,如图3B所示。磁头IC芯片31在它的下表面有金突点42焊接到形成在基板32上的金焊盘43上。磁头IC芯片31通过底填料(underfill)44焊接到基板32上。
图4A到4C表示常规的磁头滑动器组件的制造方法。在磁头IC芯片11的下表面有金突点51。在悬杆12的上表面有金焊盘61。所述磁头滑动器组件以下面的方式制造。
首先,悬杆12固定到工作台70上。然后使用精密的分配器(未示出),将作为“底填料”的预定量绝缘粘合剂71涂敷到悬杆12的上表面。磁头IC芯片11由具有吸气孔76的工具75的负压吸引拾取,并移到悬杆12上。然后工具75用力F按压磁头IC芯片11,几微米振幅的超声振动施加到磁头IC芯片11几秒钟,如箭头B所示。由此,金突点51焊接到金焊盘61上。然后停止工具75的负压吸引,由此工具75与磁头IC芯片11分离。之后将悬杆12移到加热炉80,以便通过加热固化粘合剂71。这里,形成底填料72,并通过底填料72将磁头IC芯片11焊接到悬杆12上。由此,完成了磁头滑动器组件19。
以上常规的磁头滑动器组件19的制造方法至少显示出以下不足:
1.底填料的轮廓线的形状不稳定。
作为底填料的粘合剂71在悬杆12上为圆形,如图5A中的双点划线所示。当工具75按压磁头IC芯片11时,粘合剂71被磁头IC芯片11的下表面按压,并放射状地扩展。扩展的粘合剂71延伸到磁头IC芯片11下表面的周围,并形成轮廓线90。由作为底填料的粘合剂71的扩展状态确定轮廓线90的形状。粘合剂71的扩展状态随粘合剂71的施加量和施加位置而变化。根据情况,粘合剂71会在悬杆12的上表面上显著溢流,如图5A和5B中的参考数字91所示。
随着硬盘装置变小,悬杆12的宽度W1也变小。另一方面,随着添加更多的功能,磁头IC芯片11在图5A所示的L1的方向上变大。因此,悬杆12上安装的磁头IC芯片11的外部的额外部分92宽度W2变小。此外,粘合剂大量的溢流对于磁头滑动器20相对于硬盘的浮动特性具有不利影响。
对于图3A到3B中所示的多芯片组件36来说,基板32上表面上粘合剂的大量溢流经常妨碍其它部件的安装。
2.溢流的粘合剂粘到工具75上
根据粘合剂71的施加量和施加位置,粘合剂71溢流到磁头IC芯片11的上表面,并粘到工具75的顶端,如图6A和6B中的参考数字93所示。
当粘合剂71粘到工具75的顶端时,工具75的吸引操作变成不稳定。因此,工具75的顶端需要经常清理。然而,每次完成一个磁头IC芯片11的安装时,清理工具75的顶端很麻烦。
当从上面看时,施加的粘合剂71为圆形并放射状扩展。因此粘合剂71从磁头IC芯片11的侧面溢出,并延伸到磁头IC芯片11的上表面。
3.由工具75到磁头IC芯片11的超声波传导率很低。
如图4B所示,工具75直接与磁头IC芯片11接触。工具75由不锈钢制成,磁头IC芯片11由硅制成。工具75和IC芯片11之间的摩擦系数μ1在0.5到0.7的范围内,较低。因此,由工具75到磁头IC芯片11的超声波传导率很低,且金突点51到金焊盘61的焊接需要很长的时间。
4.安装时磁头IC芯片经常偏离,偏离导致有缺陷安装。
如图4B所示,工具75和磁头IC芯片11直接相互接触。由于工具75的端面75的轻微取向,每次工具75超声振荡时,沿超声振荡的一个方向(例如沿X1方向),磁头IC芯片11与图7A所示的初始位置稍微偏离。根据情况,金突点51可能会脱离金焊盘61,如图7B所示,导致有缺陷的焊接。
在图3A到3C所示的多芯片组件36中,在基板32上形成的焊盘中每个均为矩形,如图8中的参考数字43A所示。然而,图8中水平对准的焊盘43A的纵向等于图8中垂直对准的焊盘43A的宽度方向。因此,当工具75超声振荡时,基板32上的焊盘不能总是有效地防止磁头IC芯片11偏离。
发明内容
鉴于此,本发明致力于提供一种半导体芯片的安装方法和装置,其中消除了以上问题。
为解决以上问题,本发明提供一种安装半导体芯片的方法,包括以下步骤:
通过按压半导体芯片,将形成在半导体芯片上的突点焊接到基板上形成的焊盘上,利用绝缘粘合剂置于半导体芯片和基板之间;以及
硬化在半导体芯片和基板之间扩展出的绝缘粘合剂,
其中焊接步骤包括硬化半导体芯片和基板之间扩展出的绝缘粘合剂的周边部分的步骤。
当按压半导体芯片时,由于绝缘粘合剂的周边部分从半导体芯片和基板之间被扩展出去,因此可以防止大量的绝缘粘合剂溢流。由此底填料的轮廓线可以形成希望的形状。
按照以上方法,焊接步骤还包括向半导体芯片施加超声振荡以将形成在半导体芯片上的突点焊接到基板上形成的焊盘上。
由于绝缘粘合剂不会大量溢流,因此可以防止绝缘粘合剂进入焊接工具和半导体芯片之间的接触空间。由此可以保持优选的接触条件。
按照以上方法,通过光或热固化绝缘粘合剂的周边部分。
采用光或加热,可以快速和稳定地固化在半导体芯片和基板之间扩展的绝缘粘合剂的周边部分。
本发明还提供一种半导体芯片安装装置,其包括按压半导体芯片的机构,同时绝缘粘合剂置于提供有突点的半导体芯片和提供有焊盘的基板之间,并通过将突点焊接到焊盘上而将半导体芯片安装到基板上,
该装置还包括周边部分硬化单元,当按压半导体芯片时,其硬化由半导体芯片的周边露出的绝缘粘合剂的周边部分。
由于按压半导体芯片时绝缘粘合剂的周边部分在半导体芯片和基板之间扩展,因此绝缘粘合剂可以防止大量溢流。由此底填料的轮廓线可以形成希望的形状。
以上的半导体芯片安装装置还包括将突点超声焊接到焊盘上的超声波振荡器。
由于绝缘粘合剂不会大量溢流,因此可以防止绝缘粘合剂进入传输超声振荡的焊接工具和半导体芯片之间的接触空间。由此可以保持希望的接触条件。
在以上的半导体芯片安装装置中,周边部分硬化单元为光提供单元或热提供单元。
采用光提供单元或热提供单元,可以快速和稳定地固化在半导体芯片和基板之间扩展的绝缘粘合剂的周边部分。
本发明还提供一种半导体芯片安装装置,其包括按压半导体芯片的焊接工具,同时绝缘粘合剂置于提供有突点的半导体芯片和提供有焊盘的基板之间,并将突点超声焊接到焊盘上,其中该焊接工具基本为方杆形,其侧面相对于焊接工具的相邻拐角之间假想(virtual)的平坦表面向内弯曲。
当焊接工具按压并且超声振荡施加到半导体芯片时,绝缘粘合剂从半导体芯片的侧面,而不是半导体芯片的拐角溢出。焊接工具基本为方杆形,而且焊接工具的侧面相对于焊接工具的相邻拐角之间假想的平坦表面向内弯曲。在所述结构中,溢流的绝缘粘合剂没有延伸和粘住焊接工具。因此,不需要清理焊接工具。此外,由于焊接工具基本为方杆形,因此焊接工具可以均匀地按压包括拐角在内的整个半导体芯片。由此,不会在半导体芯片中发生龟裂。
本发明还提供一种将半导体芯片安装在基板上的安装方法,通过焊接工具按压半导体芯片,同时将绝缘粘合剂置于提供有突点的半导体芯片和提供有焊盘的基板之间,并将突点超声焊接到焊盘上,其中将一对于半导体芯片和焊接工具的摩擦系数比半导体芯片和焊接工具之间的摩擦系数大的薄片置于半导体芯片和焊接工具之间,由此进行超声焊接。
由于置于半导体芯片和焊接工具之间的薄片对于半导体芯片和焊接工具的摩擦系数比半导体芯片和焊接工具之间的摩擦系数大,因此可以高效率地进行由焊接工具到半导体芯片的能量传输,而且将形成在半导体芯片上的突点焊接到形成在基板上的焊盘上可以在短时间周期内完成。此外,在半导体芯片的位置很少发生偏离。
本发明还提供一种半导体芯片安装装置,包括一按压半导体芯片的焊接工具,同时绝缘粘合剂置于提供有突点的半导体芯片和提供有焊盘的基板之间,并将突点超声焊接到焊盘上;以及在半导体芯片和焊接工具之间移动和放置一对于半导体芯片和焊接工具的摩擦系数比半导体芯片和焊接工具之间的摩擦系数大的薄片的装置。
由于焊接工具和薄片以及薄片和半导体芯片之间的摩擦系数都大于焊接工具和半导体芯片之间的摩擦系数,因此通过在半导体芯片和焊接工具之间放置薄片,可以有效地进行由焊接工具到半导体芯片的能量传输。因此,将形成在半导体芯片上的突点焊接到形成在基板上的焊盘可以在短时间周期内完成。此外,在半导体芯片的位置很少发生偏离。
本发明还提供一种通过超声焊接将半导体芯片安装其上的基板,其所包括的每个焊盘具有沿施加到半导体芯片上的超声振荡的方向拉长的形状。
当焊接工具向半导体芯片施加超声振荡时,由于焊接工具的取向使半导体芯片趋于移动。然而在以上结构中,形成在半导体芯片上的突点不会离开具有沿施加到半导体芯片上的超声振荡的方向拉长的形状的每个焊盘。由此可以防止半导体芯片和基板之间的有缺陷焊接。
附图说明
图1A和1B表示常规的硬盘装置;
图2表示在图1A和1B的硬盘装置中的磁头滑动组件;
图3A到3C表示常规的印制电路板单元;
图4A到4C表示制造常规半导体芯片的方法;
图5A和5B表示现有技术存在的第一个问题;
图6A和6B表示现有技术存在的第二个问题;
图7A和7B表示现有技术存在的第四个问题;
图8表示现有技术的矩形焊盘;
图9A和9B表示本发明第一实施例的磁头IC芯片安装装置;
图10为图9A和9B所示紫外线灯的布局的平面图;
图11为磁头滑动组件的制造工序的流程图;
图12A到12D为图9A和9B的芯片安装装置的操作时序图;
图13表示图11的流程中的定位步骤;
图14表示图11的流程中的按压和紫外线照射的步骤;
图15表示图11的流程中的按压、超声振荡、以及紫外线照射步骤;
图16表示按压、超声振荡、以及紫外线照射步骤之后的情况;
图17A和17B表示由图11所示的工序完成的磁头滑动组件的一部分;
图18A和18B表示本发明第二实施例的芯片安装装置;
图19A和19B表示本发明第三实施例的芯片安装装置;
图20表示图19A和19B所示焊接工具的顶端;
图21表示图20焊接工具的第一种改型;
图22表示图20焊接工具的第二种改型;
图23A和23B表示本发明第四实施例的芯片安装装置;
图24表示图23A和23B所示聚酰亚胺薄膜支撑机构;
图25为使用图23A和23B的芯片安装装置制造图2的磁头滑动组件的方法流程图;
图26A到26F为图23A和23B的芯片安装装置的操作的时序图;
图27表示图25的工序中芯片定位步骤之后的情况;
图28表示图25的工序中的临时放置步骤;
图29表示图25的工序中的焊接工具提升步骤;
图30表示图25的工序中的聚酰亚胺薄膜插入步骤;
图31表示图25的工序中按压和超声振荡步骤;
图32表示图25的工序中焊接工具提升和聚酰亚胺薄膜支撑机构的缩回步骤;
图33A和33B表示图25的工序中聚酰亚胺薄膜馈送步骤;
图34A到34D表示本发明第五实施例的磁头滑动组件;
图35A到35H表示图34A到34D所示金焊盘的制造工序;
图36A到36F表示从图35H继续的制造工序;以及
图37A和37B表示本发明第六实施例的磁头滑动组件。
具体实施方式
第一实施例解决了底填料的轮廓线的形状不可靠的问题。
图9A和9B表示作为本发明第一实施例的磁头IC芯片安装装置100。磁头IC芯片安装装置100包括工作台101、焊接单元110以及控制单元130。
工作台101容纳图2所示的悬杆12,并提供有吸气孔102用于吸引和牵引悬杆12。在工作台101上,还有四个紫外线灯104到107环绕在芯片安装位置109周围,面向被安装的磁头IC芯片11的四个侧面,以便用紫外线照射磁头IC芯片11的全部四个侧面。
焊接单元110包括焊接头111、从焊接头111垂下的焊接工具112、以及与焊接工具112形成一体的超声振荡器113。焊接工具112通过升降机构(未示出)上下移动。焊接单元110由磁头IC芯片安装装置100的框架103可移动地支撑,并且可以通过移动机构(未示出)移动。
焊接头111包含连接到电源或真空源(未示出)上的负载传感器(按压机构)114和阀115。负载传感器114上下移动焊接工具112,并测量通过焊接工具112施加到磁头IC芯片50上的力。
焊接工具112提供有与阀115相通的吸气孔116。超声振荡器113向焊接工具112提供超声振荡。
控制单元130包括控制超声振荡器113的控制器131、控制负载传感器114的控制器132、控制阀115的控制器133、以及控制紫外线灯104到107的控制器134。控制单元130还包括控制所有控制器130到134的综合控制器135。
现在参考图11,下面介绍使用以上的磁头IC芯片安装装置100制造图2的磁头滑动器组件19的方法。
通过进行图11所示的步骤140到147制造磁头滑动器组件19。在步骤140到147之中,通过图12A到12D所示操作磁头IC芯片安装装置100进行步骤144到146。
步骤140
使用引线接合装置使金突点51形成在磁头IC芯片11的下表面上。
步骤141、142和143
金焊盘61形成在悬杆12上,作为底填料的粘合剂150施加到芯片安装位置109的中心。金焊盘61和粘合剂150面朝上,悬杆12放置在工作台101上,并被吸附到工作台101上。
粘合剂150由热固性粘合剂和紫外线固化剂的混合物组成。具体地说,粘合剂150由氨基甲酸乙酯丙烯酸酯树脂作为主要成分,安息香烷基醚作为用于聚合的光引发剂,丙烯酸盐作为热固性引发剂。
定位步骤144(参见图13和12A)
焊接单元110位于与磁头IC芯片11对准的位置。通过升降机构(未示出)向下移动焊接工具112。如图12A所示,根据由控制器133传来的控制信号打开阀115。由焊接工具112的顶端真空吸取一个磁头IC芯片11。然后焊接工具112向上移动以提升磁头IC芯片11。接着,通过移动机构(未示出)沿框架103移动焊接单元110以运送磁头IC芯片11。然后焊接单元110停止在磁头IC芯片11设置在悬杆12上的位置处,如图13所示。
按压和紫外线照射步骤145(图14、12B和12C)
随着升降机构(未示出)的启动,负载传感器114根据控制器132传来的控制信号工作,如图12C所示。然后焊接工具112向下移动用预定的力F按压磁头IC芯片11,由此将金突点51压向金焊盘61。磁头IC芯片11也通过力F扩展粘合剂150。这里,粘合剂150被扩展到粘合剂150的边缘溢出磁头IC芯片11边缘的程度。在图14中,参考数字151表示粘合剂在悬杆12上扩展到磁头IC芯片11。
当负载传感器114开始对磁头IC芯片11加压时,紫外线灯104到107根据控制器134传来的控制信号点亮。磁头IC芯片11周围的区域由紫外线108照射,并且露出磁头IC芯片11边缘的粘合剂151的一部分151a开始硬化。因此,扩展的粘合剂151部分地硬化。在图14中,参考数字152表示硬化的部分。
按照以上的方式,露出磁头IC芯片11边缘的粘合剂151的一部分151a被硬化,由此在露出部分151a处形成坚硬的膜。因此,当将磁头IC芯片11压向悬杆12时,可以防止粘合剂151流出悬杆12。
紫外线108不会到达磁头IC芯片11的底部。因此,此时磁头IC芯片11下面的那部分粘合剂151不会硬化。由此,当按压磁头IC芯片11时,粘合剂150可以平滑地扩展,金突点51可以准确地压向金焊盘61。
按压、超声振荡以及紫外线照射步骤146(参见图15,16,12A,12B,12C和12D)
如图12A,12B和12C所示,紫外线灯104到107点亮,焊接工具112真空吸取磁头IC芯片11,负载传感器114按压磁头IC芯片11。在该条件下,超声振荡器113根据控制器131传来的控制信号开始振荡,并保持振荡几秒钟。
图15表示以上情况。当超声振荡器113振荡时,焊接工具112按箭头B所示超声振荡。焊接工具112的超声振荡传送到磁头IC芯片11的金突点51,金突点51对金焊盘61超声振荡。由此,金突点51被焊接到金焊盘61上。
露出磁头IC芯片11边缘的粘合剂151的一部分151a进一步硬化。在图15中,参考数字153表示进一步硬化的部分。由于露出磁头IC芯片11边缘的部分151a被硬化,因此当磁头IC芯片11超声振荡时,可以防止粘合剂151流出悬杆12。此外,可以防止粘合剂151进入焊接工具112和磁头IC芯片11之间的接触部分。由此,在焊接工具112和磁头IC芯片11之间可以保持希望的接触条件。
紫外线108不会到达磁头IC芯片11的底部。因此,此时磁头IC芯片11下面的那部分粘合剂151没有硬化。金突点51可以正确地压向金焊盘61。由此,在金突点51和金焊盘61之间可以保持希望的焊接条件
图16表示按压、超声振荡以及紫外线照射步骤146之后的情况。紫外线灯104到107关闭,而且金突点51被焊接到金焊盘61上。粘合剂151填充磁头IC芯片11的下表面和悬杆12的上表面之间的小空间152,仅有露出磁头IC芯片11边缘的部分151a硬化。
加热步骤147
从芯片安装装置100中取出焊接有磁头IC芯片11的悬杆12。然后把悬杆12放置到加热炉内以热硬化粘合剂151。此时,整个粘合剂151完全被硬化而形成底填料155。
通过以上的步骤,完成了图17A和17B中所示的磁头滑动器组件19A。形成在磁头IC芯片11下表面的金突点51被焊接到悬杆12上的金焊盘61上。磁头IC芯片11也通过底填料155焊接到悬杆上,底填料155由紫外线固化和热固性粘合剂150硬化形成。底填料155在它的整个周边部分有希望的轮廓线156。由于首先施加粘合剂150,因此底填料155具有高质量并且没有空隙。
本发明的第二实施例为第一实施例的改型,解决了底填料的轮廓线形状变化的问题。
图18A和18B表示本发明第二实施例的芯片安装装置100。芯片安装装置100提供加热器164到167代替图9A和9B中示出的芯片安装装置100的紫外线灯104到107。加热器164到167环绕芯片安装位置109设置,以用热线168照射磁头IC芯片11的所有侧面。
至于粘合剂,可以使用热固性粘合剂150A。
当磁头IC芯片11被压在悬杆12上和对磁头IC芯片11施加超声波时,加热器164到167接通而用热线168照射露出磁头IC芯片11边缘的热固性粘合剂150A的一部分151a,由此硬化露出部分151a。由此,可以防止粘合剂150A流出悬杆12,并且可以形成优良的轮廓线156。
第三、第四和第五实施例解决了溢出的粘合剂粘到焊接工具的问题。
图19A和19B表示本发明第三实施例的芯片安装装置100B。芯片安装装置100B不包括图9A和9B所示的芯片安装装置100的紫外线灯104到107和控制器134,并且提供有图20所示的焊接工具112C代替焊接工具112。
焊接工具112C由不锈钢制成,为柱形。焊接工具112C的剖面为对应于磁头IC芯片11的方形。此外,焊接工具112C与常规的焊接工具112的尺寸相同。焊接工具112C与焊接工具112的不同之处为它具有V形的侧面。换句话说,焊接工具112C为基本上的方柱,具有四个V形侧面112Ca到112Cd和四个拐角112Ce到112Ch。侧面112Ca到112Cd相对于拐角112Ce到112Ch每两个相邻的拐角之间实际的平坦表面向内弯曲。
如图19A所示,焊接工具112C吸取磁头IC芯片11,以便磁头IC芯片11压向悬杆12,拐角112Ce到112Ch则对应于磁头IC芯片11的拐角11a。焊接工具112C的侧面112Ca到112Cd相对于磁头IC芯片11的侧面11b朝磁头IC芯片11的中心弯曲。
当通过焊接工具112C按压磁头IC芯片11时,粘合剂150C会从下面溢出到磁头IC芯片11的上表面。在图19A和19B中,粘合剂150C的溢出部分由参考数字150Ca表示。当从上面看时,施加的粘合剂150C为圆形,且溢出部分应放射形地扩展。因此,磁头IC芯片11上表面上的粘合剂150C的溢出部分150Ca位于磁头IC芯片11的侧面11b上。
由于焊接工具112C的侧面112Ca到112Cd朝磁头IC芯片11的中心弯曲,因此粘合剂150C的溢出部分150Ca不会粘到焊接工具112C的侧面112Ca到112Cd上。因此焊接工具112C的顶端总是保持干净的,且每次完成一个磁头IC芯片11的安装时,不需要麻烦地清理焊接工具112C的顶端。
为防止磁头IC芯片11上表面粘合剂的溢出部分粘到焊接工具的顶端,也可以将焊接工具的顶端加工成方形,并且使焊接工具比磁头IC芯片小得多。然而此时,焊接工具按压磁头IC芯片11的中心,焊接工具的压力集中在磁头IC芯片11的中心。其结果是在磁头IC芯片11中将发生龟裂。
由于焊接工具112C基本上与常规的焊接工具112尺寸相同,因此四个拐角112Ce到112Ch按压磁头IC芯片11的拐角11a的相邻区域。因此,和常规的焊接工具112一样,焊接工具112C按压磁头IC芯片11的整个上表面,由此而在磁头IC芯片11中不会发生龟裂。
代替图20所示的焊接工具112C,可以使用图21所示的焊接工具112D或图22所示的焊接工具112E。
图21所示的焊接工具112D有四个拐角112De到112Dh,和四个弯曲的侧面112Da到112Dd。侧面112Da到112Dd相对于相邻拐角112De到112Dh之间假想的平坦表面向内弯曲。
焊接工具112E有四个拐角112Ee到112Eh,和四个弯曲的侧面112Ea到112Ed。侧面112Ea到112Ed相对于相邻拐角112Ee到112Eh之间假想的平坦表面向内弯曲。
采用图21所示的焊接工具112D或图22所示的焊接工具112E,可以得到和图20所示焊接工具112C一样的效果。
本发明的第四实施例解决了由工具到磁头IC芯片的超声波传导率低的问题。
图23A和23B表示本发明第四实施例的芯片安装装置100F。芯片安装装置100F在工作台101上提供有聚酰亚胺薄膜支撑机构170,代替图9A和9B中芯片安装装置100的紫外线灯104到107。在图23A和23B中,与图9A和9B中相同的部件由相同的参考数字表示,省略了对这些部件的说明。芯片安装装置100F的宽度方向由X1和X2表示,芯片安装装置100F的深度方向由Z1和Z2表示。
如图24所示,聚酰亚胺薄膜支撑机构170包括U形框架172、设置在框架172的X1一侧并支撑用于馈送带型聚酰亚胺薄膜171的供料辊173的供料辊支撑部件174、以及设置在框架172的X2一侧并支撑电动机175和卷绕辊176的卷绕辊支撑部件174。U形框架172可以在工作台101上在Y1-Y2方向上沿导轨178移动。含有电动机180的移动机构181在焊接工具112下的插入位置P1和沿Y2方向从插入位置P1移动的收回位置之间移动框架172。带型聚酰亚胺薄膜171在供料辊173和卷绕辊176之间水平地延伸,与被安装的磁头IC芯片11的上表面在相同的高度P3。
控制单元130F包括控制电动机180的控制器190和控制电动机175的控制器191,代替图9B中的控制器134。
现在参见图25,介绍使用以上的芯片安装装置100F制造图2的磁头滑动器组件19的方法。
通过步骤140到144,147和200到205制造磁头滑动器组件19。在这些步骤140到144,147和200到205之中,通过图26A到26F所示操作芯片安装装置100F进行步骤144和200到205。
聚酰亚胺薄膜支撑机构170位于图23B和24中所示的收回位置P2。以和图11中所示工序的相同方式进行步骤140到144。
图27表示定位步骤144之后的情况。在图27中,焊接工具112的顶端真空吸取一个磁头IC芯片11,并停止在预定的位置,以将磁头IC芯片11定位到固定在工作台101上的悬杆上。
临时放置步骤200(参见图28、26A和26B)
随着升降机构(未示出)的启动,焊接工具112向下移动,以便磁头IC芯片11扩展粘合剂150。因此,磁头IC芯片11通过粘合剂150定位并粘接到悬杆12上。由此,磁头IC芯片11被临时地放置在悬杆12上。
焊接工具提升步骤201(参见图29、26A和26B)
如图26A所示,关闭阀115以停止真空吸取。如图28和26B所示,焊接工具112通过升降机构(未示出)向上移动,将磁头IC芯片11留在悬杆12上。
聚酰亚胺薄膜插入步骤202(参见图30和26C)
如图26C所示,通过控制器190驱动电动机180,聚酰亚胺薄膜支撑机构170通过移动机构181沿Y1方向移动。聚酰亚胺薄膜支撑机构170移动到图30所示的插入位置P1,以便聚酰亚胺薄膜171覆盖磁头IC芯片11。
按压和超声振荡步骤203(参见图31、26D和26E)
随着升降机构(未示出)的启动,焊接工具112如图26B所示向下移动。负载传感器114根据控制器132传来的控制信号工作,如图26D所示。如图31所示,降低的焊接工具112以预定的力F经由聚酰亚胺薄膜171按压磁头IC芯片11,由此而将金突点51压向金焊盘61。
如图26E所示,超声振荡器113根据控制器131传来的控制信号开始振荡,并保持振荡几秒钟。随着超声振荡器113振荡,焊接工具112沿图31所示的箭头B的方向超声振荡。焊接工具112的超声振荡经由聚酰亚胺薄膜171传送到磁头IC芯片11上的金突点51。金突点51进而对金焊盘61超声振荡。由此而将金突点51焊接到金焊盘61上。
不锈钢的焊接工具112和聚酰亚胺薄膜171之间的摩擦系数μ10在1到4的范围内,聚酰亚胺薄膜171和硅磁头IC芯片11之间的摩擦系数μ11也在1到4的范围内,这些摩擦系数μ10和μ11大于工具75和磁头IC芯片11之间的摩擦系数μl。因此可以比现有技术更高效地从焊接工具112到磁头IC芯片11进行超声波传送,并且可以在比现有技术更短的时间周期内完成金突点51到金焊盘61的焊接。
焊接工具提升和聚酰亚胺薄膜支撑机构收回步骤204(参见图32,26B和26C)
随着图26B所示启动升降机构(未示出),焊接工具112向上移动,如图32B所示。如图26C所示,通过控制器190驱动电动机180,通过移动机构181沿Y2方向移动聚酰亚胺薄膜支撑机构170。聚酰亚胺薄膜支撑机构170退回图32B所示的收回位置P2,且聚酰亚胺薄膜171从磁头IC芯片11收回,使磁头IC芯片11处于暴露状态。
加热步骤147
从芯片安装装置110F中取出其上焊接有磁头IC芯片11的悬杆12,并放置到加热炉内,如图4C所示。在加热炉中,热硬化整个粘合剂151。由此,完成图17A和17B所示的磁头滑动器组件19A。
粘合剂151变成底填料155。形成在磁头IC芯片11下表面上的金突点51焊接到悬杆12上的金焊盘61上。磁头IC芯片11通过紫外线固化和硬化热固性粘合剂150形成的底填料155焊接到悬杆12上。
聚酰亚胺薄膜供料步骤205(参见图33A、33B和26F)
如图26F所示,根据控制器191传送的信号驱动电动机175。如图33A和33B所示,卷绕辊176沿箭头E的方向卷起带型聚酰亚胺薄膜171。然后聚酰亚胺薄膜171沿X2方向从供料辊173中送出。带型聚酰亚胺薄膜171沿X2方向移动的长度等于磁头IC芯片11的每侧长度。由此,制备用于安装下一个磁头IC芯片的新聚酰亚胺薄膜。
按照以上方式,完成芯片安装装置100F的操作。在以上的工序中,按压超声振荡步骤203需要比现有技术更短的时间周期。因此,可以比现有技术实用性更高地制造磁头滑动器组件。
由于焊接工具112如图31所示经由聚酰亚胺薄膜171向磁头IC芯片11施加压力和超声振荡,故可以获得以下两个附带效果:
1.由于通过焊接工具112按压的聚酰亚胺薄膜171由合成树脂组成,因此由于焊接工具112端面的微小凹凸使聚酰亚胺薄膜171的上表面变形。由此,焊接工具112的端面牢固地粘附到聚酰亚胺薄膜171的上表面。因此,可以省却焊接工具112端面的定向。聚酰亚胺薄膜的下表面也牢固地粘附到磁头IC芯片11的上表面上。当焊接工具112超声振荡时,磁头IC芯片11由放置点返回到原始位置。因此在磁头IC芯片11的位置上不会发生偏离。
2.覆盖磁头IC芯片11上表面的聚酰亚胺薄膜171可防止粘合剂溢流到磁头IC芯片11的上表面上。
本发明的第五实施例解决了磁头IC芯片的偏离导致有缺陷安装的问题。
图34A到34D表示本发明第五实施例的磁头滑动器组件19G。和以上的实施例相同,磁头滑动器组件19G将磁头IC芯片11设置在悬杆12G上,且焊接工具112向磁头IC芯片11施加压力和超声振荡。由此,金突点51被焊接到悬杆12G上的金焊盘61G上,而且磁头IC芯片11通过硬化的底填料155焊接到悬杆12G上。
每个金焊盘61G在焊接工具112产生的超声振荡B方向(X1-X2方向)上有长度L20,在垂直于超声振荡B的方向上有长度L21。长度L20为长度L21的四倍。因此,每个金焊盘61G在超声振荡B的方向上伸长。
图34A和34B表示设置在悬杆12G上的磁头IC芯片11。每个金突点51接触每个对应的金焊盘61G的中心。由于焊接工具112的端面112a有小的取向,所以每当焊接工具112超声振荡时,在超声振荡的一个方向上(例如,在X1方向上),磁头IC芯片11稍微偏离图34A和34B所示的原始位置。然而在由焊接工具112施加超声振荡B的方向上伸长的金焊盘61G,可以防止各金突点51偏离各金焊盘61G。由此,金突点51被正确地焊接到金焊盘61G上。
代替焊接工具112,可以使用图20到22所示的任何一种焊接工具112C、112D和112E。
如图35A到35H以及36A到36D所示制造长的金焊盘61G。
首先,如图35A和35B所示,铜箔211被焊接到由不锈钢制成的悬杆基底部件210的上表面,由此形成铜箔悬杆212。接下来,光刻胶膜213形成在铜箔悬杆212上,如图35C和D所示。具有与长的金焊盘61G相同形状的窗口214a的光掩模214设置在光刻胶膜213上,如图35E和35F所示。然后光源215曝光悬杆212,如图35G和35H所示,由此硬化光刻胶膜213。接下来,腐蚀光刻胶而留下光刻胶部分213a,如图36A和36B所示。也腐蚀铜箔211,如图36C和36D所示,并且除去光刻胶部分213a,如图36E和36F所示。由此,长的金焊盘61G便形成在悬杆基底部件210上。
本发明的第六实施例解决了与第五实施例相同的问题。
图37B表示本发明第六实施例的磁头滑动器组件19H。磁头滑动器组件19H包括磁头IC芯片11H。所述磁头IC芯片11H具有沿四个边设置的金突点51H。为了图示,用双点划线表示磁头IC芯片11H的轮廓和焊接工具112C的轮廓。如图37A所示,磁头滑动器组件19H将磁头IC芯片11H定位在悬杆12H上。然后焊接工具112向磁头IC芯片11H施加压力和超声振荡,以将金突点51H焊接到悬杆12H上的金焊盘61H上,且磁头IC芯片11H通过硬化的底填料(未示出)焊接到悬杆12H上。
与附着到磁头IC芯片11H上的金突点51H的结构一致,沿方形的四边设置悬杆12H上的金焊盘61H。每个金焊盘16H具有与图34A到34D所示金焊盘61G相同的形状。金突点51H在X1方向和Y1方向之间有一纵方向V1-V2,等效于轴线X1-X2逆时针旋转45度。按照这种布局,可以防止金突点51H之间相互干扰。此外,设计焊接工具112在V1-V2的方向上超声振荡。
由于焊接工具112端面的轻微取向,所以每当焊接工具112超声振荡时,在一个超声振荡方向上(例如,在V1方向上)磁头IC芯片11H稍微偏离图37A所示的初始位置。然而,金突点51H不会与金焊盘61H分离,并且留在金焊盘61G上。由此,金突点51H可被正确地焊接到金焊盘61H上。
代替焊接工具112,可以使用图20、21和22所示的任何一种焊接工具112C、112D和112E。
应该指出,本发明不仅适用于以上介绍的磁头滑动器组件,也适用于在图3所示的印制电路板单元30的多芯片组件36中,以将IC芯片31安装到基板32上。

Claims (1)

1.一种通过超声焊接将半导体芯片安装其上的基板,该基板包括焊盘,每个所述焊盘具有沿施加到半导体芯片上的超声振荡的方向拉长的形状。
CNB2004100018783A 2000-04-25 2000-08-04 用于采用超声焊接在其上安装半导体芯片的基板 Expired - Fee Related CN1314095C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP124878/2000 2000-04-25
JP2000124878A JP2001308145A (ja) 2000-04-25 2000-04-25 半導体チップの実装方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNB001225316A Division CN1185697C (zh) 2000-04-25 2000-08-04 安装半导体芯片的方法

Publications (2)

Publication Number Publication Date
CN1542933A true CN1542933A (zh) 2004-11-03
CN1314095C CN1314095C (zh) 2007-05-02

Family

ID=34308244

Family Applications (3)

Application Number Title Priority Date Filing Date
CNB2004100018800A Expired - Fee Related CN1303854C (zh) 2000-04-25 2000-08-04 安装半导体芯片的方法和装置
CNB2004100018798A Expired - Fee Related CN1280885C (zh) 2000-04-25 2000-08-04 安装半导体芯片的装置
CNB2004100018783A Expired - Fee Related CN1314095C (zh) 2000-04-25 2000-08-04 用于采用超声焊接在其上安装半导体芯片的基板

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CNB2004100018800A Expired - Fee Related CN1303854C (zh) 2000-04-25 2000-08-04 安装半导体芯片的方法和装置
CNB2004100018798A Expired - Fee Related CN1280885C (zh) 2000-04-25 2000-08-04 安装半导体芯片的装置

Country Status (2)

Country Link
KR (1) KR100628900B1 (zh)
CN (3) CN1303854C (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4349278B2 (ja) * 2004-12-24 2009-10-21 セイコーエプソン株式会社 半導体装置の製造方法
CN100433250C (zh) * 2005-06-17 2008-11-12 精工爱普生株式会社 半导体装置制造方法、半导体装置、电路基板
KR100906946B1 (ko) * 2008-04-24 2009-07-10 델파이코리아 주식회사 Mems 가속도 센서를 이용한 시트벨트 리트렉터 및 그제어방법
MX343152B (es) 2011-07-28 2016-10-26 3M Innovative Properties Co Montaje de boquilla rociadora con tapa/tobera de aire integrada para pistola pulverizadora de liquido.
KR101274674B1 (ko) * 2011-11-02 2013-06-17 에스케이하이이엔지 주식회사 자외선 또는 극초단파를 이용한 반도체 디바이스 접합 장치 및 그 방법
US11608453B2 (en) * 2018-01-25 2023-03-21 Kulicke And Soffa Industries, Inc. Bonding tools for bonding machines, bonding machines for bonding semiconductor elements, and related methods
TWI793766B (zh) * 2021-09-15 2023-02-21 日商新川股份有限公司 半導體裝置的製造裝置及製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2619139B1 (fr) * 1987-08-07 1989-11-17 Soletanche Procede pour le maintien des parois laterales de fouilles profondes
DE4221334A1 (de) * 1991-07-12 1993-01-14 Volkswagen Ag Ultraschall-schweissverfahren
US5545589A (en) * 1993-01-28 1996-08-13 Matsushita Electric Industrial Co., Ltd. Method of forming a bump having a rugged side, a semiconductor device having the bump, and a method of mounting a semiconductor unit and a semiconductor device
KR20000005272A (ko) * 1996-04-08 2000-01-25 리차드 에스. 게라드 마이크로파 에너지를 이용한 마이크로전자 부품의액체수지 캡슐 경화방버뷰
JPH1012655A (ja) * 1996-06-27 1998-01-16 Kaijo Corp ワイヤボンダのヒータプレート
TW335526B (en) * 1996-07-15 1998-07-01 Matsushita Electron Co Ltd A semiconductor and the manufacturing method
KR19980070399A (ko) * 1997-02-04 1998-10-26 존에이치.무어 플립칩 부착물
JPH10321669A (ja) * 1997-05-22 1998-12-04 Murata Mfg Co Ltd 電子部品の実装方法および実装構造
FR2773642B1 (fr) * 1998-01-13 2000-03-03 Schlumberger Ind Sa Procede de connexion de plots d'un composant a circuits integres a des plages de connexion d'un substrat plastique au moyen de protuberances
JPH11307596A (ja) * 1998-04-23 1999-11-05 Hitachi Ltd 低温接合方法

Also Published As

Publication number Publication date
CN1280885C (zh) 2006-10-18
KR20010098327A (ko) 2001-11-08
CN1303854C (zh) 2007-03-07
CN1314095C (zh) 2007-05-02
CN1542936A (zh) 2004-11-03
CN1535105A (zh) 2004-10-06
KR100628900B1 (ko) 2006-09-27

Similar Documents

Publication Publication Date Title
CN1185697C (zh) 安装半导体芯片的方法
CN1210795C (zh) 电子装置及其制造方法
CN1173400C (zh) 板状体和半导体器件的制造方法
CN1171298C (zh) 半导体器件
CN1280884C (zh) 半导体装置及其制造方法、电路板以及电子机器
CN1150616C (zh) 半导体器件及其制造和装配方法
CN1288947C (zh) 多层布线基片及其制造方法
CN1222995C (zh) 混合集成电路装置
CN1303677C (zh) 电路基板、带凸块的半导体元件的安装结构和电光装置
CN1324701C (zh) 具有窄间距化的内引线的半导体装置
CN1237595C (zh) 具有树脂部件作为加固件的焊料球的形成
CN1638118A (zh) 半导体装置
CN1180477C (zh) 半导体器件和半导体组件
CN1599035A (zh) 制造半导体器件的方法
CN1260795C (zh) 半导体装置及其制造方法、电路板以及电子机器
CN1508844A (zh) 半导体器件的制作方法,半导体器件以及电子产品
CN1641873A (zh) 多芯片封装、其中使用的半导体器件及其制造方法
CN1203543C (zh) 半导体器件和半导体模块
CN1574346A (zh) 一种制造半导体器件的方法
CN1873935A (zh) 配线基板的制造方法及半导体器件的制造方法
CN1303854C (zh) 安装半导体芯片的方法和装置
CN1684249A (zh) 半导体装置和半导体装置的制造方法
CN1698198A (zh) 半导体器件及其制造方法
CN1201381C (zh) 半导体器件的制造方法、冲压模具、导轨
CN1245854C (zh) 安装底板及其制造方法以及电子电路元件的安装方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070502