CN1375830A - 半导体存储装置 - Google Patents

半导体存储装置 Download PDF

Info

Publication number
CN1375830A
CN1375830A CN02107309A CN02107309A CN1375830A CN 1375830 A CN1375830 A CN 1375830A CN 02107309 A CN02107309 A CN 02107309A CN 02107309 A CN02107309 A CN 02107309A CN 1375830 A CN1375830 A CN 1375830A
Authority
CN
China
Prior art keywords
mentioned
circuit
signal
clock signal
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN02107309A
Other languages
English (en)
Other versions
CN1207720C (zh
Inventor
平林修
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN1375830A publication Critical patent/CN1375830A/zh
Application granted granted Critical
Publication of CN1207720C publication Critical patent/CN1207720C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/12015Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details comprising clock generation or timing circuitry
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/14Implementation of control logic, e.g. test mode decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Static Random-Access Memory (AREA)

Abstract

本发明提供一种与外部时钟信号相同步进行动作的同步型的半导体存储装置,具有(1)选择半导体存储装置的通常动作或者测试动作的模式选择电路,(2)在测试动作时,生成比外部时钟信号频率高的内部时钟信号的时钟生成电路,(3)在测试动作时,生成与内部时钟信号同步变化的内部地址信号的地址生成电路,(4)根据由时钟生成电路生成的内部时钟信号和由地址生成电路生成的地址进行动作,与内部时钟信号相同步,选择输出的数据的一部分作为测试结果,与外部时钟信号相同步输出所选择的数据的输出数据控制电路。

Description

半导体存储装置
技术领域
本发明涉及在低速的测试装置中使其内部能够高速地动作进行测试的半导体存储装置。
背景技术
伴随着近年来的微处理器的高速化,半导体存储器特别是作为闪速存储器使用的SRAM越来越高速化。与此相伴随,用于把SRAM进行测试的测试装置也必须越来越对应于高速的测试,由于需要价格极高的测试装置,因此它成为增大测试成本的原因。
作为解决这样问题的以往对策,是搭载了在存储器芯片内部自行进行高速动作测试的BISP(Built In Self Test)电路。图1示出以往的高速动作测试用BIST的结构的一个例子。在图1中,根据从低速的测试装置供给的低频的时钟信号(CK),由时钟生成电路201生成高频的内部时钟信号(CK_int),在存储器内部的高速动作测试中使用。同时,从低速的测试装置提供的地址(A),指令(CMD),输入数据(D)也分别在芯片内部的输入数据生成电路202,指令生成电路203,地址生成电路204中高速地变化使得与高频的内部时钟信号同步。这些信号提供给SRAM芯子(core)205进行高速的测试,测试以后从SRAM芯子205输出的高频的测试结果(Q_int)在比较电路206中与由期望值生成电路207生成的期望值数据进行比较,判断为合格/故障,判断结果由压缩电路208压缩后,作为低频信号输出到外部。
在这样以往的BIST电路中,即使用低速的测试装置也能够进行高速的动作测试,但是作为测试结果,只能够明确总体的合格/故障。因此,存在着当生成了故障时不能够得到生成故障的地址等详细的信息这样的问题。
另外,以往的BIST电路中的时钟生成电路201例如如图2所示那样,用锁相环(PLL)212构成。图2中,在通常动作时用多路转换器(MUX)213选择从外部输入并且由缓冲电路211放大了的时钟信号,用作为内部时钟(CK_int)。在测试时与外部时钟(CK)同步并且用MUX213选择由PLL212把频率倍频为N倍的时钟信号,用作为内部时钟(CK_int)。由此,即使是低速的测试装置也能够生成高频的内部时钟(CK_int)。
但是,在这样的结构中,PLL的电路面积大,如果在被测试存储器上搭载具备这样PLL的BIST电路,则存在着被测试存储器的芯片面积增大等问题。
如上所述,虽然现有的BIST电路被组合到半导体存储装置中,高速地实施半导体存储装置的测试操作,并能通过高速的动作测试判断总体上的合格故障,但不能得到测试结果的详细信息。另外,由于要使用PLL生成高速测试存储装置所需的高速时钟信号,因而导致结构宠大且复杂,另外不容易得到精度高的时钟周期。
发明的内容
本发明的实施形态的半导体存储装置是与外部时钟信号同步动作的同步型半导体存储装置,具有(1)选择半导体存储装置的通常动作或者测试动作的模式选择电路,(2)在测试动作时,生成比外部时钟信号频率高的内部时钟信号的时钟生成电路,(3)在测试动作时,生成与内部时钟信号同步变化的内部地址信号的地址生成电路,(4)根据由时钟生成电路生成的内部时钟信号和由地址生成电路生成的地址进行测试动作,与内部时钟信号相同步,选择输出的数据的一部分作为测试结果,与外部时钟信号相同步输出所选择的数据的输出数据控制电路。
附图说明
图1示出以往的搭载了BIST电路的半导体存储装置的概略结构。
图2示出以往的BIST电路的时钟生成电路的结构。
图3是示出本发明第1实施形态的半导体存储装置的概略结构的框图。
图4示出图3所示的半导体存储装置的详细结构。
图5示出图3或者图4所示的时钟生成电路的结构。
图6示出图5所示的时钟生成电路的动作时序图。
图7示出图3所示的指令生成电路的结构。
图8示出图3所示的输入数据生成电路的结构。
图9示出图3所示的半导体存储装置高速动作测试时的动作时序图。
图10示出图3所示的半导体存储装置高速动作测试时的其它的动作时序图。
图11示出本发明第2实施形态的半导体存储装置的结构。
图12示出图11所示的半导体存储装置高速动作测试时的动作时序。
图13示出本发明第3实施形态的半导体存储装置的结构。
图14示出图13所示的半导体存储装置高速动作测试时的动作时序。
图15是将低速测试装置中的高速动作测试用到一般的SOC设备中的结构图。
具体实施方式
下面参照附图描述上述发明的各种具体实施形态。要注意的是,在所有附图的相同或者相似的部分和元件上使用相同或者相似的参考标记,并且省略或者简化对于相同或者相似部分和元件的描述。
(第1实施形态)
图3示出本发明第1实施形态的半导体存储装置的简略结构。如图3所示,第1实施形态的半导体存储装置具备选择并切换装置的通常动作模式或者测试动作模式的模式选择电路10,时钟生成电路11,输入数据生成电路12,指令生成电路13,地址生成电路14,选通脉冲生成电路15,输出数据控制电路16,静态随机存取存储器(SRAM)的芯子17。
图4把图3所示的时钟生成电路11,地址生成电路14,选通脉冲生成电路15以及输出数据控制电路16相互连接的同时示出它们的详细结构。
如图4所示,时钟生成电路11具备振荡器(Oscillator)111,脉冲生成电路(Pulse Gen)112,多路转换器(MUX)113和时钟缓冲器116。地址生成电路14具备寄存器(Reg)141,计数器(Couter)142,MUX143、144。选通脉冲生成电路15具备异门电路151,寄存器(Reg)152、153,脉冲生成电路(Pulse Gen)154。输出数据控制电路16具备寄存器(Reg)161、162,MUX163。
图5示出图3以及图4所示的时钟生成电路的详细结构。
如图5所示,时钟生成电路11在前面叙述过的振荡器111,脉冲生成电路112,MUX113,时钟缓冲器116的基础上,还具备N比特的计数器(N_bit计数器)114,寄存器(Reg)115。由MUX113选择从外部输入并且由时钟缓冲器116放大了的外部时钟信号(CK_ext)或者由振荡器111生成的高频时钟信号的某一个。在通常动作时外部时钟信号(CK_ext)直接被选择为内部时钟信号(CK_int)。在高速动作测试时,由振荡器111生成的时钟被选择为内部时钟信号(CK_int)。
时钟生成电路11在高速动作的测试之前,首先进行时钟频率的调整。参照图6所示的时钟频率调整时的动作时序图说明时钟频率的调整。振荡器111例如是振荡频率根据从外部输入的Vcont的电位电平变化的电压控制型振荡器(Voltage Controlled Oscillator:VCO)。VCO生成的时钟输入到N比特的计数器114中,按照每个时钟周期反复进行计数增量。在图6所示的动作例中N=5。另一方面,在脉冲生成电路112中在外部时钟信号的每个上升沿生成复位脉冲(Reset)。如果复位脉冲输入到计数器114,则计数器114的计数值(N0~N4)全部被复位为“0”。这里,在希望把VCO的振荡周期设为Tint的情况下,设定为从低速的测试装置输入的外部时钟信号的周期Text=Tint×2^N。生成电路11把计数器114在外部时钟信号的周期Text期间内是否从全部“0”到全部“1”结束了计数增量的信息作为标志(flag)保持在寄存器115中,经过适当的端子(垫(バッド))作为标志(Flag)信号输出到测试装置。在测试装置检测出标志“1”即2^N计数器结束了时,控制Vcont使得VCO的振荡频率下降,反之在标志为“0”,即2^N计数器没有结束时,控制Vcont使得VCO的振荡频率提升。这样,通过调整使得标志恰好为“0”与“1”的分界线,振荡周期Tint能够正确地设定为Text的1/2^N。
这样,如果依据第1实施形态的时钟生成电路11,则能够不像以往那样搭载PLL电路,能够以比较简单的小型的结构,生成高精度的高频内部时钟信号。另外,在时钟生成电路11中,由于外部时钟信号的抖动或者外部时钟信号与内时钟信号的相位差以及计数器的复位动作所需要的时间等,导致在内部时钟信号的频率中产生误差,而为了减少该误差可以较大地设定N。例如,在外部时钟信号的抖动是Δt时,对于内部时钟信号的抖动的影响成为Δt/2^N。这一点可以在使用有抖动的低速的测试装置时通过较大地设定N的值,从而有效地抑制内部时钟信号的抖动。固定这样得到Vcont的值,以后,进行存储装置的高速动作的测试。
下面,参照图4说明地址生成电路。
如图4所示,地址生成电路14具备寄存器(Reg)141,内部计数器(Counter)142,MUX143、144。在图4中为了方便,把地址分为高位7比特A<10:4>和低位4比特A<3:0>进行图示,而这里作为一例,示出地址的高位7比特使用外部输入,低位4比特,被分配由内部计数器142生成的地址时的例子。
在通常动作时,对于全部的地址由MUX143、144选择外部输入,与内部时钟信号(CK_int)同步输入到输入寄存器18以后,提供给SRAN芯子17。
另一方面,在测试时,(1)对于高位地址由MUX143选择根据基于外部时钟信号生成的复位脉冲(Reset)取入到寄存器141的外部地址,(2)对于低位地址由MUX144选择与振荡器111生成的时钟相同步由内部计数器142生成的地址,(3)由MUX143、144选择了的地址与内部时钟信号(CK_int)同步输入到输入寄存器18以后,提供给SRAM芯子17。
其次,说明输出数据控制电路16。
如图4所示,输出数据控制电路16具备寄存器(Reg)161、162,MUX163。
通常动作时,由MUX163选择从SRAM芯子17输出并且保持在输出寄存器(Reg)19中的数据(Q_int),输出到外部。
另一方面,高速动作测试时,保持在输出寄存器19中的数据(Q_int)中的、与由选通脉冲生成电路15生成的内部选通脉冲信号(Strobe_int)同步的信号被取入并且保持在寄存器161中。保持在寄存器161中的数据与从低速的测试器供给的低频的外部时钟信号(CK_ext)相同步取入并且保持在寄存器162中。保持在寄存器162中的数据由MUX163选择并且输出到外部。
其次,说明选通脉冲生成电路15。
如图4所示,选通脉冲生成电路15具备异门电路151,寄存器(Reg)152、153,脉冲生成电路(Pulse Gen)154。选通脉冲生成电路15在高速动作测试时,(1)在门电路151中把从外部输入的低位地址与由内部计数器142生成的低位地址进行比较,(2)在两个地址一致时,门电路151的输出与内部时钟信号(CK_int)相同步,顺序取入到寄存器152、153中并且提供给脉冲生成电路154,(3)在与比较一致的地址相对应、输出保持在输出寄存器19中的数据(Q_int)的定时,从脉冲生成电路154输出内部选通脉冲信号(Strobe_int)。
其次,参照图7说明指令生成电路13。
图7中,指令生成电路13(1)通常动作时,由MUX133选择经过缓冲器131所提供的外部指令(CMD)输入,输出为内部指令(CMD_int),(2)另一方面,在高速动作测试时,与由时钟生成电路11生成的内部时钟信号(CK_int)相同步由指令生成电路(CMDGen)132生成指令,由MUX133选择所生成的指令输出为内部指令(CMD_int)。
其次,参照图8说明输入数据生成电路12。
图8中,输入数据生成电路12(1)通常动作时,由MUX123选择经过缓冲器121提供的外部数据(D)输入,输出为内部输入数据(D_int),(2)另一方面,在高速动作测试时,与由时钟生成电路11生成的内部时钟信号(CK_int)相同步由输入数据生成电路(D Gen)122生成输入数据,由MUX123选择所生成的输入数据,输出为内部输入数据(D_int)。
其次,参照图9或图10的时序图说明上述结构中的半导体存储装置的测试动作。
图9所示的测试动作是实施了仅进行高速读出的最简单的测试例,指令由于在读出时固定,不需要数据输入,因此省略图示。
从低速的测试装置向作为被测试对象的存储装置中,供给低频的时钟信号(CK),以及低频的地址(A<10:4>,A<3:0>),指令,数据输入信号。在存储器芯片内部,由时钟生成电路11输出高频的时钟信号(CK_int),与此相同步,地址生成电路14也高速地生成内部地址A_int<3:0>。测试时,在输出寄存器19中,与内部时钟信号(CK_int)相同步,高速地输出外部地址A<10:4>以及与在M比特(这里M=4)的内部计数器142高速地生成的内部地址A_int<3:0>相对应的数据(Q_int)。从而,在外部时钟信号(CK)的一个周期中顺序地输出2^M地址部分的数据。根据由选通脉冲生成电路15生成的内部选通脉冲信号(Strobe_int)选择上述2^M的数据(Q_int)中的一个,保持在寄存器161中。
保持在寄存器161中的数据与外部时钟信号(CK_ext)同步,向测试装置输出。这里,选通脉冲生成电路15(1)把从外部输入的低位地址与由内部计数器142生成的低位地址相比较,(2)在两者一致时在输出相对应的数据(Q_int)的定时由于生成内部选通脉冲信号(Strobe_int),因此这时的对应于外部地址的数据与外部时钟信号(CK_ext)相同步在下一个周期中输出。如果从测试装置观看,该动作与外部时钟信号相同步低速地进行通常的动作没有任何变化。从而,输出数据(Q)与通常的低速测试相同,能够在测试装置一侧进行分析,能够得到详细的信息。
图10示出上述结构的半导体存储装置的更复杂的高速动作测试的时序。图10所示的时序图是实施了高速地切换指令的同时进行动作的实验的例子,具体地讲,是反复进行读(R),不操作(非操作:N),写(W)动作的同时进入到地址,以高速实施所谓的多方式测试的例子。在这样的情况下,(1)高速输出数据(Q_int),(2)由选通脉冲信号生成电路15把外部地址与内部地址进行比较,(3)对于与两者一致时的地址相对应的数据(Q_int)生成内部选通信号。根据内部选通脉冲信号写入到寄存器161中的数据(Q_int)与低速的测试装置供给的低频的外部时钟信号(CK_ext)相同步地向外部的测试装置输出。从而,如果从外部装置观看,该动作与外部时钟信号(CK_ext)相同步地连续地进行低速的读出动作,而没有任何变化,能够进行低速的测试装置中的详细的分析。
这样,在第1实施形态中,(1)在低速的测试装置中能够使存储器芯片内部高速地进行动作,(2)而且作为输出,输出到外部的数据由于是对应于外部地址的低频,因此如果从低速的测试装置观看,则被测试对象的存储器与通常的低速动作相同,能够进行低速的测试装置中的详细的分析。另外,如果依据上述结构的时钟生成电路11,则能够不使用PLL电路等同步电路,高精度地生成所希望频率的高频的内部时钟信号,而且采用小型简单的结构,从而能够抑制芯片面积的增加。
(第2实施形态)
图11示出本发明第2实施形态的半导体存储装置的结构,图12示出图11所示结构中的读出的测试动作的时序图。第2实施形态的特征在于(1)代替图4所示结构的选通脉冲信号生成电路15,设置以低频的外部时钟信号(CK_ext)为基准,以一定的相位生成内部选通脉冲信号的脉冲生成电路155,(2)进而在地址生成电路14的内部计数器142复位时,把外部的低位地址<3:0>设定为内部地址A_int<3:0>的初始值。在内部计数器142复位时,在内部计数器142中作为内部地址A_int<3:0>的初始值取入外部的低位地址<3:0>,从被取入的初始值顺序地开始计数增量。
在图12所示的时序图的例子中,调整脉冲生成电路155使得在与从内部计数器142的初始值(“0”)的第8个地址A_int<3:0>相对应的数据(Q_int)的位置,生成内部选通脉冲信号。如果外部低位地址<3:0>是“0”,则内部地址A_int<3:0>的初始值也成为“0”,与第8个地址相对应的数据成为Q(7)。如果外部低位地址<3:0>是“1”,则内部地址A_int<3:0>的初始值也成为“1”,与第8个地址相对应的数据成为Q(8)。即,即使内部选通脉冲信号(Strobe_int)的输出定时是固定的,通过改变内部地址A_int<3:0>的初始值,也能够改变取入到寄存器161中的数据。
任意地适当设定内部选通脉冲信号的生成位置。例如,既可以是从内部地址A_int<3:0>的初始值“0”输出与第二个地址相对应的数据,也可以是从内部地址A_int<3:0>的初始值输出与第4个地址相对应的数据。
在第2实施形态中,也能够正确地处理在测试装置一侧中接收的数据的顺序,与前面的实施形态相同,同样地对于存储装置的全部地址空间,能够详细地分析测试结果。
(第3实施形态)
图13示出本发明第3实施形态的半导体存储装置的结构,图14示出图13所示结构中的读出的测试动作的时序图。第3实施形态的特征在于代替图4所示结构的选通脉冲信号生成电路15,设置具备了与外部时钟信号(CK_ext)相同步进行计数动作的计数器157和根据计数器157的计数值生成选通脉冲信号的脉冲生成器158的选通脉冲信号生成电路156。
在图14所示的时序图的例子中,计数器157是4比特的计数器。例如,(1)当计数器157的计数值是“0000”时,在对应于内部的低位地址A_int<3:0>为“0”的数据(Q_int)的位置,输出内部选通脉冲信号(Strobe_int),(2)在计数器157的计数值是“0001”时,在对应于内部的低位地址为“1”的数据(Q_int)的位置输出内部选通脉冲信号(Strobe_int),(3)在计数器157的计数值是“1111”时,在对应于内部的低位地址为“15”的数据(Q_int)的位置输出内部选通脉冲信号(Strobe_int)。即,根据与外部时钟信号同步变化的计数器157的计数值,通过改变内部选通脉冲信号(Strobe_int)的输出时序,能够改变取入到寄存器161中的数据。
在第3实施形态中,也能够得到与根据图11以及图12说明过的第2实施形态相同的结果。
如以上说明的那样,如果依据本发明的实施形态,则能够在低速的测试装置中使半导体存储装置内部高速地进行动作,而且作为测试结果输出到外部的数据由于是与外部地址相对应的低频,因此如果从低速的测试装置观看,被测试对象的半导体存储装置与通常的低速动作相同,能够在低速的测试装置中详细地分析测试结果。
另一方面,时钟生成电路能够不使用PLL等同步电路,高精度地生成所希望频率的高频内部时钟信号,而且成为小型简单的结构,能够抑制芯片面积的增加。
另外,不仅是本发明的存储器设备可以由低速的测量装置进行高速的动作测试,图15所示的一般的SOC(System On Chip)设备也可适用这种测试。从低速测试装置输入的输入数据与测试装置时钟同步被存储在输入控制电路中,并且与高速的内部时钟同步,被供给SOC设备,从SOC设备高频输出的数据被输出数据控制电路选择其一部分,与外部时钟信号同步地输出。

Claims (11)

1.一种半导体存储装置,它是与外部时钟信号同步地进行动作的同步型半导体存储装置,其特征在于:具有
选择上述半导体存储装置的通常动作或者测试动作的模式选择电路;
在测试动作时,生成比外部时钟信号频率高的内部时钟信号的时钟生成电路;
在测试动作时,生成与上述内部时钟信号同步变化的内部地址信号的地址生成电路;
根据由上述时钟生成电路生成的内部时钟和由上述地址生成电路生成的地址进行测试动作,与上述内部时钟信号相同步,选择输出的数据的一部分作为测试结果,与上述外部时钟信号相同步输出所选择的数据的输出数据控制电路。
2.根据权利要求1所述的半导体存储装置,其特征在于:
还具有按照预定的定时生成选通脉冲信号的选通脉冲信号生成电路,
上述输出数据控制电路,根据由上述时钟生成电路生成的内部时钟信号和由上述地址生成电路生成的地址进行测试动作,选择与上述内部时钟信号相同步、作为测试结果输出的数据中与由上述选通脉冲生成电路生成的选通脉冲信号同步的数据,并且与上述外部时钟信号相同步输出所选择的数据。
3.根据权利要求1所述的半导体存储装置,其特征在于:
上述时钟生成电路具有
根据从外部提供的调整信号可变地调整振荡频率,生成上述内部时钟信号的振荡器;
与上述外部时钟信号相同步进行复位,根据由上述振荡器生成的上述内部时钟信号进行计数动作,按照预定的计数值生成标志信号的计数器电路;
与上述外部时钟信号相同步,取入并且保持上述计数器电路生成的标志信号的寄存器。
4.根据权利要求1所述的半导体存储装置,其特征在于:
上述地址生成电路具有
与根据外部时钟信号生成的复位脉冲相同步取入从外部输入的地址信号的预定的高位数比特的寄存器;
与上述内部时钟相同步生成上述预定的高位数比特以外的低位数比特的内部计数器。
5.根据权利要求2所述的半导体装置,其特征在于:
上述输出数据控制电路具有
从与上述内部时钟信号相同步、输出的作为测试结果的数据中,取入并保持与由上述选通脉冲生成电路生成的选通脉冲信号相同步的数据的第1寄存器;
与上述外部时钟信号相同步保持由上述第1寄存器所保持的数据的第2寄存器。
6.根据权利要求1所述的半导体装置,其特征在于:
还具有与由上述时钟生成电路生成的内部时钟相同步,生成输入数据的输入数据生成电路。
7.根据权利要求1所述的半导体装置,其特征在于:
还具有与由上述时钟生成电路生成的内部时钟信号相同步,生成指令的指令生成电路。
8.根据权利要求2所述的半导体存储装置,其特征在于:
上述选通脉冲生成电路具有
把从外部输出的地址信号与上述地址生成电路生成的内部地址信号相比较,根据两者一致或者不一致,输出成为1或者0的某一个的地址一致/不一致信号的一致/不一致判断电路,
在与一致的地址相对应的数据输入到上述输出数据控制电路的定时生成选通脉冲信号的脉冲生成电路。
9.根据权利要求2所述的半导体存储装置,其特征在于:
上述选通脉冲生成电路具有以上述外部时钟信号为基准生成一定相位的选通脉冲信号的脉冲生成电路,
上述地址生成电路把从外部输入的地址信号的一部分用作为上述地址生成电路生成的内部地址信号的初始值。
10.根据权利要求2所述的半导体存储装置,其特征在于:
上述选通脉冲生成电路具有
与上述外部时钟信号相同步进行计数动作的计数器电路;
根据上述计数器电路计数的值,生成使生成定时变化的选通脉冲信号的脉冲生成电路。
11.一种半导体装置,它是与时钟信号同步动作的同步型半导体装置,其特征在于具有
选择上述半导体存储装置的通常动作或者测试动作的模式选择电路;
在测试动作时,生成比外部时钟信号频率高的内部时钟信号的时钟生成电路;
与上述内部时钟信号相同步,选择输出的数据的一部分作为测试结果,与上述外部时钟信号相同步输出所选择的数据的输出数据控制电路。
CNB021073090A 2001-03-16 2002-03-14 半导体存储装置 Expired - Fee Related CN1207720C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001075940A JP4115676B2 (ja) 2001-03-16 2001-03-16 半導体記憶装置
JP075940/2001 2001-03-16

Publications (2)

Publication Number Publication Date
CN1375830A true CN1375830A (zh) 2002-10-23
CN1207720C CN1207720C (zh) 2005-06-22

Family

ID=18932950

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021073090A Expired - Fee Related CN1207720C (zh) 2001-03-16 2002-03-14 半导体存储装置

Country Status (4)

Country Link
US (1) US6978402B2 (zh)
JP (1) JP4115676B2 (zh)
KR (1) KR100438343B1 (zh)
CN (1) CN1207720C (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100399473C (zh) * 2003-05-12 2008-07-02 因芬尼昂技术股份公司 内置自测系统和方法
CN100442396C (zh) * 2003-08-25 2008-12-10 三星电子株式会社 用于测试半导体存储器件的装置和方法
CN101206922B (zh) * 2006-12-22 2012-08-08 三星电子株式会社 非易失性存储器及在非易失性存储器中编程的方法
CN106297889A (zh) * 2015-05-19 2017-01-04 华邦电子股份有限公司 存储器测试系统及其测试方法

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8286046B2 (en) 2001-09-28 2012-10-09 Rambus Inc. Integrated circuit testing module including signal shaping interface
US8166361B2 (en) 2001-09-28 2012-04-24 Rambus Inc. Integrated circuit testing module configured for set-up and hold time testing
KR100618828B1 (ko) * 2003-06-04 2006-08-31 삼성전자주식회사 테스트 모드에서 더 낮은 율로 데이터 비트들을 출력하는반도체 메모리장치 및 동작방법
DE602004007525T2 (de) * 2003-07-09 2008-03-13 Nxp B.V. Ic mit eingebauter charakteristikbestimmung
US7444564B2 (en) * 2003-11-19 2008-10-28 International Business Machines Corporation Automatic bit fail mapping for embedded memories with clock multipliers
US7178048B2 (en) * 2003-12-23 2007-02-13 Hewlett-Packard Development Company, L.P. System and method for signal synchronization based on plural clock signals
US7401281B2 (en) 2004-01-29 2008-07-15 International Business Machines Corporation Remote BIST high speed test and redundancy calculation
US7631236B2 (en) * 2004-01-29 2009-12-08 International Business Machines Corporation Hybrid built-in self test (BIST) architecture for embedded memory arrays and an associated method
KR100618825B1 (ko) * 2004-05-12 2006-09-08 삼성전자주식회사 지연 동기 루프를 이용하여 내부 신호를 측정하는집적회로 장치 및 그 방법
KR100612034B1 (ko) * 2004-11-01 2006-08-11 삼성전자주식회사 내부 테스트 모드 진입방법 및 이를 위한 내부 테스트모드 진입회로
US7336558B2 (en) * 2004-11-02 2008-02-26 Samsung Electronics Co., Ltd. Semiconductor memory device with reduced number of pads
JP5068739B2 (ja) * 2005-03-18 2012-11-07 ラムバス・インコーポレーテッド 集積回路試験モジュール
US7739069B2 (en) * 2005-03-30 2010-06-15 Nxp B.V. Test prepared RF integrated circuit
KR100663362B1 (ko) * 2005-05-24 2007-01-02 삼성전자주식회사 반도체 메모리 장치 및 이 장치의 데이터 라이트 및 리드방법
JP2007066026A (ja) * 2005-08-31 2007-03-15 Renesas Technology Corp 半導体装置とその試験方法及び製造方法
US20070080697A1 (en) * 2005-09-27 2007-04-12 Sony Corporation Semiconductor device tester pin contact resistance measurement
US8542050B2 (en) 2005-10-28 2013-09-24 Sony Corporation Minimized line skew generator
TWI307038B (en) * 2005-12-27 2009-03-01 Ind Tech Res Inst Random number generator for radio frequency identifciation tag and seed number generator for generating a seed number for operation of the random number generator
KR100745402B1 (ko) * 2006-02-24 2007-08-02 삼성전자주식회사 반도체 메모리 장치의 입력회로 및 그 제어 방법
US7596730B2 (en) * 2006-03-31 2009-09-29 Advantest Corporation Test method, test system and assist board
US7516385B2 (en) * 2006-04-28 2009-04-07 Sony Corporation Test semiconductor device in full frequency with half frequency tester
KR100891326B1 (ko) * 2006-07-31 2009-03-31 삼성전자주식회사 반도체 메모리 장치의 내부 클럭 신호를 데이터 스트로브신호로서 이용하는 반도체 메모리 장치의 테스트 방법 및테스트 시스템
JP4939870B2 (ja) * 2006-08-16 2012-05-30 株式会社東芝 半導体記憶装置およびそのテスト方法
US8407395B2 (en) * 2006-08-22 2013-03-26 Mosaid Technologies Incorporated Scalable memory system
US7904639B2 (en) 2006-08-22 2011-03-08 Mosaid Technologies Incorporated Modular command structure for memory and memory system
US8086785B2 (en) 2007-02-22 2011-12-27 Mosaid Technologies Incorporated System and method of page buffer operation for memory devices
WO2008101316A1 (en) 2007-02-22 2008-08-28 Mosaid Technologies Incorporated Apparatus and method for using a page buffer of a memory device as a temporary cache
JP2008217947A (ja) * 2007-03-07 2008-09-18 Elpida Memory Inc 半導体記憶装置
WO2009062280A1 (en) * 2007-11-15 2009-05-22 Mosaid Technologies Incorporated Methods and systems for failure isolation and data recovery in a configuration of series-connected semiconductor devices
US7913128B2 (en) * 2007-11-23 2011-03-22 Mosaid Technologies Incorporated Data channel test apparatus and method thereof
JP5169597B2 (ja) * 2008-08-01 2013-03-27 富士通セミコンダクター株式会社 集積回路および試験方法
US7805645B2 (en) * 2008-01-11 2010-09-28 Arm Limited Data processing apparatus and method for testing stability of memory cells in a memory device
US7930601B2 (en) * 2008-02-22 2011-04-19 International Business Machines Corporation AC ABIST diagnostic method, apparatus and program product
JP2009301612A (ja) * 2008-06-10 2009-12-24 Elpida Memory Inc 半導体記憶装置
US8139390B2 (en) * 2008-07-08 2012-03-20 Mosaid Technologies Incorporated Mixed data rates in memory devices and systems
WO2010017015A1 (en) * 2008-08-08 2010-02-11 Rambus Inc. Request-command encoding for reduced-data-rate testing
US8194481B2 (en) 2008-12-18 2012-06-05 Mosaid Technologies Incorporated Semiconductor device with main memory unit and auxiliary memory unit requiring preset operation
US8037235B2 (en) * 2008-12-18 2011-10-11 Mosaid Technologies Incorporated Device and method for transferring data to a non-volatile memory device
KR101374465B1 (ko) * 2010-07-07 2014-03-18 가부시키가이샤 어드밴티스트 시험 장치 및 시험 방법
CN102831927B (zh) * 2011-06-14 2015-04-01 芯成半导体(上海)有限公司 进入asram芯片内部测试模式的电路
US9437328B2 (en) * 2012-11-30 2016-09-06 Silicon Motion Inc. Apparatus and method for applying at-speed functional test with lower-speed tester
US9892024B2 (en) 2015-11-02 2018-02-13 Sony Interactive Entertainment America Llc Backward compatibility testing of software in a mode that disrupts timing
CN105974299B (zh) * 2016-05-30 2019-08-09 珠海市一微半导体有限公司 芯片测试控制电路及其方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0172423B1 (ko) * 1995-11-16 1999-03-30 김광호 고주파수 동작을 하는 반도체 메모리 장치의 테스트회로 및 테스트 방법
JPH10283777A (ja) * 1997-04-04 1998-10-23 Mitsubishi Electric Corp Sdramコアと論理回路を単一チップ上に混載した半導体集積回路装置およびsdramコアのテスト方法
US5875153A (en) * 1997-04-30 1999-02-23 Texas Instruments Incorporated Internal/external clock option for built-in self test
KR19990053199A (ko) * 1997-12-23 1999-07-15 김영환 테스트를 위한 고속 싱크로너스 메모리 소자
US6275444B1 (en) * 1998-02-24 2001-08-14 Matsushita Electric Industrial Co., Ltd. Semiconductor integrated circuit
JPH11265599A (ja) * 1998-03-17 1999-09-28 Sanyo Electric Co Ltd 不揮発性メモリ及びそれを内蔵するマイクロコンピュータ
US6058056A (en) * 1998-04-30 2000-05-02 Micron Technology, Inc. Data compression circuit and method for testing memory devices
US6253340B1 (en) * 1998-06-08 2001-06-26 Micron Technology, Inc. Integrated circuit implementing internally generated commands
US6069829A (en) * 1998-09-29 2000-05-30 Texas Instruments Incorporated Internal clock multiplication for test time reduction
JP2000215688A (ja) * 1999-01-25 2000-08-04 Mitsubishi Electric Corp 半導体試験装置及び半導体試験方法
US6467053B1 (en) * 1999-06-28 2002-10-15 International Business Machines Corporation Captured synchronous DRAM fails in a working environment
US6493647B1 (en) * 1999-12-29 2002-12-10 Advanced Micro Devices, Inc. Method and apparatus for exercising external memory with a memory built-in self-test

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100399473C (zh) * 2003-05-12 2008-07-02 因芬尼昂技术股份公司 内置自测系统和方法
CN100442396C (zh) * 2003-08-25 2008-12-10 三星电子株式会社 用于测试半导体存储器件的装置和方法
CN101206922B (zh) * 2006-12-22 2012-08-08 三星电子株式会社 非易失性存储器及在非易失性存储器中编程的方法
CN106297889A (zh) * 2015-05-19 2017-01-04 华邦电子股份有限公司 存储器测试系统及其测试方法
CN106297889B (zh) * 2015-05-19 2019-08-27 华邦电子股份有限公司 存储器测试系统及其测试方法

Also Published As

Publication number Publication date
JP4115676B2 (ja) 2008-07-09
JP2002279796A (ja) 2002-09-27
CN1207720C (zh) 2005-06-22
US6978402B2 (en) 2005-12-20
US20020170003A1 (en) 2002-11-14
KR20020073437A (ko) 2002-09-26
KR100438343B1 (ko) 2004-07-02

Similar Documents

Publication Publication Date Title
CN1207720C (zh) 半导体存储装置
CN101694512B (zh) 测试电路和片上系统
CN100585852C (zh) 使用最少引脚而被测试的半导体器件、以及测试其的方法
CN103839590A (zh) 存储器时序参数的测量装置、方法及存储器芯片
US20070080701A1 (en) Apparatus for measuring on-chip characteristics in semiconductor circuits and related methods
CN1695305A (zh) 用于安排粗细延迟间隔并包括环形振荡器的同步镜像延迟(smd)电路及方法
US4586181A (en) Test pattern generating apparatus
US7650554B2 (en) Method and an integrated circuit for performing a test
US20170003344A1 (en) Self-test circuit in integrated circuit, and data processing circuit
US8395946B2 (en) Data access apparatus and associated method for accessing data using internally generated clocks
US20050152190A1 (en) Semiconductor memory device capable of testing memory cells at high speed
CN102204095A (zh) 定时发生器和测试装置以及测试速率的控制方法
US6909301B2 (en) Oscillation based access time measurement
CN109192239A (zh) Sram存储器的片上测试电路和测试方法
US8159209B2 (en) Digital signal delay measuring circuit and digital signal delay measuring method
US6172544B1 (en) Timing signal generation circuit for semiconductor test system
CN1145172C (zh) 具有内部测试电路的半导体集成电路器件
US4293931A (en) Memory refresh control system
JPH09145798A (ja) タイミング信号発生装置
JP3119388B2 (ja) Ic試験装置
US5028878A (en) Dual memory timing system for VLSI test systems
JP3206010B2 (ja) タイムスタンプ回路
JP4388491B2 (ja) オンチップテスト回路及び半導体集積回路装置
Stolbunov et al. A programmable pulse sequence generator for an NMR relaxometer
JPS59225367A (ja) Ic試験装置

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20050622

Termination date: 20120314