CN1354461A - 盘再现装置的时钟提取设备 - Google Patents

盘再现装置的时钟提取设备 Download PDF

Info

Publication number
CN1354461A
CN1354461A CN01134934A CN01134934A CN1354461A CN 1354461 A CN1354461 A CN 1354461A CN 01134934 A CN01134934 A CN 01134934A CN 01134934 A CN01134934 A CN 01134934A CN 1354461 A CN1354461 A CN 1354461A
Authority
CN
China
Prior art keywords
output
gain command
signal
clock
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN01134934A
Other languages
English (en)
Other versions
CN1200407C (zh
Inventor
中村正义
北野绘美
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1354461A publication Critical patent/CN1354461A/zh
Application granted granted Critical
Publication of CN1200407C publication Critical patent/CN1200407C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • G11B20/1024Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used
    • G11B20/1025Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used the PLL being discrete time or digital PLL
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/004Recording, reproducing or erasing methods; Read, write or erase circuits therefor
    • G11B7/005Reproducing
    • G11B7/0053Reproducing non-user data, e.g. wobbled address, prepits, BCA
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0895Details of the current generators
    • H03L7/0898Details of the current generators the source or sink current values being variable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/113Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using frequency discriminator
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B11/00Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor
    • G11B11/10Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor using recording by magnetic means or other means for magnetisation or demagnetisation of a record carrier, e.g. light induced spin magnetisation; Demagnetisation by thermal or stress means in the presence or not of an orienting magnetic field
    • G11B11/105Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor using recording by magnetic means or other means for magnetisation or demagnetisation of a record carrier, e.g. light induced spin magnetisation; Demagnetisation by thermal or stress means in the presence or not of an orienting magnetic field using a beam of light or a magnetic field for recording by change of magnetisation and a beam of light for reproducing, i.e. magneto-optical, e.g. light-induced thermomagnetic recording, spin magnetisation recording, Kerr or Faraday effect reproducing
    • G11B11/10502Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor using recording by magnetic means or other means for magnetisation or demagnetisation of a record carrier, e.g. light induced spin magnetisation; Demagnetisation by thermal or stress means in the presence or not of an orienting magnetic field using a beam of light or a magnetic field for recording by change of magnetisation and a beam of light for reproducing, i.e. magneto-optical, e.g. light-induced thermomagnetic recording, spin magnetisation recording, Kerr or Faraday effect reproducing characterised by the transducing operation to be executed
    • G11B11/10515Reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/012Recording on, or reproducing or erasing from, magnetic disks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

一种盘再现装置的时钟提取设备(K1)包括:信息读出装置(2),用于从盘状信息记录介质(1)读取信息信号;压控振荡器(5);相位比较器(3);频率比较器(8);速度检测器(6);增益命令单元(7);电荷泵(4);以及电阻器(R1)和电容器(C1)的串联电路,其一端连接到电荷泵(4)的输出端,其另一端接地或者连接到一个参考电压;其中串联电路的相对端之间的一个输出电压作为用于压控振荡器(5)的控制电压,并且增益命令单元(7)发出增益命令,使得时钟提取电路的环路增益根据信息信号读取速率保证所需的工作点。

Description

盘再现装置的时钟提取设备
技术领域
本发明涉及一种时钟提取设备,用于提取与从盘状信息记录介质(在下文中称为“盘”)读出的信息信号相同步的时钟,其被用于盘再现装置中,用来以所提取时钟记录信息信号。
背景技术
恒定线速度(CLV)记录方法已知为一种用于在盘上记录信息信号的方法。为了从该盘中读出通过CLV记录的信息信号,需要提供一个用于提取与该信息信号相同步的时钟的时钟提取电路。
参照示出常规光盘再现装置的时钟提取设备的第一例子的图11描述一种常规的时钟提取电路。在图11中,由光读取头2从光盘1取出的信息信号被输入到相位比较器3的一个输入端以及频率比较器8的一个输入端。相位比较器3和频率比较器8的输出控制一个电荷泵4,并且该电荷泵的输出不仅应用于电阻器R1和电容器C1的串联电路,而且被输入到一个压控振荡器5。该压控振荡器5的输出PCK的一部分被施加到相位比较器3的另一个输入端以及频率比较器8的另一个输入端。
频率比较器8把从该信息信号提取的时钟频率与压控振荡器5的输出PCK的频率相比较,以产生一个频率比较输出。电荷泵4根据频率比较器8的频率比较而工作,并且压控振荡器5在由电阻器R1和电容器C1的串联电路所发生的控制电压的控制下而工作,使得压控振荡器5的输出PCK的频率与要从该信息信号提取的时钟信号相一致。当压控振荡器5的输出PCK的频率与要从该信息信号提取的时钟频率相一致时,频率比较器8的输出被停止,并且相位比较器3被启动,以使得该信息信号的相位与压控振荡器5的输出PCK的相位相一致。
在下文的描述中假设“θREF”表示信息信号的相位,“θOSC”表示压控振荡器5的输出PCK的相位,“Kφ”(A/rad)表示相位比较器3与电荷泵4的组合的相位-电流转换增益,“KV”(Hz/V)表示压控振荡器5的电压-频率转换增益,“i”表示在相位比较器3的控制下流过电荷泵4的输出电流,“F”表示电阻器R1和电容器C1串联电路的传输函数,“j”和“ω”分别表示在傅利叶变换中虚数单位和角频率,并且“s”满足(jω=s)的关系。
在此时,相位比较器3把由光读取头2从光盘1中读出的信息信号的相位与压控振荡器5的输出PCK的相位相比较,并且输出对应于如下相位差的电流I。
(θREF-θOSC)Kφ=1...(1)
然后,电荷泵4的输出被转换为一个电压V,该电压由电阻器R1和电容器C1的串联电路所跟随,该串联电路的一端连接到电荷泵4的输出端,其另一个端接地或者连接到一个基准电压。
I×F=V...(2)
假设,电阻器R1具有阻抗R,电容器C1具有电容C,电阻器R1和电容器C1的串联电路的传输函数被表达如下:
F=R+1/(s×C)...(3)
同时,通过使用该串联电路的输出作为控制电压改变压控振荡器5的输出PCK,从而建立如下关系:
S×θOSC=KV×V...(4)
通过用方程(2)的I和方程(4)的V代替方程(1),获得如下方程:
(θREF-θOSC)Kφ=s×θOSC/(KV×F)
然后,该方程被改变如下:
θOSC/θREF=G/(1+G)...(5)
在方程(5)中,“G”满足如下关系:
G=Kφ×KV×F/s...(6)
方程(5)表示常规时钟提取电路的开环特性。从方程(6)可以理解,该常规时钟提取电路的环路增益与相位比较器3的增益和压控振荡器5的增益之间的乘积成比例。
当信息信号的读取速率进一步升高时,抖动变大。因此,时钟提取电路的所需环路增益根据误差的幅度而变大。例如,在CLV记录方法中,在光盘1的内周处的转速与光盘1的外周处的转速不同,以保证恒定的线速度。因此,当光读取头2从光盘1的内周向外周偏移大的距离时,在光盘1的外周处的线速度变得比光盘1的内周处的线速度更大,从而读取速率相应地增加,因此该时钟提取电路的所需环路增益也变大。当信息信号的读取信号进一步增加时,该现象变得更加显著。因此,时钟提取电路的所需环路增益根据信息信号的读取速率而改变。相应地,为了保证稳定地从光盘1的内周到其外周再现信息信号,需要根据信息信号的读取速率改变时钟提取电路的环路增益。
参照示出已知光盘再现装置的时钟提取设备的第二例子的图12描述改变已知时钟提取电路的环路增益的方法。图12与图11不同之处在于压控振荡器5的输出端连接到转换开关33的一个输入端,并且还通过用于把压控振荡器5的输出分频为一半频率的分频器31连接到转换开关33的另一个输入端,并且提供一个速度设置器32用于实现转换开关33的转换。
根据速度设置器32的输出,转换开关33转换到转换开关33直接连接到压控振荡器5的一个状态,以及转换到转换开关33通过分频器31连接到压控振荡器5的一个状态。也就是说,当速度设置器32的输出是1倍速时,转换开关33连接到分频器31。另一方面,当速度设置器32的输出是2倍速时,转换开关33直接连接到压控振荡器5的输出端。
如上文所述,通常,转换开关33根据由速度设置器32所设置的速度而切换,以改变压控振荡器5的电压-频率转换增益,从而实现时钟提取电路的环路增益的转换。
但是,与光读取头2从光盘1的内周到其外周偏移大的距离的情况相同,即使信息信号的实际读取速率大大改变,现有时钟提取电路的环路增益由预设速度所确定,因此,当设置速度与实际读取速率不一致时,现有时钟提取电路的操作变得不稳定。例如,在信息信号的实际录取速率变得比设置速度更低的情况下,由于频率比较器8的频率提升操作使得环路增益升高,从而在最坏的情况下,振荡导向一个状态,其中要从该信息信号中提取的时钟频率变得与压控振荡器5的输出频率不一致。同时,即使当要从信息信号提取的时钟频率与压控振荡器5的输出频率相一致时,在最坏情况下,由于相位比较器3的相位锁定操作可能导致不可能由振荡提取该时钟的状态。
因此,在现有盘再现装置的时钟提取设备中,出现这样一个缺点,即,尽管需要根据信息信号的连续改变提取速率而改变时钟提取电路的环路增益,仅仅当已经设置信息信号的读取速率,才改变时钟提取电路的环路增益。
发明内容
相应地,为了消除现有技术的上述缺点,本发明的主要目的是提供一个盘再现装置的时钟提取设备,其即使在盘的信息信号的读取速率大大改变的情况下也能够自动保证所需的工作点,从而保证从盘的内周到外周稳定地再现信息信号。
为了实现本发明的目的,根据本发明,一种盘再现装置的时钟提取设备包括:信息读出装置,用于从盘状信息记录介质读取信息信号;压控振荡器;相位比较器,用于把由信息读取装置读取的信息信号的相位与压控振荡器的输出的相位相比较;频率比较器,用于把由信息读出装置读取的信息信号的频率与压控振荡器的输出的频率相比较;速度检测器,用于按照参考时钟检测压控振荡器的输出的频率,以输出一个速度信号;增益命令单元,用于根据从速度传感器输出的速度信号指定时钟提取电路的环路增益;电荷泵,其根据相位比较器和频率比较器的输出释放或吸引电流,并且根据增益命令单元的增益命令而改变输出电流值;以及电阻器和电容器的串联电路,其一端连接到电荷泵的输出端,其另一端接地或者连接到一个参考电压;其中串联电路的相对端之间的一个输出电压作为用于压控振荡器的控制电压,并且增益命令单元发出增益命令,使得时钟提取电路的环路增益根据信息信号读取速率保证所需的工作点。
附图说明
从下文参照附图结合优先实施例的描述中,本发明的目的和特点将变得更加清楚,其中:
图1为根据本发明第一实施例的光盘再现装置的时钟提取设备的方框图;
图2为用于图1的时钟提取设备中的相位比较器的方框图;
图3A为用于图1的时钟提取设备中的频率比较器的方框图,以及图3B为示出图3A的频率比较器的操作的示意图;
图4为用于图1的时钟提取设备中的电荷泵的方框图;
图5为用于图1的时钟提取设备中的速度传感器的方框图;
图6为速度与在图5的速度传感器中的速度信号之间的关系的曲线图;
图7为示出图5的速度传感器的速度信号与图1的时钟提取设备的环路增益之间的关系的曲线图;
图8A、8B、8C和8D为示出根据图5的速度传感器的速度信号改变增益命令的示意图;
图9为根据本发明第二实施例的光盘再现装置的时钟提取设备的方框图;
图10为用于图9的时钟提取设备中的数控振荡器的方框图;
图11为示出现有光盘再现装置的时钟提取设备的第一例子的方框图;以及
图12为示出现有光盘再现装置的时钟提取设备的第二例子的方框图。
在描述本发明之前,应当注意,在附图中相同的部件由相同的参考标号所表示。
具体实施方式
在下文中通过使用光盘作为记录介质参照附图描述本发明。
(第一实施例)
图1示出根据本发明第一实施例的光盘再现装置的时钟提取设备K1。在图1中,由例如光读取头2这样的信息读出装置从例如光盘1这样的盘状信息记录介质取出的信息信号被输入到相位比较器3的一个输入端和一个频率比较器8的一个输入端。相位比较器3和频率比较器8的输出如下文所述控制电荷泵4,以便于由电荷泵4转换为一个电流值。来自电荷泵4的电流值被施加到电阻器R1和电容器C1的串联电路,以由该串联电路转换为一个电压值。该电压值作为用于压控振荡器5的控制电压并且被输入到压控振荡器5。
在该实施例中,电容器C1的另一端接地,但是需要的话还可以连接到一个参考电压源(未示出)。压控振荡器5的输出PCK的一部分施加到相位比较器3的另一个输入端和频率比较器8的另一个输入端,以输入到一个速度传感器6。速度传感器6的一个输出被输入到增益命令单元7,并且增益命令单元7的输出被反馈到电荷泵4。
相位比较器3把由光读取头2从光盘1读出的信息信号的相位与压控振荡器5的输出PCK的相位相比较,以输出一个对应于该相位差的信号。同时,频率比较器8把由光读取头2从光盘1读出的信息信号的频率与压控振荡器5的输出PCK的频率相比较,以输出对应于该频率差的信号。也就是,频率比较器8把要从该信息信号提取的时钟频率与压控振荡器5的输出PCK的频率相比较,以产生一个频率比较输出。电荷泵4根据频率比较器8的频率比较输出而工作。压控振荡器5在由电阻器R1和电容器C1的串联电路输出的控制电压的控制下工作,使得压控振荡器5的输出PCK的频率与要从信息信号提取的时钟频率信号相一致。当压控振荡器5的输出PCK的频率与要从该信息信号提取的时钟频率相一致时,频率比较器8的输出被停止,并且相位比较器3被启动以使得该信息信号的相位与压控振荡器5的输出PCK的相位相一致。
下面参照图2更加具体描述相位比较器3。在图2中,所输入信息信号被施加到一个延迟设备9以及一个D型触发器10的D端。延迟设备9的输出被输入到一个相位比较单元11的一端,而来自D型触发器10的Q端的输出被输入到相位比较单元11的另一端。压控振荡器5的输出PCK被输入到D型触发器10的一个时钟端。D型触发器10通过使用压控振荡器5的输出PCK作为参考时钟检测并输出该信息信号的上升沿。相位比较单元11把由延迟设备9所延迟的信息信号的相位与D型触发器10的输出相位相比较。因此,仅仅当D型触发器10检测到信息信号的上升沿时,才执行相位比较。
下面参照图3A和3B更加具体描述频率比较器8。在图3A中,信息信号被输入到第一计数器12、第二计数器13、第三计数器14和第四计数器15。压控振荡器5的输出PCK被输入到第一至第四计数器12至15的每个计数器的时钟端。如说明频率比较器8的操作的图3B中所示,在从信息信号的上升沿到信息信号的下一个上升沿之间的时间间隔内,第一计数器12计数并输出压控振荡器5的输出PCK的时钟数。在从信息信号的下降沿到信息信号的下一个下降沿之间的时间间隔内,第二计数器13计数并输出压控振荡器5的输出PCK的时钟数。在从信息信号的上升沿到信息信号的下一个上升沿之间的时间间隔内,第三计数器14计数并输出压控振荡器5的输出PCK的时钟数。在从信息信号的下降沿到信息信号的下一个下降沿之间的时间间隔内,第四计数器15计数并输出压控振荡器5的输出PCK的时钟数。
在压缩光盘(CD)或者小型光盘(MD)中所定义的8至14调制(EFM)信号的情况中,假设“T”表示EFM信号的一个单位周期,则EFM信号的边缘间隔在从3T至11T的范围内。因此,如果第一计数器12或第二计数器13的计数值不小于5,则第一判定单元16或第二判定单元17输出一个高电平信号。同时,如果第三计数器14或第四计数器15的输出数值不小于12,则第三判定单元18或第四判定单元19输出一个高电平信号。作为对来自第一判定单元16或第二判定单元17的高电平信号的响应,“或”电路20输出一个频率升高信号。作为对来自第三判定单元18或第四判定单元19的高电平信号的响应,“或”电路21输出一个频率下降信号。
电荷泵4是推挽式的,其中电荷泵4根据相位比较器3和频率比较器8的输出而释放或吸引电流。另外,电荷泵4根据增益命令单元7的输出而实现输出电流值的转换。参照图4更加具体描述电荷泵4。在图4中,用于升高输入信号的频率的多个升电荷泵22以及用于降低输入信号的频率的多个降电荷泵23分别通过多个开关22a和多个开关23a连接到压控振荡器5的一个输入端。相位比较器3和频率比较器8的输出连接到开关22a和23a,以控制开关22a和23a。在该实施例中,光盘1的信息信号的读取速率例如被设置在3dB的间隔,以包含0.7倍速、1倍速、1.4倍速、2倍速和2.8倍速这五组速率。因此,分别对上述5个读取速率提供五组升电荷泵22和降电荷泵23。根据读取速率由增益命令单元7选择五组升电荷泵和降电荷泵23中的一组。所选择的升电荷泵22和降电荷泵23的开关22a或23a被相位比较器3和频率比较器8的输出所驱动。
由于相位比较器3比较从光读取头2输出的信息信号的相位和压控振荡器5的输出PCK的相位,因此当信息信号的相位与输出PCK的相位相互接近时,即使信息信号的频率与输出PCK大大不同,获得相位比较器3的输出。因此,最初由频率比较器8执行电荷提升,直到信息信号的频率与输出PCK的频率相互接近为止,然后由相位比较器3进行细调。
因此,当频率比较器8和相位比较器3同时工作时,为了使频率比较器8比相位比较器3更加优先,增加脉冲宽度,使得一旦由频率比较器8输出频率升高信号或频率下降信号时,电荷泵4的开关22a或23a比相位比较器3更长时间地保持在导通状态。同时,在通过良好时钟提取锁定锁相环(PLL)的情况下,可以由该检测信号选择频率比较器8的输出而避免由于信号丢失造成频率比较器8的过度操作。
在本实施例中,5组升电荷泵22和降电荷泵23被提供用于五个读取速率,但是如果组合使用具有不同电流值的电荷泵,则可以减少电荷泵22和23的数目。电荷泵4的输出电流被电阻器R1和电容器C1的串联电路转换为电压,该串联电路的一端连接到电荷泵4的输出端,并且其另一端接地或者连接到参考电压。压控振荡器5通过使用电阻器R1和电容器C1的串联电路的控制电压改变其输出频率。速度传感器6检测压控振荡器5的输出频率并且输出一个速度信号。
速度传感器6在下文参照图5更加具体描述。在图5中,压控振荡器5的输出被施加到一个分频器24,并且该分频器24的输出被输入到由晶体振荡器所控制的计数器25,以便于计数。计数器25的计数结果由速度检测单元26所检测。最初,来自压控振荡器5的例如具有4.3218MHz的振荡频率的输出被分频器24分频为(1/16)。每次当计数器25通过使用具有16.9344MHz的振荡频率的晶体振荡器作为时钟检测到受到分频的脉冲时,计数器25执行计数操作,以便于通过计数输出速度信号。由于计数“91”、“64”、“45”、“32”和“22”分别对应于0.7倍速、1倍速、1.4倍速、2倍速和2.8倍速,速度检测单元26输出相应的速度信号。与此同时,该速度信号对应于图6中所示的速度,并且根据连续改变的速度而基本上连续地改变速度信号。响应来自速度传感器6的速度信号,增益命令单元7产生具有速度信号的预定参考值的一个范围信号,作为其边界,并且发出增益命令,根据该范围信号使得时钟提取电路的环路增益固定到所需的工作点上。
具有上述结构的光盘再现装置的时钟提取设备K1如下工作。最初,时钟产生电路的所需环路增益根据上述光盘1的信息信号的读取速率而改变。该信息信号的读取速率由上文所述的速度检测单元26所检测,并且根据该速度由增益命令单元7执行时钟提取电路的环路增益的转换。
然后,参见示出在本实施例中的速度信号与时钟提取电路的环路增益之间的关系的图7描述时钟提取电路的环路增益的转换方法。速度传感器6输出上文所述的速度信号。由于该速度信号根据速度而连续改变,但是时钟提取电路的环路增益由五组电荷泵22和23所转换,因此时钟提取电路的环路增益按照该速度信号的预定参考值逐级改变。因此,当速度信号具有接近于用于转换时钟提取电路的环路增益的预定参考值时,在速度信号发生微小改变之后,执行时钟提取电路的环路增益的转换,从而导致时钟提取电路不稳定工作。
参照示出根据在本实施例中的速度信号改变增益命令的图8A至8D描述对该问题的一种解决方案。作为一个例子,描述在1倍速与1.4倍速之间的边界上的工作。在图8A中,由速度传感器6所输出的速度信号随时间改变并且在预定参考值之上和之下的处理。在此时,根据表示1倍速和1.4倍速的哪一个速度范围以预定参考值为边界在所有时间发出增益命令,在速度信号随时间改变之后速度信号下降并改变。在预定参考值之上和之下提供预定数值P作为一个阈值。在范围信号被在预定参考值改变之后,确定该速度信号是否改变为超出该预定数值P。可以进一步与预定周期Q相关地作出判断。在图8A中,在预定参考值之上和之下提供的阈值具有相同的预定数值P,但是它们可以互不相同。
在图8B中示出的第一种解决方法中,在速度信号和一个参考值之间的差别不大于预定数值P的情况中,即使该范围信号已经在预定参考值改变,增益命令单元7也不改变该增益命令,并且通过使用施密特电路(未示出)改变时钟提取电路的环路增益。
同时,在图8C中所示的第二种解决方法中,即使范围信号改变,在范围信号改变时,在增益命令已经于预定参考值改变之后的预定时间段Q之内,增益命令单元7不改变该增益命令,并且通过使用一个定时器改变时钟提取电路的环路增益。
另外,在图8D中所示的第三种解决方法中,在范围信号已经在预定参考值处改变之后,在速度信号的改变超出预定参考值时,增益命令被改变,并且即使范围信号改变,在此之后的预定时间的Q之内不改变增益命令,使得通过使用施密特电路和定时器改变时钟提取电路的环路增益。当速度信号具有接近于上述预定参考值的数值时,在每次速度信号改变超出从速度范围A到相邻速度范围B的参考值时,不改变增益命令,从而保证信息信号的稳定再现。如图8A中所示当速度信号从小数值变为大数值或者相反时,可以升高范围信号的改变点。
在与从本实施例中的光盘1读取信息信号相同步地提取时钟同步的时钟提取电路中,当以所提取的时钟再现信息信号时,由速度传感器6检测信息信号的读取速率,并且根据该速度由增益命令单元7通过指定时钟提取电路的环路增益而改变电荷泵4的输出电流,从而时钟提取电路的环路增益可以自动改变。
另外,当(1)在范围信号已经在预定参考值改变之后,在速度信号的改变超过预定数值P时改变增益命令,(2)在已经改变增益命令之后,在预定周期Q过程中不改变增益命令,或者(3)通过组合上述方法(1)和(2)改变增益命令,则可以避免由于时钟提取电路的环路增益的重复转换造成时钟提取电路不稳定工作。
(第二实施例)
图9示出根据本发明第二实施例的光盘再现装置的时钟提取设备K2。在图1的第一实施例中,包括电荷泵4、压控振荡器5和电阻器R1和电容器C1的时钟提取设备K1是模拟型的。另一方面,时钟提取电路K2包括乘法器4A取代电荷泵4,数字滤波器27取代电阻器R1和电容器C1,以及数控振荡器5A取代压控振荡器5,以构成一个数字锁相环(DPLL)。由于时钟提取设备K2的取代结构与时钟提取设备K1相类似,因此为了简化省略对它们的详细描述。
乘法器4A根据增益命令单元7的命令改变乘法因子。例如,当乘法因子被设置为“1”时处于标准速度,在2倍速时乘法因子具有数值“2.0”,并且在0.5倍速时具有数值“0.5”,以便于与该标准速度成比率地放大相位比较器3和频率比较器8的输出。
数字滤波器27例如由一个延迟滤波器所形成,以作为一个低通滤波器,并且截去离散输入的高频段,以便于执行对应于图1中电阻器R1和电容器C1的串联电路的功能。
图10示出数控振荡器5A的一个例子。参考时钟被输入到计数器28,并且计数器28的输出被施加到一个放大比较器29的(+)输入端。来自数字滤波器27的置位输入被施加到幅度比较器29的(-)输入端。当计数器28的输出超过来自数字滤波器27的置位输入,则获得幅度比较器29的输出,并且由幅度比较器29的输出来对计数器28清零。幅度比较器29的输出例如被分频器30进行(1/2)分频,并且分频器30产生一个振荡输出。
当速度(即信息信号的频率)高于数控振荡器5A的振荡输出10,通过按照数控振荡器5A的输出时钟对信息信号计数获得的数值在数字频率比较器8和数字相位比较器3的输出中变小,使得数字滤波器的输入变小。结果,由于数字滤波器27的输出也变小,因此数控振荡器5A的设置数值变小,从而数控振荡器5A的输出时钟间隔变小,即,数控振荡器5A的输出频率变高,以赶上信息信号的频率。
并且如上文所述在所有构成部件被数字化的情况中,时钟提取设备K2的操作类似于时钟提取设备K1之处在于通过增益命令单元7的命令改变乘法器4A的乘法因子,从而设置对应于该速度的环路增益。频率比较器8和相位比较器3的输出被根据设置的环路增益而倍乘,并且数字滤波器27截去高频段,以控制数控振荡器5A的振荡频率。以便于使频率比较器8的控制比相位比较器3的控制更加优先,也在这种情况中,执行控制使得最初执行频率提升,直到频率比较器8的两个输入频率变得相互一致,并且按照与第一实施例相同的方式由相位比较器3的输出使两个相位相互一致。
在该实施例中,与第一实施例相比乘法器4A的乘法因子连续改变,但是速度传感器6的分辨率被参考时钟所限制,使得仍然发生环路增益的逐级改变。因此,还在这种情况中,通过与第一实施例相同的方式采用用于限制增益命令响应范围信号的改变而改变的技术。
同时,在第一和第二实施例中,通过举例给出电路结构和数值的具体细节,但是不用说这些细节可以在权利要求的范围内有各种改变。
另外,在第一和第二实施例中,已经通过举例描述受到CLV记录的光盘。但是,本发明还可以应用于其它记录方法,例如恒定角速度(CAV)记录以及区域恒定角速度(ZCAV)记录,这是一种记录方法和再现方法不同并且不但标准速度不同而且其它再现速度也不同的情况。
另外,在第一和第二实施例中,用光盘作为信息记录介质。但是如果信息记录介质采用与本发明相同的控制方法,则本发明还可以用于其它盘状信息记录介质,例如磁光盘、磁盘等等。
从上文对根据本发明的盘再现装置的时钟提取设备的描述中清楚得知,由于即使盘状信息记录介质的信息信号的读取速率大大改变,也能自动保证所需的工作点,因此可以获得显著效果,可以保证从信息记录介质的内周到外周稳定地再现信息信号。
同时,根据本发明,由于增益命令单元根据范围信号而发出增益命令,其中该范围信号表示该速度信号处于被一个或多个预定参考值所分割的多个速度范围中的哪一个速度范围内,因此可以通过根据该速度发出增益命令而保证所需的工作点。
另外,根据本发明,由于当速度信号具有接近于预定参考值和数值时,则在每次速度信号改变时不改变增益命令,因此可以保证信息信号的稳定再现。
从而,由于可以用恒定的转速沿着整个圆周稳定地再现受到CLV记录的光盘,因此在读取时也不必增加或减小光盘的转速,从而可以大大减小读取时间,可以减小用于升高或降低光盘的转速所需的功耗,并且可以使电机更加紧凑。
另外,根据本发明,由于在从光盘装在播放器上开始旋转到达到所需转速的时间段中也可以执行光盘信息的读出,因此可以获得缩短到开始再现时的等待时间这样的显著效果。

Claims (10)

1.一种盘再现装置的时钟提取设备(K1)包括:
信息读出装置(2),用于从盘状信息记录介质(1)读取信息信号;
压控振荡器(5);
相位比较器(3),用于把由信息读取装置(2)读取的信息信号的相位与压控振荡器(5)的输出(PCK)的相位相比较;
频率比较器(8),用于把由信息读出装置(2)读取的信息信号的频率与压控振荡器(5)的输出(PCK)的频率相比较;
速度检测器(6),用于按照参考时钟检测压控振荡器(5)的输出(PCK)的频率,以输出一个速度信号;
增益命令单元(7),用于根据从速度传感器(6)输出的速度信号指定时钟提取电路的环路增益;
电荷泵(4),其根据相位比较器(3)和频率比较器(8)的输出释放或吸引电流,并且根据增益命令单元(7)的增益命令而改变输出电流值;以及
电阻器(R1)和电容器(C1)的串联电路,其一端连接到电荷泵(4)的输出端,其另一端接地或者连接到一个参考电压;
其中串联电路的相对端之间的一个输出电压作为用于压控振荡器(5)的控制电压,并且增益命令单元(7)发出增益命令,使得时钟提取电路的环路增益根据信息信号读取速率保证所需的工作点。
2.一种盘再现装置的时钟提取设备(K2)包括:
信息读出装置(2),用于从盘状信息记录介质(1)读取信息信号;
数控振荡器(5A);
相位比较器(3),用于把由信息读取装置(2)读取的信息信号的相位与数控振荡器(5A)的输出的相位相比较;
频率比较器(8),用于把由信息读出装置(2)读取的信息信号的频率与数控振荡器(5A)的输出的频率相比较;
速度检测器(6),用于按照参考时钟检测数控振荡器(5A)的输出的频率,以输出一个速度信号;
增益命令单元(7),用于根据从速度传感器(6)输出的速度信号指定时钟提取电路的环路增益;
乘法器(4A),其根据增益命令单元(7)的增益命令而改变乘法因子,以放大相位比较器(3)和频率比较器(8)的输出;以及
数字滤波器(27),用于放大乘法器(4A)的输出的低频段;
其中数字滤波器(27)的输出作为用于数控振荡器(5A)的控制输入,并且增益命令单元(7)发出增益命令,使得时钟提取电路的环路增益根据信息信号读取速率保证所需的工作点。
3.根据权利要求1所述的时钟提取设备(K1),其中增益命令单元(7)根据范围信号发出增益命令,该范围信号表示该速度信号处于被一个或多个预定参考值所分割的多个速度范围中的哪一个速度范围内。
4.根据权利要求2所述的时钟提取设备(K2),其中增益命令单元(7)根据范围信号发出增益命令,该范围信号表示该速度信号处于被一个或多个预定参考值所分割的多个速度范围中的哪一个速度范围内。
5.根据权利要求3所述的时钟提取设备(K1),其中,即使在该速度信号从一个速度范围(A)变为相邻的一个速度范围(B)之后,当该速度信号与用于分割所述的一个速度范围(A)和相邻的一个速度范围(B)的预定参考值之间的差不大于预定数值(P)时,增益命令单元(7)不改变该增益命令。
6.根据权利要求4所述的时钟提取设备(K2),其中,即使在该速度信号从一个速度范围(A)变为相邻的一个速度范围(B)之后,当该速度信号与用于分割所述的一个速度范围(A)和相邻的一个速度范围(B)的预定参考值之间的差不大于预定数值(P)时,增益命令单元(7)不改变该增益命令。
7.根据权利要求3所述的时钟提取设备(K1),其中即使范围信号改变,增益命令单元(7)在该增益命令改变之后的预定时间段内不改变该增益命令。
8.根据权利要求4所述的时钟提取设备(K2),其中即使范围信号改变,增益命令单元(7)在该增益命令改变之后的预定时间段内不改变该增益命令。
9.根据权利要求5所述的时钟提取设备(K1),其中即使范围信号改变,增益命令单元(7)在该增益命令改变之后的预定时间段内不改变该增益命令。
10.根据权利要求6所述的时钟提取设备(K2),其中即使范围信号改变,增益命令单元(7)在该增益命令改变之后的预定时间段内不改变该增命令。
CNB011349344A 2000-11-16 2001-11-15 盘再现装置的时钟提取设备 Expired - Fee Related CN1200407C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000349346A JP2002157841A (ja) 2000-11-16 2000-11-16 ディスク再生装置のクロック抽出装置
JPP2000349346 2000-11-16

Publications (2)

Publication Number Publication Date
CN1354461A true CN1354461A (zh) 2002-06-19
CN1200407C CN1200407C (zh) 2005-05-04

Family

ID=18822768

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB011349344A Expired - Fee Related CN1200407C (zh) 2000-11-16 2001-11-15 盘再现装置的时钟提取设备

Country Status (5)

Country Link
US (1) US7075866B2 (zh)
JP (1) JP2002157841A (zh)
CN (1) CN1200407C (zh)
DE (1) DE10156439B4 (zh)
MY (1) MY130836A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100345191C (zh) * 2004-01-06 2007-10-24 松下电器产业株式会社 摆频信号提取电路和光盘驱动器
CN1993876B (zh) * 2004-07-29 2011-03-16 Nxp股份有限公司 包含电荷泵的装置以及包含这样装置的lcd驱动器

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2406742B (en) * 2003-10-03 2006-03-22 3Com Corp Switching fabrics and control protocols for them
CN100347764C (zh) * 2003-10-28 2007-11-07 松下电器产业株式会社 信息再生装置及其电位差抑制电路和该电路实现方法
JP4431015B2 (ja) 2004-09-09 2010-03-10 株式会社ルネサステクノロジ 位相同期ループ回路
JP4638806B2 (ja) * 2005-03-29 2011-02-23 ルネサスエレクトロニクス株式会社 位相同期ループ回路、オフセットpll送信機、通信用高周波集積回路及び無線通信システム
CN101421929B (zh) * 2006-02-24 2011-11-30 日本电波工业株式会社 Pll电路
US7737739B1 (en) * 2007-12-12 2010-06-15 Integrated Device Technology, Inc. Phase step clock generator
JP4500362B2 (ja) * 2009-07-21 2010-07-14 株式会社ルネサステクノロジ 位相同期ループ回路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE6932568U (de) 1969-08-18 1969-12-11 Siemens Ag Geraet fuer die elektrische nachrichtentechnik, insbesondere richtfunktechnik
JPH03194770A (ja) * 1989-12-22 1991-08-26 Pioneer Electron Corp ディスク演奏装置
US5315270A (en) * 1992-08-28 1994-05-24 At&T Bell Laboratories Phase-locked loop system with compensation for data-transition-dependent variations in loop gain
JP2885650B2 (ja) * 1993-11-11 1999-04-26 株式会社東芝 ディスク再生装置
JP4005150B2 (ja) 1994-04-28 2007-11-07 ソニー株式会社 デイスク装置
US5604771A (en) 1994-10-04 1997-02-18 Quiros; Robert System and method for transmitting sound and computer data
JPH0955027A (ja) 1995-08-08 1997-02-25 Toshiba Corp 情報記録再生装置および情報記録媒体
JP4319259B2 (ja) * 1996-07-02 2009-08-26 株式会社東芝 アクティブ・ワイドレンジpll装置、位相ロックループ方法及びディスク再生装置
US6134197A (en) * 1997-04-14 2000-10-17 Matsushita Electric Industrial Co., Ltd. Optical disk drive apparatus
US6175542B1 (en) * 1997-05-29 2001-01-16 Mitsumi Electric Co., Ltd. Demodulation circuit, a decode circuit and a digital PLL circuit for an optical disc apparatus
JPH1173645A (ja) 1997-08-28 1999-03-16 Mitsubishi Electric Corp 光ディスク装置
JPH11176111A (ja) * 1997-12-15 1999-07-02 Matsushita Electric Ind Co Ltd 光ディスク装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100345191C (zh) * 2004-01-06 2007-10-24 松下电器产业株式会社 摆频信号提取电路和光盘驱动器
CN1993876B (zh) * 2004-07-29 2011-03-16 Nxp股份有限公司 包含电荷泵的装置以及包含这样装置的lcd驱动器

Also Published As

Publication number Publication date
DE10156439A1 (de) 2002-05-29
US7075866B2 (en) 2006-07-11
DE10156439B4 (de) 2006-03-23
MY130836A (en) 2007-07-31
CN1200407C (zh) 2005-05-04
US20020057633A1 (en) 2002-05-16
JP2002157841A (ja) 2002-05-31

Similar Documents

Publication Publication Date Title
KR870000280B1 (ko) 펄스폭 변조회로
CN1123882C (zh) 数字信号重现电路
CN1163894C (zh) 频率控制和相位同步电路
CN1652466A (zh) 时钟生成方法和时钟生成装置
EP0096106A1 (en) PLL control circuit
CN1200407C (zh) 盘再现装置的时钟提取设备
US4481615A (en) Motor controlling circuit of reproducing apparatus and method of controlling
JPH10125010A (ja) ディジタル信号再生装置
CN1096067C (zh) 光盘再现设备
CN1540636A (zh) Pll时钟发生器及其控制方法和光盘装置
CN1249681C (zh) 信息记录方法和设备
CN1961482A (zh) 系统时钟发生电路
US6205095B1 (en) Optical disk device
CN1200602A (zh) 锁相环电路和再现装置
JPH1116280A (ja) ディスク再生装置及びデータスライス回路
CN1229782C (zh) 再现方法和装置
JP2712195B2 (ja) 光ディスク再生装置
CN1305049C (zh) 光盘设备和光盘处理方法
US20060239151A1 (en) Optical disc drive system for data recording that does not need to be synchronized with disc rotation and method thereof
JPH1116293A (ja) 電圧制御発振回路及びディスク再生装置
US6791918B1 (en) Encoding and decoding apparatus for recording write data
CN1252600A (zh) 计时信号恢复装置
US20070110206A1 (en) Low jitter and/or fast lock-in clock recovery circuit
JP2002042429A (ja) ディスク再生装置のクロック抽出装置
CN1774763A (zh) 再现设备和方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20050504

Termination date: 20141115

EXPY Termination of patent right or utility model