CN1317690C - 液晶显示装置的双向驱动电路 - Google Patents

液晶显示装置的双向驱动电路 Download PDF

Info

Publication number
CN1317690C
CN1317690C CNB031499198A CN03149919A CN1317690C CN 1317690 C CN1317690 C CN 1317690C CN B031499198 A CNB031499198 A CN B031499198A CN 03149919 A CN03149919 A CN 03149919A CN 1317690 C CN1317690 C CN 1317690C
Authority
CN
China
Prior art keywords
group
clock signal
grid
transistor
links
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB031499198A
Other languages
English (en)
Other versions
CN1508770A (zh
Inventor
朴在德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Philips LCD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Philips LCD Co Ltd filed Critical LG Philips LCD Co Ltd
Publication of CN1508770A publication Critical patent/CN1508770A/zh
Application granted granted Critical
Publication of CN1317690C publication Critical patent/CN1317690C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Electronic Switches (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

一种驱动装置,包括多个按顺序布置的区块,每个区块包括九个开关元件,所述元件连接成可接收触发脉冲、四路时钟信号、和两个电源电压的形式。开关元件布置成可按顺序输出四路时钟信号并且交替地以相反的顺序输出四路时钟信号。

Description

液晶显示装置的双向驱动电路
本发明要求2002年12月17日在韩国申请的第P2002-80711号韩国专利申请的权益,上述申请在本申请中以引用的形式加以结合。
技术领域
本发明涉及液晶显示(LCD)装置的驱动电路,更确切地说,本发明涉及LCD板的双向驱动电路,所述电路能够进行与级数无关的双向驱动。
背景技术
通常,LCD装置主要包括设在LCD板内的驱动电路,例如栅极驱动集成电路(IC)和数据驱动IC。而且,LCD装置具有固定的驱动方向,因此,系统制作者有时需要不同的面板。
图1是现有技术中液晶显示(LCD)板的电路图。在图1中,多晶硅薄膜晶体管液晶显示(TFT LCD)板包括象素阵列、多个第一移位寄存器11、多个第一缓冲器12、多个第二移位寄存器13、和多个第二缓冲器14。特别是,象素阵列具有多条选通线G1-Gm,多条选通线G1-Gm与多条数据线D1-Dn相互交叉,这样,第一移位寄存器11和缓冲器12可向多条选通线G1-Gm中的每一条提供扫描信号GCLK和GSTART,而第二移位寄存器13和缓冲器14可向多条数据线D1-Dn提供另类扫描信号DCLK和DSTART。
此外,将多条数据线D1-Dn分成k个组(blocks),因此,存在k个第二移位寄存器13和缓冲器14,而且k个第二移位寄存器13和缓冲器14中的每一个通过线d1-dk中的每一条线向k个组数据线D1-Dn中的每一条线提供扫描信号。此外,LCD板包括信号总线15和多个开关元件16,信号总线由多条信号线s1-sn组成,其中多条信号线把从数据驱动电路(未示出)的数-模转换器输出的视频信号发送到多条数据线D1-Dn中的每一条线上,而多个开关元件则根据从第二移位寄存器13和缓冲器14输出的信号把信号线s1-sn的视频信号连续输送到k个组数据线D1-Dn中的每一条上。
因此,通过将数据线D1-Dn分组,可以使驱动电路在其外部电路和面板之间具有较少数量的接触线。然而,按照数据线D1-Dn组的设置,在显示有限的图像时需要通过移位寄存器连续驱动选通线和数据线。例如,由于移位寄存器在固定方向上移位,所以驱动电路不可能具有某些系统制作者所要求的驱动方向方面的自由度,因此,就需要不同的面板。
图2是现有技术的LCD板中移位寄存器的电路图。在图2中,将触发脉冲VST、具有不同相位的四路时钟信号CLK1-CLK4和电源电压Vdd和Vss输入到移位寄存器。此外,移位寄存器包括具有相同结构的八组晶体管,因此,电源电压Vdd和Vss将同样输送到八组中的每一组上,而四路时钟信号CLK1-CLK4则是有区别地输入到八组中每一组中。
特别是,八组晶体管中的每一组包括第一、第二、第三、第四、第五、第六、和第七P-MOS晶体管TFT1-TFT7。第一晶体管TFT1的漏极和栅极与加有触发脉冲VST的VST端相连或是与前一组的输出端相连。因此,在第一组中,第一晶体管TFT1的漏极和栅极与VST端相连,而在第二组中,第一晶体管TFT1的漏极和栅极与第一组的第一输出端,输出1(outputl)相连。
此外,第二晶体管TFT2的漏极与第一晶体管TFT1的源极相连,而栅极上加有四个时钟信号CLK1-CLK4之一。例如,在第一组中,施加第四时钟信号CLK4,而在第二组中,施加第一时钟信号CLK1。第三晶体管TFT3的源极与第二晶体管TFT2的源极相连,而其漏极和与加有电源电压Vss的Vss端相连。第四晶体管TFT4的漏极与加有电源电压Vdd的Vdd端相连,栅极上加有四个时钟信号CLK1-CLK4中另一个时钟信号,而源极与第三晶体管TFT3的栅极相连。例如,在第一组中,施加第三时钟信号CLK3,而在第二组中,施加第四时钟信号CLK4。
此外,第五晶体管TFT5的漏极与第三晶体管TFT3的栅极和第四晶体管TFT4的源极相连,而源极与Vss端相连。第五晶体管TFT5的栅极与VST端或前一组的输出端相连。因此,在第一组中,第五晶体管TFT5的栅极与VST端相连,而在第二组中,第五晶体管TFT5的栅极与第一输出端输出1相连。
此外,第六晶体管TFT6的漏极加有四个时钟信号CLK1-CLK4之一,而栅极与节点Q相连,所述节点Q还与第二和第三TFT2和TFT3的源极相连。例如,在第一组中,施加第一时钟信号CLK1,而在第二组中,施加第二组时钟信号CLK2。第六晶体管TFT6的源极与相应的输出端相连。例如,在第一组中,第六晶体管的源极与第一输出端输出1相连,而在第二组中,第六晶体管TFT6的源极与第二输出端输出2相连。第七晶体管TFT7的漏极与相应的输出端相连,源极与Vss端相连,而栅极与另一节点QB相连,所述节点QB还与第三晶体管TFT3的栅极、第五晶体管TFT5的漏极和第四晶体管TFT4的源极相连。
此外,第一电容器C1与第一晶体管TFT1的源极和第二晶体管TFT2的漏极相连并接地。在节点Q,第二电容器把第六晶体管TFT6的栅极与Vss端相连。第三电容器与第六晶体管TFT6的栅极和源极相连。在节点QB,第四电容器与第七晶体管TFT7的栅极和Vss端相连。
通常,前一组的输出端与下一组中第一晶体管TFT1的漏极和栅极相连并与下一组中第五晶体管TFT5的栅极相连。例如,第一输出端输出1与第二组中第一晶体管TFT1的漏极和栅极以及第二组中第五晶体管TFT5的栅极相连。此外,第一时钟信号CLK1施加到第一和第五组的每一组中第六晶体管TFT6的漏极,第二和第六组的每一组中第二晶体管TFT2的栅极,以及第三和第七组的每一组中第四晶体管TFT4的栅极。第二时钟信号CLK2施加到第二组和第六组的每一组中第六晶体管TFT6的漏极,第三和第七组的每一组中第二晶体管TFT2的栅极,以及第四和第八组的每一组中第四晶体管TFT4的栅极。
此外,第三时钟信号CLK3施加到第一和第五组的每一组中第四晶体管TFT4的栅极,第三组和第七组的每一组中第六晶体管TFT6的漏极,以及第四和第八组的每一组中第二晶体管TFT2的栅极。第四时钟信号CLK4施加到第一和第五组的每一组中第二晶体管TFT2的栅极,第二和第六组的每一组中第四晶体管TFT4的栅极,以及第四组和第八组的每一组中第六晶体管TFT6的漏极。
图3表示的是图2所示LCD板中移位寄存器的输入和输出波形。在图3中,时钟信号CLK1-CLK4连续为LOW。例如,在第一时间周期,即,0-20μs内,触发脉冲VST是LOW(0V)。因此,在第一组内,第一晶体管TFT1导通(ON),第五晶体管TFT5也导通(ON)。而且,第四时钟信号CLK4为LOW,因此第二晶体管TFT2导通(ON)。所以,节点变为LOW,从而使第六晶体管TFT6导通(ON)。结果,第一时钟信号CLK1输出到第一输出端输出1。此外,由于第五晶体管TFT5导通(ON),使节点QB为HIGH(10V),因此,第七晶体管TFT截止(OFF)。这时,电源电压Vss不会输出到第一输出端输出1。
在第二时间周期,即20μs-40μs内,作为第一组输出信号的第一时钟CLK1为LOW,并施加到第二组中第一晶体管TFT1的漏极和栅极以及第二组中第五晶体管TFT5的栅极。因此,在第二组中,第一、第二和第五晶体管TFT1、TFT2和TFT5导通(ON),使得节点Q为HIGH,因而第六晶体管TFT6导通(ON)。所以,第二时钟信号CLK2输出到第二输出端输出2。同样,由于第五晶体管TFT5导通(ON),节点QB为HIGH,所以第七晶体管TFT7截止(OFF)。因此,电源电压Vss不会输出到第二输出端输出2。
然而,现有技术中的LCD板存在缺点。例如,只能沿最初设计的LCD板的方向对像图进行扫描,这使得LCD板必须按从第一组到最后一组的顺序产生图像。因此,LCD仅有一个固定的取向,这导致LCD不可能是多方位的而且不能产生从风景取向(landscape orientation)到肖像型取向(portrait typeorientation)的自旋取向改变。
图4是现有技术中LCD板的双向移位寄存器的电路图,其美国专利申请号是10/082125。在图4中,将选通或是数据触发脉冲VST、具有不同相位的四路时钟信号CLK1-CLK4以及电源电压Vdd和Vss输入到移位寄存器。此外,移位寄存器可以包括八组具有相同结构的晶体管,因此,可以将电源电压Vdd和Vss同时提供给八组中的每一组,但是,四路时钟信号CLK1-CLK4则是有区别地施加到八组中的每一组。
特别是,八组中的每一组可以包括第一、第二、第三、第四、第五、第六、第七、第八和第九P-MOS晶体管TFT1-TFT9。第一晶体管TFT1的漏极和栅极与加有触发脉冲VST的VST端相连或是与前一组的输出端相连。因此,在第一组中,第一晶体管TFT1的漏极和栅极与VST输入端相连,而在第二组中,第一晶体管TFT1的漏极和栅极与第一输出端输出1相连。
此外,第二晶体管TFT2的漏极与第一晶体管TFT1的源极相连,而栅极上加有四路时钟信号CLK1-CLK2之一。例如,在第一组中,施加第四时钟信号CLK4,而在第二组中,施加第一时钟信号CLK1。第三晶体管TFT的源极3与第二晶体管TFT2的源极相连,而漏极与加有电源电压Vss的Vss端相连。第四晶体管TFT4的漏极与加有电源电压Vdd的Vdd端相连,栅极上加有四路时钟信号CLK1-CLK4中的另一路时钟信号,而其源极与第三P-MOS晶体管TFT3的栅极相连。例如,在第一组中,施加第三时钟信号CLK3,而在第二组中,施加第四时钟信号CLK4。
此外,第五晶体管TFT5的漏极在节点QB处与第三晶体管TFT3的栅极和第四晶体管TFT4的源极相连,而栅极与节点Q相连,所述节点Q还与第二和第三晶体管TFT2及TFT3的源极相连,第五晶体管的源极与VST端相连。第六晶体管TFT6的漏极上加有四路时钟信号CLK1-CLK4之一,栅极与节点Q相连,而源极与相应的输出端相连。例如,在第一组中,施加第一时钟信号CLK1,而在第二组中,施加第二时钟信号CLK2。此外,在第一组中,第六晶体管TFT6的源极与第一输出端输出1相连,而在第二组中,第六晶体管的源极与第二输出端输出2相连。
此外,第七晶体管TFT7的漏极与相应的输出端相连,栅极与节点QB相连,而源极与Vss端相连。第八晶体管TFT8的漏极和栅极与下一组的输出端相连,而源极与第一晶体管TFT1的源极相连。例如,在第一组中,第八晶体管的漏极和栅极可以与第二输出端输出2相连。第九晶体管TFT9可以与第二晶体管TFT2并联,从而使第九晶体管TFT9的漏极可以与第二晶体管TFT2的源极相连,而第九晶体管TFT9的源极可以与第二晶体管TFT2的漏极相连。此外,第九晶体管的栅极加有四路时钟信号CLK1-CLK4之一。例如在第一组中,施加第二时钟信号CLK2,而在第二组中,施加第三时钟信号CLK3。
此外,第一电容器C1与第一晶体管TFT1的源极、第二晶体管TFT2的漏极以及第八和第九晶体管TFT8和TFT9的源极相连并接地。第二电容器C2把第六P-MOS晶体管TFT6的栅极与Vss端相连。第三电容器C3与第六晶体管TFT6的栅极和源极相连。第四电容器C4把第七p-MOS晶体管TFT7的栅极与Vss端相连。
因此,第一时钟信号CLK1可以施加到第一和第五组中第六p-MOS晶体管TFT6的漏极,第二和第六组中第二p-MOS晶体管TFT2的栅极,第三和第七组中第四p-MOS晶体管TFT4的栅极,第四和第八组中第九p-MOS晶体管TFT9的栅极。第二时钟信号CLK2施加到第一和第五组中第九p-MOS晶体管TFT9的栅极,第二和第六组中第六p-MOS晶体管TFT6的漏极,第三和第七组中第二p-MOS晶体管TFT2的栅极,以及第四和第八组中第四p-MOS晶体管TFT4的栅极。
而且,第三时钟信号CLK3可以施加到第一和第五组中第四p-MOS晶体管TFT4的栅极,第二和第六组中第九p-MOS晶体管TFT9的栅极,第三和第七组中第六p-MOS晶体管TFT6的漏极,以及第四和第八组中第二p-MOS晶体管TFT2的栅极。第四时钟信号CLK4可以施加到第一和第四组中第二p-MOS晶体管TFT2的栅极,第二和第六组中第四p-MOS晶体管TFT4的栅极,第三和第七组中第九p-MOS晶体管TFT9的栅极,以及第四和第八组中第六p-MOS晶体管TFT6的漏极。
图5表示的是图4所示LCD板中移位寄存器的正向输入和输出波形。在图5中,可以将时钟信号CLK1-CLK4相继设定为LOW。例如,在第一时间周期,即0-20μs内,可以将触发脉冲VST设定为LOW(0V)。因此,在图4的第一组中,第一晶体管TFT1导通(ON)。而且,可以将第四时钟信号CLK4设定为LOW,从而使第二和第五晶体管TFT2和TFT5导通(ON)。这样,节点Q将变为LOW,并使得第六晶体管TFT6导通(ON)。所以,第一时钟信号CLK1可以输出到第一输出端输出1。此外,由于第五晶体管TFT5导通(ON),节点QB处于HIGH(10V),所以第七晶体管截止(OFF)。因此,电源电压Vss不会输出到第一输出端输出1。
此外,在第二时间周期,即20μs-40μs内,作为第一组输出信号的第一时钟CLK1为LOW,并施加到第二组中第一晶体管TFT1的漏极和栅极。因此,在第二组中,第一、第二和第五晶体管TFT1、TFT2和TFT5导通(ON),进而使第六晶体管TFT6导通(ON)。所以,第二时钟信号CLK2输出到第二输出端输出2。
图6表示的是图4所示LCD板中移位寄存器的反向输入和输出波形。在图6中,可以将时钟信号CLK1-CLK4按相反顺序设定为LOW。例如,在第一时间周期,即0-20μs内,可以将触发脉冲VST设定为LOW(0V)。因此,在第一组中,第一晶体管TFT1导通(ON)。而且,可以将第四时钟信号CLK4设定为HIGH,从而使第二晶体管TFT2截止(OFF)。因此,第六晶体管TFT6截止(OFF)。所以,不会将第一时钟信号CLK1输出到第一输出端输出1。
然而,在第八组中,第一晶体管TFT1和第九晶体管TFT9可以同时导通(ON)。因此,第八组中的第六晶体管TFT6导通,从而将第四时钟信号CLK4输出到第八输出端输出8。
此外,可以将第八输出端输出8输出的信号施加到第七组中的第八晶体管TFT8上。然后,可以将第四时钟信号CLK4置于LOW,从而使第七组中的第八和第九晶体管TFT8和TFT9导通(ON)。因此,第七组中的第六晶体管TFT6导通(ON),进而将第三时钟信号CLK3输出到第七输出端输出7。
因此,触发脉冲VST可以与第一时钟信号CLK1同步以便从第八组开始到第一组按顺序输出第四到第一时钟信号CLK4-CLK1。因此,图4中的移位寄存器可以在LCD板中提供正向和反向扫描,所以LCD板即适用于风景取向也适用于肖像取向。然而,当LCD板中晶体管组的数量不是4的倍数时,这种LCD板的图像品质将下降。
图7是具有图4中5个级的LCD板用移位寄存器的电路图。在图7中,移位寄存器具有与图4中第一到第五组晶体管相似的第一、第二、第三、第四和第五组p-MOS晶体管,只是第五组中第八晶体管的栅极和漏极与VST端相连。
图8表示的是图7所示LCD板中移位寄存器的正向输入和输出波形图。在图8中,将四路时钟信号CLK1-CLK4相继设定为LOW。例如,在第一时间周期,即0-20μs内,当触发脉冲VST为LOW时,在第一组中,第一TFT1导通(ON)。而且,第四时钟信号CLK4为LOW,第二晶体管TFT2导通(ON)。这样,节点Q将变为LOW,并使得第六晶体管TFT6导通(ON)。所以,第一时钟信号CLK1可以输出到第一输出端输出1。此外,由于节点QB变为HIGH(10V),所以第七晶体管TFT7截止(OFF)。因此,电压Vss不会输出到第一输出端输出1。
此外,在第一时间周期内,LOW电平触发脉冲VST输入到第五组中第八晶体管TFT8的栅极。由于第四时钟信号CLK4为LOW,所以第二晶体管TFT2导通(ON)。因此,节点Q为LOW,使得第六晶体管TFT6导通(ON)。所以第一时钟信号CLK1可以输出到第五输出端输出5。因此,在约20-40μs期间,在第一和第五输出端输出1和输出5可能会错误地产生两个输出。
图9表示的是图7所示LCD板中移位寄存器的反向输入和输出波形。在图9中,在约20-40μs期间,在第一和第五输出端输出1和输出5也同样可能会错误地产生两个输出。
发明内容
因此,本发明在于提供一种液晶显示(LCD)板的双向驱动电路,该电路基本上克服了因现有技术的限制和缺点而导致产生的一个或多个问题。
本发明的目的是提供一种液晶显示(LCD)板的双向驱动电路,该电路能在不附加输入焊盘(input pad)的情况下,进行正向和反向扫描,并且能在不考虑级数的情况下进行双向驱动。
本发明的其它特征和优点将在下面的说明中给出,其中一部分特征和优点可以从说明中明显得出或是通过发明的实践而得到。通过在文字说明部分、权利要求书以及附图中特别指出的结构,可以实现和获得本发明的这些或其它优点。
为了得到这些和其它优点并根据本发明的目的,作为概括性的和广义的描述,本发明所述液晶显示(LCD)板的驱动装置包括多个按顺序设置的组(blocks),每个组包括:第一开关元件,其漏极和栅极上施加有触发脉冲和按所述顺序前一组的输出信号之一;第二开关元件,其漏极与第一开关元件的源极相连,栅极上加有第一时钟信号;第三开关元件,其源极与第二开关元件的源极相连,而漏极与第一电压输入端相连;第四开关元件,其漏极与第二电压输入端相连,栅极接收不施加到第二开关元件上的第二时钟信号,源极与第三开关元件的栅极相连;第五开关元件,其漏极与第四开关元件的源极相连,栅极与第二和第三开关元件的源极之间的接触节点相连,源极与第一电压输入端相连;第六开关元件,其漏极接收不施加到第二和第四开关元件上的第三时钟信号,栅极与所述的第二和第三开关元件的源极之间的接触节点相连,而源极与相应的输出端相连;第七开关元件,其漏极与相应的输出端相连,栅极与第四开关元件的源极以及第三开关元件的栅极相连,源极与第一电压输入端相连;第八开关元件,其漏极和栅极上施加有触发脉冲和按所述顺序下一组的输出信号之一;第九开关元件,其源极与第八开关元件的源极相连,栅极接收未施加到第二、第四和第六开关元件上的第四时钟信号,而漏极与第二开关元件的源极以及第六开关元件的栅极相连;第一电容器,其连接在第六开关元件的栅极和第一电压输入端之间;第二电容器,其连接在第六开关元件的栅极和源极之间;以及第三电容器,其连接在第七开关元件的栅极和第一电压输入端之间;其中,如果所述组是多个组中第一组,所述第一开关元件的漏极和栅极施加触发脉冲;如果所述组不是多个组中第一组,则所述第一开关元件的漏极和栅极施加按所述顺序前一组的输出信号,其中如果所述组是所述多个组中最后一组,则所述第八开关元件的漏极和栅极施加触发脉冲;如果所述组不是所述多个组中最后一组,则所述第八开关元件的漏极和栅极施加按所述顺序中下一组的输出信号。
多个组包括八个组。其中:第一时钟信号施加到第一和第五组中第六开关元件的漏极;第二时钟信号施加到第二和第六组中第六开关元件的漏极;第三时钟信号施加到第三和第七组中第六开关元件的漏极;和第四时钟信号施加到第四和第八组中第六开关元件的漏极。
其中:第三时钟信号施加到第一和第五组中第四开关元件的栅极;第四时钟信号施加到第二和第六组中第四开关元件的栅极;第一时钟信号施加到第三和第七组中第四开关元件的栅极;和第二时钟信号施加到第四和第八组中第四开关元件的栅极。
其中:第四时钟信号施加到第一和第五组中第二开关元件的栅极;第一时钟信号施加到第二和第六组中第二开关元件的栅极;第二时钟信号施加到第三和第七组中第二开关元件的栅极;和第三时钟信号施加到第四和第八组中第二开关元件的栅极。
其中:第二时钟信号施加到第一和第五组中第九开关元件的栅极;第三时钟信号施加到第二和第六组中第九开关元件的栅极;第四时钟信号施加到第三和第七组中第九开关元件的栅极;和第一时钟信号施加到第四和第八组中第九开关元件的栅极。
很显然,上面的一般性描述和下面的详细说明都是示例性和解释性的,其意在对本发明的权利要求作进一步解释。
附图说明
本申请所包含的附图用于进一步理解本发明,其与说明书相结合并构成说明书的一部分,所述附图表示本发明的实施例并与说明书一起解释本发明的原理。
附图中:
图1是现有技术中液晶显示(LCD)板的电路图;
图2是现有技术的LCD板中移位寄存器的电路图;
图3表示的是图2所示LCD板中移位寄存器的输入和输出波形;
图4是现有技术的LCD板中双向移位寄存器的电路图;
图5表示图4所示现有技术的LCD板中移位寄存器的正向输入和输出波形;
图6表示图4所示现有技术的LCD板中移位寄存器的反向输入和输出波形;
图7是图4所示现有技术中带有五个级的LCD板中移位寄存器的电路图;
图8表示图7所示现有技术的LCD板中移位寄存器的正向输入和输出波形;
图9表示图7所示现有技术的LCD板中移位寄存器的反向输入和输出波形;
图10是本发明的LCD板中示例性移位寄存器的电路图;
图11表示图10所示本发明的LCD板中示例性移位寄存器的正向输入和输出波形;
图12表示图10所示本发明的LCD板中示例性移位寄存器的反向输入和输出波形。
具体实施方式
现在将详细说明本发明的优选实施例,所述实施例的实例示于附图中。
图10是本发明的LCD板中示例性移位寄存器的电路图。在图10中,向移位寄存器输入选通或数据触发脉冲VST、具有不同相位的四路时钟信号、和电源电压Vdd和Vss。此外,移位寄存器包括五组具有相同结构的晶体管。五组中的每一组均包括第一、第二、第三、第四、第五、第六、第七、第八和第九P-MOS晶体管TFT1-TFT9。特别是,第一晶体管TFT1的漏极和栅极上加有触发脉冲VST,或者所述漏极和栅极与上一组的输出端相连。例如,在第一组中,第一晶体管TFT1的漏极和栅极相连以接收触发脉冲VST,而在第二组中,第一晶体管TFT1的漏极和栅极与第一输出端输出1相连。第二晶体管TFT2的漏极与第一晶体管TFT1的源极相连,栅极上加有四路时钟信号CLK1-CLK4之一。例如,在第一组中,施加第四时钟信号CLK4,而在第二组中,施加第一时钟信号CLK1。
此外,第三晶体管TFT3的源极与第二晶体管TFT2的源极相连,而漏极与Vss端相连。第四晶体管TFT4的漏极与Vdd端相连,栅极上加有四路时钟信号CLK1-CLK4中之一,而源极在节点B处与第三晶体管TFT3的栅极相连。例如,在第一组中,施加第三时钟信号CLK3,而在第二组中,施加第四时钟信号CLK4。第五晶体管TFT5的漏极在节点QB处与第四晶体管TFT4的源极相连,而栅极与第二晶体管TFT2的源极和第三晶体管TFT3的源极之间的节点Q相连,源极与Vss端相连。
此外,第六晶体管TFT6的漏极上加有四路时钟信号CLK1-CLK4之一,栅极在节点Q处与第二晶体管TFT2的源极相连,而源极与相应的输出端相连。例如,在第一组中,施加第一时钟信号CLK1,而在第二组中,施加第二时钟信号CLK2。此外,在第一组中,第六晶体管TFT6的源极与第一输出端输出1相连,而在第二组中,第六晶体管TFT6的源极与第二输出端输出2相连。第七晶体管TFT7的漏极与作为第六晶体管TFT6源极的相应输出端相连,栅极在节点QB处与第四晶体管TFT4的源极以及第三晶体管TFT3的栅极相连,而源极与Vss端相连。
第八晶体管TFT8的漏极和栅极与下一组的输出端相连。例如,在第一组中,第八晶体管的漏极和栅极可以与第二输出端输出2相连。而且在第五组中,第八晶体管TFT8的漏极和栅极可代为接收触发脉冲VST。第九晶体管TFT9的源极与第八晶体管TFT8的源极相连,栅极上加有四路时钟信号CLK1-CLK4之一,而漏极在节点Q处与第二晶体管TFT2的源极以及第六晶体管TFT6的栅极相连。例如在第一组中,施加第二时钟信号CLK2,而在第二组中,施加第三时钟信号CLK3。
此外,第一电容器C1把第六晶体管TFT6的栅极与Vss端相连。第二电容器C2连接在第六晶体管TFT6的栅极和源极之间。此外,第三电容器C3把第七晶体管TFT7的栅极与Vss端相连。
因此,第一时钟信号CLK1可以施加到第一和第五组中第六晶体管TFT6的漏极,第二组中第二晶体管TFT2的栅极,第三组中第四晶体管TFT4的栅极,和第四组中第九晶体管TFT9的栅极。第二时钟信号CLK2施加到第一和第五组中第九晶体管TFT9的栅极,第二组中第六晶体管TFT6的漏极,第三组中第二晶体管TFT2的栅极,以及第四组中第四晶体管TFT4的栅极。
而且,第三时钟信号CLK3可以施加到第一和第五组中第四晶体管TFT4的栅极,第二组中第九晶体管TFT9的栅极,第三组中第六晶体管TFT6的漏极,以及第四组中第二晶体管TFT2的栅极。第四时钟信号CLK4可以施加到第一和第五组有第二晶体管TFT2的栅极,第二组中第四晶体管TFT4的栅极,第三组中第九晶体管TFT9的栅极,以及第四组中第六晶体管TFT6的漏极。尽管图中未示出,但是如果驱动电路包括八组,时钟信号将同样地施加到每组晶体管上。
图11表示图10所示本发明的LCD板中示例性移位寄存器的正向输入和输出波形。在图11中,四路时钟信号CLK1-CLK4可相继为LOW。例如,在第一时间周期,即0-20μs内,可以将触发脉冲设定为LOW(0V),因此,第一晶体管TFT1(图10中第一组的)导通(ON)。而且,可以将第四时钟信号CLK4设定为LOW,从而使第二晶体管TFT2(参见图10)导通(ON)。这样,节点Q(参见图10)将变为LOW。因此,第六晶体管TFT6(参见图10)导通(ON),所以,第一时钟信号CLK1可以输出到第一输出端输出1(参见图10)。此外,由于第二晶体管TFT2(参见图10)导通(ON),所以第五晶体管TFT5(参见图10)也导通(ON),从而使节点QB处于HIGH(10V),相当于Vss电压。所以第七晶体管TFT7(参见图10)截止(OFF),此时,电压Vss不会输出到第一输出端输出1(参见图10)。
在第二时间周期,即20μs-40μs内,第一时钟信号CLK1为LOW,该时钟信号通过第一输出端输出1(参见图10)施加到第一晶体管TFT1的(图10中第二组的)栅极,并且直接施加到第二晶体管TFT2(图10中第二组的)的栅极。因此,第一和第二晶体管TFT1、TFT2(参见图10)导通(ON),进而使第六晶体管TFT6(参见图10)导通(ON)。所以,第二时钟信号CLK2可以输出到第二输出端输出2(参见图10)。
现在来看第五组(参见图10),在第一时间周期内,当触发脉冲VST为LOW时,第二时钟信号CLK2将为HIGH,因此,即使是第八晶体管TFT8导通(ON),第九晶体管TFT9也将截止。由于第九晶体管TFT9截止,所以节点Q为HIGH。这样,第六晶体管TFT6将截止并且不会向第五输出端输出5输出第一时钟信号CLK1。所以,在第五组中,只有当前一组施加到第一晶体管TFT1上的输出处于转ON状态时,而不是当触发脉冲VST为LOW时,才产生输出。
因此,触发脉冲VST最初可以与第四时钟信号CLK4同步,而且按顺序产生第一到第三时钟信号CLK1-CLK3,进而再按顺序提供序列中的四路时钟信号。
图12表示图10所示本发明的LCD板中示例性移位寄存器的反向输入和输出波形。在图12中,可以按相反的顺序将四路时钟信号设定为LOW。例如,在第一时间周期,即0-20μs内,可以将触发脉冲VST和第二时钟信号设定为LOW(0V)。因此,在第一组中(参见图10),第一晶体管TFT1导通(ON),第二晶体管TFT2截止(OFF),因此,第六晶体管TFT6截止(OFF)。所以,第一组不会将第一时钟信号CLK1提供给第一输出端输出1(参见图10)。然而,在第五组(参见图10)中,第八晶体管TFT8和第九晶体管TFT9导通(ON),因此,第六晶体管TFT6导通。结果,可以将第一时钟信号CLK1提供给第五输出端输出5(参见图10)。
此外,在第二时间周期,即约20μs-40μs内,可以把从第五输出端输出5输出的信号施加到第四组中的第八晶体管TFT8上(参见图10)。而且,第一时钟信号CLK1变为LOW,从而使第四组中的第八和第九晶体管TFT8和TFT9(参见图10)导通(ON)。因此,第六晶体管TFT6(参见图10)导通(ON),进而将第四时钟信号CLK4提供给第四输出端输出4(参见图10)。所以,触发脉冲VST最初时可以与第二时钟信号CLK2同步,并且按顺序产生第一到第四以及第三时钟信号CLK1-CLK4和CLK3,从而按相反的顺序反复施加四路时钟信号。
因此,上述移位寄存器可以双向驱动,从而使LCD板可以在不考虑板的取向的情况下工作。此外,不管上述移位寄存器有多少组晶体管,都可以在无误差的情况下驱动。
对于熟悉本领域的技术人员来说,很显然,可以对本发明所述液晶显示板的双向驱动电路和双向驱动方法做出各种改进和变型。因此,本发明意在覆盖那些落入所附权利要求及其等同物范围内的改进和变型。

Claims (12)

1.一种液晶显示板的驱动装置,包括多个按顺序设置的组,每个组包括:
第一开关元件,其漏极和栅极上施加有触发脉冲和按所述顺序前一组的输出信号之一;
第二开关元件,其漏极与第一开关元件的源极相连,栅极上加有第一时钟信号;
第三开关元件,其源极与第二开关元件的源极相连,而漏极与第一电压输入端相连;
第四开关元件,其漏极与第二电压输入端相连,栅极接收不施加到第二开关元件上的第二时钟信号,源极与第三开关元件的栅极相连;
第五开关元件,其漏极与第四开关元件的源极相连,栅极与第二和第三开关元件的源极之间的接触节点相连,源极与第一电压输入端相连;
第六开关元件,其漏极接收不施加到第二和第四开关元件上第三时钟信号,栅极与所述的第二和第三开关元件的源极之间的接触节点相连,而源极与相应的输出端相连;
第七开关元件,其漏极与相应的输出端相连,栅极与第四开关元件的源极以及第三开关元件的栅极相连,源极与第一电压输入端相连;
第八开关元件,其漏极和栅极上施加有触发脉冲和按所述顺序下一组的输出信号之一;
第九开关元件,其源极与第八开关元件的源极相连,栅极接收未施加到第二、第四和第六开关元件上的第四时钟信号,而漏极与第二开关元件的源极以及第六开关元件的栅极相连;
第一电容器,其连接在第六开关元件的栅极和第一电压输入端之间;
第二电容器,其连接在第六开关元件的栅极和源极之间;以及
第三电容器,其连接在第七开关元件的栅极和第一电压输入端之间;
其中,如果所述组是多个组中第一组,所述第一开关元件的漏极和栅极施加触发脉冲;如果所述组不是多个组中第一组,则所述第一开关元件的漏极和栅极施加按所述顺序前一组的输出信号,其中如果所述组是所述多个组中最后一组,则所述第八开关元件的漏极和栅极施加触发脉冲;如果所述组不是所述多个组中最后一组,则所述第八开关元件的漏极和栅极施加按所述顺序中下一组的输出信号。
2.按照权利要求1所述的装置,其中多个组包括五个组。
3.按照权利要求2所述的装置,其中:
第一时钟信号施加到第一和第五组中第六开关元件的漏极;
第二时钟信号施加到第二组中第六开关元件的漏极;
第三时钟信号施加到第三组中第六开关元件的漏极;和
第四时钟信号施加到第四组中第六开关元件的漏极。
4.按照权利要求2所述的装置,其中
第三时钟信号施加到第一和第五组中第四开关元件的栅极;
第四时钟信号施加到第二组中第四开关元件的栅极;
第一时钟信号施加到第三组中第四开关元件的栅极;
第二时钟信号施加到第四组中第四开关元件的漏极。
5.按照权利要求2所述的装置,其中:
第四时钟信号施加到第一和第五组中第二开关元件的栅极;
第一时钟信号施加到第二组中第二开关元件的栅极;
第二时钟信号施加到第三组中第二开关元件的栅极;和
第三时钟信号施加到第四组中第二开关元件的栅极。
6.按照权利要求2所述的装置,其中:
第二时钟信号施加到第一和第五组中第九开关元件的栅极;
第三时钟信号施加到第二组中第九开关元件的栅极;
第四时钟信号施加到第三组中第九开关元件的栅极;和
第一时钟信号施加到第四组中第九开关元件的栅极。
7.按照权利要求1所述的装置,其中多个组包括八个组。
8.按照权利要求7所述的装置,其中:
第一时钟信号施加到第一和第五组中第六开关元件的漏极;
第二时钟信号施加到第二和第六组中第六开关元件的漏极;
第三时钟信号施加到第三和第七组中第六开关元件的漏极;和
第四时钟信号施加到第四和第八组中第六开关元件的漏极。
9.按照权利要求7所述的装置,其中:
第三时钟信号施加到第一和第五组中第四开关元件的栅极;
第四时钟信号施加到第二和第六组中第四开关元件的栅极;
第一时钟信号施加到第三和第七组中第四开关元件的栅极;和
第二时钟信号施加到第四和第八组中第四开关元件的栅极。
10.按照权利要求7所述的装置,其中:
第四时钟信号施加到第一和第五组中第二开关元件的栅极;
第一时钟信号施加到第二和第六组中第二开关元件的栅极;
第二时钟信号施加到第三和第七组中第二开关元件的栅极;和
第三时钟信号施加到第四和第八组中第二开关元件的栅极。
11.按照权利要求7所述的装置,其中:
第二时钟信号施加到第一和第五组中第九开关元件的栅极;
第三时钟信号施加到第二和第六组中第九开关元件的栅极;
第四时钟信号施加到第三和第七组中第九开关元件的栅极;和
第一时钟信号施加到第四和第八组中第九开关元件的栅极。
12.按照权利要求1所述的装置,其中每个开关元件包括p-MOS晶体管。
CNB031499198A 2002-12-17 2003-07-30 液晶显示装置的双向驱动电路 Expired - Lifetime CN1317690C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR10-2002-0080711A KR100493385B1 (ko) 2002-12-17 2002-12-17 액정표시패널의 양 방향 구동 회로
KR10-2002-0080711 2002-12-17
KR1020020080711 2002-12-17

Publications (2)

Publication Number Publication Date
CN1508770A CN1508770A (zh) 2004-06-30
CN1317690C true CN1317690C (zh) 2007-05-23

Family

ID=32501441

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031499198A Expired - Lifetime CN1317690C (zh) 2002-12-17 2003-07-30 液晶显示装置的双向驱动电路

Country Status (6)

Country Link
US (1) US7038643B2 (zh)
JP (1) JP3955553B2 (zh)
KR (1) KR100493385B1 (zh)
CN (1) CN1317690C (zh)
DE (1) DE10337530B4 (zh)
TW (1) TWI259919B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783124B (zh) * 2010-02-08 2013-05-08 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100487439B1 (ko) * 2002-12-31 2005-05-03 엘지.필립스 엘시디 주식회사 평판표시장치의 양방향 구동 회로 및 구동 방법
KR101012972B1 (ko) * 2003-12-30 2011-02-10 엘지디스플레이 주식회사 액티브 매트릭스 표시장치
KR101110133B1 (ko) * 2004-12-28 2012-02-20 엘지디스플레이 주식회사 액정표시장치 게이트 구동용 쉬프트레지스터
KR101127813B1 (ko) * 2004-12-29 2012-03-26 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 액정 표시장치
KR100714003B1 (ko) * 2005-08-22 2007-05-04 삼성에스디아이 주식회사 쉬프트 레지스터 회로
JP4846348B2 (ja) * 2005-11-18 2011-12-28 株式会社 日立ディスプレイズ 表示装置
KR101197058B1 (ko) * 2006-02-20 2012-11-06 삼성디스플레이 주식회사 표시 장치의 구동 장치
KR101155895B1 (ko) 2006-02-20 2012-06-21 삼성모바일디스플레이주식회사 발광 표시 장치 및 그 구동 방법
TWI430242B (zh) 2006-08-01 2014-03-11 Samsung Display Co Ltd 顯示器裝置及驅動顯示器裝置的方法
US8164562B2 (en) 2006-10-24 2012-04-24 Samsung Electronics Co., Ltd. Display device and driving method thereof
CN101789213A (zh) * 2010-03-30 2010-07-28 友达光电股份有限公司 移位寄存器电路以及栅极驱动电路
JP6009153B2 (ja) * 2011-10-06 2016-10-19 株式会社ジャパンディスプレイ 表示装置
CN103928002B (zh) 2013-12-31 2016-06-15 厦门天马微电子有限公司 一种栅极驱动电路及显示器
CN104766576B (zh) * 2015-04-07 2017-06-27 深圳市华星光电技术有限公司 基于p型薄膜晶体管的goa电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09311667A (ja) * 1996-05-23 1997-12-02 Matsushita Electron Corp 液晶表示装置
JPH11338429A (ja) * 1998-05-25 1999-12-10 Sharp Corp 液晶表示装置及びその駆動方法
CN1302054A (zh) * 1999-12-28 2001-07-04 精工爱普生株式会社 电光装置、电光装置的驱动电路和驱动方法、电子装置
JP2002140028A (ja) * 2000-10-31 2002-05-17 Sony Corp 表示装置およびその駆動方法並びに撮像装置
US20020186196A1 (en) * 2001-02-27 2002-12-12 Park Jae Deok Bi-directional driving circuit of liquid crystal display panel

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6132093A (ja) * 1984-07-23 1986-02-14 シャープ株式会社 液晶表示装置の駆動回路
DE4307177C2 (de) 1993-03-08 1996-02-08 Lueder Ernst Schaltungsanordnung als Teil eines Schieberegisters zur Ansteuerung von ketten- oder matrixförmig angeordneten Schaltelementen
JP3329008B2 (ja) * 1993-06-25 2002-09-30 ソニー株式会社 双方向信号伝送回路網及び双方向信号転送シフトレジスタ
JP3272209B2 (ja) * 1995-09-07 2002-04-08 アルプス電気株式会社 Lcd駆動回路
US5859630A (en) * 1996-12-09 1999-01-12 Thomson Multimedia S.A. Bi-directional shift register
KR100242244B1 (ko) * 1997-08-09 2000-02-01 구본준 스캐닝 회로
JP3077650B2 (ja) * 1997-10-27 2000-08-14 日本ビクター株式会社 アクティブマトリクス方式液晶パネルの駆動装置
JP4043112B2 (ja) * 1998-09-21 2008-02-06 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置およびその駆動方法
DE19950860B4 (de) * 1998-10-21 2009-08-27 Lg Display Co., Ltd. Schieberegister
JP2002008388A (ja) * 2000-06-20 2002-01-11 Fujitsu Ltd 液晶表示装置及びそれに用いるシフトレジスタ
TW525139B (en) * 2001-02-13 2003-03-21 Samsung Electronics Co Ltd Shift register, liquid crystal display using the same and method for driving gate line and data line blocks thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09311667A (ja) * 1996-05-23 1997-12-02 Matsushita Electron Corp 液晶表示装置
JPH11338429A (ja) * 1998-05-25 1999-12-10 Sharp Corp 液晶表示装置及びその駆動方法
CN1302054A (zh) * 1999-12-28 2001-07-04 精工爱普生株式会社 电光装置、电光装置的驱动电路和驱动方法、电子装置
JP2002140028A (ja) * 2000-10-31 2002-05-17 Sony Corp 表示装置およびその駆動方法並びに撮像装置
US20020186196A1 (en) * 2001-02-27 2002-12-12 Park Jae Deok Bi-directional driving circuit of liquid crystal display panel

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783124B (zh) * 2010-02-08 2013-05-08 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
KR20040053584A (ko) 2004-06-24
CN1508770A (zh) 2004-06-30
TW200411258A (en) 2004-07-01
DE10337530B4 (de) 2009-01-29
US20040113878A1 (en) 2004-06-17
US7038643B2 (en) 2006-05-02
JP2004199025A (ja) 2004-07-15
DE10337530A1 (de) 2004-07-15
JP3955553B2 (ja) 2007-08-08
TWI259919B (en) 2006-08-11
KR100493385B1 (ko) 2005-06-07
DE10337530A8 (de) 2005-04-07

Similar Documents

Publication Publication Date Title
CN1317690C (zh) 液晶显示装置的双向驱动电路
CN1296882C (zh) 平板显示设备的双向驱动电路及其驱动方法
CN1637488A (zh) 液晶显示器件及其驱动方法
CN1758303A (zh) 电光装置及其驱动方法和电子设备
CN1941063A (zh) 移位寄存器以及具有该移位寄存器的显示装置
CN1299252C (zh) 液晶显示器的数据驱动设备和方法
CN1727974B (zh) 显示器件及其驱动方法
CN1573459A (zh) 显示驱动装置和方法及具有该装置的液晶显示设备
CN1744183A (zh) 显示装置及其驱动方法
CN1741119A (zh) 移位电阻电路及其操作方法
CN1779774A (zh) 栅线驱动电路和显示装置及其驱动装置和驱动方法
CN1753072A (zh) 液晶显示器件及其驱动方法
CN1705042A (zh) 移位寄存器
CN1681047A (zh) 移位寄存器和包括该器件的显示装置
CN1917031A (zh) 移位寄存器及其驱动方法
CN1940658A (zh) 液晶显示器及其制造方法
CN1825415A (zh) 执行点反转的液晶显示器设备及其驱动方法
CN1904982A (zh) 使用增强栅驱动器的显示设备
CN1559065A (zh) 显示驱动控制系统
CN1627143A (zh) 液晶显示器及其驱动方法
CN1959848A (zh) 移位寄存器电路
CN1581256A (zh) 信号转换电路及其显示装置
CN1501345A (zh) 显示装置
CN105405385A (zh) Goa电路、goa电路扫描方法、显示面板和显示装置
CN1475979A (zh) 显示设备和便携式终端

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee

Owner name: LG DISPLAY CO., LTD.

Free format text: FORMER NAME OR ADDRESS: LG. PHILIP LCD CO., LTD.

CP01 Change in the name or title of a patent holder

Address after: Seoul, South Kerean

Patentee after: LG DISPLAY Co.,Ltd.

Address before: Seoul, South Kerean

Patentee before: LG.Philips LCD Co.,Ltd.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20070523