CN1171687A - 传输率判断单元 - Google Patents

传输率判断单元 Download PDF

Info

Publication number
CN1171687A
CN1171687A CN97113731A CN97113731A CN1171687A CN 1171687 A CN1171687 A CN 1171687A CN 97113731 A CN97113731 A CN 97113731A CN 97113731 A CN97113731 A CN 97113731A CN 1171687 A CN1171687 A CN 1171687A
Authority
CN
China
Prior art keywords
transfer rate
equipment
signal
communication
rate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN97113731A
Other languages
English (en)
Inventor
奈良嘉和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1171687A publication Critical patent/CN1171687A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0262Arrangements for detecting the data rate of an incoming signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0046Code rate detection or code type detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0054Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/08Arrangements for detecting or preventing errors in the information received by repeating transmission, e.g. Verdan system

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Artificial Intelligence (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)
  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明提供了测定在多个传输率的一个传输率上被传送的编码通信的实际传输率的一种方法和系统。编码通信在多个传输率上被解码,产生解码信号和表示解码信号可靠性的解码参量。根据所述的解码可靠性参量鉴别出一个或多个候选传输率。如果只有一个候选传输率,那么被测定的实际传输率就是该候选传输率。如果候选传输率多于1个,那么,在解码的候选传输率上解码信号被再编码。然后,通信的比特与再编码信号的比特在每个候选传输率上进行比较。

Description

传输率判断单元
本发明涉及一种数字通信接收机,更确切地说涉及一种在数字通信接收机中测定所接收帧数据的传输率的系统和方法,该数据帧是以许多个加进纠错编码的传输率中的某一个传输率来传送的。
可变速率传输系统的例子不多,具体地就可变速率传输系统而言,在系统中并不传送表明传输率的信号,于是接收机靠检测所传送的数据也就得不到传输率。本发明提供一种作为解码处理的结果从获得的信息中测定传输率的系统和方法,所接收的帧数据以此速率传输。
现在参考图1来描述可变速率的传输。在下面的描述中,一个给定帧的数据传输率假定在1.2千比特/秒,2.4千比特/秒,4.8千比特/秒和9.6千比特/秒中改变。发射机根据欲传送的数据量和传输通道的特性从1.2kb/s,2.4kb/s和9.6kb/s中选择一个可适用的传输率。然后,发射机以所选择的传输率在通道内传送数据。
图1表示的例子是按照可变速率传输系统来构成一个单帧传送的方法。图1中构成帧数据的图例只是一种典型,并不表明任何的、特别的强制方法,在此方法中,一个所接收的帧数据提供给传输率判断单元。
正如图例所示,在可变速率传输系统中,作为被传送的数据帧有一个固定的时间间隔,即“传输帧宽度tf”181,不管在其中按所选传输率所传送的数据量。利用此固定宽度的数据帧就允许接收机以相同的时间间隔一帧接一帧地处理数据通信。
正如图1所示,按不同传输率传输的数据,在其安排的格式中,所传送的每个比特的间隔或“宽度”是相同的且成比例地改变。例如,如果传输率为9.6kb/s的数据帧其每个比特的宽度182是一个单位时间t,那么,传输率为4.8kb/s的每个比特就需要两个单位时间2t,183,传输率为2.4kb/s的每个比特就需要四个单位时间4t,184,传输率为1.2kb/s的每个比特就需要八个单位时间8t,185。
这个例子导出了一个关于按不同传输率所传送的比特其瞬时信号功率的对应关系。即,因为,按1.2kb/s传输率所传送的比特其时间间隔长度是按9.6kb/s传输率所传送的比特的时间间隔长度的八倍,所以,按1.2kb/s的传输率所传送的比特能够以相应减小的功率电平来传送。例如,基功率电平是9.6kb/s时的八分之一。以2.4kb/s传送的比特和以4.8kb/s传送的比特其功率电平亦相应地减小。在较低的传输率上传输时减小传送的功率电平,这样,也就减小了在传输时间内总的发射机功率使用,保存了发射机中的能量(即,电池的功率),减小了对其他传送通信的干扰,增加了系统中同时使用的可用通道数。
当一个接收机一直收不到表明通信传输率的信号时,该接收机必须从传送数据本身来确定传输率。正如图1所示,当数据以低于最大速率9.6kb/s的速率来传送时,到达接收机的数据可以看作被重复地传送。因此,以4.8kb/s的速率所传送的数据好象是在整个传输时间内被传送了两次,每一次的时间间隔对应于9.6kb/s速率时一个比特的传送时间。于是,测定实际传输率的方法就可以考虑成测定数据比特重复传送的时间数目。
如上所述,数据传送的功率电平随不同的传输率而改变。然而,在数字通信中我们知道,当传输的每个比特的信号能量减小时,接收传输的比特误码率会增加。因此,为了减小在测定传输率产生的误码率,需要有一个系统来测定接收通信的传输率,在某种意义上系统似乎是在计算由于传输信号能量减小而引起的比特误码率的增加。
因此,本发明的目的是提供一种系统和方法,该系统和方法用来精确地测定所接收通信的实际传输率而不管所有可能的传输率相对大小的变化,也不管所接收通信的特征比特误码率的大小。
本发明的进一步目的是提供一种系统和方法用来精确地测定所接收通信的传输率,该方法至少部份地基于对含有传输纠错编码的比特进行解码的结果。
本发明还有一个目的是提供一用来精确地测定所接收通信的传输率的方法,该方法利用了解码处理得到的参量,这些参量表明了对纠错编码信号进行解码的可靠性。
本发明还有一个目的是提供一种系统和方法,用来精确地测定所接收通信的传输率,该方法按照一组门限值对一个或多个候选的传输率完成初始测定,且从几个候选的传输率中进一步完成对实际传输率的测定,于是,传输率被测定出来。
本发明还有另一个课是提供一种系统和方法用来精确地测定所接收通信的传输率,该方法是基于将经过编码的所接收通信与对所接收通信进行解码后再编码的结果作比较,对许多候选传输率的每一个都要这样做。
本发明再有另一个课是提供一个改进的CDMA接收机系统,此系统与本发明的系统和/或方法结合起来精确地测定所接收通信的传输率,该方法至少部份地基于对一个或多个候选传输率作初始测定。
本发明最后的课是提供一个CDMA接收机系统,该系统在测定传输率时提供改进的精度,其方法是允许对用于在特定传输率上进行解码的精度作测定的门限值进行调整,调整的根据是所测量的接收状况,包括多路传输分量的强度。
图1表示了可变速率传输的帧数据的结构。
图2是卷积编码器结构的例子。
图3-1(a)表示了对经过卷积编码的20比特帧进行解码的网格图。
图3-1(b)至图3-4(1)表示了对经过卷积编码的20比特帧进行维特比解码处理。
图4是本发明的传输率测定系统方框图的例子。
图5是本发明的CDMA接收机构成的例子。
图6(a)表明在一个CDMA发射机中数字信息信号如何被伪随机码所调制以产生已调信息信号的离散谱。
图6(b)表示在一个CDMA接收机中被控制信号的多路分量。
图7是本发明的CDMA接收机构成的另一个例子。
参考数字定义如下:
100被检测的符号信号
101比特判断设备
102维特比解码设备
103门限值判断设备
104第一传输率判断设备
105传输率测定设备
106卷积编码设备
107比特比较设备
108第二传输率判断设备
109,110,111,112合成比特信号
114,114,115,116维特比解码的最后通路量度
117,118,119,120测定解码结果可靠性的门限值
121,122,123,124门限判断信号
125,126,127,128解码结果信号
129,130,131,132再编码信号
133,134,135,136相对比较结果
137控制108的信号
140解码结果
142传输率
181传输帧的宽度tf
182一个单位时间t,传输率为9.6kb/s时所形成的帧比特的宽度,
183二个单位时间2t,传输率为4.8kb/s时所形成的帧比特的宽度
184四个单位时间4t,传输率为2.4kb/s时所形成的帧比特的宽度
185八个单位时间8t,传输率为1.2kb/s时所形成的帧比特的宽度
200被检测的模拟信号
201模数(A/D)转换设备
202,203,204收缩设备
205同相相加设备
206传输率判断设备
207被检测的数字信号
208,209,210接收符号信号
211合成检测符号信号
220解码结果
300被检测的模拟信号
301模数(A/D)转换设备
302,303,304收缩设备
305同相相加设备
306传输率判断设备
307全部接收功率测量设备
308传输状态预测设备
309门限值测定设备
310被检测的数字信号
311,312,313表示检测功率的信号相关电平
314,315,316解调信号
317合成解调信号
318合检功率信号
319传输状态预测信号
320,321,322,323测定解码结果可靠性的门限值
325解码结果
327传输率测定信号
400二进制值的序列输入
401三级移位寄存器
402,403模2加法器
404抽样开关
405抽样开关的输出
601数字信息信号
603伪随机码
605展开谱调制信息信号
607传输信号的第一路多路分量
609传输信号的第二路多路分量
611传输信号的第三路多路分量
613输入检测数字信
现在,参照图4来描述按照本发明的第一个装置所构成的传输率判断系统。本发明的传输率判断系统用在接收机中测定业经数字比编码通信的帧数据的传输率,其中,传输率可以是许多个传输率中的任意一个,它是由发射机根据所传送的数据量一帧接一帧地来选择的。当接收时,每一帧业经编码且带有纠错码的数据要求在接收机中解码。
在下面准备描述的编码和解码处理中,将要描述的卷积码是纠错码的特殊例子,将要描述的维特比(Viterbi)解码法是合适的解码处理的特殊例子。然而,本技术领域内的熟练人员将认识到,这里所描述的使用特殊编码和解码技术的系统在应用中并不受限制。
首先来描述用卷积码完成的编码处理。图2表示了一个一般的卷积编码器的结构。在图2中,参考数401是一个三级移位寄存器,它接收二进制值“1”或“0”的序列输入400。在每一个时钟的开始,序列输入400被定时入移位寄存器的第一级,同时,在前一个时钟期间每一级的内容向右移位。在下面要表明的操作完成之后,移位寄存器的每一级的内容被移位且定时入紧接着的下一级。
参考数402是一个模2加法器,它把称位寄存器第一级51的内容与移位寄存器第二级S2和第三级S3的内容进行模2加。参考数403是一个模2加法器,它把移位寄存器401的第一级S1和第三级S3的内容进行模2加。这里,模2加法指的是加法算法,即当输入端“1”的数目是奇数时,加法器输出一个数字“1”,而当所有的其他情况下,加法器输出一个数字“0”。在移位寄存器401输入端顺序地出现每一个比特的时候,抽样开关404用来提供2比特的序列输出,它包含模2加法器402的输出和模2加法器403的输出。抽样404开关的输出405就形成了卷积编码器的编码输出。
现在来描述图2所示卷积编码器的运行,这里,描述一下每帧输入到卷积编码器的数字信息流长为10个比特时的情形。在开始编码之前,移位寄存器401的每一级被复位到二进制值“0”。亦即,S1=“0”,S2=“0”,S3=“0”,其中,S1,S2,S3是移位寄存器401各个级的内容。作为一个例子,数字信息比特的7比特流假定是“1001110”。此外,二进制值为“0”的3比特流放在7比特信息流的末尾,它用于该帧7比特信息流完成编码后对移位寄存器401的三级进行复位。因此,顺序地输入到移位寄存器401的整个比特信息流是10个比特一帧:“1001110000”。
十比特帧的第1位比特为二进制值“1”,它输入到移位寄存器401之后,移位寄存器401的内容就要变成S1=“1”,S2=“0”,S3=“0”。因此,模2加法器402的输出变成“1”,模2加法器403的输出也变成“1”。结果,抽样404开关的2比特输出405就变成卷积码输出“11”。随后,当第二位比特输入到移位寄存器401时,移位寄存器401的内容就变成S1=“0”,S2=“1”,S3=“0”。模2加法器402的合成输出变为“1”,模2加法器403的输出变为“0”。于是,抽样开关404的卷积编码输出405变为“10”。
在第三位比特(二进制值“0”)输入到移位寄存器401后,移位寄存器401的内容变为S1=“0”,S2=“0”,S3=“1”。模2加法器402的合成输出变为“1”,模2加法器403的输出变为“1”。因此,抽样开关404的卷积码输出变为“11”。
由于编码,十位比特信息流变成了20位比特编码流,有十位多余比特。因此,卷积编码器(图2)的卷积码输出405被看作20位比特编码输出流,其二进制值为“11101111011001110000”。
现在,参照图3-1至图3-4,描述维特比解码的原理。图3-1(a)所示的网格图表示了对20位比特卷积编码帧的解码,这20位比特的二进制值是“11101111011001110000”。
为了按维特比处理对卷积编码帧的各个位进行解码,在接收机中,解码器必须预先有一个解码模型,正如图3-1(a)的网格图所表示的那样。在图3-1(a)至图3-4(1)所示的网格图中,符号“0”表示节点,实线箭头和虚线箭头表示解码通路的支路。横座标所示的间隔a至j以及纵座标所示的状态0至3表示了从节点到节点沿着网格支路移动的通信段。
为了说明卷积码的纠错能力,将要描述的维特比解码原理有一个特别的参照,即,对上述的卷积编码20位比特流进行解码是在传输中有2位出错之后进。错误出现在20位比特流的第2位和第5位。
            传送时的编码帧是:“11101111011001110000”
            接收时的编码帧是:“10100111011001110000”
按维特比处理,解码开始时把所接收到的帧中编码比特分成2比特一段,2比特一段,…。
             接收时的编码帧是:“10”,“1 0”,“01”,“11”,“01”,“10”,“01”,“11”,“00”,“00”。
在图-1(a)所示的间隔a至j中,所接收的帧中每个相连的2位比特段去与网格图中各个支路相对应的另一个2位比特序列进行比较。例如,解码开始时,20位比特帧的第1至2位比特段“10”与实线箭头支路对应的序列“00”进行比较。20位比特帧的第1个2位比特段“10”也与虚线箭头支路对应的序列“11”进行比较,这两条支路仅仅是间隔a片刻时间的支路。很容易看到,比特值为“10”的帧的第1个2位比特段与两条支路都不匹配。然而,在解码处理的这个步骤内容需要计算收到的2位比特段与网格图对应支路的比特序列之间不同比特位的数目。对于每个收到的2位比特段所获得的比较结果叫做汉明距。举个例子:比特序列“01”与“11”之间的汉明距是1,比特序列“11”和“11”之间的汉明距是0。本技术领域内的熟练人员将认识到,还有其他的方法来计算不同比特序列之间的距离,例如欧几里德距。
在帧的几个段沿着解码模型的支路经过几个间隔把汉明距计算出来以后,就在几个可能的通路中沿着模型的支路选出一个解码道路作为幸存通路(模型有最小的累积汉明距)。例如,图3-1(a)中间隔c之后的各间隔其输入到每个节点的支路有两条,我们选择其中有较小累积值的一条支路来作为幸存支路。这个选择处理沿着整个解码模型的长度重变进行,以便产生一个通过模型的幸存通路。
然后,藉比特值测定出解码结果。该比特值与幸存通路中找到的模型的相连支路相对应,因此也就与编码比特的帧之间的最小累积汉明距通路相对应。例如,在图3-1(a)中,对于一个2比特帧段,每条虚线箭头支路与解码结果“1”相对应,而每条实线箭头支路与解码结果“0”相对应。
解码处理从图3-1(a)左边的节点开始。得到所接收的帧的第1段“10”与网格图中间隔a的每条支路的比特序列之间汉明距。在间隔a中,所接收帧的第1段“10”与支路“00”之间的汉明距为1,“10”与“11”之间的汉明距也是1。因此,在间隔a的末尾,汉明距的累积值在状态0的节点上为1,在状态1的节点上汉明距累积值也为1。该结果表示成累积值“1”和“1”,如图3-1(b)中状态0节点和状态1节点上方框中表示的那样。这两个累积汉明距的值可以参照作为沿着解码器网格图潜在解码通路的通路量度。
接着,对于20位比特帧的下一个帧段“10”在间隔b的每条支路上得到汉明距,并且每条通路的通路量度被修正。在间隔b中,所接收的帧段“10”与支路“00”之间的汉明距是1。类似地,所接收的帧段“10”与支路“11”之间的汉明距是1,“10”与“10”支路之间的汉明距是0,“10”与“01”支路之间的汉明距是2。因此,正如图3-1(c)所示,在间隔b的终了,状态0的节点得到的通路量度变为‘2’,这是间隔b的汉明距1与前一个节点的通路量度‘1’相加的结果。同样,状态1节点的通路量度变成‘2’,状态2节点的通路量度变成‘1’,状态3节点的通路量度变成‘3’。
到这时,在间隔a和间隔b内只有一条支路与间隔终了的节点相连接。但是,从间隔c开始以及后续的各间隔,在每个间隔的终了总有两条支路与节点相连接,所有情况下都这样。因此,在间隔c之后,进入每个节点的两条支路中有较小通路量度的那条支路被选择幸存通路。所以,‘在两条支路中选择’的处理在进入每个相连节点之前就被完成了,并且,根据结果,另一条支路被丢弃。不过,当两条支路的通路量度相同的时候,这两条支路可以任意选择一条来作为幸存通路。
接着看本例:如图3-1(c)所示,对于一个所接收的帧段“01”,再次计算状态0到状态3的每个节点和每条支路的汉明距。正如图3-1(c)所示,帧段“01”和支路比特序列“00”之间的汉明距是1,与支路经特序列“11”相比的汉明距是1,与支路比特序“10”相比的汉明距是2,与支路比特序列“01”相比的汉明距是0。因此,解码处理得到一条解码通路,在状态0的节点上与此通路相连的支路其通路量度为‘3’和‘2’。这两条支路中,沿通路量度为‘2’的支路被选作幸存通路。同理,在状态1的节点上解码处理连接的支路其通路量度为‘3’和‘2’,选择通路量度为‘2’的支路作幸存通路。
继续解码处理,对状态2的节点,与之相连的支路其通路量度为‘4’和‘3’,选择通路量度为‘3’的支路作幸存通路。对于状态3的节点,与之相连的支路其通路量度为‘2’和‘3’,选择通路量度为‘2’的支路作幸存通路。选择处理的结果表示在图3-2(d)上。
这里,请注意:图3-2(d)所示的状态0节点在间隔b的终了处画了一个实心黑点。正如图示,从该节点到下一节点没有支路发出去。这表明,通过这个节点的解码无通路。因此,与标有黑点的状态0节点相连的所有支路从我们的考虑中消除掉。这些结果反映在图3-2(e)中。
最后,按上述的描述,继续解码处理的结果是:与帧中编码比特序列相对应的通路只有一条被留下来。对所接收20位比特帧留下来的2比特段进行解码的结果其连续进入的状态表示在图3-2(f)至图3-4(1)中。这里请注意,编码流量后三个2比特段是早就知道的,它们的值是“00”,因为它们与预编码的信号的最后三比特相对应,用于对卷积编码器的移位寄存器401各级进行变位。由于所构成的解码器是按这些先有的(早就知道的)编码原理来运行的,所以解码器选择一条解码通路,比通路得到正被解码的最后三个2比特段,其二进制值为“0”。因此,在网格图的间隔h、间隔i和间隔j中只有实线箭头连到下一些节点,表示了“0”值解码。
正如图3-4(1)所示,维特比解码处理得到只有一条幸存通路的自动选择。幸存通路由图上每个间隔从左至右留下来的相连支路所特征化了。因此,幸存通路和的各条支路依次是:“虚线箭头”,“虚线箭头”,“实线箭头”,“实线箭头”,“实线箭头”和“实线箭头”。正如以上所述,实线箭头与解码结果“0”相对应,虚线箭头与解码结果“1”相对应,所以,对帧的完整解码结果变成“1001110000”。研究解码结果能认识到,不管接收输入20位比特帧中所产生的错误,本解码结果是无错误的,因而,通过解码处理,所传送的同一个十位信息比特再次被获得。
从上面的描述中显然看出,维特比解码处理对比特的每一帧或部分帧产生一个解码结果和关于解码结果的通路量度参量。下面,与最后的解码结果相对应的通路量度参量被看作为最后的通路量度。在上述的例子中,最后的通路量度值是4。
从维特比解码处理的以上描述来看,很显然,最后的通路量度表示了维特比解码结果的可靠性。当然,最后的通路量度值越小,维特比解码处理的可靠性越高。
现在来描述按照本发明构成的传输率测定系统,其间借助了上述关于卷积编码和维特比解码技术的背景描述。接收机收到通信,其传输率按照发射机在一组预定的传输率中的选择而改变,例如1.2kb/s,2.4kb/s,4.8kbs,9.6kb/s。在接收时,通信是数字数据卷积编码帧的序列,这些序列能够由维特比解码处理象上面描述过的那样进行解码。
图4是根据本发明构成的传输率测定系统的方框图。参照图4,欲检测传输帧的欲检符号信号100输入到比特判断设备101,判断设备101根据比特重复的数目(此数目与各个传输率相对应)把连续的符号合并。比特判断设备101还包括:在不同传输率的每一个传输率上对重复比特的每一个连续组合的值进行测定。比特判断的合成流从比特判断设备101输出,成为在各个传输率上的合成比特信号109,110,111和112,这些传输率是1.2kb/s,2.4kb/s,4.8kb/s和9.6kb/s。
比特判断设备101能够构成来完成比特判断处理,有两种方法作依据,一种是硬判断,另一种是软判决,都提供比特值。在按照基于比较汉明距的维特比方法来完成解码的系统中,正如上面所描述的,提供比特值的硬判决的比特判断法是合适的。但是,在按照基于比较欧几里维特比方法来完成解码的系统中,要用提供比特值的软判决的比特判断法。
提供硬判决的比特判断操作按如下规则来进行测定:
对于符号具有的值是在加上“0”或“0”以上的值之后,则此符号被测定为具有二进制值“1”,对于符号所具有的值是在加上低于“0”的值之后,则此符号被测定为具有二进制值“0”。
维特比解码设备102收到合成比特信号109至112且将它们用维特比处理来解码,每个信号都依据各自的传输率。然后,由维特比解码设备102输出的结果作为各个传输率的解码结果信号125,126,127和128,这些各个传输率是1.2kb/s,2.4kb/s,3.8kb/s和9.6kb/s。维特比解码设备102还输出信号113,114,115和116,它们表示从各个传输率上完成解码所得到的最后通路量度。
第一传输率判断设备104包括一个门限值判断设备103。门限值判断设备103从维特比解码设备收到最后通路量度信号113,114,115和116且完成在每个传输率上解码结果可靠性的初始测定。门限判断设备收到在各个传输率上测定解码结果可靠性所提供的门限值117,118,119和120。由信号113,114,115和116表示的最后通路量度与各个传输率的门限值117,118,119和120作比较,作为比较的结果,门限判断设备103提供门限判断信号121,122,123和124,这些信号表示在每个情况下被测的特定传输率的门限值是否被超过。
门限值信号117,118,119和120可用硬线连接器具设置成固定值或者用可调整器具设置成半固定值,这些可调整器具例如可以用开关或者非易失性存信号器来贮存门限值。另外,各个传输率的门限值可以藉附加序列逻辑列逻辑或微码或者藉依据现行解码操作结果的软件器具来动态地测定。这样所测定的门限值于是可作为输入信号117,118,119和120送到门限值判断设备103且因而可以一帧接一帧地改变。
传输率测定设备105对每个收到的帧数据测定其传输率。门限值判断信号121,122,123和124,如上所述,在每个预期的传输率上提供解码结果可靠性“行不行”的初始测定。在一个特定的门限值判断信号121,122,123或124上,门限超过结果用值“ 0”表示。门限值判断信号121,122,123或124中如果只有一个信号表示为低于门限结果(出现“1”),那么,与低于门限结果相对应的传输率将由输出142来表示,并且,信号125,126,127和128中间相应的解码结果信号将由传输率测定设备105门控入解码结果输出线140。但是,如果门限值判断信号121,122,123和124中表示低于门限结果的信号在一个以上,那么,为了提供测定所接收帧数据的传输率的信息,传输率判断设备要提供进一步的设备。
传输率判断系统还包括一个第二传输率判断设备108,以便在由传输率测定设备105鉴别出候选传输率作为第一传输率判断设备104的操作结果多于一个时,提供测定传输率的进一步的信息。在最简单的情况下,候选传输率是相同的,对应信号121,122,123和124的传输率其门限判断值都为“1”,但是,为了在门限判断值等于“1”的速率中选择出候选的传输率,传输率测定设备105可以加进设备来进一步构成。第二传输率判断设备将卷积编码设备106和比特比较设备107组合起来。卷积编码设备106用于将vierbi解码设备102的解码结果输出反变成卷积编码比特序列。编码设备106的再编码输出被提供来作为信号129,130,131和132,这些信号是分别在1.2kb/s,2.4kb/s,4.8kb/s和9.6kb/s传输率上被再行编码。
比特比较设备107收到了作为输入的合成比特信号109,110,111和112,它们分别对应传输率1.2kb/s,2.4kb/s,4.8kb/s和9.6kb/s。比特比较设备107还收到了作为输入的、从卷积编码设备106来的再编码信号129,130,131和132。比特比较设备107将合成比特信号109,110,111和112的比特行与再编码信号129,130,131和132的比特行在每个传输率上作比较以便获得对每个传输率的非匹配比特的数目统计。然后,比特比较设备107输出这些数目统计作为每个传输率上各自的比较结果133,134,135和136,在信号线137上选择这些结果来作为候选输率。
在应用时,第二传输率判断设备108仅对由传输率测定设备105在信号线137上指定的候选传输率来完成上述的操作。如果第二传输率判断设备108收到的不是信号137指定的候选传输率,那么,第二传输率判断设备108不操作。
但是,当门限值判断信号121,122,123和124对于所接收的帧所表示的候选传输率选择多于1个,那么传输率测定设备105就向第二传输率判断设备108通过信号线137发信号以便通过信号线137完成合成比特信号109,10,111,112和再编码信号129,130,131,132在每个所选择的候选传输率上的比较。在这种情况下,卷积编码设备106用于对维特比解码信号在解码信号125,126,126和128来的候选传输率上再进行编码。然后,比特比较设备107将候选传输率上每个合成比特信号的比特行与候选传输率上每个再编码信号的比特行作比较,将每个合成比特信号在传输率测定设备105通过信号线137所选择的相同候选传输率上与再编码信号作比较。比特比较设备107提供了归一化的比特比较输出133,134,135和136,它们表示了在归一化之后合成比特信号的比特行与再编码信号之间在每个候选传输率上非匹配比特的数目。
比特比较设备在每个候选传输率上将非匹配的比特数目归一化,其方法是将这些数目与候选传输率之间的比例关系所确定的常数相乘。例如,如果候选传输率是1.kb/s和9.6kb/s,归一化的完成是用候选传输率1.2kb/s上非匹配比特的数目乘8,在候选传输率9.6kb/s上非匹配比特的数目乘1。本技术内的熟练人员将识识到,能够完成归一化的方法有许多种,例如,将所有传输率上所有的非匹配比特数数目与比‘1’大的常数相乘。人们还将认识到,当选择‘1’来作为与特定传输率(即9.6kb/s)相对应的非匹配比特数目的归一化常数时,在该特定传输率的非区配比特数目上就不需要做乘法。
传输率测定设备105收到归一化的比特比较输出133,134,135和136并选择与最小归一化非匹配比特数目相对应的传输率。然后,传输率测定设备在所选的传输率(解码信号125,126,127和128中间选)上输出解码信号(输出线是140)作为对帧的解码结果。传输率测定设备105还提供一个为所接收数据帧选择的传输率142。
现在来描述按照本发明第一个具体装置的传输率判断系统的操作。传输率判断系统可以用在通信系统中,在此系统中,数字信息于发射机中由纠错编码器(如,图2的卷积编码器)编码。此中的操作例子中,数据的每一帧在5毫秒的帧间隔内编码,因此当传输率为1.2kb/s,每帧的比特数目为6比特,当传输率为2.4kb/s时,每帧的比特数目为12比特。当传输率为4.8kb/s时,每帧的比特数目为24比特;当传输率为9.6kb/s时,每帧的比特数目为48比特。
现在来描述发射机编码操作的例子,对于发射机为一个特定的帧选择的帧选择2.4kb/s传输率的情况,接收12位信息比特去进行卷积编码:“101011101000”。最后三位比特“000”是后加的,正如上面所述,是用于对卷积编码器复位。
数字信息的12位比特帧被编码以后,就获得了在2.4kb/s上的相随比特序列且传输出去:
111000100001100100101100
正如能够看到的那样,如果上述序列比特在2.4kb/s的速率上编码而在9.6kb/s的速率上检测,那么所传输的比特序列或者“比特行”似乎是包含了这样一个比特序列:每比特都被重复了四次。因此,上述所传输的比特序列当在9.6kb/s速率上检测将看作成如下所示的比特序列:
111111111111000000000000
111100000000000000001111
111100000000111100000000
111100001111111100000000
为了在所传输信息的电平之间提供较大的,差别发射机把二进制别值为“1”的比特转换成符号“ 1”,把二进制值为“0”的比特置换成符号“-1”。因此,当在9.6kb/s的速率上检测时,实际的所传输帧符号行出现如下:
111111111111-1-1-1-1-1-1-1-1-1-1-1-1
1111-1-1-1-1-1-1-1-1-1-1-1-1-1-1-1-1-11111
1111-1-1-1-1 11111111-1-1-1-1-1-1-1-1
在下面的简化描述中我们假定传输期间设产生符号错误。因此,所传输的信息符号帧,即“符号行”出现在传输率判断系统的比特判断设备101的输入端。
然后,比特判断设备101不同的预期传输率把收到的符号组合起来,形成合成比特信号109,110,111和112。这个操作是作为两步处理来完成的,第一步,把每个传输率上所收到的符号进行相加,第二步,在获得的已加信号的基础上,测定所接收比特的值。例如,若预期的传输率是1.2kb/s,完成组合是:八个依次收到的符号为一组,相加起来,然后,在已加信号的基础上测定所接收符号值的序列。对于预期的传输率2.4kb/s,每四个依次收到的符号相加,形成一个已加信号。对于的传输率4.8kb/s,每两个依次收到的符号相加,形成一个已加信号。按上述相加处理的组合,改善了在较低传输率上比特能量对噪声能量之比。因为,按规定,对于最大传输率9.6kb/s其所传输的符号速率是最大的,所以,比特判断设备101不需要为了获得9.6kb/s速率上的合成比特信号而把所接收信号的符号相加起来。比特判断设备101的上述操作产生了下面的结果,一帧的固定帧间5毫秒,包含的最大符号数量是96个符号。在预期传输率1.2kb/s上被检测信号的每帧其符号数量12个符号,对2.4kb/s的速率是24个符号,对4.8kb/s的速率是48个符号,对9.6kb/s的速率是96个符号。
假定在传输期间没有产生错误,那么在预期传输率1.2kb/s上相加后的符号行变成:
8,0,-8,0,-8,0,0,0,-8,0,8,-8
然而,当所接收信号是在预期传输率2.4kb/s上相加,那么符号行就变成:
4,4,4,-4,-4,-4,4,-4,-4,-4,-4,4,-4,
-4,4,-4,-4,4,-4,4,4,-4,-4
当所接收信号是在预期传输率4.8kb/s上相加,那么符号行就变成:
2,2,2,2,2,2,-2,-2,-2,-2,-2,-2,2,2,
-2,-2,-2,-2,-2,-2,-2,-2,2,2,2,2,-2
-2,-2,-2,2,2,-2,-2,-2,-2,2,2,-2,-2
2,2,2,2,-2,-2,-2,-2
最后,当所接收信号是在预期传输率9.6kb/s上被检测,那么符号行就变成。
1,1,1,1,1,1,1,1,1,1,1,1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,
1,1,1,1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,-1,
1,1,1,1,1,1,1,1,-1,-1,-1,-1,-1,-1,-1,-1,1,1,1,1,-1,-1,-1,
-1,-1,-1,-1,-1,1,1,1,1,-1,-1,-1,-1,1,1,1,1,1,1,1,1,-1,-1,
-1,-1,-1,-1,-1,-1,
在所接收信号与按照预期传输率的已加信号相加之后,比特判断设备101测定各个已加信号的比特值的序列并且输出作为合成比特信号109,110,111和112的序列。
因此,在传输率1.2kb/s上,上面所示的所接收符号序列的合成比特信号109是:
110101110110                (A)
在传输率2.4kb/s上,上面所示的所接收符号序列的合成比特信号110是:
111000100001100100101100    (B)
在传输率4.8kb/s上,上面所示的所接收符号序列的合成比特信号111是:
11111100000011000000001111
00001100001100111100        (C)
在传输率9.6kb/s上,上面所示的所接收符号序列的合成比特信号112是:
111111111111000000000000
111100000000000000001111
111100000000111100000000
111100001111111100000000
从上面所示的合成比特信号可以看到,获得合成比特信号的传输率并不是帧实际传输的传输率,这就导致了十分错误的测定。
维特比解码设备102收到合成比特信号109,110,111和112并对它们按维特比解码法进行解码,正如以上所述,得到解码结果125,126,127和128以及分别在每个传输率1.2kb/s,4.8kb/s9.6kb/s上的最后通路量度113,114,115和116。这里,毋须详细描述维特比解码操作,这在上面的描述中已经提供过了。作为对合成比特信号解码结果(上文中在后面设为(A),(B),(C),(D)),维特比解码设备向门限判断设备103提供了对应各个传输率1.2kb/s,2.4kb/s,4.8kb/s,9.6kb/s的最后通路量度113,114,115和116,它们的值为2,0,7和12。
门限判断设备103把收到的最后通路量度值归一化并判断这些值中哪一个值是否超出相应的门限值117,118,119和120。归一化的完成是藉将每个传输率上获得的最后通路量度值乘上一个常数,此常数是由特定传输率和最大传输率之间的比例关系来确定的。例如,本例的情况中最大的传输率设定为9.6kb/s,那么,在1.2kb/s传输率上对获得的最后通路量度完成归一化是将最后通路量度值乘8。在9.6kb/s传输率上获得的最后通路量度只乘1,因为9.6kb/s是最高的传输率。分别对于传输率1.2kb/s,2.4kb/s,4.8kb/s和9.6kb/s来说,用于本例的合适的归一化常数是8,4,2和1。因此,本例中分别按传输率1.2kb/s,2.4kb/s,4.8kb/s和9.6kb/s解码的信号其归一化的最后通路量度值变成16,0,14和12。
接着,本例中门限值117,118,119和120其每一个都设置为值“5”。这里,很明显,所获得的最后通路量度值是在预期的传输率上解码得到的而不是在用于传输的实际2.4kb/s速率上,此值在每一种情况下都超过了门限设置值“5”。门限值判断设备103将每个最后通路量度信号113,114,115或116去与相应的门限值117,118,119或120在该传输率上作比较,如果特定传输率上最后通路量度的归一化值没有超过相应的门限值,则门限值判断设备103就输出门限判断值“1”,表示传输率的解码结果有高的可靠性。门限判断值是在的输出线上输出的,它是已解码信号的传输率相对应的输出线121,122,123和124中的一条输出线。
但是,如果特定传输率上最后通路量度的归一化值超过了相应的门限值,那么,门限值判断设备103就输出门限判断值“0”,表示传输率的解码结果没有高可靠性。在这里的例子中,门限值判断设备103在输出线121,122,123,124上输出门限判断值对各个传输率1.2kb/s,2.4kb/s,4.8kb/s,9.6kb/s分别是“0”,“1”,“0”和“0”。本技术领域内的熟练人员将会认识到,为了完成更复杂的计算,第一传输率判断设备104可以与附加的逻辑相结合以达到门限值的判断。这种附加逻辑可以由硬连接的形式来完成,也可以得胜固定的或非易失性的(即使是可改变的)控制存贮来完成,如,可以用ROM,PROM或者EEPROM存贮器件来完成。
当门限判断值“1”只出现在输出线121,122,123和124中的一条输出线上时,传输率测定设备105选择与特定门限判断值相对应的传输率来作为正确的传输率。传输率测定设备105在输出线142上输出速率的测定并且对维特比解码器102在该传输率上的解码结果进行门控,在输出线140上输出。在本例中,因为门限判断值“1”是仅对传输率为2.4kb/s解码的信号的最后通路量度而言的,所以,传输率的测定变成2.4kb/s。传输率测定的表示是在输出线142上提供的。在本例中,凡作为解码的最后通路量度其导出的门限判断值“1”仅对应一个传输率的地方,第二传输率判断设备108在传输率测定中不起作用。
但是,在门限判断设备103输出门限判断值“1”是以解码获得的最后通路量度在多于1个传输率为依据的情况下得到的,那么第二传输率判断设备108被“通知”完成进一步的操作以便帮助传输率测定设备测定所接收帧数据的传输率。传输率测定设备105通过线137向第二传输率判断设备发信号来表明所有的候选传输率,则传输率测定设备105完成进一步的操作以便为接收的帧选择正确的传输率。
现在来描述第二传输率判断设备108的操作,在举例中,对传输率1.2kb/s出现在信号线121和122上的门限判断值等于“1”,而在信号线123和124上没有其他的传输率。在门限值判断信号121,122,123和124的基础上,传输率测定设备105提供一个信号137给第二传输率判断设备108表明候选传输率1.2kb/s和2.4kb/s在被鉴别。
接着,卷积编码设备106对分别在传输率1.2kb/s和2.4kb/s上获得的解码结果信号125和126再编码并在线129和130上输出再编码信号给比特比较设备107。由维特比解码设备102完成的解码操作在上面完整地被描述过了,毋须赘述。因此,在1.2kb/s传输率上所接收帧的解码结果125变成“110000”,在2.4kb/s传输率上所接收帧的解码结果126变成“101011101000”。
由卷积编码设备106分别在传输率1.2kb/s和2.4kb/s上对解码结果信号125和126再编码的结果,产生再编码比特序列(A′)和(B′),如下所示:
“100101110000”            (A′)
111000100001100100101100    (B’)
本例中,对于每一个候选传输率1.2kb/s和2.4kb/s,比特比较设备107把比特判断设备101来的合成比特信号与卷积编码设备106来的再编码信号作比较。本例中,传输率为1.2kb/s的合成比特信号109,其表示在比特行中的值与上述(A)等同。比特合成信号109其表示在比特行中的值与上面(A′)等同。同样,传输率为2.4kb/s的合成比特信号110与上述(B)等同,再编码输出信号130与上面(B′)等同,二者进行比较。
对于每个候选传输率,作为这两个比较的结果,比特比较设备107产生各个合成比特的比特行与再编码信号之间非匹配比特数目的统计。因此,对1.2kb/s的传输率来说,合成比特信号(A)和现编码输出信号(A′)是:
“110101110110”    (A)
“100101110000”    (A′)
非匹配比特的数目是3。这个数目被认作输出到传输率测定设备105之前归一化的统计。
对2.4kb/s的传输率来说,合成比特信号(B)和再编码输出信号(B′)是:
“111000100001100100101100”    (B)
“111000100001100100101100”    (B′)
非匹配比特的数目是0。这个数目被认作输出到传输率测定设备105之前归一化的统计。
接着,在每个候选传输率上对非匹配比特的统计作归一化处理。归一化的完成是这样的:1.2kb/s传输率的非匹配比特统计乘8,2.4kb/s传输率的非匹配比特统计乘4,若有4.8kb/s传输率,则其非匹配比特统计乘2。归一化的非匹配比特统计在线133,134,135和136上输出给传输率测定设备105。本例中,1.2kb/s传输率的归一化非匹配比特统计133其值为“24”,2.4kb/s传输率的归一化非匹配比特统计134其值为“0”。
传输率测定设备105选择能获得最低非匹配比特统计的传输率。用本方法选择传输诣与解码理论一致的,因为理论表明,较高的非匹配比特统计好象是在坏的传输率上由于对传输进行解码而造成的。在本例中,2.4kb/s传输率被测定出来是对所接收帧数据的传输率的判断结果。
在发明的第一个优选的具体装置的上述描述中,卷积编码和维特比解码的选择和操作是想作为典型,而不是限制其他的方法。本发明不限制任何一种类型的数据编码,例如卷积纠错码,也同样不限制维特比解码。还有,对于本发明特定编码方法的适用性唯一要求是它从属于一种解码方法,该解码方法提供解码结果并提供表示解码结果可靠性的参量。
现在描述按照本发明第二个具体装置构成的码分多路处理(CDMA)接收机的构成和操作(参照图5)。CDMA接收机被用于通信系统中,其允许发射机为传输一帧或多帧数据而从一组预定的传输率中选择传输率。这种通信系统允许传输率的选择以数字信息量为依据,该信息量在与帧时间对应的给定时间间隔内传送,其中,帧时间保持为常数而与传输率无关。在这样的CDMA通信系统中被传送的数字信息用纠错码编码并为传输而进行调制,方法是乘上一个伪随机离散码。相乘的结果产生介质的传输通道范围内传输的已调制信号的离散频谱,典型的介质是无线,但也可以是有线的或者是光导介质。为了利用这样的CDMA通信系统,CDMA接收机必须能对每一个所接收的帧数据测定传输率,这要从所接收帧检测到的数据中一点一点地搜集特征来做到。
按照本发明构成的CDMA接收机的结构例子表示在图5中。在图5中,模数转换(A/D)设备201用来将检测到的模拟信号200转换成数字形式,且输出数字信号207。参考数标202,203和204是解调设备,也叫做收缩设备或指状电路,用来从传输信号的两个或多个不同多路分量中提取所接收的符号信号208,209和210。解调设备202,203和204提取所接收的符号,方法是将检测到的数字信号207乘上相同的展开码,此展开码的相位要与调制传输信号用的相位一样。每个解调设备202,203和204对符号的提取是在特定的接收时基上完成的,该时基与多路分量到达时间的相对差相对应。同相相加设备205用于将所接收的符号208,209和210相加,同时计算不同的到达时间并输出结果作为合成的被检测符号信号211。
传输率判断设备206的构成与上面描述本发明第一个具体装置中的一样,操作方法也相同。传输率判断设备206接收合成被检测符号信号211作为输入,输出一个信号220作为判断结果。利用合成的被检测符号信号211,传输率判断设备206按照第一传输率判断设备105或第二传输率判断设备108的操作,测定所接收帧数据的传输率,这些操作在传输率判断设备206内合成并象上面所描述的那样。操作在这种情况下,固定的门限值117,118,119和120用作传输率判断设备206的门限值判断设备103的输入是合适的。
现在描述根据本发明第二个具体装置所构成的CDMA接收机的操作。在下面的描述中,CDMA接收机A/D转换设备201输入端的检测信号假定其是在基带频率上。
图6(a)表示了一个例子,表示数字信息信号601是如何被伪随机码603所调制以便产生一个展开谱已调信息信号605去传输。典型地,展开谱已调信息信号在无线或其他无线电频率传输介质内将会因传输而被移向传输频率,不过,展开谱技术能被想象来用在其他传输介质中。这种频率移动技术是众所周知的,毋须赘述。
在无线移动通信环境下,由于物体如建筑物、人造的或自然的物体等等对传输信号的反射,传输信号容易发生分成多路分量。因此,在移动通信接收机上收到的传输信号是许许多多的多路分量信号,它们按照收到多路分量的路径的相对长度在不同的接收时基到达。
图6(b)表示了CDMA接收机模数(A/D)转换设备201输入端上检测信号的多路分量的例子。与供输信号第一路多路分量对应的、在接收时基到达的检测信号在图6(b)中表示作信号607。在稍后接收时基到达的、与第二路多路分量对应的另一个检测信号表示作信号609。最后,与第三路多路分量对应的、在另一个延迟接收的时基到达的第三路检测信号表示作信号611。检测信号607,609,611的合成结果不考虑接收时基的变化,即是图6中输入检测数字信号613。
因此,检测数字信号207包括了许多路分量,这些分量可以依照它们各自的接收时解调设备202,203和204来单独地解调。所完成的解调处理的结果产生检测符号信号208,209和210。然后,检测符号信号208,209和210在同相相加设备205中同相相加,形成一个单一合成信号211,输入到传输率判断系统206。此后,传输率判断系统206根据在本发明第一个具体装置中所描述过的处理来测定传输率。传输率判断系统206输出该结果作为传输率的测定以及在该传输率上的解码结果。
现在来描述(参照图7)按照本发明第三个具体装置构成CDMA接收机的例子。正如图7所示,CDMA接收机包括一个模数(A/D)转换设备301用于将被检测的模拟信号300转换成被检测的数字信号310。依据给定的展开码的相位和与每个多路分量对应的接收时基,多个展开谱解调设备302,303和304用于对包含在检测数字信号310中的多路分量进行解调。图7所示的解调设备数目是3,本技术领域内的熟练人员将认识到,随解调设备数目逐渐增加,接收机的性能得到改进。然而,为从这里描述的本发明的具体装置中得到益处,仅仅两个解调设备是必需的。解调设备叫做收缩设备(despreading means)或“指状电路”(“finser circuits”),在接收机的范围内它用于对展开谱的传输进行解调。
解调设备302,303和304产生解调输出信号314,315和316,分别包括与进入传输的每个多路分量相对应的检测符号流。解调设备302,303和304也提供输出311,312和313,表示了每个解调信号314,315和316中表征检测功率的信号相关电平。合成设备305用于把解调信号314,315和316在对它们各自的接收时基加以调整之后进行相加,以便产生一个合成解调信号317。
正如上面所描述的本发明第一个具体装置那样,CDMA接收机还包括一个传输率判断设备306。传输率判断设备306收到合成解调信号317和分别对应各自传输率1.2kb/s,2.4kb/s,4.8kb/s和9.6kb/s的门限值320,321,32和323作为输入,它产生一个解码输出325和一个传输率测定信号327,正如上述传输率判断设备那样。
CDMA接收机进一步提供有一个全部接收功率测量设备307用来产生一个全检功率信号318,*表示检测数字信号310中全部功率的大小。一个传输状态预测设备308根据输入端:全检功率信号318和检测功率信号311,312和313用于提供一个传输状态预测信号319。传输状态预测设备308测定传输状态是藉计算由每个检测功率信号311,312和313所表示的信号功率与由全检功率信号318表示的功率之比来预测的。然后,信号功率的比值被合成(例如,取平均值)以便提供一个传输状态预测信号319用来表示在一个给定的点上及时占优势的该传输通道的状况。
门限值测定设备309用于提供一组独立的、可给定的门限值320,321,322和323,它们与各个可能的传输率相对应,即1.2kb/s,2.4kb/s,4.8kb/s和9.6kb/s,在这些传输率上可能收到帧数据。门限值由门限值测定设备309根据从传输状态预测设备308收到的传输状态预测信号319来测定。为了测定多路门限值320,321,322和323,查表法被视作许多种适宜的方法中的一种,表示提供了多组与传输状态预测信号319不同数值相对应的门限值。
现在来描述按照本发明第三个具体装置构成的CDMA接收机的操作。被检测的基带传输信号从检测装置输入到A/D转换设备301,例如天线和前端频率调谐系统。转换以后,数字检测信号310输入解调设备302,303和304,它们对检测数字信号310的各个多路分量进行解调并提供解调输出信号314,315和316给合成设备305。检测功率信号311,312和313从检测数字信号310通过一已知的处理而产生,即通过检测数字信号310各自的多路分量与伪随机展开码在它们各自的接收时基上给定相位之间相对关系的处理。然后,合成设备305在调整各自的接收时基之后把解调俯冲信号314,315和316合成起来,以便产生一个合成的解调信号317输入到传输率判断系统306。
全部接收功率测量设备307也接收数字检测信号310并输出一个全接收功率信号318表示包含在传输中的信号功率。全接收功率信号与对应传输的各个多路分量的检测功率信号311,312,313一道输入到传输状态预测设备308,从而产生一个传输状态预测信号319作为输出。然后,门限值测定设备309利用传输状态预测信号319去测定,向传输率判断系统306提供一组门限值320,321,322和323用来测定传输率,在该传输率上接收检测符号的帧。然后,传输率判断系统306用上面描述的本发明第一个具体装置中传输率判断系统同样的方法进行操作,以便在该传输率上输出一个传输率测定327和解码结果输出325。
正如上述所示,按照本发明这个具体装置的CDMA接收机的操作是为动态调整而提供的,以响应通道的传输状态,例如多路分量的相对强度。这个调整是根据传输状态预测信号319造择门限值320,321,322和323来完成的,信号319表示了传输的多路信号分量的相对强度。
上面,根据确定优选的具体装置详尽地描述了本发明,其中许多的修正和改变可以由本技术领域内的熟练人员来完成。因此,附属的权利要求旨在覆盖所有这样的修正和改变,只要它是属于本发明的真实范围和精神。

Claims (24)

1.一种以多个传输率中的一个传输率来传送的编码通信其实际传输率的测定方法,包括的步骤如下:
(a)在所述的多个传输率上对所述的编码通信进行解码,产生多个解码信号;
(b)测定与每个所述解码信号相对应的解码可靠性参量;
(c)在所述解码可靠性参量的基础上鉴别一个或多个候选的传输率,在这个或这些传输率上所述的编码通信被可靠地解码;
(d)从所述的一个或多个候选全率中测定实际的传输率。
2.按照权利要求1的方法,其中如果候选传输率的数目是1的话,被测定的所述实际传输率就是所述的候选传输率。
3.按照权利要求1的方法,其中如果候选传输率的数目超过1的话,所述的实际传输率由以下步骤来测定:
(a)在每个候选的传输率上对所述候选传输率上于所述解码步骤中被解码的所述解码信号进行再编码;
(b)在每个候选的传输率上把所述候选传输率上再编码的通信编码与所述编码通信相比较;
(c)测定所述编码通信的实际传输率就是比较结果最接近的所述传输率。
4.按照权利要求3的方法,其中所述的比较步骤包括测定所述编码通信与在所述候选传输率上所述再编码的通信编码之间非匹配比特的数目。
5.按照权利要求1的方法,其中所述的鉴别由此较所述的解码可靠性参量和门限值来完成。
6.按照权利要求5的方法,其中所述的门限值根据被测量的接收状况来确定。
7.按照权利要求6的方法,其中所述的被测量接收状况由测量所述通信多个多路分量中的接收功率来确定。
8.按照权利要求7的方法,其中所述的被测量上状况由测量所述编码通信中全部接收功率来确定。
9.按照权利要求8的方法,其中所述被测量接收状况由计算所述多个多路分量中的至少一个多路分量其所述接收功率与所述全部接收功率之比来确定。
10.一种用于测定以多个传输率中的一个传输率传送的编码通信的实际传输率的系统,包括:
对在所述多个传输率上的所述编码通信进行解码的设备,产生多个解码信号以及每个所述解码信号的解码可靠性参量;
鉴别一个或多个候选传输率的设备,在该候选传输率上编码通信依据所述解码可靠性参量被可靠地解码;
从所述的一个或多个候选传输率中确定所述的实际传输率的设备。
11.按照权利要求10的系统,其中所述的测定设备包括:
对每个所述的解码信号在相同候选传输率上再编码的设备,在该传输率上所述的解码信号被所述的解码设备解码;
将所述的再编码倍与所述的编码信号的相比较的设备;
根据所述比较的结果测定所述的编码通信其所述实际传输率的设备。
12.按照权利要求11的系统,其中所述的比较设备测定所述编码通信和所述再编码信号之间非匹配比特的数目。
13.按照权利要求10的系统,其中所述的鉴别设备包括比较所述解码可靠性参量和门限值的设备。
14.按照权利要求13的系统,进一步包括根据被测量接收状况测定所述门限值的设备。
15.按照权利要求14的系统,其中所述的被测量接收状况是以测量所述编码通信的多个多路分量中的接收功率为依据的。
16.按照权利要求15的系统,其中所述的被测量接收状况是以测量所述编码通信中全部接收功率为依据的。
17.按照权利要求16的系统,其中所述的被测量接收状况是由计算在所述多个多路分量中至少一个多路分量的所述接收功率与所述全部接收功率之一个或多个比来确定的。
18.一种用于在多个预测传输率中任一传输率上传送的通信进行解调和解码的展开谱通信接收机,包括:
对通信信号多个多路分量的每一个进行解调的多个解调设备;
将所述的解调多路分量进行合成的设备,产生一个合成的解调信号;
测量接收状况的设备;
为了测定传送所述通信的实际传输率和在所述实际传输率上产生一个解码通信信号,响应所述合成解调信号和所述被测量接收状况的设备。
19.按照权利要求18的通信接收机,其中为测定一个实际传输率的设备进一步包括:
对所述通信在所述多个传输率上进行解码的设备,产生多个解码信号和对应每个所述解码信号的解码可靠性参量;
鉴别一个或多个候选传输率的设备,在该传输率上依据所述解码可靠性参量,通信被可靠地解码;
从所述一个或多个候选传输率中测定所述实际传输率的设备。
20.按照权利要求19的系统,其中从一个或多个候选传输率中测定所述实际传输率的设备包括:
对每个所述解码信号在同一候选传输率上进行再编码的设备,在此传输率上每个所述的解码信号被所述的解码设备解码;
将所述再编码信号与所述通信进行比较的设备;
根据所述的比较结果测定所述通信的所述实际传输率的设备。
21.按照权利要求19的系统,其中所述的鉴别设备包括将所述的解码可靠性参量与在所述被测量接收状况基础上选择的门限值相比较的设备。
22.按照权利要求18的系统,其中所述的测量接收状况的设备包括在所述通信的每个所述多路分量中测量接收功率的设备。
23.按照权利要求22的系统,其中所述的测量接收状况的设备进一步包括测量所述通信中全部接收功率的设备。
24.按照权利要求23的系统,其中所述的接收状况由计算所述多个多路分量中至少一个分量的所述接收功率与所述全部接收功率之一个或多个比来测定。
CN97113731A 1996-07-03 1997-07-02 传输率判断单元 Pending CN1171687A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/675,010 US5978414A (en) 1996-07-03 1996-07-03 Transmission rate judging unit
US675,010/96 1996-07-03

Publications (1)

Publication Number Publication Date
CN1171687A true CN1171687A (zh) 1998-01-28

Family

ID=24708710

Family Applications (1)

Application Number Title Priority Date Filing Date
CN97113731A Pending CN1171687A (zh) 1996-07-03 1997-07-02 传输率判断单元

Country Status (6)

Country Link
US (1) US5978414A (zh)
EP (1) EP0817440A3 (zh)
JP (1) JPH1093530A (zh)
KR (1) KR100379149B1 (zh)
CN (1) CN1171687A (zh)
CA (1) CA2209215C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101151836B (zh) * 2005-04-07 2014-06-04 诺基亚公司 检测数据网络中数据块的块长度的方法、装置和系统

Families Citing this family (181)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7536624B2 (en) * 2002-01-03 2009-05-19 The Directv Group, Inc. Sets of rate-compatible universal turbo codes nearly optimized over various rates and interleaver sizes
US6430722B1 (en) * 1998-01-23 2002-08-06 Hughes Electronics Corporation Forward error correction scheme for data channels using universal turbo codes
US6112325A (en) * 1998-01-23 2000-08-29 Dspc Technologies, Ltd. Method and device for detecting rate
US6370669B1 (en) * 1998-01-23 2002-04-09 Hughes Electronics Corporation Sets of rate-compatible universal turbo codes nearly optimized over various rates and interleaver sizes
US5974079A (en) * 1998-01-26 1999-10-26 Motorola, Inc. Method and apparatus for encoding rate determination in a communication system
US6134278A (en) * 1998-01-30 2000-10-17 Lucent Technologies Inc. Methods and apparatus for CDMA rate detection
KR100294701B1 (ko) * 1998-03-25 2001-07-12 서평원 다양한전송속도를갖는씨디엠에이(cdma)시스템에서순차간섭제거방법
KR100557177B1 (ko) * 1998-04-04 2006-07-21 삼성전자주식회사 적응 채널 부호/복호화 방법 및 그 부호/복호 장치
US6222851B1 (en) * 1998-05-29 2001-04-24 3Com Corporation Adaptive tree-based contention resolution media access control protocol
US6775548B1 (en) * 1998-06-22 2004-08-10 Nokia Mobile Phones Ltd. Access channel for reduced access delay in a telecommunications system
JP2000022776A (ja) * 1998-06-30 2000-01-21 Matsushita Electric Ind Co Ltd シリアルデータ受信装置
US6334197B1 (en) 1998-08-17 2001-12-25 Hughes Electronics Corporation Turbo code interleaver with near optimal performance
WO2000013323A1 (en) 1998-08-27 2000-03-09 Hughes Electronics Corporation Method for a general turbo code trellis termination
US6256487B1 (en) * 1998-09-01 2001-07-03 Telefonaktiebolaget Lm Ericsson (Publ) Multiple mode transmitter using multiple speech/channel coding modes wherein the coding mode is conveyed to the receiver with the transmitted signal
US6917629B1 (en) * 1998-09-11 2005-07-12 Ericsson Inc. Rate detection in radio communication systems
US6798736B1 (en) * 1998-09-22 2004-09-28 Qualcomm Incorporated Method and apparatus for transmitting and receiving variable rate data
US6687233B1 (en) * 1998-10-16 2004-02-03 Koninklijke Philips Electronics N.V. Rate detection in direct sequence code division multiple access systems
US6233230B1 (en) * 1998-10-22 2001-05-15 Sony Corporation Neural network IS-95 rate determination
US6690750B1 (en) 1999-12-23 2004-02-10 Texas Instruments Incorporated Flexible Viterbi decoder for wireless applications
US6137845A (en) * 1999-04-16 2000-10-24 Motorola, Inc. Method of determining an encoding rate in a communication system
JP3613448B2 (ja) 1999-06-21 2005-01-26 株式会社エヌ・ティ・ティ・ドコモ データ伝送方法、データ伝送システム、送信装置および受信装置
JP3340403B2 (ja) * 1999-06-29 2002-11-05 松下電器産業株式会社 符号化率検出方法及び符号化率検出装置
US6574289B1 (en) 1999-10-26 2003-06-03 Koninklijke Philips Electronics N.V. Method for determining frame rate of a data frame in a communication system by using apriori knowledge of data frame
US6901118B2 (en) * 1999-12-23 2005-05-31 Texas Instruments Incorporated Enhanced viterbi decoder for wireless applications
KR100742341B1 (ko) 2000-11-10 2007-07-25 삼성전자주식회사 프레임 길이를 모르는 데이터를 디코딩하기 위한 장치 및 그 제어 방법
JP3399923B2 (ja) * 2000-11-29 2003-04-28 松下電器産業株式会社 通信端末装置および通信端末装置における復号化方法
US7003045B2 (en) * 2001-01-31 2006-02-21 Motorola, Inc. Method and apparatus for error correction
JP3730885B2 (ja) * 2001-07-06 2006-01-05 株式会社日立製作所 誤り訂正ターボ符号の復号器
US7006439B2 (en) * 2002-04-24 2006-02-28 Freescale Semiconductor, Inc. Method and apparatus for determining an upper data rate for a variable data rate signal
US6618281B1 (en) 2002-05-15 2003-09-09 International Business Machines Corporation Content addressable memory (CAM) with error checking and correction (ECC) capability
JP4238562B2 (ja) * 2002-11-07 2009-03-18 日本電気株式会社 移動無線装置
FR2851098B1 (fr) * 2003-02-10 2006-08-25 Nortel Networks Ltd Procede de traitement d'un signal par un recepteur radio et recepteur radio pour la mise en oeuvre du procede
JP4522197B2 (ja) * 2004-08-31 2010-08-11 三洋電機株式会社 受信方法および装置
US7804802B2 (en) * 2005-02-15 2010-09-28 Alvarion Ltd. Establishing parameters for transmissions in wireless communications network
US7779331B2 (en) 2006-07-31 2010-08-17 Agere Systems Inc. Systems and methods for tri-column code based error reduction
US7801200B2 (en) * 2006-07-31 2010-09-21 Agere Systems Inc. Systems and methods for code dependency reduction
US7802163B2 (en) * 2006-07-31 2010-09-21 Agere Systems Inc. Systems and methods for code based error reduction
US7702989B2 (en) * 2006-09-27 2010-04-20 Agere Systems Inc. Systems and methods for generating erasure flags
US7971125B2 (en) * 2007-01-08 2011-06-28 Agere Systems Inc. Systems and methods for prioritizing error correction data
CN101636942B (zh) * 2007-03-27 2012-10-03 富士通株式会社 光通信基站、光信号转换装置以及光信号转换方法
US8359522B2 (en) 2007-05-01 2013-01-22 Texas A&M University System Low density parity check decoder for regular LDPC codes
US7930621B2 (en) * 2007-06-01 2011-04-19 Agere Systems Inc. Systems and methods for LDPC decoding with post processing
US8196002B2 (en) * 2007-06-01 2012-06-05 Agere Systems Inc. Systems and methods for joint LDPC encoding and decoding
KR20100061409A (ko) * 2007-09-28 2010-06-07 에이저 시스템즈 인크 복잡성이 감소된 데이터 프로세싱을 위한 시스템들 및 방법들
US8161348B2 (en) * 2008-02-05 2012-04-17 Agere Systems Inc. Systems and methods for low cost LDPC decoding
US8903989B2 (en) 2008-04-28 2014-12-02 Hewlett-Packard Development Company, L.P. Adjustable server-transmission rates over fixed-speed backplane connections within a multi-server enclosure
US8245104B2 (en) * 2008-05-02 2012-08-14 Lsi Corporation Systems and methods for queue based data detection and decoding
KR101460835B1 (ko) * 2008-05-19 2014-11-11 에이저 시스템즈 엘엘시 데이터 검출기 피드백 루프에서 레이턴시를 완화하는 시스템들 및 방법들
US8660220B2 (en) * 2008-09-05 2014-02-25 Lsi Corporation Reduced frequency data processing using a matched filter set front end
US8245120B2 (en) * 2008-09-17 2012-08-14 Lsi Corporation Power reduced queue based data detection and decoding systems and methods for using such
US7990642B2 (en) * 2009-04-17 2011-08-02 Lsi Corporation Systems and methods for storage channel testing
US8773790B2 (en) 2009-04-28 2014-07-08 Lsi Corporation Systems and methods for dynamic scaling in a read data processing system
US8443267B2 (en) * 2009-04-28 2013-05-14 Lsi Corporation Systems and methods for hard decision assisted decoding
US8250434B2 (en) * 2009-06-18 2012-08-21 Lsi Corporation Systems and methods for codec usage control during storage pre-read
US8352841B2 (en) * 2009-06-24 2013-01-08 Lsi Corporation Systems and methods for out of order Y-sample memory management
US8458553B2 (en) 2009-07-28 2013-06-04 Lsi Corporation Systems and methods for utilizing circulant parity in a data processing system
US8312343B2 (en) * 2009-07-28 2012-11-13 Lsi Corporation Systems and methods for re-using decoding parity in a detector circuit
US8250431B2 (en) * 2009-07-30 2012-08-21 Lsi Corporation Systems and methods for phase dependent data detection in iterative decoding
US8321746B2 (en) 2009-07-30 2012-11-27 Lsi Corporation Systems and methods for quasi-cyclic LDPC code production and decoding
US8266505B2 (en) * 2009-08-12 2012-09-11 Lsi Corporation Systems and methods for retimed virtual data processing
US8176404B2 (en) * 2009-09-09 2012-05-08 Lsi Corporation Systems and methods for stepped data retry in a storage system
US8688873B2 (en) 2009-12-31 2014-04-01 Lsi Corporation Systems and methods for monitoring out of order data decoding
US8683306B2 (en) * 2010-01-04 2014-03-25 Lsi Corporation Systems and methods for data detection including dynamic scaling
US8578253B2 (en) 2010-01-04 2013-11-05 Lsi Corporation Systems and methods for updating detector parameters in a data processing circuit
US8743936B2 (en) 2010-01-05 2014-06-03 Lsi Corporation Systems and methods for determining noise components in a signal set
US9343082B2 (en) 2010-03-30 2016-05-17 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for detecting head contact
US8161351B2 (en) 2010-03-30 2012-04-17 Lsi Corporation Systems and methods for efficient data storage
US8418019B2 (en) 2010-04-19 2013-04-09 Lsi Corporation Systems and methods for dynamic scaling in a data decoding system
US8527831B2 (en) 2010-04-26 2013-09-03 Lsi Corporation Systems and methods for low density parity check data decoding
US8443249B2 (en) 2010-04-26 2013-05-14 Lsi Corporation Systems and methods for low density parity check data encoding
US8381071B1 (en) 2010-05-21 2013-02-19 Lsi Corporation Systems and methods for decoder sharing between data sets
US8381074B1 (en) 2010-05-21 2013-02-19 Lsi Corporation Systems and methods for utilizing a centralized queue based data processing circuit
US8208213B2 (en) 2010-06-02 2012-06-26 Lsi Corporation Systems and methods for hybrid algorithm gain adaptation
US8804260B2 (en) 2010-09-13 2014-08-12 Lsi Corporation Systems and methods for inter-track interference compensation
US9219469B2 (en) 2010-09-21 2015-12-22 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for filter constraint estimation
US8295001B2 (en) 2010-09-21 2012-10-23 Lsi Corporation Systems and methods for low latency noise cancellation
US8560930B2 (en) 2010-10-11 2013-10-15 Lsi Corporation Systems and methods for multi-level quasi-cyclic low density parity check codes
US8443250B2 (en) 2010-10-11 2013-05-14 Lsi Corporation Systems and methods for error correction using irregular low density parity check codes
US8385014B2 (en) 2010-10-11 2013-02-26 Lsi Corporation Systems and methods for identifying potential media failure
US8661071B2 (en) 2010-10-11 2014-02-25 Lsi Corporation Systems and methods for partially conditioned noise predictive equalization
US8750447B2 (en) 2010-11-02 2014-06-10 Lsi Corporation Systems and methods for variable thresholding in a pattern detector
US8667039B2 (en) 2010-11-17 2014-03-04 Lsi Corporation Systems and methods for variance dependent normalization for branch metric calculation
US8566379B2 (en) 2010-11-17 2013-10-22 Lsi Corporation Systems and methods for self tuning target adaptation
US8810940B2 (en) 2011-02-07 2014-08-19 Lsi Corporation Systems and methods for off track error recovery
US8699167B2 (en) 2011-02-16 2014-04-15 Lsi Corporation Systems and methods for data detection using distance based tuning
US8446683B2 (en) 2011-02-22 2013-05-21 Lsi Corporation Systems and methods for data pre-coding calibration
US8854753B2 (en) 2011-03-17 2014-10-07 Lsi Corporation Systems and methods for auto scaling in a data processing system
US8693120B2 (en) 2011-03-17 2014-04-08 Lsi Corporation Systems and methods for sample averaging in data processing
US8611033B2 (en) 2011-04-15 2013-12-17 Lsi Corporation Systems and methods for selective decoder input data processing
US8670955B2 (en) 2011-04-15 2014-03-11 Lsi Corporation Systems and methods for reliability assisted noise predictive filtering
US8887034B2 (en) 2011-04-15 2014-11-11 Lsi Corporation Systems and methods for short media defect detection
US8499231B2 (en) 2011-06-24 2013-07-30 Lsi Corporation Systems and methods for reduced format non-binary decoding
US8566665B2 (en) 2011-06-24 2013-10-22 Lsi Corporation Systems and methods for error correction using low density parity check codes using multiple layer check equations
US8560929B2 (en) 2011-06-24 2013-10-15 Lsi Corporation Systems and methods for non-binary decoding
US8862972B2 (en) 2011-06-29 2014-10-14 Lsi Corporation Low latency multi-detector noise cancellation
US8595576B2 (en) 2011-06-30 2013-11-26 Lsi Corporation Systems and methods for evaluating and debugging LDPC iterative decoders
US8650451B2 (en) 2011-06-30 2014-02-11 Lsi Corporation Stochastic stream decoding of binary LDPC codes
US8566666B2 (en) 2011-07-11 2013-10-22 Lsi Corporation Min-sum based non-binary LDPC decoder
US8830613B2 (en) 2011-07-19 2014-09-09 Lsi Corporation Storage media inter-track interference cancellation
US8879182B2 (en) 2011-07-19 2014-11-04 Lsi Corporation Storage media inter-track interference cancellation
US8819527B2 (en) 2011-07-19 2014-08-26 Lsi Corporation Systems and methods for mitigating stubborn errors in a data processing system
US8539328B2 (en) 2011-08-19 2013-09-17 Lsi Corporation Systems and methods for noise injection driven parameter selection
US8854754B2 (en) 2011-08-19 2014-10-07 Lsi Corporation Systems and methods for local iteration adjustment
US9026572B2 (en) 2011-08-29 2015-05-05 Lsi Corporation Systems and methods for anti-causal noise predictive filtering in a data channel
US8656249B2 (en) 2011-09-07 2014-02-18 Lsi Corporation Multi-level LDPC layer decoder
US8756478B2 (en) 2011-09-07 2014-06-17 Lsi Corporation Multi-level LDPC layer decoder
US8681441B2 (en) 2011-09-08 2014-03-25 Lsi Corporation Systems and methods for generating predictable degradation bias
US8661324B2 (en) 2011-09-08 2014-02-25 Lsi Corporation Systems and methods for non-binary decoding biasing control
US8850276B2 (en) 2011-09-22 2014-09-30 Lsi Corporation Systems and methods for efficient data shuffling in a data processing system
US8767333B2 (en) 2011-09-22 2014-07-01 Lsi Corporation Systems and methods for pattern dependent target adaptation
US8689062B2 (en) 2011-10-03 2014-04-01 Lsi Corporation Systems and methods for parameter selection using reliability information
US8578241B2 (en) 2011-10-10 2013-11-05 Lsi Corporation Systems and methods for parity sharing data processing
US8479086B2 (en) 2011-10-03 2013-07-02 Lsi Corporation Systems and methods for efficient parameter modification
US8862960B2 (en) 2011-10-10 2014-10-14 Lsi Corporation Systems and methods for parity shared data encoding
US8996597B2 (en) 2011-10-12 2015-03-31 Lsi Corporation Nyquist constrained digital finite impulse response filter
US8707144B2 (en) 2011-10-17 2014-04-22 Lsi Corporation LDPC decoder with targeted symbol flipping
US8788921B2 (en) 2011-10-27 2014-07-22 Lsi Corporation Detector with soft pruning
US8443271B1 (en) 2011-10-28 2013-05-14 Lsi Corporation Systems and methods for dual process data decoding
US8604960B2 (en) 2011-10-28 2013-12-10 Lsi Corporation Oversampled data processing circuit with multiple detectors
US8527858B2 (en) 2011-10-28 2013-09-03 Lsi Corporation Systems and methods for selective decode algorithm modification
US8683309B2 (en) 2011-10-28 2014-03-25 Lsi Corporation Systems and methods for ambiguity based decode algorithm modification
US8760991B2 (en) 2011-11-14 2014-06-24 Lsi Corporation Systems and methods for post processing gain correction
US8751913B2 (en) 2011-11-14 2014-06-10 Lsi Corporation Systems and methods for reduced power multi-layer data decoding
US8531320B2 (en) 2011-11-14 2013-09-10 Lsi Corporation Systems and methods for memory efficient data decoding
US8700981B2 (en) 2011-11-14 2014-04-15 Lsi Corporation Low latency enumeration endec
US8719686B2 (en) 2011-11-22 2014-05-06 Lsi Corporation Probability-based multi-level LDPC decoder
US8631300B2 (en) 2011-12-12 2014-01-14 Lsi Corporation Systems and methods for scalable data processing shut down
US8625221B2 (en) 2011-12-15 2014-01-07 Lsi Corporation Detector pruning control system
US8819515B2 (en) 2011-12-30 2014-08-26 Lsi Corporation Mixed domain FFT-based non-binary LDPC decoder
US8707123B2 (en) 2011-12-30 2014-04-22 Lsi Corporation Variable barrel shifter
US8751889B2 (en) 2012-01-31 2014-06-10 Lsi Corporation Systems and methods for multi-pass alternate decoding
US8850295B2 (en) 2012-02-01 2014-09-30 Lsi Corporation Symbol flipping data processor
US8775896B2 (en) 2012-02-09 2014-07-08 Lsi Corporation Non-binary LDPC decoder with low latency scheduling
US8749907B2 (en) 2012-02-14 2014-06-10 Lsi Corporation Systems and methods for adaptive decoder message scaling
US8782486B2 (en) 2012-03-05 2014-07-15 Lsi Corporation Systems and methods for multi-matrix data processing
US8731115B2 (en) 2012-03-08 2014-05-20 Lsi Corporation Systems and methods for data processing including pre-equalizer noise suppression
US8610608B2 (en) 2012-03-08 2013-12-17 Lsi Corporation Systems and methods for reduced latency loop correction
US8873182B2 (en) 2012-03-09 2014-10-28 Lsi Corporation Multi-path data processing system
US8977937B2 (en) 2012-03-16 2015-03-10 Lsi Corporation Systems and methods for compression driven variable rate decoding in a data processing system
US9043684B2 (en) 2012-03-22 2015-05-26 Lsi Corporation Systems and methods for variable redundancy data protection
US9230596B2 (en) 2012-03-22 2016-01-05 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for variable rate coding in a data processing system
US8612826B2 (en) 2012-05-17 2013-12-17 Lsi Corporation Systems and methods for non-binary LDPC encoding
US8880986B2 (en) 2012-05-30 2014-11-04 Lsi Corporation Systems and methods for improved data detection processing
US8930780B2 (en) 2012-08-28 2015-01-06 Lsi Corporation Systems and methods for non-zero syndrome based processing
US9019647B2 (en) 2012-08-28 2015-04-28 Lsi Corporation Systems and methods for conditional positive feedback data decoding
US9324372B2 (en) 2012-08-28 2016-04-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for local iteration randomization in a data decoder
US8751915B2 (en) 2012-08-28 2014-06-10 Lsi Corporation Systems and methods for selectable positive feedback data processing
US8949702B2 (en) 2012-09-14 2015-02-03 Lsi Corporation Systems and methods for detector side trapping set mitigation
US8634152B1 (en) 2012-10-15 2014-01-21 Lsi Corporation Systems and methods for throughput enhanced data detection in a data processing circuit
US9112531B2 (en) 2012-10-15 2015-08-18 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for enhanced local iteration randomization in a data decoder
US9048870B2 (en) 2012-11-19 2015-06-02 Lsi Corporation Low density parity check decoder with flexible saturation
US8929009B2 (en) 2012-12-19 2015-01-06 Lsi Corporation Irregular low density parity check decoder with low syndrome error handling
US9130589B2 (en) 2012-12-19 2015-09-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Low density parity check decoder with dynamic scaling
US8773791B1 (en) 2013-01-14 2014-07-08 Lsi Corporation Systems and methods for X-sample based noise cancellation
US9003263B2 (en) 2013-01-15 2015-04-07 Lsi Corporation Encoder and decoder generation by state-splitting of directed graph
US9009557B2 (en) 2013-01-21 2015-04-14 Lsi Corporation Systems and methods for reusing a layered decoder to yield a non-layered result
US8885276B2 (en) 2013-02-14 2014-11-11 Lsi Corporation Systems and methods for shared layer data decoding
US8930792B2 (en) 2013-02-14 2015-01-06 Lsi Corporation Systems and methods for distributed low density parity check decoding
US9214959B2 (en) 2013-02-19 2015-12-15 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for skip layer data decoding
US9048873B2 (en) 2013-03-13 2015-06-02 Lsi Corporation Systems and methods for multi-stage encoding of concatenated low density parity check codes
US8797668B1 (en) 2013-03-13 2014-08-05 Lsi Corporation Systems and methods for penalty based multi-variant encoding
US9048874B2 (en) 2013-03-15 2015-06-02 Lsi Corporation Min-sum based hybrid non-binary low density parity check decoder
US9281843B2 (en) 2013-03-22 2016-03-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for reduced constraint code data processing
US9048867B2 (en) 2013-05-21 2015-06-02 Lsi Corporation Shift register-based layered low density parity check decoder
US9274889B2 (en) 2013-05-29 2016-03-01 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for data processing using global iteration result reuse
US8959414B2 (en) 2013-06-13 2015-02-17 Lsi Corporation Systems and methods for hybrid layer data decoding
US8917466B1 (en) 2013-07-17 2014-12-23 Lsi Corporation Systems and methods for governing in-flight data sets in a data processing system
US8817404B1 (en) 2013-07-18 2014-08-26 Lsi Corporation Systems and methods for data processing control
US8908307B1 (en) 2013-08-23 2014-12-09 Lsi Corporation Systems and methods for hard disk drive region based data encoding
US9196299B2 (en) 2013-08-23 2015-11-24 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for enhanced data encoding and decoding
US9047882B2 (en) 2013-08-30 2015-06-02 Lsi Corporation Systems and methods for multi-level encoding and decoding
US9129651B2 (en) 2013-08-30 2015-09-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Array-reader based magnetic recording systems with quadrature amplitude modulation
US9298720B2 (en) 2013-09-17 2016-03-29 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for fragmented data recovery
CN104518801A (zh) 2013-09-29 2015-04-15 Lsi公司 非二进制的分层低密度奇偶校验解码器
US9219503B2 (en) 2013-10-16 2015-12-22 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for multi-algorithm concatenation encoding and decoding
US9323606B2 (en) 2013-11-21 2016-04-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for FAID follower decoding
US9130599B2 (en) 2013-12-24 2015-09-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods of converting detector output to multi-level soft information
RU2014104571A (ru) 2014-02-10 2015-08-20 ЭлЭсАй Корпорейшн Системы и способы для эффективного с точки зрения площади кодирования данных
US9378765B2 (en) 2014-04-03 2016-06-28 Seagate Technology Llc Systems and methods for differential message scaling in a decoding process
JP6753509B2 (ja) * 2016-07-19 2020-09-09 日本電気株式会社 通信を実行するための方法および装置
CN113098667B (zh) * 2021-03-30 2023-06-23 联芸科技(杭州)股份有限公司 数据传输方法、系统、计算机设备和介质

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5396516A (en) * 1993-02-22 1995-03-07 Qualcomm Incorporated Method and system for the dynamic modification of control paremeters in a transmitter power control system
US5509020A (en) * 1993-05-27 1996-04-16 Sony Corporation Viterbi decoding apparatus and methods
US5566206A (en) * 1993-06-18 1996-10-15 Qualcomm Incorporated Method and apparatus for determining data rate of transmitted variable rate data in a communications receiver
JP2605641B2 (ja) * 1994-11-14 1997-04-30 日本電気株式会社 可変ビットレート判別方法及び装置
JP3169522B2 (ja) * 1995-01-19 2001-05-28 沖電気工業株式会社 データ受信装置
US5729557A (en) * 1995-10-12 1998-03-17 Pacific Communication Systems, Inc. Cellular communication system with multiple code rates

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101151836B (zh) * 2005-04-07 2014-06-04 诺基亚公司 检测数据网络中数据块的块长度的方法、装置和系统

Also Published As

Publication number Publication date
EP0817440A2 (en) 1998-01-07
KR980012984A (ko) 1998-04-30
MX9705008A (es) 1998-07-31
KR100379149B1 (ko) 2003-08-19
EP0817440A3 (en) 2001-02-07
CA2209215C (en) 2000-12-05
JPH1093530A (ja) 1998-04-10
US5978414A (en) 1999-11-02
CA2209215A1 (en) 1998-01-03

Similar Documents

Publication Publication Date Title
CN1171687A (zh) 传输率判断单元
CN1310458C (zh) 对存在码间干扰并在多路发送和接收中进行按位交织编码的数字数据流进行编码/解码的方法及相应系统
CN1027213C (zh) 计算通信信道的增益和噪声方差的系统和方法
CN1302675C (zh) 移动通信系统中用于调度上行链路分组传输的方法和设备
CN1168252C (zh) 解调码分多址信号的接收机和方法
CN1139212C (zh) 根据运动速度控制通信的设备和方法
CN1242584C (zh) 数据传输方法、数据传输系统,发射机和接收机
CN1172472C (zh) 移动通信系统中接收处理方法以及接收装置
CN1194475C (zh) 数据传送方法、数据传送系统、接收方法、接收机
CN1120595C (zh) 相干检波方法,移动通信接收机及干扰消除装置
CN1114324C (zh) 基站、移动单元通信装置及其相互间的通信方法
CN1342352A (zh) 通路寻找方法与信道估计方法及其通信装置
CN1367588A (zh) 天线分集通信装置
CN1146260C (zh) 采用时分双工方式的无线电通信系统
CN1413405A (zh) 具备先行参数估计能力的基带处理器
CN1547334A (zh) 配置远程通信系统的方法、相应的配置系统、基站和移动站
CN1377200A (zh) 移动通信系统、用于其的传输模式切换方法及记录介质
CN1643825A (zh) 基站设备和通信终端设备
CN1262131C (zh) 分离多径接收的码分多址无线通信装置和功耗控制方法
CN1758578A (zh) 通信系统中的分组差错率估计
CN1539213A (zh) 双模式无线电通信设备
CN1402459A (zh) 符号映射传输格式组合指示符位的设备和方法
CN1969497A (zh) 脉冲无线通信装置
CN1235376C (zh) 解调器、接收机、以及通信系统
CN1135782C (zh) 变长帧传输方法、发射机和接收机

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication