CN113687548B - 阵列基板及其制作方法、以及显示面板 - Google Patents

阵列基板及其制作方法、以及显示面板 Download PDF

Info

Publication number
CN113687548B
CN113687548B CN202110975502.6A CN202110975502A CN113687548B CN 113687548 B CN113687548 B CN 113687548B CN 202110975502 A CN202110975502 A CN 202110975502A CN 113687548 B CN113687548 B CN 113687548B
Authority
CN
China
Prior art keywords
layer
sub
metal oxide
substrate
common electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110975502.6A
Other languages
English (en)
Other versions
CN113687548A (zh
Inventor
易志根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Boe Display Technology Co ltd
BOE Technology Group Co Ltd
Original Assignee
Nanjing Boe Display Technology Co ltd
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Boe Display Technology Co ltd, BOE Technology Group Co Ltd filed Critical Nanjing Boe Display Technology Co ltd
Priority to CN202110975502.6A priority Critical patent/CN113687548B/zh
Priority to CN202180004002.6A priority patent/CN116018552A/zh
Priority to PCT/CN2021/127669 priority patent/WO2023024256A1/zh
Publication of CN113687548A publication Critical patent/CN113687548A/zh
Application granted granted Critical
Publication of CN113687548B publication Critical patent/CN113687548B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明实施例公开一种阵列基板及其制作方法、以及显示面板。在一具体实施方式中,该制作方法包括:在基板上形成公共电极和第一缓冲层;在第一缓冲层上形成金属氧化物层,并对金属氧化物层进行图案化形成第一金属氧化物子层和第二金属氧化物子层;在第一金属氧化物子层上形成栅极,栅极在基板上的正投影部分覆盖第一金属氧化物子层在基板上的正投影;对第一金属氧化物子层和第二金属氧化物子层进行导体化,第一金属氧化物子层被栅极覆盖的部分作为沟道区,第二金属氧化物子层形成像素电极;形成覆盖栅极的层间绝缘层;在层间绝缘层上形成源漏极以形成薄膜晶体管。该实施方式通过一层金属氧化物层形成沟道区和像素电极,简化了工艺步骤。

Description

阵列基板及其制作方法、以及显示面板
技术领域
本发明涉及显示技术领域。更具体地,涉及一种阵列基板及其制作方法、以及显示面板。
背景技术
薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,TFT-LCD)装置具有体积小、功耗低、无辐射等特点。边缘开关技术(Fringe Filed Switching,FFS)通过同一平面内像素间电极产生边缘电场,使电极间以及电极正上方的取向液晶分子都能在平面方向(平行于基板)产生旋转转换,在增大视角的同时提高液晶层的透光效率。
目前,在FFS型TFT-LCD阵列基板的制作工艺中,通常采用顶栅自对准器件结构,其中形成遮光层、氧化物半导体层、栅极绝缘层、栅极图案、层间绝缘层、栅漏极、有源绝缘层、公共电极、第一和第二缓冲层、以及像素电极各需要一次掩模版工艺,因此,总共需要9次掩模版工艺,这使得制作阵列基板的过程过于复杂,造成较高成本。
发明内容
本发明的目的在于提供一种,以解决现有技术存在的问题中的至少一个。
为达到上述目的,本发明采用下述技术方案:
本发明第一方面提供了一种阵列基板的制作方法,阵列基板包括阵列排布的多个子像素和驱动各子像素的薄膜晶体管,方法包括:
在基板上形成公共电极和覆盖公共电极的第一缓冲层;
在第一缓冲层上形成金属氧化物层,并对金属氧化物层进行图案化形成第一金属氧化物子层和第二金属氧化物子层;
在第一金属氧化物子层上形成栅极绝缘层和覆盖栅极绝缘层的栅极,栅极在基板上的正投影部分覆盖第一金属氧化物子层在基板上的正投影;
对第一金属氧化物子层和第二金属氧化物子层进行导体化,第一金属氧化物子层被栅极覆盖的部分作为沟道区,第二金属氧化物子层形成像素电极;
形成覆盖栅极的层间绝缘层;
在层间绝缘层上形成源漏极以形成薄膜晶体管。
在一些可选的实施例中,在基板上形成公共电极和覆盖公共电极的第一缓冲层进一步包括:
在基板上形成公共电极材料层;
在公共电极材料层上形成第一光刻胶层,并对第一光刻胶层图案化形成第二光刻胶层,第二光刻胶层包括开口;
基于第二光刻胶层对公共电极材料层进行刻蚀形成公共电极,公共电极包括第一孔隙。
在一些可选的实施例中,
在基板上形成公共电极材料层之后,在公共电极材料层上形成第一光刻胶层之前,还包括:在公共电极材料层上形成遮光层;
基于第二光刻胶层对公共电极材料层进行刻蚀形成公共电极进一步包括:
基于第二光刻胶层对遮光层进行刻蚀形成遮光子层,遮光子层包括第二孔隙;
基于第二光刻胶层对公共电极材料层进行刻蚀形成公共电极,第一孔隙在基板上的正投影覆盖第二孔隙在基板上的正投影。
在一些可选的实施例中,第二光刻胶层包括第一区域和第二区域,第二区域的厚度小于第一区域的厚度,
在基于第二光刻胶层对公共电极材料层进行刻蚀形成公共电极之后,方法还包括:
对第二光刻胶层进行第一次灰化处理去除第二区域形成第二光刻胶子层;
基于第二光刻胶子层对遮光子层进行湿法刻蚀形成遮光部,遮光部包括第一遮光部,第一遮光部在基板上的正投影覆盖沟道区在基板上的正投影;以及
对第二光刻胶子层进行第二次灰化处理使第二光刻胶子层内缩为在基板上的正投影落在遮光部在基板上的正投影内。
在一些可选的实施例中,
开口设置在第一区域中,并且遮光部还包括第二遮光部,第二遮光部在基板上的正投影位于第一孔隙在基板上的正投影与待形成的像素电极在基板上的正投影之间,或者
开口设置在第一区域与第二区域之间。
在一些可选的实施例中,
第一缓冲层包括第一缓冲子层和形成在第一缓冲子层远离基板一侧的第二缓冲子层,第一缓冲子层的材料为氮化硅,第二缓冲子层的材料为二氧化硅,和/或
在层间绝缘层上形成源漏极以形成薄膜晶体管进一步包括:
在源漏极上形成第二缓冲层,并对第二缓冲层图案化露出像素电极以形成薄膜晶体管,
其中,第二缓冲层包括第三缓冲子层和形成在第三缓冲子层远离基板一侧的第四缓冲子层,第三缓冲子层的材料为二氧化硅,第四缓冲子层的材料为氮化硅。
在一些可选的实施例中,在层间绝缘层上形成源漏极以形成薄膜晶体管进一步包括:
对像素电极进行导体化。
在一些可选的实施例中,金属氧化物层的材料为氧化铟镓锌,公共电极材料层的材料为氧化铟。
本发明第二方面提供一种阵列基板,包括阵列排布的多个子像素和驱动各子像素的薄膜晶体管,
其中,薄膜晶体管的沟道区为金属氧化物,像素电极为导体化的金属氧化物,薄膜晶体管的沟道区与像素电极同层设置。
本发明第三方面提供一种显示面板,包括上文所述的阵列基板。
本发明的有益效果如下:
本发明针对目前现有的问题,制定一种阵列基板及其制作方法、以及显示面板,并通过利用金属氧化物层图案化形成第一金属氧化物子层和第二金属氧化物子层,并对第一金属氧化物子层和第二金属氧化物子层进行导体化将第一金属氧化物子层中被栅极遮挡而未被导体化的部分作为沟道区,将导体化的第二金属氧化层子层作为像素电极,使得通过一层金属氧化物层经过一次图案化形成沟道区和像素电极,简化了工艺步骤,降低了工艺复杂度,从而降低了生产成本,提高了产品的市场竞争力,具有广泛的应用前景。
附图说明
下面结合附图对本发明的具体实施方式作进一步详细的说明。
图1示出根据本发明实施例的阵列基板的制作方法的流程图;
图2-5示出根据本发明实施例的阵列基板的制作方法的流程的剖视图;
图6示出根据本发明实施例的阵列基板的制作方法中形成的公共电极的示意性俯视图;以及
图7-17示出根据本发明实施例的阵列基板的制作方法的流程的剖视图。
具体实施方式
为了更清楚地说明本发明,下面结合实施例和附图对本发明做进一步的说明。附图中相似的部件以相同的附图标记进行表示。本领域技术人员应当理解,下面所具体描述的内容是说明性的而非限制性的,不应以此限制本发明的保护范围。
需要说明的是,本发明中描述的“具有”、“包含”、“包括”等均为开式的含义,即,当描述模块“具有”、“包含”或“包括”第一元件、第二元件和/或第三元件时,表示该模块除了第一元件、第二元件和/或第三元件外还包括其他的元件。另外,本发明中“第一”、“第二”和“第三”等序数词并不旨在限定具体的顺序,而仅在于区分各个部分。
本发明中所述的“在……上”、“在……上形成”和“设置在……上”可以表示一层直接形成或设置在另一层上,也可以表示一层间接形成或设置在另一层上,即两层之间还存在其它的层。
另外,在本发明中,所采用的术语“同层设置”指的是两个层、部件、构件、元件或部分可以通过相同制备工艺(例如构图工艺等)形成,并且,这两个层、部件、构件、元件或部分一般由相同的材料形成。例如两个或更多个功能层同层设置指的是这些同层设置的功能层可以采用相同的材料层并利用相同制备工艺形成,从而可以简化显示基板的制备工艺。
针对以上问题,参照图1所示,本发明的实施例提供一种阵列基板的制作方法,阵列基板包括阵列排布的多个子像素和驱动各子像素的薄膜晶体管,包括:
S1、在基板上形成公共电极和覆盖公共电极的第一缓冲层;
S2、在第一缓冲层上形成金属氧化物层,并对金属氧化物层进行图案化形成第一金属氧化物子层和第二金属氧化物子层;
S3、在第一金属氧化物子层上形成栅极绝缘层和覆盖栅极绝缘层的栅极,栅极在基板上的正投影部分覆盖第一金属氧化物子层在基板上的正投影;
S4、对第一金属氧化物子层和第二金属氧化物子层进行导体化,第一金属氧化物子层被栅极覆盖的部分作为沟道区,第二金属氧化物子层形成像素电极;
S5、形成覆盖栅极的层间绝缘层;
S6、在层间绝缘层上形成源漏极以形成薄膜晶体管。
在本实施例中,通过利用金属氧化物层图案化形成第一金属氧化物子层和第二金属氧化物子层,并对第一金属氧化物子层和第二金属氧化物子层进行导体化将第一金属氧化物子层中被栅极遮挡而未被导体化的部分作为沟道区,将导体化的第二金属氧化层子层作为像素电极,使得通过一层金属氧化物层经过一次图案化形成沟道区和像素电极,简化了工艺步骤,降低了工艺复杂度,从而降低了生产成本,提高了产品的市场竞争力,具有广泛的应用前景。
下面参照图2至图17通过具体的示例详细描述本发明实施例的阵列基板的制作方法。
在步骤S1中,在基板100上形成公共电极101和覆盖公共电极101的第一缓冲层104。
具体地,如图2所示,步骤S11中,在提供的基板100上形成公共电极材料层101-1。例如,基板100可以为玻璃基板,公共电极材料层101-1的材料可以为氧化铟锡(ITO)。当然这仅是示例性的,本发明并不旨在进行限制。
步骤S12中,在公共电极材料层上形成第一光刻胶层,并对第一光刻胶层图案化形成第二光刻胶层,第二光刻胶层包括开口;步骤S13中,基于第二光刻胶层对公共电极材料层进行刻蚀形成公共电极,公共电极包括第一孔隙。其中,第二光刻胶层中开口的位置与公共电极中形成的第一孔隙位置对应,即,利用第二光刻胶层中的开口使得形成的公共电极中包括第一孔隙。
考虑到待形成的薄膜晶体管的沟道区的金属氧化物,例如氧化镓铟锌(IGZO)对光线敏感,在本示例中,需要在公共电极上形成遮光部。下面参照图2至图7进一步详细描述在本示例中的具体方法步骤。
具体在本示例中,参照图2所示,在基板上形成公共电极材料层101-1之后,在公共电极材料层101-1上形成遮光层102-1。遮光层102-1的材料可以为不透明的金属,例如,铜(Cu),但不限于此。
如图3所示,在遮光层102-1上形成第一光刻胶层,并对第一光刻胶层图案化形成第二光刻胶层103。第一光刻胶层103的材料可以为有机平坦层光阻(JAS)。如图3所示,第二光刻胶层103包括开口,开口的位置与待形成的像素电极中的第一孔隙位置相对应。此外,在本示例中,第二光刻胶层103还包括第一区域和第二区域,第二区域的厚度小于第一区域的厚度,该第一区域用于后续步骤中形成遮光部。
步骤S13基于第二光刻胶层对公共电极材料层进行刻蚀形成公共电极在本示例中具体包括以下步骤。
步骤S131,在形成第二光刻胶层103后,基于第二光刻胶层103对遮光层102-1进行刻蚀形成遮光子层。较为优选地,刻蚀方法可以采用湿法刻蚀。例如,当遮光层102-1的材料为Cu时,采用刻蚀Cu的有机酸对遮光层102-1进行湿法刻蚀,形成如图4所示的遮光子层102-2。在遮光子层102-2中与第二光刻胶层103的开口对应的位置形成了第二孔隙。
参照图5所示,基于第二光刻胶层103对公共电极材料层101-1进行刻蚀形成公共电极101,公共电极101包括第一孔隙,第一孔隙在基板100上的正投影覆盖第二孔隙在所述基板上的正投影。较为优选地,刻蚀方法可以采用湿法刻蚀。例如,当公共电极材料层101-1的材料为ITO时,采用刻蚀ITO的有机酸对公共电极材料层101-1进行湿法刻蚀形成公共电极101。
本领域技术人员应理解,形成的公共电极与阵列基板中的阵列排布的所有子像素对应的一整块电极,因此称为公共电极。在本发明的实施例中,第一孔隙限定薄膜晶体管的边界区域。第一孔隙将待形成的薄膜晶体管与该子像素的像素电极和像素电极下方的公共电极间隔开,从而降低源漏极与像素电极和对应的公共电极的耦合电容。
公共电极101的示意性俯视图如图6所示,其中,大的虚线框示出像素电极对应区域的边界,小的虚线框示出薄膜晶体管对应区域的边界,小实线框示出公共电极的第一孔隙的边界,小的实线框的实线与小的虚线框的虚线之间为公共电极101的第一孔隙的俯视图示,这样的设计将薄膜晶体管与公共电极不重叠,可以减少公共电极与薄膜晶体管上的栅极和源漏极之间的耦合电容。当然,本领域技术人员应理解,这仅是示意性的,并不旨在限制薄膜晶体管的具体形状和位置,在具体实施例中薄膜晶体管也可以为其他形状,只要能够满足间隔开薄膜晶体管与该子像素的像素电极和像素电极下方的公共电极的功能即可。
因为在本示例中将要形成遮光部,在形成公共电极101后,参照图7所示,对第二光刻胶层103进行第一次灰化处理去除第二区域形成第二光刻胶子层103-1。参照图8所示,基于第二光刻胶子层103-1对遮光子层102-2进行湿法刻蚀形成遮光部102,遮光部102包括第一遮光部,第一遮光部在基板100上的正投影覆盖将要形成的薄膜晶体管的沟道区在基板上的正投影。具体地,当遮光层102-1的材料为Cu时,可以采用刻蚀Cu的有机酸对遮光子层102-2进行湿法刻蚀;刻蚀后可以进行烘烤对第二光刻胶子层103-1进行固化,同时对公共电极进行结晶化,稳定公共电极的结构。
可见,通过对第二光刻胶层103进行灰化处理可以去除第二区域,从而以该第二光刻胶子层103-1所保留的光刻胶为阻挡刻蚀掉需要去除的遮光材料。本领域技术人员可以理解,可以根据湿法刻蚀的侧蚀量和灰化的内缩性质合理设置第二区域的尺寸使得形成的遮光部102可以对待形成的薄膜晶体管的沟道区形成良好的遮光效果。
在本实施例中,通过以第二光刻胶层为遮挡湿法刻蚀遮光层和公共电极材料层形成公共电极,并以第二光刻胶子层为遮挡湿法刻蚀遮光子层形成遮光部,使得仅需要对第一光刻胶层进行一次图案化即可以形成公共电极材料成和遮光部,减少了两块掩模版,简化了工艺步骤。
另外,本示例中,在第二光刻胶层103中,开口设置在第一区域中,形成的遮光部102被分成了两部分,即,遮光部102包括第一遮光部和第二遮光部,第一遮光部与待形成的沟道区对应,第二遮光部在基板100上的正投影位于第一孔隙在基板100上的正投影与待形成的像素电极在基板上的正投影之间。通过该设置,第二遮光部能够降低薄膜晶体管的源漏极与公共电极101之间的耦合电容。本领域技术人员应理解,本发明并不限于此,在不考虑降低耦合电容的情况下,开口也可以设置在第一区域与第二区域之间。
更进一步地,在本示例中,因为湿法刻蚀后的遮光部102小于其上覆盖的第二光刻胶子层103-1,当上大下小时,后续形成的结构层易导致底切断裂问题。因此,参照图9所示,在形成遮光部102后,对第二光刻胶子层103-1进行第二次灰化处理使得第二光刻胶子层内缩为在基板100上的正投影落在遮光部102在基板100上的正投影内,从而避免底切断裂问题。
在本发明的实施例中,不必去除剩余的光刻胶103-3,保留剩余的光刻胶103-3可以进一步降低源漏极与公共电极之间的耦合电容。
之后,参照图10所示,在剩余的光刻胶103-3上形成第一缓冲层104。可选地,第一缓冲层104包括第一缓冲子层和形成在第一缓冲子层远离基板一侧的第二缓冲子层。较为优选地,第一缓冲子层的材料为氮化硅(SiNx),第二缓冲子层的材料为二氧化硅(SiO2),因为SiNx相较于SiO2能更好的阻挡基板中的碱离子,防止其扩散到金属氧化物中对其电学特性产生不良的影响。
接下来,参照图11所示,在步骤S2中,在第一缓冲层104上形成金属氧化物层,并对金属氧化物层进行图案化形成第一金属氧化物子层和第二金属氧化物子层。其中,金属氧化物层的材料可以为IGZO。
在步骤S3中,参照图12所示,在第一金属氧化物子层上形成栅极绝缘层107和覆盖栅极绝缘层的栅极106。具体地,在第一金属氧化物子层上形成栅极绝缘层107,并在栅极绝缘层107上形成栅极106,栅极106覆盖栅极绝缘层107。栅极的材料包括铝、钛、钴等金属或者合金材料。栅绝缘层可以采用氧化硅、氮化硅或者氮氧化硅等无机绝缘材料。其中,栅极106在基板100上的正投影部分覆盖第一金属氧化物子层在基板上的正投影。
在步骤S4中,参照图13所示,对第一金属氧化物子层和第二金属氧化物子层进行导体化,第一金属氧化物子层被栅极覆盖的部分作为沟道区。也就是说,第一金属氧化物子层中被栅极106覆盖的区域未被导体化,仍未半导体,作为沟道区,未被覆盖的区域因没有遮挡而被导体化,作为与源漏极接触的辅助金属;第二金属氧化物子层形成像素电极105。需要说明的是,图13在剖视图中仅示出一个像素电极105和与之对应的待形成的薄膜晶体管部分,图中像素电极105示出多个部分是因为像素电极为镂空图案,剖视图中截取为多个中断的部分,镂空图案可以为鱼鳞形、马字形等,本申请不作具体限制。
在步骤S5中,参照图14所示,形成覆盖栅极106的层间绝缘层108,层间绝缘层108可以采用氧化硅、氮化硅或者氮氧化硅等无机绝缘材料,制备方法可以为通过沉积在栅极上形成层间绝缘层材料层,并对其进行图案化露出第一金属氧化物子层中与辅助金属对应的区域。
在步骤S6中,参照图14所示,在所述层间绝缘层108上形成源漏极109以形成薄膜晶体管。源漏极109的材料可以Ag、Al、Mo等金属或其合金中的一种,当然本发明并不旨在进行限制。
可选地,参照图15所示,在形成源漏极109以形成薄膜晶体管的步骤中,还可以包括在形成的源漏极109上形成第二缓冲层110,并对第二缓冲层图案化露出像素电极105以形成薄膜晶体管。其中,第二缓冲层110包括第三缓冲子层和形成在第三缓冲子层远离基板一侧的第四缓冲子层,第三缓冲子层的材料为SiO2,第四缓冲子层的材料为SiNx。因为SiNx相较于SiO2具有更有的阻水性,相对于SiO2设置在顶层可以阻挡外部水汽对器件的侵蚀,保证薄膜晶体管的性能。
需要说明的是,本领域技术人员应理解,参照图16所示,若在形成第二缓冲层时未图案化层间绝缘层露出像素电极105,则在对第二缓冲层图案化露出像素电极105以形成薄膜晶体管的步骤中也隐含包括了图案化对层间绝缘层一并图案化从而露出像素电极105的细化步骤,在此不再赘述。
进一步可选地,参照图17所示,在层间绝缘层108上形成源漏极以形成薄膜晶体管进一步包括:对像素电极105进行导体化,也就是对像素电极105进行二次导体化,二次导体化后的像素电极105-2能够具有进一步提升的透过率,同时可以进一步降低电阻率,具有更优良的金属特性。
在本发明的实施例中,通过以同一层金属氧化物材料形成第一金属氧化物子层和第二氧化物子层的金属氧化物子层,并在第一金属氧化物子层上形成栅极,以栅极为阻挡对第一金属氧化物子层和第二金属氧化物子层进行导体化,从而形成沟道区和像素电极。在本发明中,仅需要图案化一次,即可以形成沟道区和像素电极,减少了掩模版图案化工序,简化了工艺步骤,降低了工艺复杂度,从而降低了生产成本,提高了产品的市场竞争力,具有广泛的应用前景。
此外,在通过以第二光刻胶层为阻挡,以逐步湿法刻蚀的方式形成公共电极,并在需要时利用灰化处理和湿法刻蚀形式遮光部,进一步减少了掩模版的数量。对于需要形成遮光部的示例来说,相较于现有技术中采用干法刻蚀的方法,可以减少两个掩模版。从而进一步简化了工艺步骤,降低了工艺复杂度,从而降低了生产成本,提高产品的市场竞争力。
相应于阵列基板的制作方法,本发明的实施例还提供了一种阵列基板,该阵列基板由以上制作方法制作而成,阵列基板包括阵列排布的多个子像素和驱动各子像素的薄膜晶体管,其中,薄膜晶体管的沟道区为金属氧化物,像素电极为导体化的金属氧化物,薄膜晶体管的沟道区与像素电极同层设置。
在本实施例中,通过以金属氧化物形成的薄膜晶体管的沟道区和以导体化的金属氧化物形成的像素电极,并且薄膜晶体管的沟道区与像素电极同层设置,该结构使得可以减少掩模版的数量,简化工艺步骤,降低了工艺复杂度,从而降低了生产成本,提高产品的市场竞争力,具有广泛的应用前景。
相应于阵列基板,本发明的实施例还提供一种显示面板,包括上文所述的阵列基板。
由于本申请实施例提供的显示面板中包括的阵列基板与上述几种实施例提供的阵列基板相对应,因此在前实施方式也适用于本实施例,在本实施例中不再详细描述。
在本实施例中,显示面板可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、车载显示器、数码相框或导航仪等任何具有显示功能的产品或部件,通过加载显示面板,使得显示装置可以降低生产成本,具有更强的市场竞争力。
本发明针对目前现有的问题,制定一种阵列基板及其制作方法、以及显示面板,并通过利用金属氧化物层图案化形成第一金属氧化物子层和第二金属氧化物子层,并对第一金属氧化物子层和第二金属氧化物子层进行导体化将第一金属氧化物子层中被栅极遮挡而未被导体化的部分作为沟道区,将导体化的第二金属氧化层子层作为像素电极,使得通过一层金属氧化物层经过一次图案化形成沟道区和像素电极,简化了工艺步骤,降低了工艺复杂度,从而降低了生产成本,提高了产品的市场竞争力,具有广泛的应用前景。
显然,本发明的上述实施例仅仅是为清楚地说明本发明所作的举例,而并非是对本发明的实施方式的限定,对于本领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动,这里无法对所有的实施方式予以穷举,凡是属于本发明的技术方案所引伸出的显而易见的变化或变动仍处于本发明的保护范围之列。

Claims (7)

1.一种阵列基板的制作方法,所述阵列基板包括阵列排布的多个子像素和驱动各子像素的薄膜晶体管,其特征在于,包括:
在基板上形成公共电极和覆盖所述公共电极的第一缓冲层;
在所述第一缓冲层上形成金属氧化物层,并对所述金属氧化物层进行图案化形成第一金属氧化物子层和第二金属氧化物子层;
在所述第一金属氧化物子层上形成栅极绝缘层和覆盖所述栅极绝缘层的栅极,所述栅极在所述基板上的正投影部分覆盖所述第一金属氧化物子层在所述基板上的正投影;
对所述第一金属氧化物子层和所述第二金属氧化物子层进行导体化,所述第一金属氧化物子层被所述栅极绝缘层覆盖的部分作为沟道区,所述第二金属氧化物子层形成像素电极;
形成覆盖所述栅极的层间绝缘层;
在所述层间绝缘层上形成源漏极以形成薄膜晶体管,
所述在基板上形成公共电极和覆盖所述公共电极的第一缓冲层进一步包括:
在所述基板上形成公共电极材料层;
在所述公共电极材料层上形成第一光刻胶层,并对所述第一光刻胶层图案化形成第二光刻胶层,所述第二光刻胶层包括开口;
基于所述第二光刻胶层对所述公共电极材料层进行刻蚀形成所述公共电极,所述公共电极包括第一孔隙,
在所述在所述基板上形成公共电极材料层之后,在所述在所述公共电极材料层上形成第一光刻胶层之前,还包括:在所述公共电极材料层上形成遮光层;
所述基于所述第二光刻胶层对所述公共电极材料层进行刻蚀形成所述公共电极进一步包括:
基于所述第二光刻胶层对所述遮光层进行刻蚀形成遮光子层,所述遮光子层包括第二孔隙;
基于所述第二光刻胶层对所述公共电极材料层进行刻蚀形成所述公共电极,所述第一孔隙在所述基板上的正投影覆盖所述第二孔隙在所述基板上的正投影,
所述第二光刻胶层包括第一区域和第二区域,所述第二区域的厚度小于所述第一区域的厚度,
在所述基于所述第二光刻胶层对所述公共电极材料层进行刻蚀形成所述公共电极之后,所述方法还包括:
对所述第二光刻胶层进行第一次灰化处理去除所述第二区域形成第二光刻胶子层;
基于所述第二光刻胶子层对所述遮光子层进行湿法刻蚀形成遮光部,所说遮光部包括第一遮光部,所述第一遮光部在所述基板上的正投影覆盖所述沟道区在所述基板上的正投影;以及
对所述第二光刻胶子层进行第二次灰化处理使所述第二光刻胶子层内缩为在所述基板上的正投影落在所述遮光部在所述基板上的正投影内。
2.根据权利要求1所述的制作方法,其特征在于,
所述开口设置在所述第一区域中,并且所述遮光部还包括第二遮光部,所述第二遮光部在所述基板上的正投影位于所述第一孔隙在所述基板上的正投影与待形成的像素电极在所述基板上的正投影之间,或者
所述开口设置在所述第一区域与第二区域之间。
3.根据权利要求1所述的制作方法,其特征在于,
所述第一缓冲层包括第一缓冲子层和形成在所述第一缓冲子层远离所述基板一侧的第二缓冲子层,所述第一缓冲子层的材料为氮化硅,所述第二缓冲子层的材料为二氧化硅,和/或
所述在所述层间绝缘层上形成源漏极以形成薄膜晶体管进一步包括:
在所述源漏极上形成第二缓冲层,并对所述第二缓冲层图案化露出所述像素电极以形成薄膜晶体管,
其中,所述第二缓冲层包括第三缓冲子层和形成在所述第三缓冲子层远离所述基板一侧的第四缓冲子层,所述第三缓冲子层的材料为二氧化硅,所述第四缓冲子层的材料为氮化硅。
4.根据权利要求1所述的制作方法,其特征在于,所述在所述层间绝缘层上形成源漏极以形成薄膜晶体管进一步包括:
对所述像素电极进行导体化。
5.根据权利要求1-4中任一项所述的制作方法,其特征在于,所述金属氧化物层的材料为氧化铟镓锌,所述公共电极材料层的材料为氧化铟。
6.一种根据权利要求1所述的阵列基板的制作方法制作的阵列基板,其特征在于,包括阵列排布的多个子像素和驱动各子像素的薄膜晶体管,
其中,所述薄膜晶体管的沟道区为金属氧化物,所述像素电极为导体化的金属氧化物,所述薄膜晶体管的沟道区与所述像素电极同层设置。
7.一种显示面板,其特征在于,包括权利要求6所述的阵列基板。
CN202110975502.6A 2021-08-24 2021-08-24 阵列基板及其制作方法、以及显示面板 Active CN113687548B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110975502.6A CN113687548B (zh) 2021-08-24 2021-08-24 阵列基板及其制作方法、以及显示面板
CN202180004002.6A CN116018552A (zh) 2021-08-24 2021-10-29 一种阵列基板及其制备方法、显示装置
PCT/CN2021/127669 WO2023024256A1 (zh) 2021-08-24 2021-10-29 一种阵列基板及其制备方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110975502.6A CN113687548B (zh) 2021-08-24 2021-08-24 阵列基板及其制作方法、以及显示面板

Publications (2)

Publication Number Publication Date
CN113687548A CN113687548A (zh) 2021-11-23
CN113687548B true CN113687548B (zh) 2023-10-17

Family

ID=78581943

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202110975502.6A Active CN113687548B (zh) 2021-08-24 2021-08-24 阵列基板及其制作方法、以及显示面板
CN202180004002.6A Pending CN116018552A (zh) 2021-08-24 2021-10-29 一种阵列基板及其制备方法、显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202180004002.6A Pending CN116018552A (zh) 2021-08-24 2021-10-29 一种阵列基板及其制备方法、显示装置

Country Status (2)

Country Link
CN (2) CN113687548B (zh)
WO (1) WO2023024256A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113687548B (zh) * 2021-08-24 2023-10-17 京东方科技集团股份有限公司 阵列基板及其制作方法、以及显示面板
CN114171457B (zh) * 2021-12-07 2023-07-04 深圳市华星光电半导体显示技术有限公司 显示面板及其制备方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109786257A (zh) * 2019-01-18 2019-05-21 惠科股份有限公司 薄膜晶体管的制作方法、阵列基板和显示面板
CN109801952A (zh) * 2019-02-14 2019-05-24 惠科股份有限公司 显示面板及其制作方法
CN110600483A (zh) * 2019-08-30 2019-12-20 南京中电熊猫平板显示科技有限公司 一种阵列基板及其制造方法
CN210325749U (zh) * 2019-10-23 2020-04-14 成都中电熊猫显示科技有限公司 一种阵列基板及显示面板
CN111180471A (zh) * 2020-03-02 2020-05-19 南京中电熊猫平板显示科技有限公司 阵列基板及其制造方法
WO2020206707A1 (zh) * 2019-04-08 2020-10-15 深圳市华星光电半导体显示技术有限公司 顶栅自对准金属氧化物半导体tft及其制作方法、显示面板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105068335A (zh) * 2015-08-12 2015-11-18 深圳市华星光电技术有限公司 一种ffs阵列基板的制造方法
CN105633016B (zh) * 2016-03-30 2019-04-02 深圳市华星光电技术有限公司 Tft基板的制作方法及制得的tft基板
CN110676267A (zh) * 2019-09-29 2020-01-10 南京中电熊猫液晶显示科技有限公司 一种显示面板及其制造方法
CN113687548B (zh) * 2021-08-24 2023-10-17 京东方科技集团股份有限公司 阵列基板及其制作方法、以及显示面板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109786257A (zh) * 2019-01-18 2019-05-21 惠科股份有限公司 薄膜晶体管的制作方法、阵列基板和显示面板
CN109801952A (zh) * 2019-02-14 2019-05-24 惠科股份有限公司 显示面板及其制作方法
WO2020206707A1 (zh) * 2019-04-08 2020-10-15 深圳市华星光电半导体显示技术有限公司 顶栅自对准金属氧化物半导体tft及其制作方法、显示面板
CN110600483A (zh) * 2019-08-30 2019-12-20 南京中电熊猫平板显示科技有限公司 一种阵列基板及其制造方法
CN210325749U (zh) * 2019-10-23 2020-04-14 成都中电熊猫显示科技有限公司 一种阵列基板及显示面板
CN111180471A (zh) * 2020-03-02 2020-05-19 南京中电熊猫平板显示科技有限公司 阵列基板及其制造方法

Also Published As

Publication number Publication date
CN113687548A (zh) 2021-11-23
WO2023024256A1 (zh) 2023-03-02
CN116018552A (zh) 2023-04-25

Similar Documents

Publication Publication Date Title
US10056414B2 (en) Thin film transistor array substrate having black matrix formed in non-display zone and common electrode formed in display zone
US9613986B2 (en) Array substrate and its manufacturing method, display device
CN113687548B (zh) 阵列基板及其制作方法、以及显示面板
US10483285B2 (en) Element substrate and display device
CN111293127B (zh) 一种显示面板及其制备方法
KR20080043218A (ko) 박막 트랜지스터 어레이 기판 및 그의 제조방법
US10217851B2 (en) Array substrate and method of manufacturing the same, and display device
CN112002636A (zh) 阵列基板、其制备方法以及显示面板
WO2015143818A1 (zh) 阵列基板及其制造方法、显示装置
US20080048191A1 (en) Organic light emitting display device and method of fabricating the same
CN114089571B (zh) 阵列基板及制作方法和显示面板
CN107452748B (zh) 元件基板以及显示装置
CN111627973A (zh) 一种显示基板及其制备方法、显示装置
CN113725157B (zh) 阵列基板及其制作方法
CN113948533A (zh) 阵列基板及其制作方法
US20070153170A1 (en) Method of fabricating pixel structure
KR20110058356A (ko) 어레이 기판 및 이의 제조방법
KR20110053721A (ko) 어레이 기판 및 이의 제조방법
WO2023272503A1 (zh) 薄膜晶体管及其制备方法、显示基板、显示装置
CN115312546A (zh) 阵列基板及其制备方法、显示面板
US20240016017A1 (en) Display panel and method for manufacturing same
CN212750898U (zh) 一种oled显示装置
CN114883370A (zh) 显示面板及其制备方法、显示终端
CN111668268A (zh) 一种oled显示装置及制作方法
KR101961724B1 (ko) 어레이 기판 및 이의 제조방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant