CN113673198A - 一种pcb中走线检查方法、系统、设备以及介质 - Google Patents
一种pcb中走线检查方法、系统、设备以及介质 Download PDFInfo
- Publication number
- CN113673198A CN113673198A CN202110964377.9A CN202110964377A CN113673198A CN 113673198 A CN113673198 A CN 113673198A CN 202110964377 A CN202110964377 A CN 202110964377A CN 113673198 A CN113673198 A CN 113673198A
- Authority
- CN
- China
- Prior art keywords
- trace
- name
- routing
- attribute
- wire
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 21
- 238000004422 calculation algorithm Methods 0.000 claims description 9
- 230000004927 fusion Effects 0.000 claims description 9
- 238000004364 calculation method Methods 0.000 claims description 8
- 238000004590 computer program Methods 0.000 claims description 8
- 241000581364 Clinitrachus argentatus Species 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/12—Printed circuit boards [PCB] or multi-chip modules [MCM]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/30—Computing systems specially adapted for manufacturing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Abstract
本发明公开了一种PCB中走线检查方法,包括以下步骤:获取第一器件的多个第一走线分别对应的名称和属性;将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。本发明还公开了一种系统、计算机设备以及可读存储介质。本发明实施例提出的方案能够快速精确检查出走线不一样的位置。
Description
技术领域
本发明涉及PCB领域,具体涉及一种PCB中走线检查方法、系统、设备以及存储介质。
背景技术
目前在市场上有多款PCB设计软件,Cadence作为业界应用最广泛的软件,不仅是它拥有强大的功能和多款相关软件做支撑,还因为它提供了开放式的二次开发接口和较为完善的开发语言库,用户可根据自身的需要进行二次开发。skill语言是Cadence软件内置的一种基于C语言和LISP语言的高级编程语言,Cadence为skill语言提供了丰富的交互式函数,研究skill语言继而编写工具,投入应用可以大大提高工作效率。
在PCB设计中,两路CPU走线net属性一样的需要走线一致,而由于CPU走线数量比较多,人工检查费时费力,也不精确。
发明内容
有鉴于此,为了克服上述问题的至少一个方面,本发明实施例提出一种PCB中走线检查方法,包括以下步骤:
获取第一器件的多个第一走线分别对应的名称和属性;
将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
在一些实施例中,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
在一些实施例中,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
在一些实施例中,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
在一些实施例中,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
在一些实施例中,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
在一些实施例中,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种PCB中走线检查系统,包括:
第一获取模块,配置为获取第一器件的多个第一走线分别对应的名称和属性;
替换模块,配置为将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
第二获取模块,配置为根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
判断模块,配置为根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行以下步骤:
获取第一器件的多个第一走线分别对应的名称和属性;
将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
在一些实施例中,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
在一些实施例中,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
在一些实施例中,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
在一些实施例中,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
在一些实施例中,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
在一些实施例中,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时执行以下步骤:
获取第一器件的多个第一走线分别对应的名称和属性;
将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
在一些实施例中,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
在一些实施例中,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
在一些实施例中,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
在一些实施例中,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
在一些实施例中,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
在一些实施例中,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
本发明具有以下有益技术效果之一:本发明提出的方案能够快速查找出不符合设计的走线。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明的实施例提供的PCB中走线检查方法的流程示意图;
图2为本发明的实施例提供的PCB中走线检查系统的结构示意图;
图3为本发明的实施例提供的计算机设备的结构示意图;
图4为本发明的实施例提供的计算机可读存储介质的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
根据本发明的一个方面,本发明的实施例提出一种PCB中走线检查方法,如图1所示,其可以包括步骤:
S1,获取第一器件的多个第一走线分别对应的名称和属性;
S2,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
S3,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
S4,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
本发明提出的方案能够快速查找出不符合设计的走线。
在一些实施例中,第一器件和第二器件的相对应的走线的名字中只有器件名字的不同,例如,对于CPU0和CPU1的一对相对应的走线:M_E_CPU0_SB_DQ<31>与M_E_CPU1_SB_DQ<31>,只有其中的CPU0字段和CPU1字段不同,其余字段均相同。
在一些实施例中,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
具体的,可以先获取第一器件的所有走线的名字和属性(DBID),然后将名字和属性的组合作为元素第一数列中,例如net0=list(‘(Name1 DBID1)‘(Name2 DBID2)……)。
需要说明的是,DBID中记录了走线的所有属性信息,例如坐标,长度等待。
在一些实施例中,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
具体的,遍历第一数列中的元素,此时第一数列中的元素为第一器件的走线的名称和属性组合,然后把第一数列中的每一个元素中的名称中的与第一器件相关的字段替换成与第二器件相关的字段,得到新的元素,新的元素相当于由第二器件的对应走线的名称和第一器件的对应走线的属性组合而来。
例如,对于CPU0和CPU1的一对相对应的走线:Cline0和Cline1,其名称分别为M_E_CPU0_SB_DQ<31>与M_E_CPU1_SB_DQ<31>,第一数列中的一个元素为(M_E_CPU0_SB_DQ<31>,Cline0的属性),当将M_E_CPU0_SB_DQ<31>中的与CPU0相关的字段替换成CPU1相关的字段后,第二数列中的对应元素为(M_E_CPU1_SB_DQ<31>,Cline0的属性)。
在一些实施例中,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
具体的,可以根据第二数列中元素中的第二器件的走线的名称找到对应的第二走线的属性,然后将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性。
例如,对于CPU0和CPU1的一对相对应的走线:Cline0和Cline1,其名称分别为M_E_CPU0_SB_DQ<31>与M_E_CPU1_SB_DQ<31>,第二数列中的一个元素为(M_E_CPU1_SB_DQ<31>,Cline0的属性),当将第二器件的走线的名称替换成第二走线对应的属性后,第三数列中的元素为(Cline1的属性,Cline0的属性)。
在一些实施例中,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
在一些实施例中,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
具体的,由于第一器件和第二器件的走线数量较高,这样通过第一数列、第二数列进而得到第三数列,能够将第一器件和第二器件相对应的走线放入一个元素中,方便进行对比。即第三数列中的每一个元素中记录的两个属性为第一器件和第二器件相对应的走线对的属性。
接着只需遍历第三数列中的元素,即可通过每一个元素中记录的第一器件的走线的属性和第二器件的走线的属性查找起始位置的坐标,通过两个起始位置的坐标的ΔX和ΔY,即可确定移动距离。然后将第一器件的走线移动到第二走线。
在一些实施例中,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
具体的,可以利用形状融合接口进行或运算,如果有值说明有不一样的地方。
本发明实施例提出的方案能够快速精确检查出走线不一样的位置。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种PCB中走线检查系统400,如图2所示,包括:
第一获取模块401,配置为获取第一器件的多个第一走线分别对应的名称和属性;
替换模块402,配置为将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
第二获取模块403,配置为根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
判断模块404,配置为根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
在一些实施例中,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
在一些实施例中,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
在一些实施例中,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
在一些实施例中,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
在一些实施例中,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
在一些实施例中,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
基于同一发明构思,根据本发明的另一个方面,如图3所示,本发明的实施例还提供了一种计算机设备501,包括:
至少一个处理器520;以及
存储器510,存储器510存储有可在处理器上运行的计算机程序511,处理器520执行程序时执行以下步骤:
S1,获取第一器件的多个第一走线分别对应的名称和属性;
S2,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
S3,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
S4,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
在一些实施例中,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
在一些实施例中,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
在一些实施例中,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
在一些实施例中,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
在一些实施例中,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
在一些实施例中,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
基于同一发明构思,根据本发明的另一个方面,如图4所示,本发明的实施例还提供了一种计算机可读存储介质601,计算机可读存储介质601存储有计算机程序指令610,计算机程序指令610被处理器执行时执行以下步骤:
S1,获取第一器件的多个第一走线分别对应的名称和属性;
S2,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
S3,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
S4,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
在一些实施例中,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
在一些实施例中,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
在一些实施例中,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
在一些实施例中,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
在一些实施例中,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
在一些实施例中,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
Claims (10)
1.一种PCB中走线检查方法,其特征在于,包括以下步骤:
获取第一器件的多个第一走线分别对应的名称和属性;
将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
2.如权利要求1所述的方法,其特征在于,获取第一器件的多个第一走线分别对应的名称和属性,进一步包括:
以每一个第一走线的名称和属性为元素构建第一数列,其中所述第一数列中的每一个元素均包括一个所述第一走线的名称和属性。
3.如权利要求2所述的方法,其特征在于,将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称,进一步包括:
将所述第一数列中的每一个元素包括的名称中的第一字段分别替换成与第二器件对应的第二字段以得到第二数列,其中所述第二数列中的每一个元素中均包括一个第二走线的名称和一个第一走线的属性。
4.如权利要求3所述的方法,其特征在于,根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性,进一步包括:
将所述第二数列中的每一个元素包括的第二走线的名称替换成第二走线对应的属性以得到第三数列,其中所述第三数列中的每一个元素均包括一个第二走线的属性和一个第一走线的属性。
5.如权利要求4所述的方法,其特征在于,根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同,进一步包括:
根据所述第三数列中的每一个元素包括的一个第二走线的属性和一个第一走线的属性确定对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标。
6.如权利要求5所述的方法,其特征在于,还包括:
根据所述对应的第一走线的起始位置的坐标和对应的第二走线的起始位置的坐标确定移动距离;
根据所述移动距离将对应的第一走线移动到对应的第二走线。
7.如权利要求6所述的方法,其特征在于,还包括:
利用形状融合算法计算对移动后的对应的第一走线和对应的第二走线进行或运算,以确定对应的第一走线和对应的第二走线是否形状相同。
8.一种PCB中走线检查系统,其特征在于,包括:
第一获取模块,配置为获取第一器件的多个第一走线分别对应的名称和属性;
替换模块,配置为将构成所述第一器件的每一个第一走线的名称的第一字段分别替换成与第二器件对应的第二字段以得到所述第二器件的每一个第二走线的名称;
第二获取模块,配置为根据所述第二器件的每一个第二走线的名称获取第二走线对应的属性;
判断模块,配置为根据所述第一走线的属性和对应的第二走线的属性确定两者形状是否相同。
9.一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如权利要求1-7任意一项所述的方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时执行如权利要求1-7任意一项所述的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110964377.9A CN113673198B (zh) | 2021-08-22 | 2021-08-22 | 一种pcb中走线检查方法、系统、设备以及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110964377.9A CN113673198B (zh) | 2021-08-22 | 2021-08-22 | 一种pcb中走线检查方法、系统、设备以及介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113673198A true CN113673198A (zh) | 2021-11-19 |
CN113673198B CN113673198B (zh) | 2023-07-14 |
Family
ID=78544753
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110964377.9A Active CN113673198B (zh) | 2021-08-22 | 2021-08-22 | 一种pcb中走线检查方法、系统、设备以及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113673198B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114254583A (zh) * | 2021-11-26 | 2022-03-29 | 苏州浪潮智能科技有限公司 | 一种检查器件引脚连接的方法、装置、设备、存储介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101339583A (zh) * | 2008-08-28 | 2009-01-07 | 深圳华为通信技术有限公司 | 一种设计单板的方法及装置 |
US20110246872A1 (en) * | 2010-04-02 | 2011-10-06 | Microsoft Corporation | Replacement of data element in a graph |
CN107742035A (zh) * | 2017-10-25 | 2018-02-27 | 华自科技股份有限公司 | Pcb布线方法、装置、计算机可读存储介质及计算机设备 |
CN109614682A (zh) * | 2018-11-05 | 2019-04-12 | 广州兴森快捷电路科技有限公司 | 一种基于Expedition PCB的FPGA管脚交换的方法、装置及存储介质 |
CN111125882A (zh) * | 2019-11-29 | 2020-05-08 | 广东浪潮大数据研究有限公司 | 一种pcb传输线等长设置的走线方法、装置及设备 |
CN111859847A (zh) * | 2020-06-29 | 2020-10-30 | 苏州浪潮智能科技有限公司 | 印制电路板的走线检测方法、装置及计算机可读存储介质 |
-
2021
- 2021-08-22 CN CN202110964377.9A patent/CN113673198B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101339583A (zh) * | 2008-08-28 | 2009-01-07 | 深圳华为通信技术有限公司 | 一种设计单板的方法及装置 |
US20110246872A1 (en) * | 2010-04-02 | 2011-10-06 | Microsoft Corporation | Replacement of data element in a graph |
CN107742035A (zh) * | 2017-10-25 | 2018-02-27 | 华自科技股份有限公司 | Pcb布线方法、装置、计算机可读存储介质及计算机设备 |
CN109614682A (zh) * | 2018-11-05 | 2019-04-12 | 广州兴森快捷电路科技有限公司 | 一种基于Expedition PCB的FPGA管脚交换的方法、装置及存储介质 |
CN111125882A (zh) * | 2019-11-29 | 2020-05-08 | 广东浪潮大数据研究有限公司 | 一种pcb传输线等长设置的走线方法、装置及设备 |
CN111859847A (zh) * | 2020-06-29 | 2020-10-30 | 苏州浪潮智能科技有限公司 | 印制电路板的走线检测方法、装置及计算机可读存储介质 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114254583A (zh) * | 2021-11-26 | 2022-03-29 | 苏州浪潮智能科技有限公司 | 一种检查器件引脚连接的方法、装置、设备、存储介质 |
CN114254583B (zh) * | 2021-11-26 | 2023-11-03 | 苏州浪潮智能科技有限公司 | 一种检查器件引脚连接的方法、装置、设备、存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN113673198B (zh) | 2023-07-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11604916B2 (en) | Method, system, and electronic device for detecting open/short circuit of PCB design layout | |
JP5639907B2 (ja) | 設計支援装置、方法およびプログラム | |
CN112597737B (zh) | 用于创建pcb测试点标识的方法、系统及可读存储介质 | |
CN113673198A (zh) | 一种pcb中走线检查方法、系统、设备以及介质 | |
CN116127908A (zh) | 电路版图的布线方法、装置、设备及存储介质 | |
CN111368499B (zh) | 零件引脚走线方向检查方法、装置、设备及存储介质 | |
CN115481596A (zh) | 装配印刷电路板模型偏移的校正方法、装置、设备及介质 | |
JP2008009574A (ja) | 設計検証装置,設計検証プログラム,設計検証方法およびcadシステム | |
JP2008310573A (ja) | Cad図面の表示方法 | |
CN109543327A (zh) | 一种pcb设计中零件摆放方法及装置 | |
JP3390817B2 (ja) | 機械設計用データ処理装置及びその方法 | |
CN108153963B (zh) | 一种pcb设计中检查连接器连接层面数的方法 | |
JP5509952B2 (ja) | シミュレーション方法、シミュレーション装置、プログラム、及び記憶媒体 | |
US8073660B2 (en) | Analyzing model creating apparatus and method, and computer-readable storage medium to create a model using a minimum part interval between parts | |
JP2007299268A (ja) | 基板レイアウトチェックシステムおよび方法 | |
CN113011125A (zh) | 印制电路板核查方法、装置、设备及计算机存储介质 | |
JP2005346285A (ja) | 部品配置支援装置、部品配置支援方法、プログラムおよび記録媒体 | |
CN112446188B (zh) | 一种不同差分线中间距检查方法、装置、设备及存储介质 | |
JP2006171818A (ja) | クロストーク検証装置およびクロストーク検証方法 | |
CN112395824B (zh) | 走线检测方法、装置及设备、存储介质 | |
JP5264305B2 (ja) | 回路編集支援方法、そのプログラム、その記録媒体、および回路編集支援装置 | |
CN114254583B (zh) | 一种检查器件引脚连接的方法、装置、设备、存储介质 | |
JP2011198028A (ja) | 回路設計支援装置およびプログラム | |
US20130090753A1 (en) | Design support apparatus, design support program, and design support method | |
CN118013916A (zh) | 构建元器件的pcb封装的方法、电子设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |