CN112597737B - 用于创建pcb测试点标识的方法、系统及可读存储介质 - Google Patents

用于创建pcb测试点标识的方法、系统及可读存储介质 Download PDF

Info

Publication number
CN112597737B
CN112597737B CN202011512623.9A CN202011512623A CN112597737B CN 112597737 B CN112597737 B CN 112597737B CN 202011512623 A CN202011512623 A CN 202011512623A CN 112597737 B CN112597737 B CN 112597737B
Authority
CN
China
Prior art keywords
pcb
pins
test point
obtaining
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011512623.9A
Other languages
English (en)
Other versions
CN112597737A (zh
Inventor
吴景霞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202011512623.9A priority Critical patent/CN112597737B/zh
Publication of CN112597737A publication Critical patent/CN112597737A/zh
Application granted granted Critical
Publication of CN112597737B publication Critical patent/CN112597737B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2115/00Details relating to the type of the circuit
    • G06F2115/12Printed circuit boards [PCB] or multi-chip modules [MCM]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/30Computing systems specially adapted for manufacturing

Abstract

本发明公开了一种用于创建PCB测试点标识的方法、系统及可读存储介质,方法包括:获取PCB零件;获取所述PCB零件中的压接件零件;获取压接件零件的引脚,并从所述引脚中筛选出带有测试点的引脚;获取所述带有测试点的引脚对应的焊盘;获取所述带有测试点的引脚坐标,以及所述焊盘的几何参数;根据所述带有测试点的引脚坐标以及所述所述焊盘的几何参数,计算预设图形标识顶点坐标;根据所述预设图形标识顶点坐标,在PCB板上绘制预设图形标识。本发明可以自动的在PCB设计过程中绘制正多边形图形标识,提高创建标识的效率。

Description

用于创建PCB测试点标识的方法、系统及可读存储介质
技术领域
本发明涉及软件技术领域,尤其涉及一种用于创建PCB测试点标识的方法、系统及可读存储介质。
背景技术
目前在市场上有多款PCB(Printed Circuit Board,印制电路板)设计软件,Cadence公司(即:楷登电子公司)开发的PCB设计软件作为业界应用最广泛的软件,不仅是它拥有强大的功能和多款相关软件做支撑,还因为它提供了开放式的二次开发接口和较为完善的开发语言库,用户可根据自身的需要进行二次开发。skill语言是Cadence公司开发的PCB设计软件(以下简称Cadence软件)内置的一种基于C语言和LISP语言的高级编程语言,Cadence软件为skill语言提供了丰富的交互式函数,研究skill语言继而编写工具,投入应用可以大大提高工作效率。
压接件的测试点引脚自动创建标识,在PCB设计过程中,需要添加测试点,为了方便工程师能够快速找到测试点位置,需要在有测试点的位置创建正多边图形标识。而现有的PCB设计软件尚未有正多边形创建的功能,手动操作不够精确,且创建标识的效率低。因此,需要提供一种用于创建PCB测试点标识的方法,可以自动的在PCB设计过程中绘制正多边形图形标识,提高创建标识的效率。
发明内容
本申请实施例通过提供一种用于创建PCB测试点标识的方法、系统及可读存储介质,可以自动的在PCB设计过程中绘制正多边形图形标识,提高创建标识的效率。
本发明提供一种用于创建PCB测试点标识的方法,其包括:
获取PCB零件;
获取所述PCB零件中的压接件零件;
获取压接件零件的引脚,并从所述引脚中筛选出带有测试点的引脚;
获取所述带有测试点的引脚对应的焊盘;
获取所述带有测试点的引脚坐标,以及所述焊盘的几何参数;
根据所述带有测试点的引脚坐标以及所述所述焊盘的几何参数,计算预设图形标识顶点坐标;
根据所述预设图形标识顶点坐标,在PCB板上绘制预设图形标识。
优选的,在获取所述PCB零件之前,所述方法还包括:
设置过滤器为symbol模式。
优选的,在获取所述PCB零件之后,所述方法还包括:
将所述PCB零件存入第一数列中;
所述获取所述PCB零件中的压接件零件,包括:
遍历所述第一数列,获取所述压接件零件,并将所述压接件零件存入第二数列中;
所述获取压接件零件的引脚,并从所述引脚中筛选出带有测试点的引脚,包括:
遍历所述第二数列,获取所述压接件零件的引脚,并将所述压接件零件的引脚存入第三数列中;
遍历所述第三数列,筛选所述带有测试点的引脚,并将所述带有测试点的引脚存入第四数列中;
所述获取所述带有测试点的引脚坐标,包括:
遍历所述第四数列,获取所述带有测试点的引脚坐标。
优选的,所述几何参数包含有所述焊盘的宽度和高度,且所述宽度与所述高度相等。
优选的,所述根据所述预设图形标识顶点坐标,在PCB板上绘制预设图形标识,包括:
根据所述预设图形标识顶点坐标,在所述PCB板的丝印层绘制预设图形标识,所述预设图形标识为正多边形。
本发明还提供一种用于创建PCB测试点标识的系统,其包括:
零件获取模块,用于获取PCB零件;
压接件获取模块,用于获取所述PCB零件中的压接件零件;
引脚获取模块,用于获取压接件零件的引脚,并从所述引脚中筛选出带有测试点的引脚;
焊盘获取模块,用于获取所述带有测试点的引脚对应的焊盘;
数据获取模块,用于获取所述带有测试点的引脚坐标,以及所述焊盘的几何参数;
顶点计算模块,用于根据所述带有测试点的引脚坐标以及所述所述焊盘的几何参数,计算预设图形标识顶点坐标;
标识绘制模块,用于根据所述预设图形标识顶点坐标,在PCB板上绘制预设图形标识。
优选的,还包括:
模式设置模块,用于设置过滤器为symbol模式。
优选的,所述零件获取模块,还用于将所述PCB零件存入第一数列中;
所述压接件获取模块,还用于遍历所述第一数列,获取所述压接件零件,并将所述压接件零件存入第二数列中;
所述引脚获取模块,还用于遍历所述第二数列,获取所述压接件零件的引脚,并将所述压接件零件的引脚存入第三数列中,以及遍历所述第三数列,筛选所述带有测试点的引脚,并将所述带有测试点的引脚存入第四数列中;
所述数据获取模块,还用于遍历所述第四数列,获取所述带有测试点的引脚坐标;
所述标识绘制模块,进一步用于根据所述预设图形标识顶点坐标,在所述PCB板的丝印层绘制预设图形标识,所述预设图形标识为正多边形。
优选的,所述几何参数包含有所述焊盘的宽度和高度,且所述宽度与所述高度相等。
本发明还提供一种可读存储介质,其上存储有计算机程序,所述计算机程序被执行时,用于执行上述的方法。
本发明提供的方法及系统,基于Cadence公司开发的PCB设计软件上进行二次开发,先获取PCB零件,再获取PCB零件中的压接件零件,接着获取压接件零件的引脚,并从引脚中筛选出带有测试点的引脚,以及获取带有测试点的引脚对应的焊盘,并获取带有测试点的引脚坐标,以及焊盘的几何参数,根据带有测试点的引脚坐标以及焊盘的几何参数,计算预设图形标识顶点坐标,根据预设图形标识顶点坐标,在PCB板上绘制预设图形标识,本发明提供的方法及系统可以自动获取PCB板的引脚坐标及焊板几何参数,最后计算预设图形标识的顶点坐标,根据计算的顶点坐标绘制图形标识,整个过程完全自动实现,不需要人工操作,提高创建标识的效率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明提供的用于创建PCB测试点标识的方法流程图;
图2是本发明提供的计算预设图形标识顶点坐标的示意图;
图3是本发明提供的PCB设计中未创建测试点标识的示意图;
图4是本发明提供的用于创建PCB测试点标识的示意图。
具体实施方式
为了使本申请所属技术领域中的技术人员更清楚地理解本申请,下面结合附图,通过具体实施例对本申请技术方案作详细描述。
本发明提供一种用于创建PCB测试点标识的方法,该方法应用于Cadence公司(即:楷登电子公司)开发的PCB(Printed Circuit Board,印制电路板)设计软件中,如图1所示,该方法包括:
S1、获取所有的PCB零件。具体的,获取所有的PCB零件的DBID(即:身份识别号)。这里的PCB均为PCB设计版图。
在获取PCB零件之前,方法还包括:设置过滤器为symbol模式,由于在设计PCB板时,PCB板上有走线、零件、形状(shape),设置过滤器为symbol模式(即:符号模式),只能获取到零件,避免获取到走线、形状等。在获取PCB零件之后,方法还包括:将PCB零件存入第一数列中,例如放在数列listA中。
S2、获取PCB零件中的压接件零件。具体的,获取PCB零件中的压接件零件的DBID。
获取PCB零件中的压接件零件,包括:遍历第一数列,获取压接件零件的DBID,并将压接件零件的DBID存入第二数列中。
在一具体实施例中,遍历listA中的零件,获取零件refdes包含有“J”的零件,此种零件为压接件零件,放在数列listB中。
S3、获取压接件零件的引脚(即:Pin),并从引脚中筛选出带有测试点的引脚。
获取压接件零件的引脚,并从引脚中筛选出带有测试点的引脚,包括:
遍历第二数列,获取压接件零件的引脚,并将压接件零件的引脚存入第三数列中;
遍历第三数列,筛选带有测试点的引脚,并将带有测试点的引脚存入第四数列中。
在一具体实施例中,遍历数列listB,获取压接件零件的所有引脚,放在数列listC中,再遍历数列listC中的引脚,查找引脚测试点(testPoint)的属性,并判断测试点属性是否存在,若存在则说明此引脚上有测试点,放在数列listD中。
S4、获取带有测试点的引脚对应的焊盘(即:引脚Pad)。例如,通过axlDBGetPad接口函数获取焊盘。
S5、获取带有测试点的引脚坐标,以及焊盘的几何参数。几何参数包含有焊盘的宽度和高度,且宽度与高度相等。
获取带有测试点的引脚坐标,包括:
遍历第四数列,获取带有测试点的引脚坐标。
在一具体实施例中,遍历数列listD中带有测试点的引脚,获取带有测试点的引脚的XY属性即为中心坐标(x1,y1),还获取焊盘的高度和宽度,高度=宽度=h。
S6、根据带有测试点的引脚坐标以及焊盘的几何参数,计算预设图形标识顶点坐标。
在一具体实施例中,预设图形标识为正多边形,例如为正八边形,如图2所示,正八边形对应A、B、C、D、E、F、G、H八个顶点,通过下列各式分别计算点A、B、C、D、E、F、G、H的顶点坐标:
A顶点坐标:
Figure BDA0002846877250000061
B顶点坐标:
Figure BDA0002846877250000062
C顶点坐标:
Figure BDA0002846877250000063
D顶点坐标:
Figure BDA0002846877250000064
E顶点坐标:
Figure BDA0002846877250000065
F顶点坐标:
Figure BDA0002846877250000066
G顶点坐标:
Figure BDA0002846877250000067
H顶点坐标:
Figure BDA0002846877250000071
S7、根据预设图形标识顶点坐标,在PCB板上绘制预设图形标识。
根据预设图形标识顶点坐标,在PCB板上绘制预设图形标识,包括:
根据预设图形标识顶点坐标,在PCB板的丝印层绘制预设图形标识,预设图形标识为正多边形。
PCB设计中未创建测试点标识的示意图如图3所示,用于创建PCB测试点标识的示意图如图4所示,创建的测试点标识可以将测试点引脚和非测试点引脚进行区分,且测试点标识与非测试点引脚的外形没有形成太大反差,不影响整体的美观效果。
在一具体实施例中,利用axlPathStart接口函数创建以A、B、C、D、E、F、G、H为顶点的封闭路径,再利用axlDBCreateCloseShape接口函数在丝印层创建形状(shape),即绘制预设图形标识。
上述的获取PCB零件、压接件零件、引脚、焊盘,均是获取PCB零件、压接件零件、引脚、焊盘的BDID。
本发明还提供一种用于创建PCB测试点标识的系统,该系统与上述的方法对应,该系统应用于Cadence公司开发的PCB设计软件中,该系统包括:零件获取模块、压接件获取模块、引脚获取模块、焊盘获取模块、数据获取模块、顶点计算模块、标识绘制模块。
零件获取模块用于获取PCB零件,并将PCB零件存入第一数列中。
压接件获取模块用于获取PCB零件中的压接件零件;压接件获取模块,还用于遍历第一数列,获取压接件零件,并将压接件零件存入第二数列中。
引脚获取模块用于获取压接件零件的引脚,并从引脚中筛选出带有测试点的引脚;引脚获取模块,还用于遍历第二数列,获取压接件零件的引脚,并将压接件零件的引脚存入第三数列中,以及遍历第三数列,筛选带有测试点的引脚,并将带有测试点的引脚存入第四数列中;
焊盘获取模块用于获取带有测试点的引脚对应的焊盘。
数据获取模块用于获取带有测试点的引脚坐标,以及焊盘的几何参数。数据获取模块还用于遍历第四数列,获取带有测试点的引脚坐标;几何参数包含有焊盘的宽度和高度,且宽度与高度相等。
顶点计算模块用于根据带有测试点的引脚坐标以及焊盘的几何参数,计算预设图形标识顶点坐标。
标识绘制模块用于根据预设图形标识顶点坐标,在PCB板上绘制预设图形标识。
标识绘制模块,进一步用于根据预设图形标识顶点坐标,在PCB板的丝印层绘制预设图形标识,预设图形标识为正多边形。
用于创建PCB测试点标识的系统还包括:模式设置模块。模式设置模块用于在零件获取模块获取PCB零件之前,设置过滤器为symbol模式。
上述的获取PCB零件、压接件零件、引脚、焊盘,均是获取PCB零件、压接件零件、引脚、焊盘的BDID。
本发明还提供一种可读存储介质,其上存储有计算机程序,计算机程序被执行时,用于执行上述的方法。该计算机程序可以在命令窗口加载。
综上所述,本发明提供的方法及系统,基于Cadence公司开发的PCB设计软件上进行二次开发,先获取PCB零件,再获取PCB零件中的压接件零件,接着获取压接件零件的引脚,并从引脚中筛选出带有测试点的引脚,以及获取带有测试点的引脚对应的焊盘,并获取带有测试点的引脚坐标,以及焊盘的几何参数,根据带有测试点的引脚坐标以及焊盘的几何参数,计算预设图形标识顶点坐标,根据预设图形标识顶点坐标,在PCB板上绘制预设图形标识,本发明提供的方法及系统可以自动获取PCB板的引脚坐标及焊板几何参数,最后计算预设图形标识的顶点坐标,根据计算的顶点坐标绘制图形标识,整个过程完全自动实现,不需要人工操作,提高创建标识的效率。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种用于创建PCB测试点标识的方法,其特征在于,包括:
获取PCB零件;
获取所述PCB零件中的压接件零件;
获取压接件零件的引脚,并从所述引脚中筛选出带有测试点的引脚;
获取所述带有测试点的引脚对应的焊盘;
获取所述带有测试点的引脚坐标,以及所述焊盘的几何参数;
根据所述带有测试点的引脚坐标以及所述焊盘的几何参数,计算预设图形标识顶点坐标;
根据所述预设图形标识顶点坐标,在PCB板上绘制预设图形标识。
2.根据权利要求1所述的用于创建PCB测试点标识的方法,其特征在于,在获取所述PCB零件之前,所述方法还包括:
设置过滤器为symbol模式。
3.根据权利要求1所述的用于创建PCB测试点标识的方法,其特征在于,在获取所述PCB零件之后,所述方法还包括:
将所述PCB零件存入第一数列中;
所述获取所述PCB零件中的压接件零件,包括:
遍历所述第一数列,获取所述压接件零件,并将所述压接件零件存入第二数列中;
所述获取压接件零件的引脚,并从所述引脚中筛选出带有测试点的引脚,包括:
遍历所述第二数列,获取所述压接件零件的引脚,并将所述压接件零件的引脚存入第三数列中;
遍历所述第三数列,筛选所述带有测试点的引脚,并将所述带有测试点的引脚存入第四数列中;
所述获取所述带有测试点的引脚坐标,包括:
遍历所述第四数列,获取所述带有测试点的引脚坐标。
4.根据权利要求1所述的用于创建PCB测试点标识的方法,其特征在于,所述几何参数包含有所述焊盘的宽度和高度,且所述宽度与所述高度相等。
5.根据权利要求1所述的用于创建PCB测试点标识的方法,其特征在于,所述根据所述预设图形标识顶点坐标,在PCB板上绘制预设图形标识,包括:
根据所述预设图形标识顶点坐标,在所述PCB板的丝印层绘制预设图形标识,所述预设图形标识为正多边形。
6.一种用于创建PCB测试点标识的系统,其特征在于,包括:
零件获取模块,用于获取PCB零件;
压接件获取模块,用于获取所述PCB零件中的压接件零件;
引脚获取模块,用于获取压接件零件的引脚,并从所述引脚中筛选出带有测试点的引脚;
焊盘获取模块,用于获取所述带有测试点的引脚对应的焊盘;
数据获取模块,用于获取所述带有测试点的引脚坐标,以及所述焊盘的几何参数;
顶点计算模块,用于根据所述带有测试点的引脚坐标以及所述焊盘的几何参数,计算预设图形标识顶点坐标;
标识绘制模块,用于根据所述预设图形标识顶点坐标,在PCB板上绘制预设图形标识。
7.根据权利要求6所述的用于创建PCB测试点标识的系统,其特征在于,还包括:
模式设置模块,用于设置过滤器为symbol模式。
8.根据权利要求6所述的用于创建PCB测试点标识的系统,其特征在于,
所述零件获取模块,还用于将所述PCB零件存入第一数列中;
所述压接件获取模块,还用于遍历所述第一数列,获取所述压接件零件,并将所述压接件零件存入第二数列中;
所述引脚获取模块,还用于遍历所述第二数列,获取所述压接件零件的引脚,并将所述压接件零件的引脚存入第三数列中,以及遍历所述第三数列,筛选所述带有测试点的引脚,并将所述带有测试点的引脚存入第四数列中;
所述数据获取模块,还用于遍历所述第四数列,获取所述带有测试点的引脚坐标;
所述标识绘制模块,进一步用于根据所述预设图形标识顶点坐标,在所述PCB板的丝印层绘制预设图形标识,所述预设图形标识为正多边形。
9.根据权利要求6所述的用于创建PCB测试点标识的系统,其特征在于,所述几何参数包含有所述焊盘的宽度和高度,且所述宽度与所述高度相等。
10.一种可读存储介质,其特征在于,其上存储有计算机程序,所述计算机程序被执行时,用于执行权利要求1~5任一项所述的方法。
CN202011512623.9A 2020-12-20 2020-12-20 用于创建pcb测试点标识的方法、系统及可读存储介质 Active CN112597737B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011512623.9A CN112597737B (zh) 2020-12-20 2020-12-20 用于创建pcb测试点标识的方法、系统及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011512623.9A CN112597737B (zh) 2020-12-20 2020-12-20 用于创建pcb测试点标识的方法、系统及可读存储介质

Publications (2)

Publication Number Publication Date
CN112597737A CN112597737A (zh) 2021-04-02
CN112597737B true CN112597737B (zh) 2022-08-26

Family

ID=75199681

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011512623.9A Active CN112597737B (zh) 2020-12-20 2020-12-20 用于创建pcb测试点标识的方法、系统及可读存储介质

Country Status (1)

Country Link
CN (1) CN112597737B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113705151B (zh) * 2021-07-29 2023-07-14 苏州浪潮智能科技有限公司 基于双列式封装的零件导通面积检查方法及系统
CN114299077B (zh) * 2021-11-14 2024-01-26 苏州浪潮智能科技有限公司 一种基于pcb图的测试方法、系统、存储介质及设备
CN115186622B (zh) * 2022-07-15 2023-11-03 苏州浪潮智能科技有限公司 Pcb设计中快速查找测试点的方法、装置、终端及存储介质

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549671A (zh) * 2003-05-21 2004-11-24 华为技术有限公司 在印刷电路板设计中自动生成器件标识的方法
CN103902779A (zh) * 2014-04-04 2014-07-02 无锡市同步电子科技有限公司 一种器件封装库引脚丝印标识的方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549671A (zh) * 2003-05-21 2004-11-24 华为技术有限公司 在印刷电路板设计中自动生成器件标识的方法
CN103902779A (zh) * 2014-04-04 2014-07-02 无锡市同步电子科技有限公司 一种器件封装库引脚丝印标识的方法

Also Published As

Publication number Publication date
CN112597737A (zh) 2021-04-02

Similar Documents

Publication Publication Date Title
CN112597737B (zh) 用于创建pcb测试点标识的方法、系统及可读存储介质
US9791851B2 (en) Quick processing system and method for SMT equipment
CN108629103B (zh) Smt贴片制造及smt网板制作方法和系统
CN110362307A (zh) 表单页面配置方法及服务器
CN101178750A (zh) 一种具有检错功能的pcb仿真系统及其实现方法
CN110222381B (zh) 用于pcb装配的动态安装指引文件生成方法、系统、介质及终端
CN110287098A (zh) 自动创建测试脚本方法、服务器及计算机可读存储介质
CN110941937B (zh) 电子设备、封装绘制图生成方法和计算机可读存储介质
CN101364174B (zh) 印刷电路板测试文件生成系统及方法
CN112612755A (zh) 一种芯片测试信息展示方法、装置、电子设备及存储介质
CN109656652B (zh) 网页图表绘制方法、装置、计算机设备和存储介质
CN109543327A (zh) 一种pcb设计中零件摆放方法及装置
CN110414123B (zh) 一种基于坐标对图形数据进行元件封装的方法及设备
CN112329378A (zh) 印刷电路板设计的限高检测方法、装置、设备及存储介质
CN111507057A (zh) Pads图纸的输出方法、装置及计算机可读存储介质
CN113673198B (zh) 一种pcb中走线检查方法、系统、设备以及介质
CN113221499B (zh) 掩膜版图生成方法、装置、计算机设备及存储介质
CN111353284B (zh) 一种零件图标题栏填充方法、系统和存储介质
CN113012154A (zh) Pcb焊盘尺寸检查方法、装置、计算机设备和存储介质
CN114139489A (zh) 一种版图对比中验证单位版图的排序方法
CN112668259A (zh) 一种后仿真网表的系统验证方法
JPH11234000A (ja) 部品実装シミュレーション方法および部品実装シミュレータ
CN111542175B (zh) 一种元件封装比较方法和相关装置
CN117574851B (zh) 一种在eda工具中重构电路原理图的方法、设备及存储介质
CN109815535B (zh) 一种pcb素材图形对象整体对齐的方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant