CN113488096B - 一种应用于NOR flash存储器的高效擦除方法、装置及其应用 - Google Patents

一种应用于NOR flash存储器的高效擦除方法、装置及其应用 Download PDF

Info

Publication number
CN113488096B
CN113488096B CN202110739018.3A CN202110739018A CN113488096B CN 113488096 B CN113488096 B CN 113488096B CN 202110739018 A CN202110739018 A CN 202110739018A CN 113488096 B CN113488096 B CN 113488096B
Authority
CN
China
Prior art keywords
erasing
erase
verification
pressurizing
degree data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110739018.3A
Other languages
English (en)
Other versions
CN113488096A (zh
Inventor
盛荣华
陈真
李政达
杨帅
任军
吕向东
唐伟童
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hengshuo Semiconductor Hefei Co ltd
Original Assignee
Hengshuo Semiconductor Hefei Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hengshuo Semiconductor Hefei Co ltd filed Critical Hengshuo Semiconductor Hefei Co ltd
Priority to CN202110739018.3A priority Critical patent/CN113488096B/zh
Publication of CN113488096A publication Critical patent/CN113488096A/zh
Application granted granted Critical
Publication of CN113488096B publication Critical patent/CN113488096B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • G11C16/3495Circuits or methods to detect or delay wearout of nonvolatile EPROM or EEPROM memory devices, e.g. by counting numbers of erase or reprogram cycles, by using multiple memory areas serially or cyclically

Landscapes

  • Read Only Memory (AREA)

Abstract

本发明涉及存储器技术领域,公开了一种应用于NOR flash存储器的高效擦除方法、装置及其应用,其中方法包括设置老化程度数据与初始擦除电压强度映射关系,对NORflash存储器的存储阵列进行区域划分,匹配各区域进行老化程度数据初始赋值,对待擦除目标区域交替执行擦除验证操作和擦除加压操作,根据退出擦除加压操作时的擦除电压强度,更新该目标区域老化程度数据;本发明解决了存储单元的老化对于擦除操作的影响,有效的增强了NOR flash存储器的擦除可靠性,提高了擦除效率,节约了时间和成本,有着切实意义上的实用价值。

Description

一种应用于NOR flash存储器的高效擦除方法、装置及其应用
技术领域
本发明涉及存储器术领域,具体涉及一种应用于NOR flash存储器的高效擦除方法、装置及其应用。
背景技术
目前现有技术中NOR flash存储器是采用FN隧穿方式进行擦除操作,参照图1所示的NOR flash存储单元的结构示意图。在执行擦除操作时,存储单元控制栅极需要施加负高压,P型衬底需要施加正高压,漏极和源极悬空,这样使得浮栅层中的电子在内电场的作用下通过隧道氧化层穿到衬底中,导致存储单元阈值电压降低,从而实现“0”(program cell)转变成“1”(erase cell)的过程,称为擦除,反之为编程。
NOR flash存储器中的存储单元的擦除次数是有限的,通用寿命最高要求达到一百万次。实验结果表明,随着擦除操作达到一定次数后,存储单元的老化程度增加,擦除的效率衰退,导致擦除时浮栅层中的电子难以在内电场的作用下通过隧道氧化层穿入衬底,从而导致擦除时间增长。
同时受生产工艺的影响,相同晶片上不同的NOR flash存储器的存储单元的性能会出现较大范围的变化,这就会导致这些NOR flash存储器之间擦除性能出现较大的变化,擦除性能不稳定。
目前传统的NOR flash存储器的擦除操作大都通过多次擦除方式来解决。然而,随着无意义的擦除次数的增加,存储单元的老化程度增加迅速,擦除成功的概率下降,同时导致擦除操作所执行的循环周期会增加,完成整个擦除操作所需要的时间会增长。
发明内容
针对现有技术的不足,本发明提供一种应用于NOR flash存储器的高效擦除方法、装置及应用,能够自动记录存储区域中存储单元老化程度数据并根据不同区域的老化程度情况增对施加擦除强度,同时动态调整整个擦除操作中的擦除强度,大大缩短擦除操作所需要的时间,提高了擦除成功率。
本发明解决技术问题采用如下技术方案:
本发明提供一种应用于NOR flash存储器的高效擦除方法,包括:
设置老化程度数据与初始擦除电压强度映射关系,对NOR flash存储器的存储阵列进行区域划分,匹配各区域进行老化程度数据初始赋值,预设最大擦除次数N、单次加压强度△V和加压次数M;
读取地址,定位待擦除目标区域,获取初始擦除电压强度;
对待擦除目标区域交替执行擦除验证操作和擦除加压操作,所述擦除加压操作具体包括:
基于初始擦除电压强度,按照擦除次数每增加次,擦除电压强度递增△V顺次执行擦除加压操作,直至擦除验证通过或者达到最大擦除次数;
根据退出擦除加压操作时的擦除电压强度,更新该目标区域老化程度数据。
优选地,所述最大擦除次数N与加压次数M比值为整数,所述单次加压强度△V与加压次数M呈负相关关系。
优选地,所述擦除验证操作具体为:
判断被擦除的目标区域的阈值电压是否小于预设的电压值;若大于预设电压值则验证不通过,否则验证通过。
优选地,在获取初始擦除电压强度后,首先对待擦除目标区域执行擦除验证操作;
所述擦除加压操作为对擦除目标区域的衬底施加电压。
优选地,所述区域划分具体为按照擦除操作时的最小擦除单位划分;
所述匹配各区域进行老化程度数据初始赋值,具体包括:
基于预设电压强度对全部存储阵列执行初次擦除加压操作,执行擦除验证操作,记录验证通过的区域地址以及预设电压强度;
对验证未通过区域按照预设递增幅度执行增压后的擦除加压操作,执行擦除验证操作,记录验证通过的区域地址以及本次擦除电压强度;
重复执行上一步骤,直至所有区域均通过验证;
根据老化程度数据与初始擦除电压强度映射关系,反向得到各区域的老化程度数据进行初始赋值。
本发明还提供一种应用于NOR flash存储器的高效擦除装置,包括:
测控模块,配置成用于发送包括待擦除目标区域地址在内的擦除操作指令;
译码电路模块,配置成用于接收擦除操作指令并译码为可执行操作命令;
地址缓存器,配置成用于存储NOR flash存储器的存储阵列中各区域地址;
擦除数据存储单元,配置成用于存储老化程度数据与初始擦除电压强度的映射关系、各区域老化程度数据以及最大擦除次数N、单次加压强度△V和加压次数M;
擦除计数器,配置成用于实时进行对应区域擦除操作次数计数;
擦除加压操作单元;
擦除验证操作单元;
编程擦除状态机,配置成接收可执行操作命令,获取初始擦除电压强度,控制擦除加压操作单元和擦除验证操作单元对待擦除目标区域交替执行擦除验证操作和擦除加压操作,其中擦除加压操作具体为:基于初始擦除电压强度,按照擦除次数每增加次,擦除电压强度递增△V顺次执行擦除加压操作,直至擦除验证通过或者达到最大擦除次数;
所述测控模块将退出擦除加压操作时的擦除电压强度根据所述擦除数据存储单元中的映射关系转化为老化程度数据,并更新该目标区域老化程度数据。
优选地,所述擦除验证操作单元配置成根据编程擦除状态机的控制指令执行:
判断被擦除的目标区域的阈值电压是否小于预设的电压值;若大于预设电压值则验证不通过,否则验证通过。
优选地,所述测控模块还配置成配合其他模块完成各区域老化程度数据的初始赋值,包括:
擦除加压操作单元基于测控模块设置的预设电压强度对全部存储阵列执行初次擦除加压操作;
擦除验证操作单元执行擦除验证操作,记录验证通过的区域地址以及预设电压强度;
擦除加压操作单元对验证未通过区域按照测控模块预设的递增幅度执行增压后的擦除加压操作;
擦除验证操作单元执行擦除验证操作,记录验证通过的区域地址以及本次擦除电压强度;
编程擦除状态机配合擦除验证操作单元和擦除加压操作单元重复执行上一步骤,直至所有区域均通过验证;
测控模块根据擦除数据存储单元中老化程度数据与初始擦除电压强度映射关系,反向得到各区域的老化程度数据进行初始赋值。
优选地,所述最大擦除次数N与加压次数M比值为整数,所述单次加压强度△V与加压次数M呈负相关关系;
在获取初始擦除电压强度后,首先对待擦除目标区域执行擦除验证操作;
所述存储阵列中各区域按照擦除操作时的最小擦除单位划分。
本发明还提供一种NOR flash存储器,包含如前述的高效擦除装置。
与现有技术相比,本发明具有如下的有益效果:
本发明的应用于NOR flash存储器的高效擦除方法,预先通过对NOR flash存储器存储阵列划分不同的区域,并自动记录存储区域中存储区域老化程度数据,并根据不同区域的老化程度情况针对性的施加对应擦除强度,同时在擦除操作过程中动态的调整了擦除强度,提高了擦除成功率,与此同时在下一次对该区域执行擦除时以该区域老化程度对应的的擦除强度数据进行擦除,无需按照第一次擦除操作的擦除强度进行擦除操作,极大程度上缩短擦除操作所需要的时间,很好的考虑到了存储单元的老化问题,提高擦除效率;
关于本发明相对于现有技术,其他突出的实质性特点和显著的进步在实施例部分进一步详细介绍。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为NOR flash存储单元的结构示意图;
图2为实施例1中一种应用于NOR flash存储器的高效擦除方法的流程示意图;
图3为实施例1中老化程度数据初始赋值流程示意图;
图4为实施例2中一种应用于NOR flash存储器的高效擦除装置与存储阵列连接结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,在说明书及权利要求书当中使用了某些名称来指称特定组件。应当理解,本领域普通技术人员可能会用不同名称来指称同一个组件。本申请说明书及权利要求书并不以名称的差异作为区分组件的方式,而是以组件在功能上的实质性差异作为区分组件的准则。如在本申请说明书和权利要求书中所使用的“包含”或“包括”为一开放式用语,其应解释为“包含但不限定于”或“包括但不限定于”。具体实施方式部分所描述的实施例为本发明的较佳实施例,并非用以限定本发明的范围。
实施例1
请参照图2-3,本实施例的一种应用于NOR flash存储器的高效擦除方法,包括:
设置老化程度数据与初始擦除电压强度映射关系,对NOR flash存储器的存储阵列进行区域划分,匹配各区域进行老化程度数据初始赋值,预设最大擦除次数N、单次加压强度△V和加压次数M;
读取地址,定位待擦除目标区域,获取初始擦除电压强度;
对待擦除目标区域交替执行擦除验证操作和擦除加压操作,所述擦除加压操作具体包括:
基于初始擦除电压强度,按照擦除次数每增加次,擦除电压强度递增△V顺次执行擦除加压操作,直至擦除验证通过或者达到最大擦除次数;
其中本实施例中的所最大擦除次数N与加压次数M比值为整数,所述单次加压强度△V与加压次数M呈负相关关系,这里的负相关关系即随着预设的加压次数减少,单次加压强度△V增加,详细说明如下:
若擦除次数未达到其计数值持续使用初始擦除电压强度执行所述擦除加压操作;
若擦除次数达到其计数值未达到/>在初始擦除电压强度基础上加上△V电压值,再使用调整后的电压强度持续执行所述擦除加压操作;
若擦除次数达到其计数值未达到/>在初始擦除电压强度基础上加上2*△V电压值,再使用调整后的电压强度持续执行所述擦除加压操作;
若所述擦除次数达到其计数值未达到其最大值N,在初始擦除电压强度基础上加上(M-1)*△V电压值,再使用调整后的电压强度持续执行所述擦除加压操作;
若所述计数器达到其最大值N,结束当前擦除加压操作;
其中,擦除验证操作具体包括:
判断被擦除的目标区域的阈值电压是否小于预设的电压值;若大于预设电压值则验证不通过,若小于预设电压则验证通过;
若验证不通过,则继续执行下一次擦除加压操作;
若验证通过,则结束执行擦除加压操作;
进一步举例说明:
假设最大擦除次数N为300,加压次数M为10,则把最大擦除次数300平均划分10份,每份擦除次数为30次,擦除计数器每隔30次在初始擦除电压强度的基础上抬高固定比例系数值的电压,也即单次加压强度△V,假设△V为0.3V,初始擦除电压强度为7V,假设擦除次数值处在1到30之间,就以初始擦除电压强度7V进行擦除加压操作30次;假设擦除次数值处在31到60之间,就以初始擦除电压强度7V加上固定比例系数值0.3V擦除加压操作30次;以此类推,直到达到擦除验证通过或者擦除加压操作次数达到最大擦除次数300次;
在每次擦除操作后对待擦除目标区域进行擦除验证操作,若验证通过则终止擦除加压操作,若验证未通过则继续进行下一次擦除加压操作,或者擦除加压操作次数达到最大擦除次数后也终止本次擦除加压操作,由于在NOR flash存储器中发生擦除加压操作次数达到最大擦除次数概率非常之小,若在小概率达到最大擦除次数时我们默认其擦除操作通过,若没有擦除循环上限限制,则NOR flash就会出现擦除加压操作的死循环,无法处理其他任何工作,而且此时一般存储器已经达到存储上限了,没有继续进行存储擦除操作的必要。
特别的要注意的是,在获取初始擦除电压强度后,首先对待擦除目标区域执行擦除验证操作,这是擦除验证操作为判定待擦除目标区域的阈值电压是否小于预设阈值电压值,预设阈值电压值为擦除验证操作的验证电压,NOR flash存储器规定存储单元的阈值电压小于预设阈值电压值则判定擦除验证通过则擦除操作成功,大于阈值电压值则判定擦除验证不通过,则擦除操作失败。而预先执行擦除验证的目的:所需待擦除目标区域的阈值电压可能已小于预设阈值电压值,若已经小于预设阈值电压值的待擦除目标区域继续执行擦除加压操作,这就会导致待擦除目标区域的过擦除操作,待擦除目标区域的阈值电压被擦除的过低,甚至导致待擦除目标区域漏电,因而擦除验证通过的待擦除目标区域就不需要在被执行擦除操作,因此在执行擦除加压操作之前,需要判定待擦除目标区域的阈值电压是否大于等于预设阈值电压值,若大于等于预设阈值电压值则擦除验证失败,需要执行擦除加压操作。
根据退出擦除加压操作时的擦除电压强度,更新该目标区域老化程度数据,在本实施例中把该擦除电压强度按照内部映射关系转化成对应目标区域的可存储的老化程度数据,并进行存储。如果下一次继续对本次擦除目标继续执行擦除操作,就以本次写入的老化程度数据对应的擦除电压强度作为初始擦除电压强度执行擦除加压操作,基于前述举的例子继续说明:
例如假设擦除验证通过时擦除次数值为95,其擦除次数处于91~120区间之间,通过计算其所抬高的电压强度值为4乘以固定比例系数值0.3V等于1.2V,相当于当验证通过擦除次数为95时,执行擦除操作所施加于擦除存储单元上的电压强度为7V加上1.2V,总的电压强度值为8.2V,把擦除电压为8.2V的电压强度值按内部映射关系转化成当前擦除目标区域的老化程度数据,然后进行存储,在下一次对目标区域进行擦除加压操作时,读取该老化程度数据,并得到对应的加压强度,以该加压强度作为初始擦除电压强度执行本目标区域的擦除加压操作,避免了重新从7V开始执行擦除加压操作,大大提高了擦除效率。
本实施例总的擦除加压操作为对擦除目标区域的衬底施加电压,具体如何进行单次的擦除加压操作为本领域人员知晓的方法和结构,在这里不做赘述。
在本实施例中对NOR flash存储器的存储阵列进行区域划分具体为按照擦除操作时的最小擦除单位划分,一般按扇区划分所述NOR flash存储器的存储阵列,每个扇区区域为擦除加压操作的最小擦除单位;因此本实施例中各区域也就是不同扇区区域;
由于NOR flash存储器在晶片制造时受生产工艺的影响,相同晶片上不同的NORflash存储器的存储单元的性能会出现较大范围的变化,以及随着NOR flash存储器中不同扇区存储单元擦除次数的增加存储单元的性能也会出现较大范围的变化,这些都将导致NOR flash存储器之间擦除性能出现较大的变化,不同扇区的老化程度数据就会不一样,假设NOR flash存储器有100个扇区,扇区1到扇区10的老化程度数据为a,扇区11-扇区20的老化程度数据为b,扇区21-扇区30的老化程度数据为c,扇区31-扇区40的老化程度数据为d,扇区41-扇区50的老化程度数据为e,扇区51-扇区60的老化程度数据为f,扇区61-扇区70的老化程度数据为g,扇区71-扇区80的老化程度数据为h,扇区81-扇区90的老化程度数据为i,扇区91-扇区100的老化程度数据为j,NOR flash存储器执行擦除加压操作前需读取对应于擦除区域地址所对应的目标区域,以及该目标区域中的老化程度数据,并根据设置老化程度数据与初始擦除电压强度映射关系得到初始擦除电压强度,基于上述例子继续说明:
扇区1到扇区10的老化程度数据为a,按内部映射关系转化成电压强度值为7V,扇区11-扇区20的老化程度数据为b,按内部映射关系转化成电压强度值为7.3V,扇区21-扇区30的老化程度数据为c,按内部映射关系转化成电压强度值为7.6V,扇区31-扇区40的老化程度数据为d,按内部映射关系转化成电压强度值为7.9V,扇区41-扇区50的老化程度数据为e,按内部映射关系转化成电压强度值为8.2V,扇区51-扇区60的老化程度数据为f,按内部映射关系转化成电压强度值为8.5V,扇区61-扇区70的老化程度数据为g,按内部映射关系转化成电压强度值为8.8V,扇区71-扇区80的老化程度数据为h,按内部映射关系转化成电压强度值为9.1V,扇区81-扇区90的老化程度数据为i,按内部映射关系转化成电压强度值为9.4V,扇区91-扇区100的老化程度数据为j,按内部映射关系转化成电压强度值为9.7V,这样在执行擦除加压操作的电压值就以老化程度数据转化的电压强度值作为初始擦除电压强度,需要注意的是,以上数字只是为了举例说明更好的解释本实施例,并不代表运用于具体的实际情况。
在本实施例中一开始各区域进行老化程度数据需要进行初始赋值,具体包括:
基于预设电压强度对全部存储阵列执行初次擦除加压操作,执行擦除验证操作,记录验证通过的区域地址以及预设电压强度;
对验证未通过区域按照预设递增幅度执行增压后的擦除加压操作,执行擦除验证操作,记录验证通过的区域地址以及本次擦除电压强度;
重复执行上一步骤,直至所有区域均通过验证;
根据老化程度数据与初始擦除电压强度映射关系,反向得到各区域的老化程度数据进行初始赋值。
实施例2
请参照图4,本实施例一种应用于NOR flash存储器的高效擦除装置,包括测控模块、译码电路模块、地址缓存器、擦除数据存储单元、擦除计数器、擦除加压操作单元、擦除验证操作单元和编程擦除状态机,其中,
测控模块,配置成用于发送包括待擦除目标区域地址在内的擦除操作指令;
译码电路模块,配置成用于接收擦除操作指令并译码为可执行操作命令;
地址缓存器,配置成用于存储NOR flash存储器的存储阵列中各区域地址;
擦除数据存储单元,配置成用于存储老化程度数据与初始擦除电压强度的映射关系、各区域老化程度数据以及最大擦除次数N、单次加压强度△V和加压次数M;本实施例中最大擦除次数N与加压次数M比值为整数,所述单次加压强度△V与加压次数M呈负相关关系;
在本实施例中的存储阵列中各区域按照擦除操作时的最小擦除单位划分,一般按扇区划分所述NOR flash存储器的存储阵列,每个扇区区域为擦除加压操作的最小擦除单位;
擦除计数器,配置成用于实时进行对应区域擦除操作次数计数;
擦除加压操作单元;
擦除验证操作单元,本实施例中的擦除验证操作单元配置成根据编程擦除状态机的控制指令执行:
判断被擦除的目标区域的阈值电压是否小于预设的电压值;若大于预设电压值则验证不通过,否则验证通过;
编程擦除状态机,配置成接收可执行操作命令,获取初始擦除电压强度,控制擦除加压操作单元和擦除验证操作单元对待擦除目标区域交替执行擦除验证操作和擦除加压操作,其中擦除加压操作具体为:基于初始擦除电压强度,按照擦除次数每增加次,擦除电压强度递增△V顺次执行擦除加压操作,直至擦除验证通过或者达到最大擦除次数;
在本实施例中在获取初始擦除电压强度后,首先对待擦除目标区域执行擦除验证操作;
所述测控模块将退出擦除加压操作时的擦除电压强度根据所述擦除数据存储单元中的映射关系转化为老化程度数据,并更新该目标区域老化程度数据。
本实施例中的测控模块还配置成配合其他模块完成各区域老化程度数据的初始赋值,包括:
擦除加压操作单元基于测控模块设置的预设电压强度对全部存储阵列执行初次擦除加压操作;
擦除验证操作单元执行擦除验证操作,记录验证通过的区域地址以及预设电压强度;
擦除加压操作单元对验证未通过区域按照测控模块预设的递增幅度执行增压后的擦除加压操作;
擦除验证操作单元执行擦除验证操作,记录验证通过的区域地址以及本次擦除电压强度;
编程擦除状态机配合擦除验证操作单元和擦除加压操作单元重复执行上一步骤,直至所有区域均通过验证;
测控模块根据擦除数据存储单元中老化程度数据与初始擦除电压强度映射关系,反向得到各区域的老化程度数据进行初始赋值。
具体工作过程为:
译码电路模块通过接收测控模块发送擦除操作指令,所述擦除操作指令包括:所需擦除目标区域的地址,并译码为可执行操作命令;
根据可执行操作命令,调用擦除数据存储单元存储的老化强度数据与初始擦除电压强度映射关系表编程擦除状态机获取初始擦除电压强度,控制擦除加压操作单元和擦除验证操作单元对待擦除目标区域交替执行擦除验证操作和擦除加压操作;包括:
通过所述编程擦除状态机判断擦除计数器的计数值:
若擦除计数器的计数值未达到其计数值编程擦除状态机控制擦除加压操作单元持续使用初始擦除电压强度执行所述擦除加压操作;
若擦除计数器的计数值达到其计数值未达到/>编程擦除状态机控制擦除加压操作单元在初始擦除电压强度基础上加上△V电压值,再使用调整后的电压强度持续执行所述擦除加压操作;
若擦除计数器的计数值达到其计数值未达到/>编程擦除状态机控制擦除加压操作单元在初始擦除电压强度基础上加上2*△V电压值,再使用调整后的电压强度持续执行所述擦除加压操作;
若擦除计数器的计数值达到其计数值未达到其最大值N,编程擦除状态机控制擦除加压操作单元,在初始擦除电压强度基础上加上(M-1)*△V电压值,再使用调整后的电压强度持续执行所述擦除加压操作;
若所述计数器达到其最大值N或者通过擦除验证,结束当前擦除加压操作,此时计数器数值归零;
或者计数器达到其最大值n,通过所述编程擦除状态机结束当前擦除加压操作;
编程擦除状态机控制擦除验证操作单元依次执行擦除验证操作,判断被擦除的目标区域的阈值电压是否小于预设的电压值;若大于预设电压值则验证不通过,若小于预设电压则验证通过;
若验证不通过,则编程擦除状态机控制擦除验证操作单元继续执行下一次擦除加压操作;
若验证通过,通过所述编程擦除状态机结束执行下一次所述擦除加压操作,通过所述编程擦除状态机记录当前施加的电压强度数据,将该电压强度数据转化成老化程度数据;通过所述编程擦除状态机把针对该目标区域的老化程度数据写入其对应的擦除数据存储单元中,如果下一次继续对本次擦除目标区域继续执行擦除操作,就以本次写入的老化程度数据对应的电压强度作为初始擦除电压强度执行所述擦除加压操作。
实施例3
本实施例提供一种NOR flash存储器,包含如实施例2所述的高效擦除装置。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

Claims (8)

1.一种应用于NOR flash存储器的高效擦除方法,其特征在于,包括:
设置老化程度数据与初始擦除电压强度映射关系,对NOR flash存储器的存储阵列进行区域划分,匹配各区域进行老化程度数据初始赋值,预设最大擦除次数N、单次加压强度△V和加压次数M;
读取地址,定位待擦除目标区域,获取初始擦除电压强度;
对待擦除目标区域交替执行擦除验证操作和擦除加压操作,所述擦除加压操作具体包括:
基于初始擦除电压强度,按照擦除次数每增加次,擦除电压强度递增△V顺次执行擦除加压操作,直至擦除验证通过或者达到最大擦除次数;
根据退出擦除加压操作时的擦除电压强度,更新该目标区域老化程度数据;
其中,在获取初始擦除电压强度后,首先对待擦除目标区域执行擦除验证操作;
所述擦除加压操作为对擦除目标区域的衬底施加电压;
所述擦除验证操作具体为:
判断被擦除的目标区域的阈值电压是否小于预设的电压值;若大于预设电压值则验证不通过,否则验证通过。
2.根据权利要求1所述的一种应用于NOR flash存储器的高效擦除方法,其特征在于,所述最大擦除次数N与加压次数M比值为整数,所述单次加压强度△V与加压次数M呈负相关关系。
3.根据权利要求1所述的一种应用于NOR flash存储器的高效擦除方法,其特征在于,所述区域划分具体为按照擦除操作时的最小擦除单位划分;
所述匹配各区域进行老化程度数据初始赋值,具体包括:
基于预设电压强度对全部存储阵列执行初次擦除加压操作,执行擦除验证操作,记录验证通过的区域地址以及预设电压强度;
对验证未通过区域按照预设递增幅度执行增压后的擦除加压操作,执行擦除验证操作,记录验证通过的区域地址以及本次擦除电压强度;
重复执行上一步骤,直至所有区域均通过验证;
根据老化程度数据与初始擦除电压强度映射关系,反向得到各区域的老化程度数据进行初始赋值。
4.一种应用于NOR flash存储器的高效擦除装置,其特征在于,包括:
测控模块,配置成用于发送包括待擦除目标区域地址在内的擦除操作指令;
译码电路模块,配置成用于接收擦除操作指令并译码为可执行操作命令;
地址缓存器,配置成用于存储NOR flash存储器的存储阵列中各区域地址;
擦除数据存储单元,配置成用于存储老化程度数据与初始擦除电压强度的映射关系、各区域老化程度数据以及最大擦除次数N、单次加压强度△V和加压次数M;
擦除计数器,配置成用于实时进行对应区域擦除操作次数计数;
擦除加压操作单元;
擦除验证操作单元;
编程擦除状态机,配置成接收可执行操作命令,获取初始擦除电压强度,控制擦除加压操作单元和擦除验证操作单元对待擦除目标区域交替执行擦除验证操作和擦除加压操作,其中擦除加压操作具体为:基于初始擦除电压强度,按照擦除次数每增加次,擦除电压强度递增△V顺次执行擦除加压操作,直至擦除验证通过或者达到最大擦除次数;
所述测控模块将退出擦除加压操作时的擦除电压强度根据所述擦除数据存储单元中的映射关系转化为老化程度数据,并更新该目标区域老化程度数据。
5.根据权利要求4所述的一种应用于NOR flash存储器的高效擦除装置,其特征在于,所述擦除验证操作单元配置成根据编程擦除状态机的控制指令执行:
判断被擦除的目标区域的阈值电压是否小于预设的电压值;若大于预设电压值则验证不通过,否则验证通过。
6.根据权利要求4所述的一种应用于NOR flash存储器的高效擦除装置,其特征在于,所述测控模块还配置成配合其他模块完成各区域老化程度数据的初始赋值,包括:
擦除加压操作单元基于测控模块设置的预设电压强度对全部存储阵列执行初次擦除加压操作;
擦除验证操作单元执行擦除验证操作,记录验证通过的区域地址以及预设电压强度;
擦除加压操作单元对验证未通过区域按照测控模块预设的递增幅度执行增压后的擦除加压操作;
擦除验证操作单元执行擦除验证操作,记录验证通过的区域地址以及本次擦除电压强度;
编程擦除状态机配合擦除验证操作单元和擦除加压操作单元重复执行上一步骤,直至所有区域均通过验证;
测控模块根据擦除数据存储单元中老化程度数据与初始擦除电压强度映射关系,反向得到各区域的老化程度数据进行初始赋值。
7.根据权利要求5或6所述的一种应用于NOR flash存储器的高效擦除装置,其特征在于,所述最大擦除次数N与加压次数M比值为整数,所述单次加压强度△V与加压次数M呈负相关关系;
在获取初始擦除电压强度后,首先对待擦除目标区域执行擦除验证操作;
所述存储阵列中各区域按照擦除操作时的最小擦除单位划分。
8.一种NOR flash存储器,其特征在于,包含如权利要求4-7任意一项所述的高效擦除装置。
CN202110739018.3A 2021-06-30 2021-06-30 一种应用于NOR flash存储器的高效擦除方法、装置及其应用 Active CN113488096B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110739018.3A CN113488096B (zh) 2021-06-30 2021-06-30 一种应用于NOR flash存储器的高效擦除方法、装置及其应用

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110739018.3A CN113488096B (zh) 2021-06-30 2021-06-30 一种应用于NOR flash存储器的高效擦除方法、装置及其应用

Publications (2)

Publication Number Publication Date
CN113488096A CN113488096A (zh) 2021-10-08
CN113488096B true CN113488096B (zh) 2024-03-15

Family

ID=77937121

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110739018.3A Active CN113488096B (zh) 2021-06-30 2021-06-30 一种应用于NOR flash存储器的高效擦除方法、装置及其应用

Country Status (1)

Country Link
CN (1) CN113488096B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114385092B (zh) * 2022-03-24 2022-07-12 中国科学院微电子研究所 固态硬盘闪存阵列的擦除方法、固态硬盘主控芯片
CN116884464B (zh) * 2023-09-06 2023-12-05 上海芯存天下电子科技有限公司 flash芯片的擦除方法、装置及flash芯片

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11144481A (ja) * 1997-11-04 1999-05-28 Hitachi Ltd 半導体不揮発性メモリ
US6205059B1 (en) * 1998-10-05 2001-03-20 Advanced Micro Devices Method for erasing flash electrically erasable programmable read-only memory (EEPROM)
JP2004241045A (ja) * 2003-02-06 2004-08-26 Matsushita Electric Ind Co Ltd 不揮発性半導体記憶装置
CN102136295A (zh) * 2011-04-22 2011-07-27 上海宏力半导体制造有限公司 一种或非型闪存的数据擦除方法
CN103390424A (zh) * 2012-05-08 2013-11-13 北京兆易创新科技股份有限公司 一种存储器的擦除/编程方法及装置
CN104217760A (zh) * 2014-08-26 2014-12-17 上海华虹宏力半导体制造有限公司 闪存的配置方法
CN108154899A (zh) * 2018-02-28 2018-06-12 长江存储科技有限责任公司 闪存器件及其擦除方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100811274B1 (ko) * 2006-12-28 2008-03-07 주식회사 하이닉스반도체 낸드형 플래쉬 메모리소자의 데이터 소거방법

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11144481A (ja) * 1997-11-04 1999-05-28 Hitachi Ltd 半導体不揮発性メモリ
US6205059B1 (en) * 1998-10-05 2001-03-20 Advanced Micro Devices Method for erasing flash electrically erasable programmable read-only memory (EEPROM)
JP2004241045A (ja) * 2003-02-06 2004-08-26 Matsushita Electric Ind Co Ltd 不揮発性半導体記憶装置
CN102136295A (zh) * 2011-04-22 2011-07-27 上海宏力半导体制造有限公司 一种或非型闪存的数据擦除方法
CN103390424A (zh) * 2012-05-08 2013-11-13 北京兆易创新科技股份有限公司 一种存储器的擦除/编程方法及装置
CN104217760A (zh) * 2014-08-26 2014-12-17 上海华虹宏力半导体制造有限公司 闪存的配置方法
CN108154899A (zh) * 2018-02-28 2018-06-12 长江存储科技有限责任公司 闪存器件及其擦除方法

Also Published As

Publication number Publication date
CN113488096A (zh) 2021-10-08

Similar Documents

Publication Publication Date Title
JP4171185B2 (ja) フラッシュメモリ素子の消去方法
CN113488096B (zh) 一种应用于NOR flash存储器的高效擦除方法、装置及其应用
US6363013B1 (en) Auto-stopped page soft-programming method with voltage limited component
US6643185B1 (en) Method for repairing over-erasure of fast bits on floating gate memory devices
JP2007035214A (ja) 不揮発性半導体記憶装置
US7924610B2 (en) Method for conducting over-erase correction
KR100257868B1 (ko) 노어형 플래시 메모리 장치의 소거 방법
CN108154899A (zh) 闪存器件及其擦除方法
US7158416B2 (en) Method for operating a flash memory device
US6654287B2 (en) Method of re-programming an array of non-volatile memory cells, in particular of the nor architecture flash type, after an erase operation, and a corresponding memory device
JP3845495B2 (ja) 非揮発性メモリ・アレイを消去する方法
KR20120006936A (ko) 비휘발성 메모리 블록의 소프트 프로그램
CN113488097A (zh) 一种用于存储器芯片的参考电流高效调整方法、装置及应用
CN109872759B (zh) 一种存储器擦除方法及装置
CN111951870B (zh) 一种非易失性存储器的编程方法及控制装置
TWI534815B (zh) 執行過抹除修正非揮發性記憶體之方法
CN113470730B (zh) 一种提升Nor Flash存储器存储性能的方法及装置
CN111951868B (zh) 一种控制擦除的方法和装置
KR100347530B1 (ko) 플래쉬 메모리 셀의 소거 방법
KR20040004895A (ko) 플래시 메모리의 소거 방법
TWI829322B (zh) 記憶體儲存元件及快閃記憶體的寫入方法
CN111863094A (zh) 一种控制擦除性能的方法以及装置
KR100445794B1 (ko) 노어형 플래시 메모리 장치의 소거 방법
KR100521321B1 (ko) 플래시 메모리 장치의 소거 방법
CN111477259A (zh) 抹除方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant