CN112583259A - 电源模块和存储器 - Google Patents

电源模块和存储器 Download PDF

Info

Publication number
CN112583259A
CN112583259A CN201910922840.6A CN201910922840A CN112583259A CN 112583259 A CN112583259 A CN 112583259A CN 201910922840 A CN201910922840 A CN 201910922840A CN 112583259 A CN112583259 A CN 112583259A
Authority
CN
China
Prior art keywords
unit
output
output end
voltage
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910922840.6A
Other languages
English (en)
Other versions
CN112583259B (zh
Inventor
季汝敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN201910922840.6A priority Critical patent/CN112583259B/zh
Priority to EP20869411.7A priority patent/EP3896832B1/en
Priority to US17/268,239 priority patent/US11393521B2/en
Priority to PCT/CN2020/076310 priority patent/WO2021056957A1/zh
Publication of CN112583259A publication Critical patent/CN112583259A/zh
Application granted granted Critical
Publication of CN112583259B publication Critical patent/CN112583259B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4074Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0032Control circuits allowing low power mode operation, e.g. in standby mode
    • H02M1/0035Control circuits allowing low power mode operation, e.g. in standby mode using burst mode control
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • H02M1/088Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0041Control circuits in which a clock signal is selectively enabled or disabled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/033Monostable circuits

Abstract

一种电源模块和一种存储器,所述电源模块包括:升压单元,用于输出电源电压;使能单元,连接至所述电源输出端,用于产生并输出一使能信号;控制单元,包括:振荡器、脉冲发生器以及“或”运算单元;所述振荡器用于产生一定周期的延时脉冲控制信号;所述脉冲发生器,与所述使能单元的输出端连接,用于在接收到所述使能信号的同时,同步产生一即时脉冲控制信号;所述“或”运算单元用于对所述延时脉冲控制信号以及所述即时脉冲控制信号进行“或”运算,以产生升压控制信号;所述控制单元的输出端连接至所述升压单元,用于将所述升压控制信号输出至所述升压单元。上述的电源模块具有较高的瞬态响应能力,维持输出电压的稳定性。

Description

电源模块和存储器
技术领域
本发明涉及集成电路领域,尤其涉及一种电源模块和存储器。
背景技术
DRAM芯片中需要各种电源模块,例如电荷泵、线性稳压器等,为不同的功能模块(例如字线驱动电压VPP,背栅偏压电压VBB,位线预充电电压VCC/2等等)供电。在DRAM芯片工作过程中,各种操作模式之间会频繁切换,不同的操作模式下,各功能模块所汲取的电流会有差异,导致电源模块的输出电压发生变化。例如,在低功耗模式下,当重的负载突然发生时,电源模块的输出电压会被快速拉低,而电压模块启动升压具有一定延迟,在这段延迟的时间内,没有能量补给,电压模块的输出电压继续降低,导致输出电压产生较大下冲(under shot),影响后续其他模块的工作。
因此,如何增强电源模块的瞬态响应,成为目前亟需解决的技术问题。
发明内容
本发明所要解决的技术问题是,提供一种电源模块及存储器,提高电源模块的瞬态响应能力,从而提高存储器的稳定性。
为了解决上述问题,本发明提供了一种电源模块,包括:升压单元,具有一电源输出端,用于输出电源电压;使能单元,连接至所述电源输出端,用于产生一使能信号,当所述电源输出端电压下降至设定值时,所述使能信号产生一上升沿;控制单元,包括:振荡器、脉冲发生器以及“或”运算单元;所述振荡器与所述使能单元的输出端连接,所述振荡器受所述使能信号的上升沿触发,用于产生一定周期的延时脉冲控制信号;所述脉冲发生器,与所述使能单元的输出端连接,用于在接收到所述使能信号的上升沿的同时,同步产生一即时脉冲控制信号;所述“或”运算单元连接至所述振荡器及所述脉冲发生器的输出端,用于对所述延时脉冲控制信号以及所述即时脉冲控制信号进行“或”运算,以产生升压控制信号;所述控制单元的输出端连接至所述升压单元,用于将所述升压控制信号输出至所述升压单元,控制所述升压单元升高输出的电源电压。
可选的,所述升压单元为电荷泵浦电路。
可选的,所述使能单元包括:比较器和分压电路,所述分压电路一端连接至所述电源输出端,另一端接地,所述分压电路的输出端连接至所述比较器的负输入端,所述比较器的正输入端连接至参考电压端,所述参考电压端的电压值为所述设定值。
可选的,所述分压电路包括:第一分压电阻和第二分压电阻,所述第一分压电阻的第一端连接至所述电源输出端,所述第一分压电阻的第二端连接至所述第二分压电阻的第一端,所述第二分压电阻的第二端接地,所述第一分压电阻和所述第二分压电阻的连接端作为所述分压电路的输出端。
可选的,所述“或”运算单元包括顺次连接的或非门和非门,所述或非门的两个输入端分别连接至所述脉冲发生器的输出端和所述振荡器的输出端,所述或非门的输出端连接至所述非门的输入端,所述非门的输出端连接至所述升压单元的输入端。
可选的,所述脉冲发生器包括延时反相电路以及“与”运算单元;所述延时反相电路的输入端连接至所述使能单元的输出端,用于将所述使能信号反相并延时输出;所述“与”运算单元与所述延时反相电路的输出端以及所述使能单元的输出端连接,用于对所述延时反相电路输出的信号和所述使能信号进行“与”运算。
可选的,所述延时反相电路包括:第一反相器、电阻和电容,所述第一反相器的输入端连接至所述使能单元的输出端,所述第一反相器的输出端连接至所述电阻的第一端,所述电阻的第二端连接至所述电容的第一端,所述电容的第二端接地,所述电容的第一端作为所述延时反相电路的输出端。
可选的,所述延时反相电路包括:第一反相器、第二反相器、第三反相器、第一电容和第二电容;所述第一反相器的输入端连接至所述使能单元的输出端,所述第一反相器输出端连接至第一电容的第一端,并连接至所述第二反相器的输入端;所述第二反相器输出端连接至第二电容的第一端,并连接至所述第三反相器的输入端;所述第一电容和所述第二电容的第二端均接地,所述第三反相器的输出端作为所述延时反相电路的输出端。
可选的,所述“与”运算单元包括与非门,以及连接所述与非门的非门。
可选的,所述即时脉冲控制信号的第一个上升沿与所述使能信号的上升沿同时刻产生。
本发明的技术方案还提供一种存储器,包括上述任一项所述的电源模块。
本发明的电源模块,在检测到电源输出端的电压下降后,能够及时对所述升压单元补充能量,将输出电压调整回正常电位,使得电源输出端不需要等待就可以获得能量补充,因而可以减小输出电压的跌落,防止后续电路发生错误。
附图说明
图1a为本发明现有技术的电源模块的结构示意图;
图1b为本发明现有技术的电源模块的各个信号的时序示意图;
图2为本发明一具体实施方式的电源模块的结构示意图;
图3为本发明一具体实施方式的电源模块的升压单元的具体电路结构示意图;
图4为本发明一具体实施方式中所述电源模块中各个信号的时序示意图;
图5a为本发明一具体实施方式的电源模块的脉冲发生器的电路结构示意图;
图5b为本发明一具体实施方式的电源模块的脉冲发生器的电路结构示意图;
图6为本发明一具体实施方式与现有技术中电源模块的输出电压变化的时序示意图。
附图标记含义:
101 振荡器;
102 电荷泵浦电路;
201 升压单元;
202 使能单元;
2021 分压电路;
203 控制单元;
2031 振荡器;
2032 脉冲发生器;
2033 “或”运算单元;
601 延时反相电路;
602 “与”运算单元;
Vout 电源输出端;
R1、R2、R’ 电阻;
CMP1、CMP2 比较器;
Vref 参考电压;
OSC_EN、OSC_EN2 使能信号;
CLK、CLK2’ 升压控制信号;
T_delay 延迟;
T 延迟时间;
INV、INV4 反相器;
C’、C3 电容;
M1、M2 晶体管;
CLOAD 负载电容;
Vcc 电源;
R11 第一分压电阻;
R12 第二分压电阻;
Vref2 参考电压;
CLK2 延时脉冲控制信号;
one-shot 即时脉冲控制信号;
NOR1 或非门;
NOT1、NOT2 非门;
INV1~INV3 第一~第三反相器;
C1~C2 第一~第二电容;
NAND1 与非门;
NOT2 非门;
ILOAD 负载电流。
具体实施方式
如背景技术中所述,现有技术的电源模块的相应较慢,容易导致输出电压不稳定的问题。
请参考图1a,为一现有技术的电源模块的结构示意图。
所述电源模块包括:电荷泵浦电路102,电源输出端Vout用于向负载输出电源电压,电源输出端Vout连接至依次串联接地的电阻R1和电阻R2,所述电阻R1和电阻R2作为分压电路,两者的连接端连接至比较器CMP1的负输入端,所述比较器CMP1的正输入端连接至参考电压Vref,所述比较器CMP1的输出端连接至一振荡器101,通过所述振荡器101的输出端连接至所述电荷泵浦电路102。
在低功耗模式下,比较器CMP1负输入端输入的电压大于参考电压Vref,比较器CMP1输出使能信号OSC_EN为低,此时振荡器101被关断以节约功耗。在此模式下,如果电源输出端Vout的负载突然变重,输出的电源电压Vout会被迅速拉低,比较器CMP1输出使能信号OSC_EN为高电平,振荡器101被使能。振荡器101从接收到使能信号OSC_EN而被使能,到输出脉冲信号CLK,会有一个延迟T_delay(请参考图1b),在这段时间内,没有能量补给到电荷泵浦电路102内的输出电容,输出电压Vout会继续跌落,导致输出电压Vout产生较大的下跌幅度,这会对后续模块的工作稳定性产生影响。
由此可见,减少控制电荷泵浦电路102升压的升压控制信号CLK的脉冲延时,可以减少输出电压Vout的下跌幅度,及时向电荷泵浦电路102补充能量,使得输出的电源电压稳定。
基于此,发明人提出一种新的电源模块,当负载突然变重的时候,能够快速响应,减小输出电压的跌落。
请参考图2,为本发明的一个具体实施方式的电源模块的结构示意图。
该具体实施方式中,所述电源模块包括:升压单元201、使能单元202、控制单元203。
所述升压单元201,具有一电源输出端Vout,用于输出电源电压Vout;
所述升压单元201包括负载电容,所述负载电容一端作为电源输出端Vout,通过对所述负载电容充电,从而输出电源电压。当输出下降时,可以通过对所述负载电容补充能量,将输出电压被拉高。在本发明的一个具体实施方式中,所述升压单元201可以为电荷泵浦电路。
请参考图3,为本发明一具体实施方式的升压单元201的具体电路结构示意图。
该具体实施方式中,所述升压单元201包括反相器INV、电容C’、晶体管M1和晶体管M2以及负载电容CLOAD。晶体管M1的漏极连接至电源Vcc,源极连接至晶体管M2的漏极,晶体管M2的源极连接至负载电容CLOAD的第一端,所述负载电容CLOAD的第二端接地。所述晶体管M1和晶体管M2的栅极均与漏极连接。所述反相器INV的输入端用于输入升压控制信号CLK,输出端连接至电容C’的第一端A,所述电容C’的另一端B连接至所述晶体管M1和晶体管M2的连接端。通过所述升压控制信号CLK对电容C’充电,从而向负载电容CLOAD补充能量,提高负载电容CLOAD的第一端输出的电源电压。
在其他具体实施方式中,所述升压单元201还可以采用其他结构的电荷泵浦电路,或者采用其他能够通过脉冲信号控制的升压单元结构。本领域的技术人员可以根据电源模块的输出电压的需求,合理选择合适的电路结构作为所述升压单元201。
所述使能单元202,连接至所述电源输出端Vout,用于产生一使能信号,当所述电源输出端Vout电压下降至设定值时,所述使能信号产生一上升沿。所述使能单元202用于检测所述电源输出端Vout的电压。
该具体实施方式中,所述使能单元202包括分压电路2021和比较器CMP2。所述分压电路2021一端连接至所述电源输出端Vout,另一端接地GND1,所述分压电路2021的输出端连接至所述比较器CMP2的负输入端,所述比较器CMP2的正输入端连接至参考电压端,所述参考电压值Vref2为设定值。
所述分压电路2021的输出端电压随所述电源输出端Vout的电压变化,较佳的,与所述电源输出端Vout的电压成正比,能够准确反映所述电源输出端Vout的输出电压大小及变化。该具体实施方式中,所述分压电路2021包括第一分压电阻R11和第二分压电阻R12,所述第一分压电阻R11的第一端连接至所述电源输出端Vout,所述第一分压电阻R11的第二端连接至所述第二分压电阻R12的第一端,所述第二分压电阻R12的第二端接地GND1,所述第一分压电阻R11和所述第二分压电阻R12的连接端作为所述分压电路2021的输出端。可以根据分压的比例要求,合理选择所述第一分压电阻R11和所述第二分压电阻R12的大小。在其他具体实施方式中,所述分压电路2021还可以为其他电路结构。在其他具体实施方式中,所述使能单元202的分压电路2021还可以为其他能够随时监控电源输出端Vout电压的电路结构。
当所述电源输出端Vout输出电压较高时,所述分压电路2021输出至比较器CMP2的负输入端的电压值大于正输入端的参考电压Vref2,比较器CMP2输出的使能信号OSC_EN2为低电平,振荡器2031关闭。当电源电压Vout降低,所述分压电路2021输出至比较器CMP2的负输入端的电压值小于正输入端的参考电压Vref2,比较器CMP2输出的使能信号OSC_EN2产生一上升沿,成为高电平信号,触发所述振荡器2031工作。
所述使能单元202根据所述电源输出端Vout的电压变化,输出对应的使能信号OSC_EN2。
所述控制单元203,包括:振荡器2031、脉冲发生器2032以及“或”运算单元2033。
所述振荡器2031的输入端连接至所述使能单元202的输出端,当所述使能信号OSC_EN2为高电平时,所述振荡器2031受所述使能信号OSC_EN2触发,用于产生一定周期的延时脉冲控制信号CLK2。
所述脉冲发生器2032,与所述使能单元202的输出端连接,用于在接收到所述使能信号OSC_EN2的上升沿的同时,同步产生一即时脉冲控制信号one-shot。该具体实施方式中,所述脉冲发生器2032在所述使能信号OSC_EN2的上升沿触发下,产生的即时脉冲控制信号one-shot为单脉冲信号,即仅有一个脉冲。
所述“或”运算单元2033连接至所述振荡器2031及所述脉冲发生器2032的输出端,用于对所述延时脉冲控制信号CLK2以及所述即时脉冲控制信号one-shot进行“或”运算,以产生升压控制信号CLK2’。
该具体实施方式中,所述“或”运算单元2033包括顺次连接的或非门NOR1和非门NOT1,所述或非门NOR1的两个输入端分别连接至所述脉冲发生器2032的输出端和所述振荡器2031的输出端,所述或非门NOR1的输出端连接至所述非门NOT1的输入端,所述非门NOT1的输出端连接至所述升压单元201的输入端。
所述控制单元203的输出端连接至所述升压单元202,用于将所述升压控制信号CLK2’输出至所述升压单元202,控制所述升压单元202升高输出的电源电压。
请参考图4,为本发明一具体实施方式中所述电源模块中各个信号的时序示意图。
该具体实施方式中,当电源输出端Vout负载变重,输出电压降低,使得使能信号OSC_EN2变为高电平,使得振荡器2031使能,输出延时脉冲控制信号CLK2,由于所述振荡器2031的电路特性,所述延时脉冲控制信号CLK2的第一个脉冲延后于所述使能信号OSC_EN2变为高电平的时刻(即上升沿时刻),延迟时间为T。
而脉冲发生器2032一旦接受到高电平的使能信号OSC_EN2,就会产生一个即时脉冲控制信号one-shot,所述即时脉冲控制信号one-shot与所述使能信号OSC_EN2的上升边沿基本对齐,同时刻或几乎同时刻产生。
通过所述“或”运算单元2033对所述延时脉冲控制信号CLK2以及所述即时脉冲控制信号one-shot进行“或”运算,产生升压控制信号CLK2’,在所述延迟时间T内,所述升压控制信号CLK2’为所述即时脉冲控制信号one-shot的即时脉冲,后续为所述延时脉冲控制信号CLK2。
本发明的电源模块,在检测到电源输出端Vout的电压下降,使能信号OSC_EN2变为高电平时,即时产生升压控制信号CLK2’的脉冲,及时对所述升压单元201补充能量,提高电源输出端Vout的电压,将输出电压调整回正常电位。由于即时脉冲控制信号one-shot信号是在振荡器2031使能的时刻立刻产生进而通过升压单元201对电源输出端Vout补充能量,输出端Vout不需要在等待T之后就可以获得能量补充,因而可以减小输出电压的跌落,防止后续电路发生错误。
所述脉冲发生器2032包括延时反相电路以及“与”运算单元;所述延时反相电路的输入端连接至所述使能单元202的输出端,用于将所述使能信号反相并延时输出;所述“与”运算单元与所述延时反相电路的输出端以及所述使能单元202的输出端连接,用于对所述延时反相电路输出的信号和所述使能信号进行“与”运算。
请参考图5a,为本发明一具体实施方式的脉冲发生器的结构示意图。
所述脉冲发生器2032包括所述延时反相电路601和所述“与”运算单元602。
所述延时反相电路601包括:第一反相器INV1、第二反相器INV2、第三反相器INV3、第一电容C1和第二电容C2;所述第一反相器INV1的输入端连接至所述使能单元202的输出端,所述第一反相器INV1输出端连接至第一电容C1的第一端,并连接至所述第二反相器INV2的输入端;所述第二反相器INV2输出端连接至第二电容C2的第一端,并连接至所述第三反相器INV3的输入端;所述第一电容C1和所述第二电容C2的第二端均接地,所述第三反相器INV3的输出端作为所述延时反相电路601的输出端。
所述“与”运算单元602包括与非门NAND1,以及连接所述与非门NAND1的非门NOT2。所述与非门NAND1的两个输入端分别连接至所述使能单元202的输出端以及所述延时反相电路601的输出端。所述与非门NAND1的输出端连接至所述非门NOT2的输入端,所述非门NOT2的输出端作为所述脉冲发生器2032的输出端。
由于所述延时反相电路601内包括第一电容C1和第二电容C2,当所述使能单元202输出的使能信号OSC_EN2变为高电平时,需要对电容C1和C2充电完成后,才能将所述使能信号OSC_EN2反相后输出,即经过一段延迟之后,才能输出低电平至所述“与”运算单元602;因此,所述“与”运算单元602对所述使能信号OSC_EN2以及所述延时反相电路601进行“与”运算时,会在一端时间内输出高电平,而在所述延时反相电路601输出低电平之后,所述“与”运算单元602输出低电平。因此,脉冲发生器2032会在OSC_EN2变为高电平的瞬间及一端时间内产生高电平,随后产生低电平,从而产生一个即时控制脉冲one-shot。所述即时控制脉冲one-shot的脉冲宽度可以通过调整所述第一电容C1和第二电容C2的大小进行调整,以避免脉宽过小导致对升压单元201的能量补充过小,或者脉冲过大导致对升压单元201的能量补充过大,造成输出电压过冲。较佳的,可以将所述one-shot的脉宽调整至与所述振荡器203产生的脉冲宽度接近或一致。
请参考图5b,为本发明另一具体实施方式的脉冲发生器的结构示意图。
该具体实施方式中,提供了另一种的延迟反相电路603的电路结构。所述延迟反相电路603包括:反相器INV4、电阻R’和电容C3,所述反相器INV4的输入端连接至所述使能单元202的输出端,所述反相器INV4的输出端连接至所述电阻R’的第一端,所述电阻R’的第二端连接至所述电容C3的第一端,所述电容C3的第二端接地,所述电容C3的第一端作为所述延时反相电路603的输出端。
由于所述延时反相电路603内包括电容C3,当所述使能单元202输出的使能信号OSC_EN2变为高电平时,需要对电容C3充电完成后,才能将所述使能信号OSC_EN2反相后输出,即经过一段延迟之后,才能输出低电平至所述“与”运算单元602;因此,所述“与”运算单元602对所述使能信号OSC_EN2以及所述延时反相电路603进行“与”运算时,会在一端时间内输出高电平,而在所述延时反相电路603输出低电平之后,所述“与”运算单元602输出低电平。因此,脉冲发生器2032会在使能信号OSC_EN2产生上升沿变为高电平的瞬间及一端时间内产生高电平,随后产生低电平,从而产生一个即时控制脉冲one-shot。
该具体实施方式中,可以通过调整所述电容C3以及电阻R’的大小,调整对电容C3的充电时间,从而调整个所述即时脉冲one-shot的脉宽。
在本发明的其他具体实施方式中,所述脉冲发生器2032或者所述延时反相电路603还可以具有其他电路结构,在此不一一举例。本领域技术人员,可以合理选择电路结构,以实现所述脉冲发生器2032的功能。
请参考图6,为本发明一具体实施方式与现有技术中电源模块的输出电压变化的时序示意图。
现有技术中,在重负载状态下,负载电流ILOAD上升,导致输出端电压Vout下降。通常仅通过振荡器输出的延时脉冲信号CLK2’对升压单元201(请参考图)补充能量,以提高电源输出端Vout的电压。由于延时脉冲信号CLK2’在电源输出端Vout的电压下降后经过一段延迟时间才会产生,因此,在电源电压跌落ΔV1后才会逐渐上升。
而本申请的具体实施方式中,升压控制信号CLK2’的脉冲在Vout下降后随机产生脉冲信号,从而可以减少电源输出端Vout的电压的跌落程度,电源输出端Vout的电压跌落ΔV2后会逐渐上升,其中ΔV2<ΔV1。
其中,在所述电源模块的轻负载低功耗模式下,所述振荡器203也会产生一个时钟间隔较大的脉冲信号,以维持所述输出电压Vout的稳定性。
上述具体实施方式的电源模块能够瞬时相应电源输出端的输出电压的下降,即时将输出电压调整回正常水平,提高电源模块的响应速度。
本发明的具体实施方式,还提供一种采用上述电源模块的存储器,例如DRAM存储器。所述电源模块可以用于提供字线驱动电压,位线预充电压等。以向所述存储器提供稳定的电源电压,且在存储器芯片工作过程中,在各种操作模式之间频繁切换,各模块负载变化,负载电流发生变化时能够及时调整输出电压,维持稳定的电源电压输出,从而提高存储器的可靠性和稳定性。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (11)

1.一种电源模块,其特征在于,包括:
升压单元,具有一电源输出端,用于输出电源电压;
使能单元,连接至所述电源输出端,用于产生一使能信号,当所述电源输出端电压下降至设定值时,所述使能信号产生一上升沿;
控制单元,包括:振荡器、脉冲发生器以及“或”运算单元;
所述振荡器与所述使能单元的输出端连接,所述振荡器受所述使能信号的上升沿触发,用于产生一定周期的延时脉冲控制信号;
所述脉冲发生器,与所述使能单元的输出端连接,用于在接收到所述使能信号的上升沿的同时,同步产生一即时脉冲控制信号;
所述“或”运算单元连接至所述振荡器及所述脉冲发生器的输出端,用于对所述延时脉冲控制信号以及所述即时脉冲控制信号进行“或”运算,以产生升压控制信号;
所述控制单元的输出端连接至所述升压单元,用于将所述升压控制信号输出至所述升压单元,控制所述升压单元升高输出的电源电压。
2.根据权利要求1所述的电源模块,其特征在于,升压单元为电荷泵浦电路。
3.根据权利要求1或2所述的电源模块,其特征在于,所述使能单元包括:比较器和分压电路,所述分压电路一端连接至所述电源输出端,另一端接地,所述分压电路的输出端连接至所述比较器的负输入端,所述比较器的正输入端连接至参考电压端,所述参考电压端的电压值为所述设定值。
4.根据权利要求3所述的电源模块,其特征在于,所述分压电路包括:第一分压电阻和第二分压电阻,所述第一分压电阻的第一端连接至所述电源输出端,所述第一分压电阻的第二端连接至所述第二分压电阻的第一端,所述第二分压电阻的第二端接地,所述第一分压电阻和所述第二分压电阻的连接端作为所述分压电路的输出端。
5.根据权利要求1或3所述的电源模块,其特征在于,所述“或”运算单元包括顺次连接的或非门和非门,所述或非门的两个输入端分别连接至所述脉冲发生器的输出端和所述振荡器的输出端,所述或非门的输出端连接至所述非门的输入端,所述非门的输出端连接至所述升压单元的输入端。
6.根据权利要求1所述的电源模块,其特征在于,所述脉冲发生器包括延时反相电路以及“与”运算单元;所述延时反相电路的输入端连接至所述使能单元的输出端,用于将所述使能信号反相并延时输出;所述“与”运算单元与所述延时反相电路的输出端以及所述使能单元的输出端连接,用于对所述延时反相电路输出的信号和所述使能信号进行“与”运算。
7.根据权利要求6所述的电源模块,其特征在于,所述延时反相电路包括:第一反相器、电阻和电容,所述第一反相器的输入端连接至所述使能单元的输出端,所述第一反相器的输出端连接至所述电阻的第一端,所述电阻的第二端连接至所述电容的第一端,所述电容的第二端接地,所述电容的第一端作为所述延时反相电路的输出端。
8.根据权利要求6所述的电源模块,其特征在于,所述延时反相电路包括:第一反相器、第二反相器、第三反相器、第一电容和第二电容;所述第一反相器的输入端连接至所述使能单元的输出端,所述第一反相器输出端连接至第一电容的第一端,并连接至所述第二反相器的输入端;所述第二反相器输出端连接至第二电容的第一端,并连接至所述第三反相器的输入端;所述第一电容和所述第二电容的第二端均接地,所述第三反相器的输出端作为所述延时反相电路的输出端。
9.根据权利要求6所述的电源模块,其特征在于,所述“与”运算单元包括与非门,以及连接所述与非门的非门。
10.根据权利要求6所述的电源模块,其特征在于,所述即时脉冲控制信号的第一个上升沿与所述使能信号的上升沿同时刻产生。
11.一种存储器,其特征在于,包括如权利要求1至10中任一项所述的电源模块。
CN201910922840.6A 2019-09-27 2019-09-27 电源模块和存储器 Active CN112583259B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201910922840.6A CN112583259B (zh) 2019-09-27 2019-09-27 电源模块和存储器
EP20869411.7A EP3896832B1 (en) 2019-09-27 2020-02-22 Power supply module, and memory device
US17/268,239 US11393521B2 (en) 2019-09-27 2020-02-22 Power module and a memory device
PCT/CN2020/076310 WO2021056957A1 (zh) 2019-09-27 2020-02-22 电源模块和存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910922840.6A CN112583259B (zh) 2019-09-27 2019-09-27 电源模块和存储器

Publications (2)

Publication Number Publication Date
CN112583259A true CN112583259A (zh) 2021-03-30
CN112583259B CN112583259B (zh) 2022-03-18

Family

ID=75109946

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910922840.6A Active CN112583259B (zh) 2019-09-27 2019-09-27 电源模块和存储器

Country Status (4)

Country Link
US (1) US11393521B2 (zh)
EP (1) EP3896832B1 (zh)
CN (1) CN112583259B (zh)
WO (1) WO2021056957A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10534386B2 (en) * 2016-11-29 2020-01-14 Taiwan Semiconductor Manufacturing Co., Ltd. Low-dropout voltage regulator circuit
US20230057051A1 (en) * 2021-08-20 2023-02-23 Semiconductor Components Industries, Llc Self clocked low power doubling charge pump

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101505099A (zh) * 2002-11-14 2009-08-12 艾科嘉公司 开关电源转换器和用于控制多个开关电源转换器的系统
CN103812333A (zh) * 2014-03-10 2014-05-21 上海华虹宏力半导体制造有限公司 电荷泵的控制电路和电荷泵电路
CN105049030A (zh) * 2015-07-28 2015-11-11 电子科技大学 一种带消隐功能的驱动电路
US9831867B1 (en) * 2016-02-22 2017-11-28 Navitas Semiconductor, Inc. Half bridge driver circuits
CN208781779U (zh) * 2018-11-09 2019-04-23 中航太克(厦门)电力技术股份有限公司 一种电压暂降保护设备

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4578599A (en) * 1983-06-02 1986-03-25 Motorola, Inc. Flip-flop having improved synchronous reset
US5134315A (en) * 1991-02-07 1992-07-28 National Semiconductor Corporation Synchronous counter terminal count output circuit
CN2106641U (zh) 1991-12-05 1992-06-10 朱金龙 一种装在机械动力玩具上的发光装置
KR950013342B1 (ko) 1992-10-06 1995-11-02 삼성전자주식회사 반도체 메모리장치의 결함구제회로
JPH09288897A (ja) * 1996-04-19 1997-11-04 Sony Corp 電圧供給回路
KR100256819B1 (ko) 1997-06-30 2000-05-15 김영환 리던던트 동작을 안정시킨 싱크로노스 디램
JP2001184890A (ja) 1999-12-27 2001-07-06 Mitsubishi Electric Corp 半導体記憶装置
KR100680441B1 (ko) * 2005-06-07 2007-02-08 주식회사 하이닉스반도체 안정적인 승압 전압을 발생하는 승압 전압 발생기
JP4728777B2 (ja) * 2005-11-02 2011-07-20 株式会社東芝 電源回路
KR100861371B1 (ko) * 2007-06-25 2008-10-01 주식회사 하이닉스반도체 온도센서 및 이를 이용한 반도체 메모리 장치
TWI358884B (en) * 2008-06-13 2012-02-21 Green Solution Tech Co Ltd Dc/dc converter circuit and charge pump controller
US8981836B2 (en) * 2010-11-30 2015-03-17 Infineon Technologies Ag Charge pumps with improved latchup characteristics
KR20160043711A (ko) 2014-10-14 2016-04-22 에스케이하이닉스 주식회사 리페어 회로 및 이를 포함하는 반도체 메모리 장치
CN105553260B (zh) * 2016-01-26 2018-04-24 昆山龙腾光电有限公司 一种程控电压调整电路
JP6679402B2 (ja) * 2016-04-28 2020-04-15 ラピスセミコンダクタ株式会社 昇圧回路
KR102389722B1 (ko) 2017-11-29 2022-04-25 에스케이하이닉스 주식회사 반도체 메모리 장치
CN107979359B (zh) * 2018-01-11 2023-12-22 苏州锴威特半导体股份有限公司 一种维持固定脉冲的时钟同步电路
CN110233570B (zh) * 2018-03-05 2020-09-01 长鑫存储技术有限公司 控制电路及应用其的电荷泵
CN112634960A (zh) 2019-09-24 2021-04-09 长鑫存储技术有限公司 存储器及其寻址方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101505099A (zh) * 2002-11-14 2009-08-12 艾科嘉公司 开关电源转换器和用于控制多个开关电源转换器的系统
CN103812333A (zh) * 2014-03-10 2014-05-21 上海华虹宏力半导体制造有限公司 电荷泵的控制电路和电荷泵电路
CN105049030A (zh) * 2015-07-28 2015-11-11 电子科技大学 一种带消隐功能的驱动电路
US9831867B1 (en) * 2016-02-22 2017-11-28 Navitas Semiconductor, Inc. Half bridge driver circuits
CN208781779U (zh) * 2018-11-09 2019-04-23 中航太克(厦门)电力技术股份有限公司 一种电压暂降保护设备

Also Published As

Publication number Publication date
EP3896832A4 (en) 2022-04-06
WO2021056957A1 (zh) 2021-04-01
CN112583259B (zh) 2022-03-18
EP3896832B1 (en) 2023-06-14
US11393521B2 (en) 2022-07-19
EP3896832A1 (en) 2021-10-20
US20220115053A1 (en) 2022-04-14

Similar Documents

Publication Publication Date Title
US7595682B2 (en) Multi-stage charge pump without threshold drop with frequency modulation between embedded mode operations
US5883501A (en) Power supply circuit
US20220130471A1 (en) Voltage generation circuit which is capable of executing high-speed boost operation
US20050189984A1 (en) Power supply circuit
US20110148509A1 (en) Techniques to Reduce Charge Pump Overshoot
US9337723B2 (en) Charge pump system and memory
US8710914B1 (en) Voltage regulators with improved wake-up response
US8754580B2 (en) Semiconductor apparatus and method of controlling operation thereof
US10650866B2 (en) Charge pump drive circuit
CN112583259B (zh) 电源模块和存储器
JP5251499B2 (ja) 半導体装置、半導体装置の起動制御方法、及びシステム
KR20080100538A (ko) 반도체 소자의 내부전압 발생기 및 발생방법
CN111934541B (zh) 电荷泵稳压电路、稳压方法以及非易失存储器
CN112581997B (zh) 电源模块和存储器
CN111934542B (zh) 电荷泵稳压电路、稳压方法以及非易失存储器
CN109842291B (zh) 一种电荷泵电路及nor flash
JP2010029009A (ja) 電源回路及びその電源回路を使用したシステム電源装置
US7869299B2 (en) Internal-voltage generating circuit and semiconductor device including the same
JP2003244940A (ja) 昇圧回路を備えた半導体装置
JP2012234591A (ja) 不揮発性半導体記憶装置
US10250129B2 (en) Charge pump circuit and internal voltage generation circuit including the same
JP5426357B2 (ja) 昇圧回路、昇圧方法、半導体装置
KR101024137B1 (ko) 반도체 장치의 고전압 발생장치 및 고전압 발생 방법
US9158317B2 (en) Internal voltage generation circuits
US20040183586A1 (en) Voltage boosting circuit and method of generating boosting voltage, capable of alleviating effects of high voltage stress

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant