CN112269304B - 一种曝光位置的确定方法及系统 - Google Patents

一种曝光位置的确定方法及系统 Download PDF

Info

Publication number
CN112269304B
CN112269304B CN202011579234.8A CN202011579234A CN112269304B CN 112269304 B CN112269304 B CN 112269304B CN 202011579234 A CN202011579234 A CN 202011579234A CN 112269304 B CN112269304 B CN 112269304B
Authority
CN
China
Prior art keywords
exposure field
exposure
central
chip
wafer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011579234.8A
Other languages
English (en)
Other versions
CN112269304A (zh
Inventor
胡周
徐东东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jingxincheng Beijing Technology Co Ltd
Original Assignee
Jingxincheng Beijing Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jingxincheng Beijing Technology Co Ltd filed Critical Jingxincheng Beijing Technology Co Ltd
Priority to CN202011579234.8A priority Critical patent/CN112269304B/zh
Publication of CN112269304A publication Critical patent/CN112269304A/zh
Application granted granted Critical
Publication of CN112269304B publication Critical patent/CN112269304B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70691Handling of masks or workpieces
    • G03F7/70775Position control, e.g. interferometers or encoders for determining the stage position
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70616Monitoring the printed patterns
    • G03F7/70625Dimensions, e.g. line width, critical dimension [CD], profile, sidewall angle or edge roughness
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Abstract

本发明公开了一种曝光位置的确定方法及系统,其包括:根据芯片尺寸,确定中心裸片的移动范围以及移动次数;获取所述中心裸片在移动到每个位置时,晶圆上的芯片总数量,并将所述芯片总数量最大时的所述中心裸片的位置作为最优中心裸片位置;获取中心曝光场的初始位置、移动范围以及移动次数;获取所述中心曝光场移动到每个位置时,所述晶圆上的曝光场总数量,将所述曝光场总数量最少时,中心曝光场的位置作为最优中心曝光场位置;其中,在获取所述曝光场总数量时,当所述曝光场的曝光场收益小于曝光场成本时,该曝光场不计在所述曝光场总数量中。通过本发明提供的一种曝光位置的确定方法及系统,可使生产效益最大化。

Description

一种曝光位置的确定方法及系统
技术领域
本发明属于半导体制造技术领域,特别涉及一种曝光位置的确定方法及系统。
背景技术
半导体制作技术领域,晶圆通常指制作集成电路所用的硅片,在晶圆上制作集成电路的过程中,为了工艺制作的方便,晶圆会被区分为若干个曝光场(Shot),通常将曝光场作为生产中的基本单位,比较典型的就是基本的曝光单位,其在晶圆上是周期性重复排列的。每一个基本的曝光场单元中,又包含有一个或者一个以上的芯片(Die),在晶圆上的集成电路全部制作完成之后,晶圆会被切割成若干个芯片,每个芯片中都包含一个独立的能够实现预定功能的集成电路。
在晶圆上制作集成电路的过程中,通过手动调整中心裸片(center die)的坐标及各个曝光场的坐标位置,人工计算中心裸片及各个曝光场的位置主观性较强,且无法进行大量的迭代运算;在确定曝光场的数量时,未考虑制造成本与收益的关系,无法使效益最大化。
发明内容
本发明的目的在于提供一种曝光位置的确定方法及系统,通过本发明提供的曝光位置的确定方法及系统,使晶圆上所述芯片的数量最大化,同时使所述曝光场的数量最少化,实现生产效益最大化。
为解决上述技术问题,本发明是通过以下技术方案实现的:
本发明提供一种曝光位置的确定方法,其包括:
获取芯片尺寸及曝光场尺寸;
根据所述芯片尺寸,确定中心裸片的移动范围以及移动次数;
获取所述中心裸片在移动到每个位置时,晶圆上的芯片总数量,并在所述芯片总数量最大时,将所述中心裸片的位置作为最优中心裸片位置;
根据所述最优中心裸片位置、所述芯片尺寸及所述曝光场尺寸,获取中心曝光场的初始位置、移动范围以及移动次数;
获取所述中心曝光场移动到每个位置时,所述晶圆上的曝光场总数量,且在所述曝光场总数量最少时,将所述中心曝光场的位置作为最优中心曝光场位置;
其中,在获取所述曝光场总数量时,当所述曝光场的曝光场收益小于曝光场成本时,该曝光场不计在所述曝光场总数量中。
在本发明一实施例中,所述曝光位置的确定方法还包括:在所述晶圆上建立坐标轴,所述晶圆的圆心为所述坐标轴的原点,过所述原点设置X轴和Y轴,所述X轴和所述Y轴相互垂直。
在本发明一实施例中,所述曝光位置的确定方法还包括确定所述中心裸片的初始位置,所述中心裸片的初始位置为:
所述中心裸片位于所述坐标轴的第一象限,且所述中心裸片的一侧顶点与所述原点重合,所述中心裸片一边与所述X轴重合,将与所述X轴重合的一边长定义为第一长度,所述中心裸片的另一边与所述Y轴重合,将与所述Y轴重合的另一边长定义为第二长度。
在本发明一实施例中,所述中心裸片的移动范围包括:
所述X轴方向的所述中心裸片的移动范围:所述中心裸片向所述X轴负方向移动,且移动距离小于等于所述第一长度的二分之一;
所述Y轴方向的所述中心裸片的移动范围:所述中心裸片向Y轴负方向移动,且移动距离小于等于所述第二长度的二分之一。
在本发明一实施例中,获取所述晶圆上的芯片总数量的步骤,包括判断多个所述芯片是否在所述晶圆内,其判断方法包括:
当所述芯片位于所述坐标轴的第一象限时,判断所述芯片的最大坐标是否位于所述晶圆内;
当所述芯片位于所述坐标轴的第二象限、第三象限或第四象限时,将所述芯片的坐标镜像翻转到第一象限,获得所述芯片的第一象限镜像坐标,并判断最大的所述第一象限镜像坐标是否在所述晶圆内。
在本发明一实施例中,获取所述曝光场总数量的步骤包括:
在所述中心曝光场周围并排设置多个所述曝光场,多个所述曝光场覆盖所述晶圆;
判断每个所述曝光场是否在所述晶圆内部;
当所述曝光场在所述晶圆内部时,将所述曝光场定义为第一类曝光场,将所述第一类曝光场计在所述曝光场总数量中,并结束流程;
当所述曝光场超出所述晶圆时,将所述曝光场定义为第二类曝光场;
判断所述第二类曝光场中,且位于所述晶圆内的所述芯片的数量是否为零;
当所述芯片的数量为零时,结束流程;
当所述芯片的数量不为零时,获得所述第二类曝光场的所述曝光场成本与所述曝光场收益;
判断所述曝光场收益是否大于所述曝光场成本;
当所述曝光场收益大于所述曝光场成本时,将所述第二类曝光场计在所述曝光场总数量中;
当所述曝光场收益小于等于所述曝光场成本时,结束流程。
在本发明一实施例中,所述曝光场收益通过以下公式获得:
shotprofit=dieprofit*dienum*CP;
其中,shotprofit为所述曝光场收益,dieprofit为单个芯片收益,dienum为第二类曝光场内的芯片数量,CP为芯片良率。
在本发明一实施例中,所述曝光场成本通过以下公式获得:
shotcost=shotmateriel+shotprocess+shoteffort;
其中,shotcost为所述曝光场成本,shotmateriel为物料成本,shotprocess为制程成本,shoteffort为人力成本。
在本发明一实施例中,当所述曝光场总数量最少时,所述中心曝光场的位置为多个时,获取在所述中心曝光场的在每个位置的芯片比率,将所述曝光场总数量最少且所述芯片比率最小时的位置作为最优中心曝光场位置;其中,所述芯片比率的获取方法为:所述曝光场内实际的芯片数量与所述曝光场允许容纳的芯片数量之比。
本发明还提供一种曝光位置的确定系统,曝光位置的确定系统包括:
接收端,用于获取芯片尺寸及曝光场尺寸;
中心裸片位置确定单元,其电性连接于所述接收端,用于确定中心裸片的移动范围以及移动次数以及最优中心裸片位置;
最优中心曝光场位置确定单元,其电性连接于所述接收端和所述最优中心裸片位置确定单元,用于确定中心曝光场的初始位置、移动范围以及移动次数以及最优中心曝光场位置;
输出端,其电性连接于所述用于最优中心裸片位置确定单元和所述最优中心曝光场位置确定单元,用于输出所述最优中心裸片位置和所述最优中心曝光场位置。
如上所述本发明提供的一种曝光位置的确定方法及系统,通过将位于所述坐标轴的第二象限、第三象限或第四象限芯片的坐标镜像反转至第一象限,且通过判端最大坐标是否都在所述晶圆内部判断所述芯片是否在所述晶圆内部,大大降低了判断的时间,降低了确定所述最优中心裸片位置的时间;通过将所述芯片总数量最大时的所述中心裸片的位置作为最优中心裸片位置,使生产产量最大化;通过对比所述曝光场收益于所述曝光场成本,判断所述曝光场是否计在所述曝光场总数量中,提高生产收益;通过将所述曝光场总数量最少且所述芯片比率最小时的位置作为最优中心曝光场位置,使所述曝光场数量最小化的同时,能够生产的所述芯片数量最大。通过本发明提供的一种曝光位置的确定方法及系统,提高了确定所述中心裸片位置,且获得最大效益。
当然,实施本发明的任一产品并不一定需要同时达到以上所述的所有优点。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一种曝光位置的确定方法流程图。
图2为一种中心裸片及曝光场初始位置图。
图3为一种中心裸片的移动范围示意图。
图4为一种最优中心裸片位置确定流程图。
图5为一种中心裸片坐标示意图。
图6为一种中心曝光场的移动范围示意图。
图7为一种曝光场总数量获取流程图。
图8为一种曝光位置的确定系统结构图。
图9为一种计算机可读存储介质的框图。
图10为一种电子设备的结构原理框图。
标号说明:
100晶圆;101芯片;102中心裸片;103第一移动范围;201曝光场;202中心曝光场;203第二移动范围;31接收端;32中心裸片位置确定单元;33最优中心曝光场位置确定单元;34晶圆图制作单元;35输出端;40计算机可读存储介质;400存储有计算机指令;50处理器;60存储器;O原点;A、B、C、D芯片的顶点标号。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
请参阅图1所示,在半导体制作技术领域,晶圆100会被区分为若干个曝光场201,通常将曝光场201作为生产中的基本单位,曝光场201在晶圆100上是周期性重复排列的,每一个基本的曝光场单元中,又包含有一个或者一个以上的芯片101,芯片101在晶圆100上也是周期性重复排列。在晶圆100上的集成电路全部制作完成之后,晶圆100会被切割成若干个芯片101,每个芯片101中都包含一个独立的能够实现预定功能的集成电路。其中,将包括晶圆100物理中心的芯片101定义为中心裸片102,将包括中心裸片102的曝光场201定义为中心曝光场202。当中心裸片102及中心曝光场202的位置移动时,晶圆100上的芯片101及曝光场201的数量发生变化,在生产过程中,为使生产效益最大化,需要使晶圆100上的芯片101的数量最大,同时曝光场201的数量最小。
请参阅图1所示,在本发明一实施例中,本发明提供一种曝光位置的确定方法,其包括以下步骤:
S10:获取芯片尺寸及曝光场尺寸;
S11:根据所述芯片尺寸确定中心裸片102的移动范围以及移动次数;
S12:获取中心裸片102在移动到每个位置时,晶圆100上的芯片总数量,并在所述芯片总数量最大时,将中心裸片102的位置作为最优中心裸片位置;
S13:根据所述最优中心裸片位置、所述芯片尺寸及所述曝光场尺寸,获取中心曝光场202的初始位置、移动范围以及移动次数;
S14:获取中心曝光场202移动到每个位置时,晶圆100上的曝光场总数量,且在所述曝光场总数量最少时,将中心曝光场202的位置作为最优中心曝光场位置。
请参阅图2所示,在本发明一实施例中,所述曝光位置的确定方法还包括确定中心裸片102的初始位置。在本实施例中,在晶圆100上建立坐标轴,将晶圆100的物理中心作为所述坐标轴的原点,过所述原点设置X轴和Y轴,所述X轴和所述Y轴相互垂直。中心裸片102的初始位置为:将中心裸片102放置在所述坐标轴的第一象限,中心裸片102的一侧(左下角)顶点与所述坐标轴的原点重合,并将中心裸片102沿所述X轴和所述Y轴放置,中心裸片103的一边与所述X轴重合,中心裸片102的另一边与所述Y轴重合。包括将中心裸片102的长沿所述X轴、宽沿所述Y轴放置,和将中心裸片102的长沿所述Y轴、宽沿所述X轴放置两种放置方式。将中心裸片102沿所述X轴放置的长/或宽定义为第一长度,将中心裸片102沿所述Y轴放置的宽/或长定义为第二长度。
请参阅图3所示,在本发明一实施例中,在确定中心裸片102的初始位置基础上,中心裸片103的移动范围包括:所述X轴方向中心裸片102的移动范围:所述中心裸片向所述X轴负方向移动,且移动距离小于等于所述第一长度的二分之一,所述Y轴方向的中心裸片102的移动范围:所述中心裸片向所述Y轴负方向移动,且移动距离小于等于所述第二长度的二分之一。将中心裸片103的移动范围定义为第一移动范围103,第一移动范围103的面积等于中心裸片102的面积。中心裸片103的移动范围仅为单个芯片101的面积,在每次移动位移相同的情况下,本发明提供的中心裸片103的移动范围最小。
请参阅图1和图3所示,在本发明一实施例中,确定第一移动范围103(中心裸片103的移动范围)后,根据识别机器的精准度设置移动次数,所述识别机器的精准度例如为百分之一(即所述识别机器只能精准到小数点后两位),则将中心裸片102在所述X轴的移动次数为:(第一长度/2)*100,在所述Y轴方向上的移动次数为:(第二长度/2)*100。每次移动的位移为:X轴方向的位移:第一长度与移动次数之比;Y轴方向的位移:第二长度与移动次数之比。
请参阅图3所示,在本发明一实施例中,获取中心裸片102在移动到每个位置时,晶圆100上的芯片总数量,并将所述芯片总数量最大时中心裸片102的位置作为所述最优中心裸片位置的具体流程包括:
S120:将中心裸片102放置在初始位置;
S121:获取中心裸片102现位置时的所述芯片总数量;
S122:保存中心裸片102的坐标及其对应的所述芯片总数量;
S123:判断中心裸片102是否历遍第一移动范围103;
S124:当中心裸片102历遍第一移动范围103时,将所述芯片总数量最大时的中心裸片102的位置保存为所述最优中心裸片位置;
S125:当中心裸片102未历遍第一移动范围103时,则移动到下一个位置,并返回步骤S121。
请参阅图2和图4所示,在本发明一实施例中,当中心裸片102的位置移动时,其周边周期性重复排列多个芯片101的位置也会随移动,晶圆100上的芯片101的位置以及数量发生变化,所述芯片总数量也随之变化。其中,获取所述芯片总数量时,需要判断每个芯片101是否在晶圆100内,当芯片101在晶圆100内时,则该芯片101计在所述芯片总数量中,当芯片101超出晶圆100边界,则该芯片101不计在所述芯片总数量中。判断每个芯片101是否在晶圆100内的方法包括:当芯片101位于所述坐标轴的第一象限时,判定芯片101的最大坐标是否在晶圆100内,即判定芯片101在第一象限内的右上角的坐标是否在晶圆100内,最大坐标是指与坐标原点的直线距离最远的坐标;当芯片101位于所述坐标轴的第二象限、第三象限或第四象限时,将第二象限、第三象限或第四象限的芯片101的坐标镜像翻转到第一象限,获取芯片101的第一象限镜像坐标,并判断最大的所述第一象限镜像坐标是否在晶圆100内。本发明通过需要判定芯片101最大的所述第一象限镜像坐标是否都在晶圆100内,判断芯片101是否在晶圆100内部,进而判定该芯片101是否计在所述芯片总数量中,不需要判定芯片101的四个坐标是否都在晶圆100内部,减少了获取所述芯片总数量的时间,进而减少确定所述最优中心裸片位置的时间。
请参阅图4所示,在本发明一实施例中,芯片101设置在坐标轴中心,芯片101的四个顶点分别为顶点A、顶点B、顶点C、顶点D,芯片101的长度die_x,宽度为die_y,顶点A位于第一象限内,且其坐标为(i,j),顶点B位于第二象限内,且其坐标为(i-die_x,j),顶点C位于第三象限内,且其坐标为(i-die_x,j-die_y),顶点D位于第四象限内,且其坐标为(i,j-die_y)。通过镜像翻转,将顶点B、顶点C以及顶点D翻转至第一象限,顶点B的所述第一象限镜像坐标为:(die_x-i,j),顶点C的所述第一象限镜像坐标为:(die_x-i,die_y-j),顶点D的所述第一象限镜像坐标为:(i,die_y-j)。
请参阅图2所示,在本发明一实施例中,将所述芯片总数量最大时的中心裸片102的位置保存为所述最优中心裸片位置时,采用保存所述芯片总数量最大时的中心裸片102的偏移量的方法保存所述最优中心裸片位置,所述偏移量为所述中心裸片102在X轴和Y轴上的位移。在本实施例中,所述偏移量为中心裸片102的左下角顶点(初始状态下,该顶点与原点重合)的坐标。
请参阅图2至图5所示,在本发明一实施例中,曝光场201的宽度等于芯片101的长度,曝光场201的长度为芯片101宽度的倍数,例如为7倍。即一个曝光场201内包括7个芯片101。设定中心曝光场202的初始位置为:中心裸片102设置在中心曝光场202的内部,且中心曝光场202的一边(宽)与中心裸片102的一边(长)重合,中心裸片102位于中心曝光场202的一侧,中心曝光场202内包括例如7个完整的芯片101,其中,7个芯片101中包括中心裸片102。
请参阅图2至图5所示,在本发明一实施例中,中心曝光场202的移动范围为:中心曝光场202向中心裸片102的一侧移动,每次移动芯片101的宽度(即所述第二长度),直至中心曝光场202移出中心曝光场202的初始位置范围。在本实施例中,中心曝光场202的长度为芯片101宽度的例如为7倍,则从中心曝光场202的初始位置开始,每次移动芯片101的宽度,需要移动7次,中心曝光场202移出初始位置。将中心曝光场202的移动范围定义为第二移动范围203,第二移动范围203第二移动范围203的面积等于曝光场201的面积。
请参阅图1所示,在本发明一实施例中,在步骤S14中,当中心曝光场202移动到每个位置时,需要获取晶圆100上设置的所述曝光场总数量。其中,获取所述曝光场总数量具体流程包括:
S140:在中心曝光场202周围并排设置多个曝光场201,多个曝光场201覆盖晶圆100;
S141:判断每个曝光场201是否在晶圆100内部,当曝光场201在晶圆100内部时,执行步骤S142,当所述曝光场超出晶圆100时,执行步骤S143;
S142:将曝光场201定义为第一类曝光场,将所述第一类曝光场计在所述曝光场总数量中,并结束流程;
S143:将曝光场201定义为第二类曝光场;
S144:判断所述第二类曝光场中,且位于所述晶圆内的芯片101的数量是否为零,当芯片101的数量为零时,结束流程,当芯片101的数量不为零时,执行步骤S145;
S145:获取所述第二类曝光场的曝光场成本与曝光场收益;
S146:判断所述曝光场收益是否大于所述曝光场成本,当所述曝光场收益大于所述曝光场成本时,执行步骤S147,当所述曝光场收益小于所述曝光场成本时,结束流程;
S147:将所述第二类曝光场计在所述曝光场总数量中。
请参阅图2和图5所示,在本发明一实施例中,判断多个曝光场201是否在晶圆100内部的方法包括:获取所述曝光场的多个顶点坐标;判断多个所述顶点坐标是否在晶圆100内;当多个所述顶点坐标在晶圆100内时,曝光场201在晶圆100内,当存在所述顶点坐标不在晶圆100内时,曝光场201超出晶圆100。在本实施例中,曝光场201例如呈矩形,所述顶点坐标为矩形曝光场的四个顶点坐标。
请参阅图1所示,在本发明一实施例中,当曝光场201为所述第二类曝光场且所述第二类曝光场内的芯片101数量不为零时,所述第二类曝光场的所述曝光场成本和所述曝光场收益通过以下公式获得:
shotcost=shotmateriel+shotprocess+shoteffort;
shotprofit=dieprofit*dienum*CP;
其中,shotcost为所述曝光场成本,shotmateriel为物料成本,shotprocess为制程成本,shoteffort为人力成本,shotprofit为所述曝光场收益,dieprofit为单个芯片收益,dienum为第二类曝光场内的芯片数量,CP为芯片良率。通过对比所述第二类曝光场的所述曝光场成本和所述曝光场收益,去除所述曝光场收益小于等于所述曝光场成本的曝光场201,提高生产收益。
请参阅图1所示,在本发明另一实施例中,当中心曝光场202移动到每个位置时,获取所述曝光场总数量后,将所述曝光场总数量最少时的位置作为中心曝光场202的位置。其中,所述曝光场总数量最少时的位置为多个时(所述曝光场总数量最少时的位置大于1),获取中心曝光场202在每个位置的芯片比率,将所述曝光场总数量最少且所述芯片比率最小时的位置作为最优中心曝光场位置。其中,所述芯片比率的获取方法为:曝光场201内芯片101的实际芯片101的数量与曝光场201允许容纳芯片101的数量之比。当所述曝光场收益小于所述曝光场成本时,不设置该曝光场。
请参阅图1所示,在本发明另一实施例中,当获取所述最优中心裸片位置和所述最优曝光场位置后,将中心裸片102放置在所述最优中心裸片位置、将中心曝光场202放置在所述最优曝光场位置,并沿中心裸片102以及中心曝光场202,按照所述曝光场总数量最少且所述芯片比率最小时的布局方式放置芯片101和曝光场201,获取晶圆图。
请参阅图8所示,在本发明提供一种曝光位置的确定系统,所述曝光位置的确定系统包括:
接收端31,用于获取芯片尺寸及曝光场尺寸;
最优中心裸片位置确定单元32,其电性连接于接收端31,用于确定中心裸片的移动范围以及移动次数以及最优中心裸片位置;
最优中心曝光场位置确定单元33,其电性连接于接收端31和最优中心裸片位置确定单元32,用于确定中心曝光场的初始位置、移动范围以及移动次数以及最优中心曝光场位置;
晶圆图制作单元,其电性连接于最优中心裸片位置确定单元32和最优中心曝光场位置确定单元33,用于制作晶圆图;
输出端,其电性连接于最优中心裸片位置确定单元32、最优中心曝光场位置确定单元33以及晶圆图制作单元34,用于输出所述最优中心裸片位置和所述最优中心曝光场位置和所述晶圆图。
请参阅图8所示,本实施例还提出一种计算机可读存储介质40,计算机可读存储介质40存储有计算机指令400,计算机指令400用于使用所述曝光位置的确定方法。计算机可读存储介质40可以是,电子介质、磁介质、光介质、电磁介质、红外介质或半导体系统或传播介质。计算机可读存储介质40还可以包括半导体或固态存储器、磁带、可移动计算机磁盘、随机存取存储器(RAM)、只读存储器(ROM)、硬磁盘和光盘。光盘可以包括光盘-只读存储器(CD-ROM)、光盘-读/写(CD-RW)和DVD。
请参阅图9所示,本发明还提供一种电子设备,包括处理器50和存储器60,存储器60存储有程序指令,处理器50运行程序指令实现所述曝光位置的确定方法。处理器50可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital SignalProcessing,简称DSP)、专用集成电路(Application Specific Integrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件;存储器60可能包含随机存取存储器(Random Access Memory,简称RAM),也可能还包括非易失性存储器(Non-VolatileMemory),例如至少一个磁盘存储器。存储器60也可以为随机存取存储器(Random AccessMemory,RAM)类型的内部存储器,处理器50、存储器60可以集成为一个或多个独立的电路或硬件,如:专用集成电路(Application SpecificIntegrated Circuit,ASIC)。需要说明的是,存储器60中的计算机程序可以通过软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,电子设备,或者网络设备等)执行本发明各个实施例方法的全部或部分步骤。
以上公开的本发明实施例只是用于帮助阐述本发明。实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施方式。显然,根据本说明书的内容,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地理解和利用本发明。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (10)

1.一种曝光位置的确定方法,其特征在于,包括以下步骤:
获取芯片尺寸及曝光场尺寸;
根据所述芯片尺寸,确定中心裸片的移动范围以及移动次数;
获取所述中心裸片在移动到每个位置时,晶圆上的芯片总数量,并在所述芯片总数量最大时,将所述中心裸片的位置作为最优中心裸片位置;
根据所述最优中心裸片位置、所述芯片尺寸及所述曝光场尺寸,获取中心曝光场的初始位置、移动范围以及移动次数;
获取所述中心曝光场移动到每个位置时,所述晶圆上的曝光场总数量,且在所述曝光场总数量最少时,将所述中心曝光场的位置作为最优中心曝光场位置;
其中,在获取所述曝光场总数量时,当所述曝光场的曝光场收益小于曝光场成本时,该曝光场不计在所述曝光场总数量中。
2.根据权利要求1所述的一种曝光位置的确定方法,其特征在于,还包括:在所述晶圆上建立坐标轴,所述晶圆的圆心为所述坐标轴的原点,过所述原点设置X轴和Y轴,所述X轴和所述Y轴相互垂直。
3.根据权利要求2所述的一种曝光位置的确定方法,其特征在于,还包括确定所述中心裸片的初始位置,所述中心裸片的初始位置为:
所述中心裸片位于所述坐标轴的第一象限,且所述中心裸片的一侧顶点与所述原点重合,所述中心裸片一边与所述X轴重合,将与所述X轴重合的一边长定义为第一长度,所述中心裸片的另一边与所述Y轴重合,将与所述Y轴重合的另一边长定义为第二长度。
4.根据权利要求3所述的一种曝光位置的确定方法,其特征在于,所述中心裸片的移动范围包括:
所述X轴方向的所述中心裸片的移动范围:所述中心裸片向所述X轴负方向移动,且移动距离小于等于所述第一长度的二分之一;
所述Y轴方向的所述中心裸片的移动范围:所述中心裸片向Y轴负方向移动,且移动距离小于等于所述第二长度的二分之一。
5.根据权利要求2所述的一种曝光位置的确定方法,其特征在于,获取所述晶圆上的芯片总数量的步骤,包括判断多个所述芯片是否在所述晶圆内,其判断方法包括:
当所述芯片位于所述坐标轴的第一象限时,判断所述芯片的最大坐标是否位于所述晶圆内;
当所述芯片位于所述坐标轴的第二象限、第三象限或第四象限时,将所述芯片的坐标镜像翻转到第一象限,获得所述芯片的第一象限镜像坐标,并判断最大的所述第一象限镜像坐标是否在所述晶圆内。
6.根据权利要求1所述的一种曝光位置的确定方法,其特征在于,获取所述曝光场总数量的步骤包括:
在所述中心曝光场周围并排设置多个所述曝光场,多个所述曝光场覆盖所述晶圆;
判断每个所述曝光场是否在所述晶圆内部;
当所述曝光场在所述晶圆内部时,将所述曝光场定义为第一类曝光场,将所述第一类曝光场计在所述曝光场总数量中,并结束流程;
当所述曝光场超出所述晶圆时,将所述曝光场定义为第二类曝光场;
判断所述第二类曝光场中,且位于所述晶圆内的所述芯片的数量是否为零;
当所述芯片的数量为零时,结束流程;
当所述芯片的数量不为零时,获得所述第二类曝光场的所述曝光场成本与所述曝光场收益;
判断所述曝光场收益是否大于所述曝光场成本;
当所述曝光场收益大于所述曝光场成本时,将所述第二类曝光场计在所述曝光场总数量中;
当所述曝光场收益小于等于所述曝光场成本时,结束流程。
7.根据权利要求6所述的一种曝光位置的确定方法,其特征在于,所述曝光场收益通过以下公式获得:
shotprofit=dieprofit*dienum*CP;
其中,shotprofit为所述曝光场收益,dieprofit为单个芯片收益,dienum为第二类曝光场内的芯片数量,CP为芯片良率。
8.根据权利要求6所述的一种曝光位置的确定方法,其特征在于,所述曝光场成本通过以下公式获得:
shotcost=shotmateriel+shotprocess+shoteffort;
其中,shotcost为所述曝光场成本,shotmateriel为物料成本,shotprocess为制程成本,shoteffort为人力成本。
9.根据权利要求1所述的一种曝光位置的确定方法,其特征在于,当所述曝光场总数量最少时,所述中心曝光场的位置为多个时,获取在所述中心曝光场的在每个位置的芯片比率,将所述曝光场总数量最少且所述芯片比率最小时的位置作为最优中心曝光场位置;其中,所述芯片比率的获取方法为:所述曝光场内实际的芯片数量与所述曝光场允许容纳的芯片数量之比。
10.一种曝光位置的确定系统,其特征在于,曝光位置的确定系统包括:
接收端,用于获取芯片尺寸及曝光场尺寸;
最优中心裸片位置确定单元,其电性连接于所述接收端,用于确定中心裸片的移动范围以及移动次数以及最优中心裸片位置;
最优中心曝光场位置确定单元,其电性连接于所述接收端和所述最优中心裸片位置确定单元,用于确定中心曝光场的初始位置、移动范围以及移动次数以及最优中心曝光场位置;
输出端,其电性连接于所述用于最优中心裸片位置确定单元和所述最优中心曝光场位置确定单元,用于输出所述最优中心裸片位置和所述最优中心曝光场位置。
CN202011579234.8A 2020-12-28 2020-12-28 一种曝光位置的确定方法及系统 Active CN112269304B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011579234.8A CN112269304B (zh) 2020-12-28 2020-12-28 一种曝光位置的确定方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011579234.8A CN112269304B (zh) 2020-12-28 2020-12-28 一种曝光位置的确定方法及系统

Publications (2)

Publication Number Publication Date
CN112269304A CN112269304A (zh) 2021-01-26
CN112269304B true CN112269304B (zh) 2021-04-27

Family

ID=74350213

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011579234.8A Active CN112269304B (zh) 2020-12-28 2020-12-28 一种曝光位置的确定方法及系统

Country Status (1)

Country Link
CN (1) CN112269304B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113066098B (zh) * 2021-04-26 2023-10-27 上海御微半导体技术有限公司 光学基板曝光区域的确定方法、布局方法及确定系统

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6281965B1 (en) * 1994-01-27 2001-08-28 Nikon Corporation Exposure method and exposure system using the exposure method
CN101097410A (zh) * 2006-06-30 2008-01-02 富士通株式会社 对曝光位置标记的位移进行检测的方法
CN103345124A (zh) * 2013-06-27 2013-10-09 上海华力微电子有限公司 一种准确和定量的缺陷检测确认光刻工艺窗口的方法
CN103365106A (zh) * 2012-04-11 2013-10-23 上海微电子装备有限公司 一种硅片曝光方法及装置
CN103872022A (zh) * 2014-03-24 2014-06-18 上海华力微电子有限公司 对准图形及晶圆
CN106547171A (zh) * 2015-09-17 2017-03-29 上海微电子装备有限公司 一种用于光刻装置的套刻补偿系统及方法
CN108803264A (zh) * 2018-06-08 2018-11-13 上海华虹宏力半导体制造有限公司 晶圆上多个对准标记的集中放置和光刻位置的确定方法
US10459344B2 (en) * 2017-09-22 2019-10-29 Mitutoyo Corporation Exposure method and exposure device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6980917B2 (en) * 2002-12-30 2005-12-27 Lsi Logic Corporation Optimization of die yield in a silicon wafer “sweet spot”

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6281965B1 (en) * 1994-01-27 2001-08-28 Nikon Corporation Exposure method and exposure system using the exposure method
CN101097410A (zh) * 2006-06-30 2008-01-02 富士通株式会社 对曝光位置标记的位移进行检测的方法
CN103365106A (zh) * 2012-04-11 2013-10-23 上海微电子装备有限公司 一种硅片曝光方法及装置
CN103345124A (zh) * 2013-06-27 2013-10-09 上海华力微电子有限公司 一种准确和定量的缺陷检测确认光刻工艺窗口的方法
CN103872022A (zh) * 2014-03-24 2014-06-18 上海华力微电子有限公司 对准图形及晶圆
CN106547171A (zh) * 2015-09-17 2017-03-29 上海微电子装备有限公司 一种用于光刻装置的套刻补偿系统及方法
US10459344B2 (en) * 2017-09-22 2019-10-29 Mitutoyo Corporation Exposure method and exposure device
CN108803264A (zh) * 2018-06-08 2018-11-13 上海华虹宏力半导体制造有限公司 晶圆上多个对准标记的集中放置和光刻位置的确定方法

Also Published As

Publication number Publication date
CN112269304A (zh) 2021-01-26

Similar Documents

Publication Publication Date Title
CN108073047B (zh) 光学临近效应校正方法及系统
CN112269304B (zh) 一种曝光位置的确定方法及系统
US12093633B1 (en) Method for extracting parasitic capacitance of interconnection lines of integrated circuit based on discontinuous Galerkin finite element method
Dolainsky et al. Application of a simple resist model to fast optical proximity correction
CN112397410A (zh) 一种晶圆失效的分析方法及系统
CN110187611B (zh) 一种晶圆上曝光区域的排布方法
CN117115261B (zh) 一种基于薄型晶圆片的刀轮切割定位方法及系统
CN114300377A (zh) 无图形晶圆的良率损失获取系统及获取方法
CN112290955B (zh) 基于集成电路阻抗网络提取的网格节点编码方法及系统
CN112241567A (zh) 船舶曲形面板加工信息计算方法、装置、终端及存储介质
CN113361222B (zh) 一种集成电路制造工艺虚拟仿真方法和装置
US11862524B2 (en) Overlay mark design for electron beam overlay
CN112052640B (zh) 一种高效提取集成电路版图光掩膜中心线的设计方法
CN113990777A (zh) 良率晶圆图的形成方法及装置、可读存储介质、终端
JPH01164001A (ja) 薄膜抵抗素子
CN109635470B (zh) 模块快速摆放与调整方法
CN111799226A (zh) 确定存储器阵列的特征的叠加
CN102930067B (zh) 一种高精度可调芯片电阻的设计方法
CN116736075B (zh) 晶体管的匹配精度检测方法、控制器及存储介质
CN116736061B (zh) 三极管的匹配精度检测方法、控制器及存储介质
CN116776813B (zh) 集成电路制造刻蚀效应建模方法、装置、设备及存储介质
US20020026625A1 (en) Method for dividing a terminal in automatic interconnect routing processing, a computer program for implementing same, and an automatic interconnect routing processor using the method
CN117371394B (zh) 用于评估版图中目标栅极与图形集群位置关系的方法
CN115079509B (zh) 一种版图图形的修正方法及系统
CN118471879B (zh) 半导体预对准方法、装置、电子设备以及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant