CN111969038A - 一种场效应管制备方法及场效应管 - Google Patents
一种场效应管制备方法及场效应管 Download PDFInfo
- Publication number
- CN111969038A CN111969038A CN202010785617.4A CN202010785617A CN111969038A CN 111969038 A CN111969038 A CN 111969038A CN 202010785617 A CN202010785617 A CN 202010785617A CN 111969038 A CN111969038 A CN 111969038A
- Authority
- CN
- China
- Prior art keywords
- layer
- type
- region
- epitaxial layer
- disposed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005669 field effect Effects 0.000 title claims abstract description 32
- 238000002360 preparation method Methods 0.000 title abstract description 4
- 239000000758 substrate Substances 0.000 claims abstract description 41
- 239000010410 layer Substances 0.000 claims description 125
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 47
- 239000000377 silicon dioxide Substances 0.000 claims description 23
- 235000012239 silicon dioxide Nutrition 0.000 claims description 23
- 239000011229 interlayer Substances 0.000 claims description 17
- 238000000034 method Methods 0.000 claims description 14
- 238000002955 isolation Methods 0.000 claims description 12
- 229910052710 silicon Inorganic materials 0.000 claims description 12
- 239000010703 silicon Substances 0.000 claims description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 11
- 230000007246 mechanism Effects 0.000 claims description 11
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 11
- 229920005591 polysilicon Polymers 0.000 claims description 10
- 238000002513 implantation Methods 0.000 claims description 8
- 229910052782 aluminium Inorganic materials 0.000 claims description 7
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 7
- 230000003647 oxidation Effects 0.000 claims description 4
- 238000007254 oxidation reaction Methods 0.000 claims description 4
- 238000004519 manufacturing process Methods 0.000 claims description 3
- 239000007943 implant Substances 0.000 claims description 2
- 238000002347 injection Methods 0.000 description 18
- 239000007924 injection Substances 0.000 description 18
- 230000008569 process Effects 0.000 description 10
- 229920002120 photoresistant polymer Polymers 0.000 description 5
- 238000005468 ion implantation Methods 0.000 description 4
- 229910044991 metal oxide Inorganic materials 0.000 description 4
- 150000004706 metal oxides Chemical class 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical group N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0684—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Element Separation (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本发明涉及场效应管领域,提供一种场效应管的制备方法及场效应管,用于提高场效应管的耐压性能。本发明提供的一种场效应管,包括:SOI衬底;第一外延层,所述第一衬底层同所述SOI衬底连接,所述第一衬底层为n型外延层,所述第一外延层上设置有多个p垂直槽;第二外延层,所述第二外延层同所述第一外延层连接。可以提高场效应管的耐压性能。
Description
技术领域
本发明涉及场效应管领域,具体涉及一种场效应管制备方法及场效应管。
背景技术
绝缘衬底上硅(SOI:Silicon On Insulator)技术作为一种全介质隔离技术,有着许多体硅技术不可比拟的优越性。SOI的金属氧化物管(MOS管)具有功耗低、抗干扰能力强、集成密度高,速度高(寄生电容小)、工艺简单、抗辐射能力强,并彻底消除了体硅MOS器件的寄生闩锁效应等优点。金属氧化物半导体功率集成器件具有开关特性好、功耗小等优点,并且在10~600V的应用范围 内金属氧化物半导体功率器件具有较大优势。
CN102593181B公开了一种基于SOI衬底的高压金属氧化物半导体管及其制造方法,基于SOI衬底片结合深沟槽的全介质隔离技术,能够彻底消除以往体硅电路中存在的寄生闩锁效应。但其对MOS管耐压性能的提升还有待提高。
发明内容
本发明解决的技术问题为提高场效应管的耐压性能,提供一种场效应管。
为了解决上述技术问题,本发明提供的技术方案为:
一种场效应管,包括:
SOI衬底;
第一外延层,所述第一衬底层同所述SOI衬底连接,所述第一衬底层为n型外延层,所述第一外延层上设置有多个p垂直槽;
第二外延层,所述第二外延层同所述第一外延层连接。
设置多外延层,并在一个外延层上垂直槽,以提高场效应管的性能。
通过多个外延层和外延层上的垂直槽可以有效的提高场效应管的性能,尤其是场效应管的耐压性能。
优选地,所述SOI衬底片包括:
衬底片,所述衬底片为普通P型衬底片;
隐埋氧化层,所述隐埋氧化层同所述衬底层连接,所述隐埋氧化层通过热氧化形成,采用二氧化硅材质;
顶部硅层,所述顶部硅层同所述隐埋氧化层连接,所述顶部硅层同所述第一外延层连接。
优选地,所述垂直槽为圆形槽。
优选地,所述第二外延层上设置有深沟槽,所述深沟槽的两侧设置有二氧化硅夹层,所述二氧化硅夹层包括二氧化硅层、多晶硅层,所述二氧化硅层同所述多晶硅层连接,所述多晶硅层同另一个所述二氧化硅层连接;所述二氧化硅夹层位于深沟槽的两侧。
优选地,所述第二外延层内置有源区第二类型阱,所述源区第二类型阱内设置有第二类型缓冲区,所述第二类型缓冲区内设置有源区第一类型阱,所述源区第一类型阱同第一类型浓注入区相邻设置,所述第一类型浓注入区同第二类型浓注入区相邻设置。
优选地,所述第二外延层内还设置有漏区第二类缓冲区,所述漏区第二类缓冲区内设置有漏区第一类型阱,所述漏区第一类型阱内设置有漏区第一类缓冲区,所述漏区第一类型缓冲区中设置有漏区第一类浓注入区。
优选地,所述第一类型浓注入区和第二类型浓注入区上设置有薄栅氧,所述第二外延层顶部设置有厚栅氧和场氧,所述厚栅氧和薄栅氧之间设置有沟槽隔离机构,所述厚栅氧设置在所述薄栅氧和场氧之间。
优选地,所述厚栅氧上设置有多晶栅,所述场氧上设置有多晶场板,所述多晶栅和所述多晶场板的一侧设置有内偏移侧墙,所述内偏移侧墙同所述外侧墙连接。设置内偏移侧墙、外侧墙、配合沟槽隔离机构,可以显著提高MOS管的耐压性能。
优选地,所述第一类型浓注入区和所述第二类型浓注入区同源引出线连接,所述多晶栅同所述栅引出线连接,所述漏区第一类型浓注入区同漏区引出线连接;
所述第二外延层同所述层间介质层连接,所述层间介质层上设置有铝场板,所述铝场板设置在所述厚栅氧的上方。
一种场效应管的制备方法,包括:
在SOI衬底上,形成覆盖所述SOI衬底的第一外延层,在所述第一外延层上开垂直槽,外延填充,将槽填满;在第一外延层上形成第二外延层。
与现有技术相比,本发明具有的有益效果为:可以提高场效应管的耐压性能。
多外延层、外延层上的垂直槽、沟槽隔离机构、内偏移侧墙、外侧墙的组合设置可以显著提高MOS管的耐压性能。
附图说明
图1为一种场效应管的示意图。
图2~4为一种场效应管制备过程示意图
1、衬底片;2、隐埋氧化层;3、顶部硅层;41、第一外延层;42、第二外延层;5、二氧化硅;6、多晶硅;7、薄栅氧;8、第一类型浓注入区;9、第二类型浓注入区;10、源区第一类型阱;11、第二类型缓冲区;12、源区第二类型阱;13、漏区第二类缓冲区;14、漏区第一类型阱;15、漏区第一类型缓冲区;16、漏区第一类浓注入区;17、厚栅氧;18、场氧;19、源引出线;20、栅引出线;21、漏引出线;22、铝场板;23、多晶栅;231、外侧墙;232、内偏移侧墙;24、多晶场板;25、层间介质层;26、沟槽隔离机构。
具体实施方式
以下实施例是对本发明的进一步说明,不是对本发明的限制。
实施例1
一种场效应管,包括:
SOI衬底,所述SOI衬底包括:衬底片1,所述衬底片1为普通P型衬底片1;隐埋氧化层2,所述隐埋氧化层2同所述衬底层连接,所述隐埋氧化层2通过热氧化形成,采用二氧化硅材质;顶部硅层3,所述顶部硅层3同所述隐埋氧化层2连接,所述顶部硅层3同所述第一外延层41连接。
第一外延层41,所述第一衬底层为n型外延层,所述第一外延层41上设置有多个p垂直槽,所述垂直槽为圆形槽;
第二外延层42,所述第二外延层42同所述第一外延层41连接,所述第二外延层42上设置有深沟槽,所述深沟槽的两侧设置有二氧化硅夹层,所述二氧化硅夹层包括二氧化硅层5、多晶硅层6,所述二氧化硅层5同所述多晶硅6层连接,所述多晶硅层6同另一个所述二氧化硅层5连接。所述二氧化硅夹层位于深沟槽的侧壁。
所述第二外延层42内置有源区第二类型阱12,所述源区第二类型阱12内设置有第二类型缓冲区11,所述第二类型缓冲区11内设置有源区第一类型阱10,所述源区第一类型阱10同第一类型浓注入区8相邻设置,所述第一类型浓注入区8同第二类型浓注入区9相邻设置。
所述第二外延层42内还设置有漏区第二类缓冲区13,所述漏区第二类缓冲区13内设置有漏区第一类型阱14,所述漏区第一类型阱14内设置有漏区第一类缓冲区15,所述漏区第一类型缓冲区15中设置有漏区第一类浓注入区16。
所述第一类型浓注入区8和第二类型浓注入区9上设置有薄栅氧7,所述第二外延层42顶部设置有厚栅氧17和场氧18,所述厚栅氧17和薄栅氧7之间设置有沟槽隔离机构26,所述厚栅氧17设置在所述薄栅氧7和场氧18之间。
所述厚栅氧17上设置有多晶栅23,所述场氧18上设置有多晶场板24。所述多晶栅23和所述多晶场板24的一侧设置有内偏移侧墙232,所述内偏移侧墙232同所述外侧墙231连接。
所述第一类型浓注入区8和所述第二类型浓注入区9同源引出线19连接,所述多晶栅23同所述栅引出线20连接,所述漏区第一类型浓注入区16同漏引出线21连接。
所述第二外延层42同所述层间介质层25连接,所述层间介质层25上设置有铝场板22,所述铝场板22设置在所述厚栅氧17的上方。
设置多外延层,并在一个外延层上垂直槽,以提高场效应管的性能。通过多个外延层和外延层上的垂直槽可以有效的提高场效应管的性能,尤其是场效应管的耐压性能。设置内偏移侧墙、外侧墙、配合沟槽隔离机构,可以显著提高MOS管的耐压性能。
实施例2
一种场效应管的制备方法,包括:
S10.在SOI衬底上,所述SOI衬底包括衬底片1,所述衬底片1为普通P型衬底片1;隐埋氧化层2,所述隐埋氧化层2同所述衬底层连接,所述隐埋氧化层2通过热氧化形成,采用二氧化硅材质;顶部硅层3,所述顶部硅层3同所述隐埋氧化层2连接,在所述顶部硅层3上形成第一外延层41,所述第一外延层41为n型外延层,在所述第一外延层41上开垂直槽,外延填充p,将槽填满,所述垂直槽为圆形槽,所述垂直槽不少于一个;在第一外延层41上形成第二外延层42。
S20.在所述第二外延层42上形成深沟槽,在所述第二外延层42上形成源区第二类型阱12,进行离子注入工艺,形成漏区第二类缓冲区13和源区第二类型缓冲区11,所述源区第二类型缓冲区11位于所述源区第二类型阱12中;
S30.进行离子注入工艺,形成漏区第一类型阱14和源区第一类型阱10,所述漏区第一类型阱14位于所述漏区第二类缓冲区13中,所述源区第一类型阱10位于所述源区第二类型缓冲区11中;
S40.在所述漏区结构的位于临近源区结构的一侧上形成场氧18;
S50.在所述漏区结构和源区结构之间的第二外延层42上形成双栅氧结构,包括厚栅氧17和薄栅氧7,所述厚栅氧17设置于所述场氧18和所述薄栅氧7之间;所述厚栅氧17和所述薄栅氧7之间设置有沟槽隔离机构26。
S60.在所述厚栅氧17和所述场氧18上形成栅极机构;所述厚栅氧17上设置有多晶栅23,场氧18上设置有多晶场板24。在所述多晶栅23、多晶场板24、沟槽隔离机构26表面沉积第一介质层27,如图2所示。所述第一介质层为氮化硅,涂布光刻胶28并光刻出多晶栅23和多晶场板24对应的源区图形,通过湿法刻蚀工艺去除未被光刻胶遮蔽的第一介质层17,如图3所示。所述湿法刻蚀工艺选用磷酸溶液作为刻蚀液。通过湿法刻蚀工艺去除未被光刻胶遮蔽的第一介质层后,去除光刻胶并重新涂布光刻胶28,并光刻出多晶栅和多晶硅对应的源区图形,通过干法刻蚀形成内偏移侧墙232,如图4所示。所述形成内偏移侧墙232后,沉积第二介质层并通过干法刻蚀工艺形成场氧18和厚栅氧17的外侧墙231,所述第二介质层包括上下层叠的氧化硅层和氮化硅层。
S70.进行离子注入工艺,在所述漏区第一类型阱14中形成漏区第一类型缓冲区15;
S80.进行离子注入工艺,在所述漏区第一类型缓冲区15中形成漏区第一类浓注入区16,在所述源区第二类型缓冲区11中形成相邻设置的源区第一类型浓注入区8和源区第二类型浓注入区9;所述薄栅氧7设置于源区第一类型浓注入区8和源区第二类型浓注入区9上;
S90.在所述SOI衬底上沉积形成层间介质层25。
实施例1中的MOS管的耐压为590V左右,不含第一外延层的MOS管耐压为520V左右,不含沟槽隔离机构、内偏移侧墙,外侧墙的MOS管耐压为530V左右。
上列详细说明是针对本发明可行实施例的具体说明,以上实施例并非用以限制本发明的专利范围,凡未脱离本发明所为的等效实施或变更,均应包含于本案的专利范围中。
Claims (10)
1.一种场效应管,其特征在于,包括:
SOI衬底;
第一外延层,所述第一衬底层同所述SOI衬底连接,所述第一衬底层为n型外延层,所述第一外延层上设置有多个p垂直槽;
第二外延层,所述第二外延层同所述第一外延层连接。
2.根据权利要求1所述的一种场效应管,其特征在于,所述SOI衬底片包括:
衬底片,所述衬底片为普通P型衬底片;
隐埋氧化层,所述隐埋氧化层同所述衬底层连接,所述隐埋氧化层通过热氧化形成,采用二氧化硅材质;
顶部硅层,所述顶部硅层同所述隐埋氧化层连接,所述顶部硅层同所述第一外延层连接。
3.根据权利要求2所述的一种场效应管,其特征在于,所述垂直槽为圆形槽。
4.根据权利要求1所述的一种场效应管,其特征在于,所述第二外延层上设置有深沟槽,所述深沟槽的两侧设置有二氧化硅夹层,所述二氧化硅夹层包括二氧化硅层、多晶硅层,所述二氧化硅层同所述多晶硅层连接,所述多晶硅层同另一个所述二氧化硅层连接;所述二氧化硅夹层位于深沟槽的两侧。
5.根据权利要求1所述的一种场效应管,其特征在于,所述第二外延层内置有源区第二类型阱,所述源区第二类型阱内设置有第二类型缓冲区,所述第二类型缓冲区内设置有源区第一类型阱,所述源区第一类型阱同第一类型浓注入区相邻设置,所述第一类型浓注入区同第二类型浓注入区相邻设置。
6.根据权利要求1所述的一种场效应管,其特征在于,所述第二外延层内还设置有漏区第二类缓冲区,所述漏区第二类缓冲区内设置有漏区第一类型阱,所述漏区第一类型阱内设置有漏区第一类缓冲区,所述漏区第一类型缓冲区中设置有漏区第一类浓注入区。
7.根据权利要求1所述的一种场效应管,其特征在于,所述第一类型浓注入区和第二类型浓注入区上设置有薄栅氧,所述第二外延层顶部设置有厚栅氧和场氧,所述厚栅氧和薄栅氧之间设置有沟槽隔离机构,所述厚栅氧设置在所述薄栅氧和场氧之间。
8.根据权利要求1所述的一种场效应管,其特征在于,所述厚栅氧上设置有多晶栅,所述场氧上设置有多晶场板,所述多晶栅和所述多晶场板的一侧设置有内偏移侧墙,所述内偏移侧墙同所述外侧墙连接。
9.根据权利要求1所述的一种场效应管,其特征在于,所述第一类型浓注入区和所述第二类型浓注入区同源引出线连接,所述多晶栅同所述栅引出线连接,所述漏区第一类型浓注入区同漏区引出线连接;
所述第二外延层同所述层间介质层连接,所述层间介质层上设置有铝场板,所述铝场板设置在所述厚栅氧的上方。
10.一种场效应管的制备方法,其特征在于,包括:
在SOI衬底上,形成覆盖所述SOI衬底的第一外延层,在所述第一外延层上开垂直槽,外延填充,将槽填满;在第一外延层上形成第二外延层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010785617.4A CN111969038A (zh) | 2020-08-06 | 2020-08-06 | 一种场效应管制备方法及场效应管 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010785617.4A CN111969038A (zh) | 2020-08-06 | 2020-08-06 | 一种场效应管制备方法及场效应管 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111969038A true CN111969038A (zh) | 2020-11-20 |
Family
ID=73365170
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010785617.4A Pending CN111969038A (zh) | 2020-08-06 | 2020-08-06 | 一种场效应管制备方法及场效应管 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111969038A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112133740A (zh) * | 2020-08-06 | 2020-12-25 | 互升科技(深圳)有限公司 | 一种多层外延mos管器件及其制备方法 |
CN112133740B (zh) * | 2020-08-06 | 2024-05-24 | 互升科技(深圳)有限公司 | 一种多层外延mos管器件及其制备方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101872763A (zh) * | 2010-05-28 | 2010-10-27 | 上海宏力半导体制造有限公司 | 一种可减小衬底电流的ldmos器件及其制造方法 |
CN102130013A (zh) * | 2010-12-31 | 2011-07-20 | 中国科学院上海微系统与信息技术研究所 | 一种具有缓冲层的soi超结ldmos器件制作方法 |
CN102386211A (zh) * | 2010-08-31 | 2012-03-21 | 无锡华润上华半导体有限公司 | Ldmos器件及其制造方法 |
CN102593181A (zh) * | 2012-03-28 | 2012-07-18 | 杭州士兰微电子股份有限公司 | 基于soi衬底的高压金属氧化物半导体管及制造方法 |
CN103579351A (zh) * | 2013-11-22 | 2014-02-12 | 电子科技大学 | 一种具有超结埋层的横向扩散金属氧化物半导体器件 |
CN112133740A (zh) * | 2020-08-06 | 2020-12-25 | 互升科技(深圳)有限公司 | 一种多层外延mos管器件及其制备方法 |
-
2020
- 2020-08-06 CN CN202010785617.4A patent/CN111969038A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101872763A (zh) * | 2010-05-28 | 2010-10-27 | 上海宏力半导体制造有限公司 | 一种可减小衬底电流的ldmos器件及其制造方法 |
CN102386211A (zh) * | 2010-08-31 | 2012-03-21 | 无锡华润上华半导体有限公司 | Ldmos器件及其制造方法 |
CN102130013A (zh) * | 2010-12-31 | 2011-07-20 | 中国科学院上海微系统与信息技术研究所 | 一种具有缓冲层的soi超结ldmos器件制作方法 |
CN102593181A (zh) * | 2012-03-28 | 2012-07-18 | 杭州士兰微电子股份有限公司 | 基于soi衬底的高压金属氧化物半导体管及制造方法 |
CN103579351A (zh) * | 2013-11-22 | 2014-02-12 | 电子科技大学 | 一种具有超结埋层的横向扩散金属氧化物半导体器件 |
CN112133740A (zh) * | 2020-08-06 | 2020-12-25 | 互升科技(深圳)有限公司 | 一种多层外延mos管器件及其制备方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112133740A (zh) * | 2020-08-06 | 2020-12-25 | 互升科技(深圳)有限公司 | 一种多层外延mos管器件及其制备方法 |
CN112133740B (zh) * | 2020-08-06 | 2024-05-24 | 互升科技(深圳)有限公司 | 一种多层外延mos管器件及其制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8940606B2 (en) | Method for fabricating trench type power transistor device | |
US11387349B2 (en) | Trench gate depletion mode VDMOS device and method for manufacturing the same | |
US10510747B1 (en) | BCD semiconductor device and method for manufacturing the same | |
TWI570917B (zh) | 溝槽式功率金氧半場效電晶體與其製造方法 | |
US9685364B2 (en) | Silicon-on-insulator integrated circuit devices with body contact structures and methods for fabricating the same | |
CN113053738A (zh) | 一种分裂栅型沟槽mos器件及其制备方法 | |
CN111029408A (zh) | 一种集成esd的vdmos器件及制备方法 | |
CN113764527B (zh) | 一种mosfet器件沟槽终端及制备方法 | |
US11923453B2 (en) | LDMOS device and method for preparing same | |
WO2020114072A1 (zh) | 沟槽型功率器件及其形成方法 | |
CN101916783B (zh) | 一种凹陷沟道的横向和纵向扩散型场效应晶体管及其制造方法 | |
CN113644108A (zh) | 沟槽栅半导体器件及其制备方法 | |
KR100886708B1 (ko) | Soi 소자 및 그의 제조방법 | |
US11444167B2 (en) | Method of manufacturing trench type semiconductor device | |
CN112133740B (zh) | 一种多层外延mos管器件及其制备方法 | |
CN111969038A (zh) | 一种场效应管制备方法及场效应管 | |
CN211017088U (zh) | 一种集成esd的vdmos器件 | |
CN114005789A (zh) | 一种屏蔽栅沟槽mosfet的制作方法 | |
CN116960061A (zh) | 具有不同工作电压的mos晶体管的集成结构和制造方法 | |
CN114023647A (zh) | 一种屏蔽栅沟槽mosfet及其制作方法 | |
KR100730466B1 (ko) | 트렌치 트랜지스터 및 그의 제조 방법 | |
CN112133740A (zh) | 一种多层外延mos管器件及其制备方法 | |
CN117542880B (zh) | 横向双扩散场效应晶体管、制作方法、芯片及电路 | |
CN219873541U (zh) | 一种sgt mosfet器件结构 | |
US11862676B2 (en) | Semiconductor device and preparation method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |